KR20040013161A - 플라즈마 디스플레이 패널의 구동장치 및 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동장치 및 구동방법 Download PDF

Info

Publication number
KR20040013161A
KR20040013161A KR1020020045606A KR20020045606A KR20040013161A KR 20040013161 A KR20040013161 A KR 20040013161A KR 1020020045606 A KR1020020045606 A KR 1020020045606A KR 20020045606 A KR20020045606 A KR 20020045606A KR 20040013161 A KR20040013161 A KR 20040013161A
Authority
KR
South Korea
Prior art keywords
period
control signal
ramp waveform
rising ramp
temperature
Prior art date
Application number
KR1020020045606A
Other languages
English (en)
Other versions
KR100480170B1 (ko
Inventor
윤상진
강성호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0045606A priority Critical patent/KR100480170B1/ko
Priority to US10/630,687 priority patent/US6853145B2/en
Priority to EP03254796A priority patent/EP1387344A3/en
Publication of KR20040013161A publication Critical patent/KR20040013161A/ko
Priority to US11/009,070 priority patent/US7176855B2/en
Application granted granted Critical
Publication of KR100480170B1 publication Critical patent/KR100480170B1/ko
Priority to US11/645,822 priority patent/US20070210988A1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동방법은 플라즈마 디스플레이 패널이 저온이상의 온도에서 구동될 때 셋업기간 동안 스캔전극에 공급되는 제 1상승 램프파형이 상기 제 1시간동안 공급되는 단계와, 플라즈마 디스플레이 패널이 저온에서 구동될 때 셋업기간 동안 스캔전극에 공급되는 제 2상승 램프파형이 제 1시간보다 큰 제 2시간동안 공급되는 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동장치 및 구동방법{DRIVING METHOD AND APPARATUS OF PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것으로 특히, 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선이 형광체를 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 스캔전극(30Y) 및 공통서스테인전극(30Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 스캔전극(30Y)과 공통서스테인전극(30Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다.
투명전극(12Y,12Y)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 스캔전극(30Y)과 공통서스테인전극(30Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 스캔전극(30Y) 및 공통서스테인전극(30Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.
여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 다수 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1내지SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3에 있어서, Y는 스캔전극을 나타내며, Z는 공통서스테인전극을 나타낸다. 그리고 X는 어드레스전극을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 스캔전극들(Y)에 서스테인전압레벨(Vs)보다 높은 피크 전압(Vr)까지 상승하는 상승 램프파형(Ramp_up)이 공급된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 스캔전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 공통서스테인전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 스캔전극들(Y)과 공통서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다스캔전극(Y)과 공통서스테인전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 공통서스테인전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
하지만, 이와 같이 구동되는 종래의 PDP는 저온(대략 20℃ 내지 -20℃) 에서 동작시에 휘점 오방전이 발생된다. 다시 말하여, 동작온도에 따른 PDP의 저온 동작특성 실험시에 다수의 방전셀들에서 휘점 오방전이 발생되게 된다. 이와 같은 휘점 오방전은 저온에서 입자 움직임이 둔화되기 때문에 발생된다.
이를 상세히 설명하면, 저온에서 입자의 움직임이 둔화되면 소거 램프파형(erase)에 의한 소거방전이 정상적으로 발생되지 않을 수 있다. 이와 같은 소거방전이 정상적으로 발생되지 않은 셀들에서는 스캔전극(Y) 및 공통서스테인전극(Z)에 형성된 벽전하들이 소거되지 않는다.
이후, 셋업기간에 스캔전극(Y)에 정극성의 상승 램프파형(Ramp-up)이 공급된다. 이때, 스캔전극(Y)에 부극성의 벽전하가 형성되어 있기 때문에(즉, 도 4와 같이 스캔전극(Y)에 인가되는 전압과 스캔전극(Y)에 형성되어 있는 벽전하가 반대 극성을 갖기 때문에) 셋업기간에 정상적이 방전이 발생되지 않는다. 따라서, 셋업기간에 이어지는 셋다운기간에도 정상적인 방전이 일어나지 않는다. 이와 같이 초기화기간에 정상적인 방전이 일어나지 않으면 소거기간에 과도하게 형성된 벽전하들이 어드레스기간 및 서스테인기간에 영향을 주게 된다. 다시 말하여, 방전셀들에 과도하게 형성된 벽전하들에 의하여 서스테인기간에 원하지 않는 휘점 형태의 강방전이 발생되게 된다.
한편, 이와 같은 휘점 오방전은 청색 및 녹색의 형광체가 형성된 방전셀들에서 주로 발생된다. 즉, 청색 및 녹색 형광체들은 적색 형광체보다 방전개시전압이 대략 20 내지 30V 높게 설정되기 때문에 초기화기간에 정상방전이 발생되지 않고, 이에 따라 휘점 오방전이 발생되게 된다.
따라서, 본 발명의 목적은 저온에서 안정된 동작을 할 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하는 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2는 종래의 교류 면방전형 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 3은 도 2에 도시된 서브필드동안 전극들에 공급되는 구동파형을 나타내는 파형도.
도 4는 정상적인 소거방전이 발생되지 않았을 때 전극들에 형성된 벽전하들을 나타내는 도면.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 6은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동장치를 나타내는 블록도.
도 7은 도 6에 도시된 제어신호 생성부에서 생성되는 제어신호를 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판12Y,12Z : 투명전극
13Y,13Z : 금속버스전극14,22 : 유전체층
16 : 보호막18 : 하부기판
20X : 어드레스전극24 : 격벽
26 : 형광체층30Y : 스캔전극
30Z : 공통서스테인전극40 : 스캔구동부
42 : 온도감지부44 : 제어신호 생성부
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널의 구동방법은 플라즈마 디스플레이 패널이 저온이상의 온도에서 구동될 때 셋업기간 동안 스캔전극에 공급되는 제 1상승 램프파형이 상기 제 1시간동안 공급되는 단계와, 플라즈마 디스플레이 패널이 저온에서 구동될 때 셋업기간 동안 스캔전극에 공급되는 제 2상승 램프파형이 제 1시간보다 큰 제 2시간동안 공급되는 단계를 포함한다.
상기 제 1상승 램프파형 및 제 2상승 램프파형은 동일한 기울기를 갖는다.
상기 제 1상승 램프파형은 제 1전압까지 상승하고, 제 2상승 램프파형은 제 1전압보다 높은 전압레벨을 가지는 제 2전압까지 상승한다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 패널의 구동되는 주위온도를 감시하고, 주위온도에 대응되는 비트신호를 생성하기 위한 온도감지부와; 비트신호를 입력받고, 비트신호에 대응되는 제어신호를 생성하기 위한 제어신호 생성부와; 제어신호를 입력받고, 제어신호에 대응되어 셋업기간동안 스캔전극에 상승 램프파형을 공급하는 스캔 구동부를 구비한다.
상기 온도감지부는 저온과 저온 이상의 온도에서 상이한 비트신호를 생성함과 아울러 저온을 다수의 온도레벨로 분리하여 상기 비트신호를 생성한다.
상기 제어신호 생성부는 비트신호에 대응되어 주위온도가 낮아질 수록 넓은 폭을 가지는 상기 제어신호를 인가하고, 스캔 구동부는 제어신호가 공급되는 시간동안 상승 램프파형을 스캔전극에 공급한다.
상기 제어신호 생성부는 비트신호에 대응되어 주위온도가 낮아질 수록 넓은 폭을 가지는 상기 제어신호를 인가하고, 스캔 구동부는 제어신호의 폭에 비례하여 전압값을 증가시키면서 상승 램프파형을 스캔전극에 공급한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 도 7을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널의 구동방법을 나타내는 도면이다.
도 5를 참조하면, 본 발명의 실시예에 의한 PDP는 저온(대략 20℃ 내지 -20℃)에서 공급되는 구동펄스와 저온 이상의 온도에서 공급되는 구동펄스가 상이하게 설정된다.
먼저, 저온이상의 온도에서 PDP가 구동될 때 PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 형성된다. 이와 같은 상승 램프파형(Ramp-up)은 제 1피크전압(Vr1)까지 상승된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다.
셋다운기간에 스캔전극들(Y)에는 하강 램프파형(Ramp-down)이 공급된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
셋다운기간과 어드레스기간 동안에 공통서스테인전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 스캔전극들(Y)과 공통서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 스캔전극(Y)과 공통서스테인전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 공통서스테인전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
한편, PDP가 저온(대략 20℃ 내지 -20℃)에서 구동시에 PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나누어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 스캔전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 여기서, 저온 구동시 스캔전극들(Y)에 인가되는 상승 램프파형(Ramp-up)은 제 1피크전압(Vr1)보다 높은 전압값을 가지는 제 2피크전압(Vr2) 까지 상승하게 된다.
이를 상세히 설명하면, 저온 이상의 온도에서 공급되는 상승 램프파형(Ramp-up)과 저온에서 공급되는 상승 램프파형(Ramp-up)은 동일한 기울기를 갖는다. 다만, 저온 이상의 온도에서 상승 램프파형(Ramp-up)은 제 1시간(T1)동안 공급된다. 그리고, 저온에서 상승 램프파형(Ramp-up)은 제 1시간(T1)보다 긴 제 2시간(T2)동안 공급된다.(즉, T2>T1) 따라서, 저온 이상의 온도에서 공급되는 상승 램프파형(Ramp-up)의 피크전압(Vr1) 보다 저온에서 공급되는 상승 램프파형(Ramp-up)의 피크전압(Vr2)의 전압레벨이 높게 설정된다.(즉, Vr2>Vr1)
이와 같이 PDP가 저온에서 구동될 때 스캔전극(Y)에 높은 피크전압(Vr2)을 가지는 상승 램프파형(Ramp-up)이 공급되면 스캔전극(Y)과 공통서스테인전극(Z)간에 높은 전압차가 발생되어 셀내에서 미세방전이 안정적으로 일어날 수 있다.
셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 스캔전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 공통서스테인전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 스캔전극들(Y)과 공통서스테인전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다스캔전극(Y)과 공통서스테인전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 공통서스테인전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
도 6은 도 5의 파형을 공급하기 위한 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 6을 참조하면, 본 발명의 PDP의 구동장치는 스캔전극(Y)에 구동파형을 공급하기 위한 스캔 구동부(40), 패널의 구동되는 주변온도를 감시하기 위한 온도감지부(42)와, 온도감지부(42)에서 감지되는 구동온도에 대응되는 제어신호를 생성하기 위한 제어신호 생성부(44)를 구비한다.
스캔 구동부(40)는 스캔전극(Y)에 상승 램프파형(Ramp-up), 하강 램프파형(Ramp-down), 스캔펄스(scan) 및 서스테인펄스(sus)를 공급한다.
온도감지부(42)는 패널이 구동되는 주변온도를 감시하면서 비트신호를 제어신호 생성부(44)로 공급한다. 제어신호 생성부(44)는 온도감지부(42)로부터 공급되는 비트신호에 대응되는 제어신호를 스캔 구동부(40)로 공급한다.
동작과정을 상세히 설명하면, 먼저 온도감지부(42)는 소정비트, 예를 들면 4비트신호를 제어신호 생성부(44)로 공급한다. 이와 같은 온도감지부(42)는 저온 및 저온 이상의 온도에서 상이한 비트신호를 제어신호 생성부로 공급한다.
예를 들어, 온도감지부(42)는 패널이 구동되는 주위온도가 저온 이상의 온도(대략 20℃ 이상)일 때 "0000"의 비트신호를 제어신호 생성부(44)로 공급한다. 온도감지부(42)로부터 "0000"의 비트신호를 공급받은 제어신호 생성부(44)는 도 7과 같이 T1의 주기를 가지는 제어신호를 스캔 구동부(40)로 공급한다.
제어신호 생성부(44)로부터 T1의 주기를 가지는 제어신호를 공급받은 스캔 구동부(40)는 도 5와 같이 T1의 시간동안 상승 램프파형(Ramp-up)을 스캔전극(Y)에 공급한다. 이때, 상승 램프파형(Ramp-up)은 제 1피크전압(Vr1)까지 상승하면서 셀 내에서 다수의 미세방전을 일으켜 셀 내에 벽전하를 형성시킨다.
한편, 온도 감지부(42)는 패널이 구동되는 주위온도가 저온, 예를 들어 0℃에서 구동될 때 "0111"의 비트신호를 제어신호 생성부(44)로 공급한다. 온도 감지부(42)로부터 "0111"의 비트신호를 공급받은 제어신호 생성부(44)는 도 7과 같이 T2의 주기를 가지는 제어신호를 스캔 구동부(40)로 공급한다.
제어신호 생성부(44)로부터 T2의 주기를 가지는 제어신호를 공급받은 스캔 구동부(40)는 도 5와 같이 T2의 시간동안 상승 램프파형(Ramp-up)을 스캔전극(Y)에 공급한다. 이때, 상승 램프파형(Ramp-up)은 제 2피크전압(Vr2)까지 상승하면서 셀 내에서 다수의 미세방전을 일으켜 셀 내에 벽전하를 형성시킨다. 즉, 본 발명에서는 PDP가 저온에서 구동될 때 상승 램프파형(Ramp-up)의 전압값을 높게 설정하여 셀 내에서 안정적으로 셋업 방전을 일으키게 된다.
한편, 온도감지부(42)는 패널이 구동되는 주위온도가 0℃보다 낮아질 수록 "0111"보다 높은 비트신호를 제어신호 생성부(44)로 공급한다. 제어신호 생성부(44)로부터 "0111"보다 높은 비트신호를 공급받은 제어신호 생성부(44)는 T2보다 넓은 주기를 넓은 주기를 가지는 제어신호를 스캔 구동부(40)로 공급한다. 마찬가지로, 온도감지부(42)는 패널이 구동되는 주위온도가 0℃보다 높아질수록"0111"보다 낮은 비트신호를 제어신호 생성부(44)로 공급한다. 제어신호 생성부(44)로부터 "0111"보다 낮은 비트신호를 공급받는 제어신호 생성부(44)는 T1 및 T2 사이의 주기를 가지는 제어신호를 스캔 구동부(40)로 공급한다.
본 발명에서는 저온의 다수의 레벨로 나누고, 레벨이 올라갈수록(온도가 낮아질 수록) 더 높은 전압값을 가지는 상승 램프파형(Ramp-up)을 스캔전극(Y)으로 공급한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치 및 구동방법에 의하면 플라즈마 디스플레이 패널이 저온에서 구동될 때 상승램프파형의 인가시간을 저온이상의 온도에서보다 길게 설정하여(즉, 높은 전압을 가지는 상승램프파형을 인가하여) 안정적인 셋업방전을 일으킬 수 있다. 이와 같이 저온에서 구동되는 플라즈마 디스플레이 패널에서 안정적인 셋업방전이 발생되면 휘점 형태의 오방전이 발생되는 것을 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (7)

  1. 초기화기간이 셋업기간 및 셋다운기간으로 나뉘어 구동되는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 플라즈마 디스플레이 패널이 저온이상의 온도에서 구동될 때 상기 셋업기간 동안 스캔전극에 공급되는 제 1상승 램프파형이 상기 제 1시간동안 공급되는 단계와,
    상기 플라즈마 디스플레이 패널이 상기 저온에서 구동될 때 상기 셋업기간 동안 상기 스캔전극에 공급되는 제 2상승 램프파형이 제 1시간보다 큰 제 2시간동안 공급되는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 제 1상승 램프파형 및 제 2상승 램프파형은 동일한 기울기를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 1항에 있어서,
    상기 제 1상승 램프파형은 제 1전압까지 상승하고, 상기 제 2상승 램프파형은 상기 제 1전압보다 높은 전압레벨을 가지는 제 2전압까지 상승하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 초기화기간이 셋업기간 및 셋다운기간으로 나뉘어 구동되는 플라즈마 디스플레이 패널의 구동장치에 있어서;
    패널의 구동되는 주위온도를 감시하고, 상기 주위온도에 대응되는 비트신호를 생성하기 위한 온도감지부와;
    상기 비트신호를 입력받고, 상기 비트신호에 대응되는 제어신호를 생성하기 위한 제어신호 생성부와;
    상기 제어신호를 입력받고, 상기 제어신호에 대응되어 상기 셋업기간동안 스캔전극에 상승 램프파형을 공급하는 스캔 구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제 4항에 있어서,
    상기 온도감지부는 저온과 저온 이상의 온도에서 상이한 비트신호를 생성함과 아울러 상기 저온을 다수의 온도레벨로 분리하여 상기 비트신호를 생성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 5항에 있어서,
    상기 제어신호 생성부는 상기 비트신호에 대응되어 상기 주위온도가 낮아질 수록 넓은 폭을 가지는 상기 제어신호를 인가하고,
    상기 스캔 구동부는 상기 제어신호가 공급되는 시간동안 상기 상승 램프파형을 상기 스캔전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 제 5항에 있어서,
    상기 제어신호 생성부는 상기 비트신호에 대응되어 상기 주위온도가 낮아질 수록 넓은 폭을 가지는 상기 제어신호를 인가하고,
    상기 스캔 구동부는 상기 제어신호의 폭에 비례하여 전압값을 증가시키면서 상기 상승 램프파형을 상기 스캔전극에 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR10-2002-0045606A 2002-08-01 2002-08-01 플라즈마 디스플레이 패널의 구동장치 및 구동방법 KR100480170B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR10-2002-0045606A KR100480170B1 (ko) 2002-08-01 2002-08-01 플라즈마 디스플레이 패널의 구동장치 및 구동방법
US10/630,687 US6853145B2 (en) 2002-08-01 2003-07-31 Method and apparatus for driving plasma display panel
EP03254796A EP1387344A3 (en) 2002-08-01 2003-07-31 Method and apparatus for driving plasma display panel
US11/009,070 US7176855B2 (en) 2002-08-01 2004-12-13 Method and apparatus for driving plasma display panel
US11/645,822 US20070210988A1 (en) 2002-08-01 2006-12-27 Method and apparatus for driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0045606A KR100480170B1 (ko) 2002-08-01 2002-08-01 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Publications (2)

Publication Number Publication Date
KR20040013161A true KR20040013161A (ko) 2004-02-14
KR100480170B1 KR100480170B1 (ko) 2005-04-06

Family

ID=37320519

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0045606A KR100480170B1 (ko) 2002-08-01 2002-08-01 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Country Status (1)

Country Link
KR (1) KR100480170B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730164B1 (ko) * 2005-11-18 2007-06-19 삼성에스디아이 주식회사 디스플레이 패널의 구동장치
KR100796653B1 (ko) * 2006-02-28 2008-01-22 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
US8013808B2 (en) 2006-02-24 2011-09-06 Panasonic Corporation Method of driving plasma display panel, and plasma display device
KR101106247B1 (ko) * 2011-11-29 2012-01-18 최병삼 멀티 클램핑 장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3571805B2 (ja) * 1995-06-16 2004-09-29 富士通株式会社 プラズマディスプレイパネルの温度補償方法及び装置並びにこれを用いたプラズマディスプレイ表示装置
KR100598181B1 (ko) * 1998-10-14 2006-09-20 엘지전자 주식회사 플라즈마 표시 패널의 구동방법
JP2000227780A (ja) * 1999-02-08 2000-08-15 Mitsubishi Electric Corp 気体放電型表示装置およびその駆動方法
JP3679704B2 (ja) * 2000-02-28 2005-08-03 三菱電機株式会社 プラズマディスプレイ装置の駆動方法及びプラズマディスプレイパネル用駆動装置
JP4528449B2 (ja) * 2001-01-12 2010-08-18 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法及び表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730164B1 (ko) * 2005-11-18 2007-06-19 삼성에스디아이 주식회사 디스플레이 패널의 구동장치
US8013808B2 (en) 2006-02-24 2011-09-06 Panasonic Corporation Method of driving plasma display panel, and plasma display device
KR100796653B1 (ko) * 2006-02-28 2008-01-22 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR101106247B1 (ko) * 2011-11-29 2012-01-18 최병삼 멀티 클램핑 장치

Also Published As

Publication number Publication date
KR100480170B1 (ko) 2005-04-06

Similar Documents

Publication Publication Date Title
KR100472353B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
JP2007140434A (ja) プラズマディスプレイ装置
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2006011459A5 (ko)
KR100542772B1 (ko) 플라즈마 디스플레이 패널 구동방법 및 장치
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100489276B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100480170B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100589248B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100476338B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100475158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100433231B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508252B1 (ko) 선택적 소거를 이용한 플라즈마 디스플레이 패널의구동방법 및 장치
KR20060079025A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100533729B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030054954A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100452701B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100480158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100533731B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
EP1939843A1 (en) Plasma display apparatus and driving method thereof
KR100510184B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100649718B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100489879B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20060079027A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130226

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140224

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee