KR20040006577A - 플라즈마 디스플레이 패널의 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR20040006577A
KR20040006577A KR1020020040883A KR20020040883A KR20040006577A KR 20040006577 A KR20040006577 A KR 20040006577A KR 1020020040883 A KR1020020040883 A KR 1020020040883A KR 20020040883 A KR20020040883 A KR 20020040883A KR 20040006577 A KR20040006577 A KR 20040006577A
Authority
KR
South Korea
Prior art keywords
subfield
discharge
cells
address
subfields
Prior art date
Application number
KR1020020040883A
Other languages
English (en)
Inventor
김정훈
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020040883A priority Critical patent/KR20040006577A/ko
Publication of KR20040006577A publication Critical patent/KR20040006577A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Abstract

본 발명은 암실 콘트라스트를 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 유지전극쌍 및 어드레스전극을 구비하고, 한 프레임 내에 다수의 서브필드들을 가지는 플라즈마 디스플레이 패널의 구동방법에 있어서, 다수의 서브필드들 중 제1 서브필드는 선택된 방전셀들을 켜고 상기 켜진 셀들의 방전을 유지시킴으로써 계조를 표현하는 단계와, 제1 서브필드 이외의 서브필드들은 상기 제1 서브필드에서 켜진 셀들을 꺼 나가면서 고계조를 표현하는 단계를 포함하는 것을 특징으로 한다.
이러한 구성에 의하면, 본 발명에 따른 PDP의 구동방법은 선택적 소거방식을 이용하는 클리어 구동방식에 있어서 프레임 내 첫 서브필드를 선택적 쓰기 구동한다. 이로 인하여, 본 발명에 따른 PDP의 구동방법은 계조 0을 표현하는 데 있어서 불필요한 어드레스 방전이 필요 없게 되어 암부 휘도가 감소하여 암실 콘트라스트가 향상된다.

Description

플라즈마 디스플레이 패널의 구동방법{METHOD Of DRIVING PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 암실 콘트라스트를 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)은 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선이 형광체를 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/서스테인전극(30Y) 및 공통서스테인전극(30Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/서스테인전극(30Y)과 공통서스테인전극(30Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다. 투명전극(12Y,12Z)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사/서스테인전극(30Y)과 공통서스테인전극(30Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22)과 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사/서스테인전극(30Y) 및 공통서스테인전극(30Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 다수 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 도 2에 도시된 PDP의 구동방식을 어드레스/표시 분리형 서브필드(Address and Display Period Separated ; 이하, "ADS"라 함) 구동방식이라 한다. 이로써, 1개의 프레임은 여러개의 서브필드로 구성되며, 각 서브필드의 발광 정도가 달라서 각 서브필드의 조합으로 다수의 계조 표현이 가능하다.
표 1은 도 2의 ADS 방식에 256계조를 표현하기 위한 각 서브필드에서의 발광 여부를 표시한 것이다.
SF1 SF2 SF3 SF4 SF5 SF6 SF7 SF8
Dark √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■
√◇ □ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■
√◇ ■ √◇ □ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■
√◇ □ √◇ □ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■ √◇ ■
Bright √◇ ■ √◇ ■ √ □ √ □ √ □ √ □ √ □ √ □
√ □ √◇ ■ √ □ √ □ √ □ √ □ √ □ √ □
√◇ ■ √ □ √ □ √ □ √ □ √ □ √ □ √ □
√ □ √ □ √ □ √ □ √ □ √ □ √ □ √ □
표 1에 있어서, √은 리셋방전, ◇은 선택적 소거에 의한 어드레스 방전을 나타내고, □은 발광 서스테인 펄스, ■은 비발광 서스테인 펄스를 나타낸다.
상기에서와 같은 ADS 구동방식은 각 서브필드마다 리셋기간과 어드레스기간이 존재하므로 암부 휘도가 상당히 높아 콘트라스트가 좋지 않다. 또한, 어드레스 기간에서 전력 소모가 심하며 계조에 따라 발광하는 시간적 위치가 다르므로 의사윤곽 노이즈가 발생되는 단점이 있다. 의사윤곽 노이즈가 발생되면 화면 상에서 의사윤곽이 나타나게 되므로 표시품질이 떨어지게 된다. 예를 들어, 도 3에 나타낸 바와 같이 화면의 좌측반이 127의 계조값으로 표시되고 화면의 우측반이 128의 계조값으로 표시된 후, 화면이 우측으로 이동되면 경계부분 상의 두 화소에서 발산되는 빛을 육안으로 동시에 보기 때문에 계조값 127과 128 사이의 경계부분에 피크 화이트(Peak White) 즉, 흰띠가 나타나게 된다. 이와 반대로, 화면의 좌측반이 128의 계조값으로 표시되고 화면의 우측반이 127의 계조값으로 표시된 화면이 우측으로 이동되면 계조값 127과 128 사이의 경계부분에 흑레벨(Black level) 즉, 검은띠가 나타나게 된다.
따라서, 상기에서와 같은 단점을 극복하기 위해서 도 4에서와 같은 구동방식이 제안되었다.
도 4는 종래의 다른 기술에 따른 m비트 디폴트 코드의 프레임 구성을 나타내는 도면이고, 표 2는 도 4의 프레임 구성에 따라 256계조를 표현하기 위한 각 서브필드에서의 발광 여부를 표시한 것이다.
도 4 및 표 2를 참조하면, 종래의 다른 기술에 따른 PDP의 구동방법은 전화면을 초기화시키기 위한 초기화기간 즉, 리셋기간이 프레임 초기에 한번 존재하므로 암부 휘도가 낮아져 콘트라스트가 향상되며, 어드레스 방전도 한 프레임에 한번 존재하므로 어드레싱에 따른 전력 소모가 감소한다. 또한 발광하는 시간적 위치가 매 프레임마다 동일하므로 의사윤곽에 의한 화질 왜곡이 최소화된다는 점에서 이를 클리어(High-Contrast Low Energy Address and Reduction of False Contour Sequence ; 이하, "CLEAR"라 함) 구동방식이라 한다.
클리어 구동방식에 따른 PDP도 한 프레임을 발광횟수가 다른 다수의 서브필드로 나누어 구동하게 된다. 클리어 구동방식은 다수의 서브필드중 제1 서브필드부터 표현하고자 하는 계조를 표현한 후 다음 서브필드에서부터는 선택적 소거 어드레스 방전을 하여 꺼진 셀로 유지하게 된다. 도 3 및 표 2의 경우 한 프레임이 m개의 서브필드로 구성되어 m+1개의 계조를 표현한 경우이다.
SF1 SF2 SF3 SF4 SF5 SFm-4 SFm-3 SFm-2 SFm-1 SFm
Dark √◇ ■
√ □ ◇ ■
√ □ ◇ ■
√ □ ◇ ■
√ □ ◇ ■
Bright √ □ ◇ ■
√ □ ◇ ■
√ □ ◇ ■
√ □ ◇ ■
√ □
표 2에 있어서, √은 리셋방전, ◇은 선택적 소거에 의한 어드레스 방전을나타내고, □은 발광 서스테인 펄스, ■은 비발광 서스테인 펄스를 나타낸다.
CLEAR 구동방식을 설명하면, 0계조를 표현하기 위해서는 먼저 프레임 초기에 리셋방전을 하고 선택적 소거를 위한 어드레스 방전을 하여 해당 셀을 선택한다. 셀이 선택되면 선택적 소거에 의해 서스테인 방전에 의해 꺼진 셀을 유지하게 된다. 꺼진 셀은 프레임의 나머지 기간동안에도 계속 꺼진 셀을 유지한다.
상기에서와 같이 구동을 프레임마다 반복함으로써 각 계조를 표현하게 된다. 그러나, 클리어 구동방식에 따른 PDP는 선택적 소거(Selective Erase) 방식을 이용함으로써 어드레스 방전에 의한 불필요한 발광이 발생하여 암부 휘도가 높아져서 암실 콘트라스트를 높이는 데 한계가 있다. 즉, 계조를 0을 표현하는 데 어드레스 방전이 있어야 하므로 암부 휘도가 높아지는 단점이 있다.
따라서, 본 발명의 목적은 0 계조를 표현함에 있어 어드레스 방전을 하지 않도록 한 플라즈마 디스플레이 패널의 구동방법을 제공하는 데 있다.
본 발명의 다른 목적은 불필요한 어드레스 방전을 제거하여 암실 콘트라스트를 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법을 제공하는 데 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도이다.
도 2는 256 계조를 구현하기 위한 8 비트 디폴트 코드의 프레임 구성을 나타내는 도면이다.
도 3은 도 2에서와 같은 플라즈마 디스플레이 패널 구동시 나타나는 동영상 의사윤곽 노이즈를 설명하기 위한 도면이다.
도 4는 종래의 다른 기술에 따른 m비트 디폴트 코드의 프레임 구성을 나타내는 도면이다.
도 5는 본 발명의 실시예에 따른 PDP의 구동방법을 설명하기 위한 구동파형을 나타내는 도면이다.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,12Z : 투명전극
13Y,13Z : 금속버스전극 14,22 : 유전체층
16 : 보호막 18 : 하부기판
20X : 어드레스전극 24 : 격벽
26 : 형광체 30Y : 주사/서스테인전극
30Z : 공통서스테인전극
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 PDP의 구동방법은 유지전극쌍 및 어드레스전극을 구비하고, 한 프레임 내에 다수의 서브필드들을 가지는 플라즈마 디스플레이 패널의 구동방법에 있어서, 상기 다수의 서브필드들 중 제1 서브필드는 선택된 방전셀들을 켜고 상기 켜진 셀들의 방전을 유지시킴으로써 계조를 표현하는 단계와, 상기 제1 서브필드 이외의 서브필드들은 상기 제1 서브필드에서 켜진 셀들을 꺼 나가면서 고계조를 표현하는 단계를 포함하는 것을 특징으로 한다.
본 발명에서의 0계조를 표현하는 단계는, 상기 제1 서브필드의 리셋기간에서 리셋방전을 일으키는 단계와, 어드레스기간에 어드레스 방전을 일으키지 않는 단계와, 서스테인 기간에 꺼진 셀을 유지하는 단계와, 상기 제1 서브필드 이외의 서브필드들에서 꺼진 셀을 유지하는 단계를 포함하는 것을 특징으로 한다.
본 발명에서의 상기 제1 서브필드는 0 이상의 계조 표현시 어드레스 방전에 의한 셀 선택에 의해 방전을 유지하는 것을 특징으로 한다.
본 발명에서의 상기 제1 서브필드의 방전셀을 선택하는 단계는 제1 유지전극에 스캔펄스를 인가하는 단계와, 상기 어드레스 전극에 상기 스캔펄스와 동기되도록 데이터신호를 인가하는 단계를 포함하는 것을 특징으로 한다.
본 발명에서의 상기 제1 서브필드 이외의 서브필드들의 방전셀을 선택하는 단계는 제1 유지전극에 스캔펄스를 인가하는 단계와, 상기 어드레스 전극에 상기 스캔펄스와 동기되도록 상기 제1 서브필드에서 켜진 셀들을 끄기 위한 데이터신호를 인가하는 단계를 포함하는 것을 특징으로 한다.
본 발명에서의 상기 제1 서브필드에서의 데이터 신호와 상기 제1 서브필드 이외의 서브필드에서의 데이터 신호는 서로 다른 신호가 인가되는 것을 특징으로한다.
본 발명에서의 상기 제1 서브필드에서의 데이터 신호는 1인 것을 특징으로 한다.
본 발명에서의 상기 제1 서브필드 이외의 서브필드에서의 데이터 신호는 0인 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 5를 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
표 3은 본 발명에 따른 PDP의 구동방법에 있어서 256계조를 표현하기 위한 각 서브필드의 발광 여부를 표시한 것이고, 도 5는 본 발명에 따른 PDP의 구동방법에 따른 구동파형도를 나타내는 도면이다.
SF1 SF2 SF3 SF4 SF5 SFm-4 SFm-3 SFm-2 SFm-1 SFm
Dark √ ■
√◇ □ ◇ ■
√◇ □ ◇ ■
√◇ □ ◇ ■
√◇ □ ◇ ■
Bright √◇ □ ◇ ■
√◇ □ ◇ ■
√◇ □ ◇ ■
√◇ □ ◇ ■
√◇ □
표 3에 있어서, √은 리셋방전, □은 발광 서스테인 펄스, ■은 비발광 서스테인 펄스를 각각 나타낸다. ◇은 제1 서브필드(SF1)의 경우 선택적 쓰기(Selective Writing)에 의한 어드레스 방전을 나타내고, 제1 서브필드(SF1) 이외의 경우 선택적 소거(Selective Erasing)에 의한 어드레스 방전을 나타낸다.
표 3 및 도 5를 결부하여 참조하면, 본 발명에 따른 PDP의 구동방법은 종래의 클리어 구동방식과는 달리 제1 서브필드(SF1)에 선택적 쓰기(Selective Writing) 구동방식을 이용한 것을 특징으로 한다. 즉, 도 4 및 표 2에서의 종래 클리어 구동방식의 경우 프레임내 제1 서브필드(SF1)의 초기화 방전 즉, 리셋방전은 PDP 내 방전셀의 상태를 온(on) 상태로 벽전하를 형성한다. 이후 어드레스 방전에서 셀의 온/오프를 판단하여 오프가 되어야 할 셀을 방전을 일으켜 꺼주게 된다. 즉, 꺼주는 셀에서 어드레스 방전이 방전이 일어난다. 이로 인하여, 이전 서브필드가 발광을 한 경우 어드레스 방전이 이전 서브필드의 발광을 생각하여도 되기 때문에 그리 큰 문제는 되지 않으나 이전 서브필드가 발광을 일으키지 않는 계조 0을 표현하는 경우 전혀 필요없는 어드레스 방전 발광이 된다.
이에 비하여, 본 발명에 따른 PDP의 구동방법은 제1 서브필드(SF1)에 선택적 쓰기 구동방식을 적용하고, 제1 서브필드(SF1) 이외의 서브필드들에는 클리어 구동방식과 동일한 선택적 소거방식을 적용한다. 이로써, 제1 서브필드(SF1)는 리셋방전 후 벽전하 분포를 초기화 즉, 모든 셀이 오프(off)인 상태로 하여 셀을 선택할 경우에만 온(on)이 되는 방식을 채용한다. 선택적 쓰기 방식에서의 리셋방전에 의한 발광은 선택적 소거 방식에서의 그것보다 작게 되어 계조 0을 표현하는 데 어드레스 방전이 전혀없기 때문에 높은 콘트라스트를 얻을 수 있다.
또한, 본 발명에 따른 PDP의 구동방법에서는 제1 서브필드(SF1)와 제1 서브필드(SF1) 이외의 서브필드들에 구동방식이 서로 다르기 때문에 서로 다른 값의 데이터값이 인가된다. 즉, 제1 서브필드(SF1)에서는 셀을 선택(on)하기 위해서 1이라는 데이터값이 인가되고, 제1 서브필드(SF1) 이외의 서브필드들에서는 선택적 소거 방식에 의해 구동됨으로 인하여 셀을 선택(on)하여 셀을 끄기 위해서 0이라는 값이 인가된다.
본 발명에 따른 PDP의 구동방법을 설명하면, 먼저 한 프레임은 선택적 쓰기 방식의 제1 서브필드(SF1)와 선택적 소거 방식의 서브필드들(SF2 내지 SFm)을 포함한다. 제1 서브필드(SF1)는 전화면을 끄는 리셋기간, 선택된 방전셀들을 켜는 선택적 쓰기 어드레스 기간, 어드레스 방전에 의해 선택된 방전셀에 대하여 서스테인 방전시키는 서스테인 기간 그리고 서스테인 방전을 소거시키는 소거기간으로 나뉘어진다. 제2 내지 제m 서브필드들(SF2 내지 SFm)은 전화면이 라이팅되는 전면 라이팅 기간없이 선택된 방전셀들을 끄는 선택적 소거 어드레스 기간과 어드레스 방전에 의해 선택된 방전셀들 이외의 방전셀들을 서스테인 방전시키는 서스테인 기간으로 나뉘어진다. 제1 내지 제m 서브필드들(SF1 내지 SFm)의 서스테인 기간은 서로 다른 영상 표시 계조 수를 갖는다.
선택적 소거 방식으로 구동되는 제2 내지 제m 서브필드들(SF2 내지 SFm) 각각은 서브필드들이 연속될 때마다 필요없는 방전셀들을 끌 수 있도록 이전 서브필드가 반드시 켜져 있어야만 한다. 예를 들어, 제2 서브필드(SF2)가 켜지기 위해서는 이전 서브필드인 선택적 쓰기 방식으로 구동되는 제1 서브필드(SF1)가 켜져야만 한다. 이렇게 제1 서브필드(SF1)가 켜진 후, 제2 내지 제m 서브필드들(SF2 내지 SFm)에서 필요 없는 방전셀들을 꺼나가게 된다.
이로써, 0 계조는 제1 서브필드(SF1)의 어드레스 방전이 셀을 선택하지 않아 서스테인 방전을 하지 않게 되면 표현할 수 있어, 0계조 표현에 있어 불필요한 방전이 필요없게 된다.
0 계조 이상의 계조를 표현하기 위해서는 먼저 제1 서브필드(SF1)에 있어서, 셋업기간(SU)에는 스캔전극(Y)에 램프-업파형(RP)이 공급된다. 이 램프-업파형(RP)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 셋업방전에 의해 어드레스전극(X)과 서스테인전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다. 셋다운기간(SD)에는 상승 램프-업파형(RP)이 공급된 후, 램프-업파형(RP)의 피크전압보다 낮은 정극성 전압에서 떨어지는 램프다운파형(-RP)이 스캔전극들(Y)에 인가된다. 또한, 스캔전극들(Y)에 램프다운파형(-RP)이 인가되는 동안 서스테인전극(Z)에는 정극성(+)의 직류전압(Zdc)이 공급된다. 램프다운파형(-RP)은 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이 셋다운방전에 의해 어드레스방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스기간에는 스캔전극(Y)과 어드레스전극(X) 각각에 부극성(-)의 선택적 쓰기 스캔펄스(SP)와 정극성(+)의 선택적 쓰기 데이터펄스(DP)가 상호 동기되게끔 공급된다. 이 스캔펄스(SP)와 데이터펄스(DP)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(DP)가 인가되는 셀 내에는 어드레스방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압(Vs)이 인가될 때 방전이 일어날 수 있는 정도의 벽전하가 형성된다.
서스테인 기간에는 스캔전극들(Y)과 서스테인전극들(Z)에 교번적으로 서스테인펄스(SUSPy,SUSPz)가 인가된다. 어드레스방전에 의해 선택된 셀은 방전셀 내의 벽전압과 서스테인펄스(SUSPy,SUSPz)가 더해지면서 매 서스테인펄스가 인가될 때마다 스캔전극(Y)과 서스테인전극(Z) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다. 서스테인펄스(SUSPy,SUSPz)는 방전이 안정화될 수 있도록 그 펄스폭이 2∼3㎲ 정도이다. 이는 서스테인펄스(SUSPy,SUSPz)가 발생되는 시점 이후로 대략 0.5∼1㎲ 내에서 방전이 일어나지만, 서스테인펄스(SUSPy,SUSPz)는 다음 방전을 일으킬 수 있는 정도의 벽전하를 형성시키기 위하여 방전이 일어난 이후, 대략 2∼3㎲ 정도 서스테인전압(Vs)을 유지하여야 하기 때문이다.
제2 내지 제m 서브필드들(SF2 내지 SFm)는 선택적 소거 서브필드로서 리셋기간은 생략된다. 어드레스기간(APD)에는 스캔전극들(Y)과 어드레스전극들(X) 각각에 셀을 끄기 위한 부극성(-)의 선택적 소거 스캔펄스(SP)와 정극성(+)의 선택적 소거 데이터 펄스(DP)가 상호 동기되게끔 공급된다. 제2 내지 제m 서브필드들(SF2 내지 SFm)의 어드레스 방전에 의해 꺼지지 않은 셀들에 대하여 서스테인 방전이 일어나도록 서스테인펄스(SUSPy,SUSPz)가 서스테인전극들(Z)과 스캔전극들(Y)에 교번적으로 공급된다.
상술한 바와 같이, 본 발명에 따른 PDP의 구동방법은 선택적 소거방식을 이용하는 클리어 구동방식에 있어서 프레임 내 첫 서브필드를 선택적 쓰기 구동한다. 이로 인하여, 본 발명에 따른 PDP의 구동방법은 계조 0을 표현하는 데 있어서 불필요한 어드레스 방전이 필요 없게 되어 암부 휘도가 감소하여 암실 콘트라스트가 향상된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (8)

  1. 유지전극쌍 및 어드레스전극을 구비하고, 한 프레임 내에 다수의 서브필드들을 가지는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 다수의 서브필드들 중 제1 서브필드는 선택된 방전셀들을 켜고 상기 켜진 셀들의 방전을 유지시킴으로써 계조를 표현하는 단계와,
    상기 제1 서브필드 이외의 서브필드들은 상기 제1 서브필드에서 켜진 셀들을 꺼 나가면서 고계조를 표현하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1 항에 있어서,
    0계조를 표현하는 단계는,
    상기 제1 서브필드의 리셋기간에서 리셋방전을 일으키는 단계와,
    어드레스기간에 어드레스 방전을 일으키지 않는 단계와,
    서스테인 기간에 꺼진 셀을 유지하는 단계와,
    상기 제1 서브필드 이외의 서브필드들에서 꺼진 셀을 유지하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2 항에 있어서,
    상기 제1 서브필드는 0 이상의 계조 표현시 어드레스 방전에 의한 셀 선택에의해 방전을 유지하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1 항에 있어서,
    상기 제1 서브필드의 방전셀을 선택하는 단계는 제1 유지전극에 스캔펄스를 인가하는 단계와,
    상기 어드레스 전극에 상기 스캔펄스와 동기되도록 데이터신호를 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 4 항에 있어서,
    상기 제1 서브필드 이외의 서브필드들의 방전셀을 선택하는 단계는 제1 유지전극에 스캔펄스를 인가하는 단계와,
    상기 어드레스 전극에 상기 스캔펄스와 동기되도록 상기 제1 서브필드에서 켜진 셀들을 끄기 위한 데이터신호를 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 5 항에 있어서,
    상기 제1 서브필드에서의 데이터 신호와 상기 제1 서브필드 이외의 서브필드에서의 데이터 신호는 서로 다른 신호가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 제 6 항에 있어서,
    상기 제1 서브필드에서의 데이터 신호는 1인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 6 항에 있어서,
    상기 제1 서브필드 이외의 서브필드에서의 데이터 신호는 0인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020020040883A 2002-07-12 2002-07-12 플라즈마 디스플레이 패널의 구동방법 KR20040006577A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020040883A KR20040006577A (ko) 2002-07-12 2002-07-12 플라즈마 디스플레이 패널의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020040883A KR20040006577A (ko) 2002-07-12 2002-07-12 플라즈마 디스플레이 패널의 구동방법

Publications (1)

Publication Number Publication Date
KR20040006577A true KR20040006577A (ko) 2004-01-24

Family

ID=37316453

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020040883A KR20040006577A (ko) 2002-07-12 2002-07-12 플라즈마 디스플레이 패널의 구동방법

Country Status (1)

Country Link
KR (1) KR20040006577A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100720881B1 (ko) * 2004-05-17 2007-05-22 파이오니아 가부시키가이샤 플라즈마 표시장치 및 플라즈마 표시패널의 구동방법
KR100759382B1 (ko) * 2006-04-28 2007-09-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100786863B1 (ko) * 2005-11-25 2007-12-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10307561A (ja) * 1997-05-08 1998-11-17 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
JP2000231362A (ja) * 1998-12-08 2000-08-22 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法
KR20010004336A (ko) * 1999-06-28 2001-01-15 김영환 플라즈마 디스플레이 패널의 구동 방법
KR20010091213A (ko) * 2000-03-14 2001-10-23 구자홍 플라즈마 디스플레이 패널의 고속 구동방법
JP2001312244A (ja) * 2000-04-27 2001-11-09 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10307561A (ja) * 1997-05-08 1998-11-17 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
JP2000231362A (ja) * 1998-12-08 2000-08-22 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法
KR20010004336A (ko) * 1999-06-28 2001-01-15 김영환 플라즈마 디스플레이 패널의 구동 방법
KR20010091213A (ko) * 2000-03-14 2001-10-23 구자홍 플라즈마 디스플레이 패널의 고속 구동방법
JP2001312244A (ja) * 2000-04-27 2001-11-09 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100720881B1 (ko) * 2004-05-17 2007-05-22 파이오니아 가부시키가이샤 플라즈마 표시장치 및 플라즈마 표시패널의 구동방법
KR100786863B1 (ko) * 2005-11-25 2007-12-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100759382B1 (ko) * 2006-04-28 2007-09-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Similar Documents

Publication Publication Date Title
US7907103B2 (en) Plasma display apparatus and driving method thereof
KR100503603B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100359015B1 (ko) 플라즈마 디스플레이 패널의 고속 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100352979B1 (ko) 플라즈마 디스플레이 패널의 고속 구동방법
KR100488152B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040102407A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR20040065710A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040006577A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100373528B1 (ko) 플라즈마 디스플레이 패널의 고속 구동방법
KR100475158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100528694B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100480470B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488150B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100493621B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100553934B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100525735B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100287730B1 (ko) 3전극면방전플라즈마디스플레이패널의구동방법
KR100492184B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508242B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100489278B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040006576A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040006571A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100511794B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100801476B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 이를 이용한플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application