KR20030083691A - 교육 목적용 회로판 - Google Patents

교육 목적용 회로판 Download PDF

Info

Publication number
KR20030083691A
KR20030083691A KR10-2003-7008927A KR20037008927A KR20030083691A KR 20030083691 A KR20030083691 A KR 20030083691A KR 20037008927 A KR20037008927 A KR 20037008927A KR 20030083691 A KR20030083691 A KR 20030083691A
Authority
KR
South Korea
Prior art keywords
electronic component
power
block
circuit board
panel
Prior art date
Application number
KR10-2003-7008927A
Other languages
English (en)
Inventor
고젠톤
림소민
네오시안솅
탄카쳬
Original Assignee
애디스트 테크노베이션 피티이. 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 애디스트 테크노베이션 피티이. 엘티디. filed Critical 애디스트 테크노베이션 피티이. 엘티디.
Publication of KR20030083691A publication Critical patent/KR20030083691A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09BEDUCATIONAL OR DEMONSTRATION APPLIANCES; APPLIANCES FOR TEACHING, OR COMMUNICATING WITH, THE BLIND, DEAF OR MUTE; MODELS; PLANETARIA; GLOBES; MAPS; DIAGRAMS
    • G09B23/00Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes
    • G09B23/06Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics
    • G09B23/18Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09BEDUCATIONAL OR DEMONSTRATION APPLIANCES; APPLIANCES FOR TEACHING, OR COMMUNICATING WITH, THE BLIND, DEAF OR MUTE; MODELS; PLANETARIA; GLOBES; MAPS; DIAGRAMS
    • G09B23/00Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes
    • G09B23/06Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics
    • G09B23/18Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism
    • G09B23/183Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism for circuits
    • G09B23/185Models for scientific, medical, or mathematical purposes, e.g. full-sized devices for demonstration purposes for physics for electricity or magnetism for circuits for building block systems

Landscapes

  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Business, Economics & Management (AREA)
  • Educational Administration (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Physics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computational Mathematics (AREA)
  • Algebra (AREA)
  • Mathematical Analysis (AREA)
  • Educational Technology (AREA)
  • Theoretical Computer Science (AREA)
  • Instructional Devices (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Bakery Products And Manufacturing Methods Therefor (AREA)

Abstract

교육 목적용 전자 회로를 제작 및 표시하는 회로판은 패널 하우징과, 이 패널 하우징에 부착되어 이를 덮는 조립체 패널과, 이 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 접점 스테이션(contact station)으로서, 전기적으로 서로 절연되고 전자 구성 요소 블록을 수용할 수 있는 접점 스테이션과, 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 1 전원점으로서, 서로 전기적으로 접속되는 제 1 전원점과, 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 2 전원점으로서, 서로 전기적으로 접속되고 제 1 전원점으로부터 전기적으로 절연되는 제 2 전원점을 포함하고, 접점 스테이션에 의해 형성된 그리드, 제 1 전원점 및 제 2 전원점은 동일한 주기성을 갖는다.

Description

교육 목적용 회로판{BREADBOARD USED FOR EDUCATIONAL PURPOSES}
전자 회로를 제작하는데 사용되는 회로판은 전자 회로를 설계, 개발 및 테스트하는데 보통 이용되는 장치이다. 전자 회로를 제작하는 그 밖의 기술들과 비교하여 회로판의 이점은 회로를 쉽게 조립, 보강 및 분해할 수 있다는 것이다. 따라서, 전자 회로의 개발업자들은 이들이 전자 회로를 설계 및 개량하기 위해서 테스트 회로를 조립하기를 원하는 경우 종종 회로판을 사용한다.
그렇지만, 회로판은 또한 교육 목적으로 사용될 수 있다. 이러한 관점에서 회로판은 전자 기술을 가르치는 실습 과정에서 종종 사용되는데, 이 과정에서 학생들은 전자 부품들을 스스로 다루는 것을 배운다. 교육 목적용 회로판을 사용하는 또 다른 용도는 강의 또는 수업에서 회로판을 사용하는 것인데, 여기서 학생들은 교수나 교사를 따라서 전자 회로를 조립한다.
미국 특허 US 3,514,872는 조립체 패널과, 서로 전기적으로 절연되고 이 조립체 패널 상에 동일한 공간 좌표 정렬로 배치된 접점 스테이션으로, 각각 인접한 접점 스테이션간에 삽입을 위하여 복수의 접촉 표면 및 회로 구성 요소를 제공하고그 상측에 회로 구성 요소의 특성을 나타내는 레전드를 갖는 장착 스트립을 포함하는 복수의 접점 스테이션과, 이 장착 스트립 아래에 지지되는 레전드와 일치한 회로 구성 요소와, 스테이션 접촉면과 면대면 전기적 결합 접촉을 가능하게 하는 회로 구성 요소의 단자와의 전기 접속에서 장착 스트립에 달려 있고 외부로 돌출한 유연성 접촉 블레이드를 포함하는 회로 배치를 제작하는 장치로서, 장착 스트립은 접점 스테이션간에 확장되고 각 결합 접촉 블레이드와 스테이션 접촉면의 상단에 대해 액세스를 제공할 수 있는 크기와 형태를 가지며, 결합하는 유연성 접촉 블레이드 및 스테이션 접촉면은 측정 기구의 프로브를 위하여 그 상단에 엔트리 수단을 한정하는 회로 배치를 제작하는 장치를 개시하고 있다.
본 발명의 목적은 교육 목적용 전자 회로를 제작 및 표시하는 회로판을 제공하는 것으로, 이 회로판은 전자 회로 내에 능동 전자 구성 요소를 편리하게 설치하는 것을 허용한다.
본 발명은 교육 목적용 전자 회로를 제작 및 표시하는 회로판에 관한 것이다.
도 1은 본 발명의 바람직한 실시예에 따른 회로판.
도 2a는 본 발명의 실시예에 따른 수동 전자 구성 요소 블록의 상부 사시도.
도 2b는 도 2a에 도시된 수동 전자 구성 요소 블록의 하부 사시도.
도 3a는 본 발명의 실시예에 따른 능동 전자 구성 요소 블록의 상부 사시도.
도 3b는 도 3a에 도시된 능동 전자 구성 요소 블록의 하부 사시도.
도 4a는 본 발명의 실시예에 따른 커패시터를 포함하는 수동 전자 구성 요소 블록의 상부 사시도.
도 4b는 본 발명의 실시예에 따른 와이어를 포함하는 수동 전자 구성 요소 블록의 상부 사시도.
도 4c는 본 발명의 실시예에 따른 연산 증폭기를 포함하는 능동 전자 구성 요소 블록의 상부 사시도.
도 4d는 본 발명의 실시예에 따른 크로스 링크를 포함하는 수동 전자 구성 요소 블록의 상부 사시도.
도 4e는 본 발명의 실시예에 따른 2개의 스위치를 포함하는 수동 전자 구성 요소 블록의 상부 사시도.
도 4f는 본 발명의 실시예에 따른 집적 회로를 수용하는 소켓을 포함하는 수동 전자 구성 요소 블록의 상부 사시도.
도 5는 2개의 전자 소자를 포함하는 2개의 구성 요소 블록이 병렬 접속될 2개의 구성 요소 블록의 상부 사시도.
도 6은 3개의 전자 소자를 포함하는 3개의 구성 요소 블록이 병렬 접속될 3개의 구성 요소 블록의 상부 사시도.
도 7은 본 발명에 따른 직렬 접속을 이용하는 3개의 구성 요소 블록의 직렬 접속의 상부 사시도.
도 8은 본 발명에 따른 2개의 직렬 접속을 이용하는 5개의 구성 요소 블록의 직렬 접속의 상부 사시도.
상기의 목적을 달성하기 위해서, 본 발명은, 교육 목적용 전자 회로를 제작 및 표시하는 회로판에 있어서, 패널 하우징과, 패널 하우징에 부착되어 이를 덮는 조립체 패널과, 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 접점 스테이션(contact station)으로서, 전기적으로 서로 절연되고 전자 구성 요소 블록을 수용할 수 있는 접점 스테이션과, 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 1 전원점으로서, 서로 전기적으로 접속되는 제 1 전원점과, 조립체 패널상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 2 전원점으로서, 서로 전기적으로 접속되고 제 1 전원점으로부터 전기적으로 절연되는 제 2 전원점을 포함하고, 접점 스테이션에 의해 형성된 그리드, 제 1 전원점 및 제 2 전원점은 동일한 주기성을 갖는 회로판을 제공한다.
전자 회로를 제작 및 표시하는 회로판은 능동 전자 구성 요소가 회로판에 조립된 전자 회로 내에 편리하게 설치될 수 있다는 이점을 갖는다. 이러한 관점에서 능동 전자 구성 요소는 입력 신호보다 더 많은 전력을 갖는 출력 신호를 생성할 수 있는 전자 회로의 구성 요소이다. 추가 전력은 외부 전원으로부터 나온다. 이 능동 구성 요소가 전력 이득, 즉 전압과 전류의 곱의 이득을 특징으로 한다는 것을 주목하는 것이 중요하다. 승압 변압기와 같은 전자 구성 요소는 전압 이득만을 산출하고 전력을 증폭할 수 없기 때문에 능동 구성 요소가 아니다.
회로판 상에 위치하는 다른 유형의 전원점의 개수가 2개로 제한되지 않는다는 점이 주목된다. 본 발명에 따라 서로 다른 전압 레벨이 인가될 수 있는 3개 이상의 다른 전원 그룹을 이용하는 것 또한 가능하다.
본 발명의 실시예에 따르면, 복수의 접점 스테이션, 복수의 제 1 전원점 및 복수의 제 2 전원점은 직사각형의 그리드를 형성한다. 직각 그리드 상의 접점 스테이션과 제 1 및 제 2 전원점의 배열은 회로판 상에서의 전자 회로의 명확하고 간결한 조립을 허용한다.
본 발명의 바람직한 실시예에 따르면, 접점 스테이션, 제 1 전원점 및 제 2 전원점은 조립체 패널의 전반에 분포되어 전자 구성 요소 블록이 단지 소정의 방식으로만 조립체 패널에 삽입될 수 있다. 조립체 패널의 전반에 걸친 접점 스테이션과 제 1 및 제 2 전원점의 이와 같이 미리 정해진 분포를 사용하면 수동뿐만 아니라 능동의 전자 구성 요소 블록이 정확한 방식으로만 삽입되어 전자 구성 요소 블록의 손상을 방지할 수 있다는 이점이 있다.
본 발명의 부가적인 실시예에 따르면, 각 접점 스테이션은 서로 전기적으로 접속되고 전자 구성 요소 블록을 수용할 수 있는 한 쌍의 접점을 포함하고, 접점의 개수 및 공간 배열은 모든 접점 스테이션에 대해 동일하다. 이 접점의 배열은 회로판 상에 조립된 전자 회로 내에서 서로 다른 전자 구성 요소 블록간의 편리한 전기 접속을 허용하는데, 서로 다른 전자 구성 요소 블록을 접속하는데 부가적인 와이어 또는 점퍼가 필수적이지 않기 때문이다.
본 발명의 또 다른 실시예에 따르면, 각 접점 스테이션은 5개의 접점을 포함하는데, 하나의 중앙 접점은 접점 스테이션의 중앙에 위치하고, 4개의 주변 접점은 중앙 접점의 주위에 대칭적으로 등거리에 위치하고, 접점들은 그리드로 한정된 2 방향 중 하나를 따라 위치한다. 각 구성 요소 블록의 하나의 접속 핀이 중앙 접점 주위에 위치한 4개의 접점 중 하나에 삽입되는 경우, 이러한 하나의 중앙 접점 주위에의 4개 접점의 대칭 분포는 4개의 전자 구성 요소 블록간의 전기 접속을 허용한다. 더 나아가 전압계 또는 전류계의 접점 핀 또는 프로브가 중앙 접점에 접속되는 경우 전압 레벨을 용이하게 측정할 수 있다.
본 발명의 또 다른 바람직한 실시예에 따르면, 중앙 접점은 주변 접점과는 다른 모양을 갖는다. 중앙 접점의 모양을 적절히 선택하면 전자 구성 요소 블록은중앙 접점이 비어 있도록 주변 접점에 삽입될 수 있고, 필요시 전압계 또는 전류계의 접점 핀 또는 프로브가 중앙 접점에 항상 접속될 수 있다.
본 발명의 부가적인 바람직한 실시예에 따르면, 접점 스테이션과 제 1 전원점 및 제 2 전원점의 공간 주기성이 확장 회로판의 연장된 상면에 보존되도록 확장 회로판을 형성하는 동일한 형태의 부가적인 회로판과 결합될 수 있는 방식으로 회로판이 배열된다. 그것으로 회로판은 모듈식 회로판이며 회로판은 보다 큰 전자 회로를 조립할 기회를 제공하는 확장 회로판을 형성하는데 사용될 수 있다.
특정의 바람직한 실시예에 따르면, 회로판은 패널 하우징의 측면에 위치하고 제 1 전원점과 상기 2 전원점에 전기적으로 접속되는 연결 커넥터를 더 포함한다. 이러한 연결 커넥터는 2개 이상의 모듈식 회로판의 접속을 허용하는데, 회로판의 제 1 및 제 2 전원점은 각각 자동적으로 서로 접속된다.
본 발명의 또 다른 실시예에 따르면, 연결 커넥터는 전원에 접속될 수 있다. 이는 전원을 제 1 및 제 2 전원점과 편리하게 접속시킬 기회를 제공한다.
본 발명의 또 다른 바람직한 실시예는 회로판을 부가적인 회로판 및/또는 전원과 기계적으로 접속시킬 수 있는 연결 커넥터를 제공한다. 회로판을 부가적인 회로판 및/또는 전원과 기계적으로 접속시키는 연결 커넥터의 사용으로 더 이상 부가적인 기계적 커넥터에 대한 필요성이 없다.
또 다른 바람직한 실시예에 따르면, 연결 커넥터는 회로판의 제 1 및 제 2 전원점을 부가적인 회로판의 제 1 및 제 2 전원점과 각각 전기적으로 접속시킬 수 있다. 따라서 연결 커넥터는 확장 회로판을 형성하는 2개 이상의 모듈식 회로판의접속을 가능하게 하고, 회로판의 제 1 및 제 2 전원점은 자동적으로 각각 서로 접속된다.
본 발명의 또 다른 실시예에 따르면, 회로판은 패널 하우징의 각 측면에 하나 이상의 연결 커넥터를 포함한다. 이는 회로판의 각 측면에 부가적인 회로판을 부착시킬 가능성을 제공한다.
본 발명의 부가적인 실시예에 따르면, 연결 커넥터는 미리 정해진 위치에 배치되어 회로판과 부가적인 회로판 또는 전원의 적절한 접속을 가능하게 하거나 가시적으로 명확히 한다.
본 발명의 또 다른 실시예에 따르면, 조립체 패널 및/또는 패널 하우징은 전기 절연 재료로 이루어지는데, 구체적으로 조립체 패널 및/또는 패널 하우징은 합성 수지로 이루어질 수 있다. 이는 접점 스테이션, 복수의 제 1 전원점 및 복수의 제 2 전원점을 서로 전기적으로 절연하는데 특별한 노력이 요구되지 않는다는 이점을 갖는다.
본 발명의 또 다른 바람직한 실시예에 따르면, 조립체 패널은 인쇄 회로 기판이다. 인쇄 회로 기판을 사용하는 것은 본 발명에 따른 회로판을 제작하는데 매우 효과적이고 경제적인 방법이다.
또한 본 발명은, 상술한 회로판 및 전자 구성 요소 블록을 갖는 교육 목적용 전자 회로를 제작 및 표시하는 키트(kit)에 있어서, 전자 구성 요소 블록은 블록 하우징과, 블록 하우징에 수용되는 구성 요소와, 블록 하우징에 수용되고 구성 요소의 단자에 전기적으로 접속되는 접속 핀을 포함하는 키트를 개시하고 있다. 따라서 본 발명에서는 본 발명에 따른 회로판에 의해 제공되는 이점을 이용하는데 필수적인 적절한 전자 구성 요소 블록이 또한 개시되어 있다.
본 발명의 실시예에 따르면, 전자 구성 요소 블록은 구성 요소의 특성을 나타내기 위한 블록 하우징에 위치한 레전드(legend)를 더 포함한다. 전자 구성 요소 블록의 블록 하우징 상에 이와 같이 명확히 가시적인 레전드를 사용함으로써 현재의 전자 회로를 조립하는데 어떤 유형의 전자 구성 요소가 사용되는지를 인식하는데 보다 더 쉽게 한다.
본 발명의 바람직한 실시예에 따르면, 블록 하우징은 부가적인 전자 구성 요소 블록의 접속 핀의 삽입을 허용하도록 홀(hole)을 포함하여 이 부가적인 전자 구성 요소 블록이 전자 구성 요소 블록에 기계적으로 접속될 수 있고, 부가적인 전자 구성 요소 블록이 전자 구성 요소 블록에 기계적으로 접속되는 경우, 부가적인 전자 구성 요소 블록의 접속 핀이 또한 접속 핀에 전기적으로 접속되도록 접속 핀이 형성된다. 이와 같이 공간적으로 설계된 전자 구성 요소 블록을 사용하면 몇 개의 전자 구성 요소 블록을 함께 부착하여 전자 구성 요소 블록의 적층을 형성할 수 있기 때문에 본 발명에 따른 회로판의 용량성을 증가시킬 수 있다. 이러한 전자 구성 요소 블록의 적층은 보통 한 개만의 전자 구성 요소 블록이 삽입되는 동일한 접점에 삽입될 수 있으므로, 조립체 패널의 2차원 평면이 이용될 뿐만 아니라 3차원, 예컨대 조립체 패널 위의 공간이 이용된다. 이 3차원을 이용하여 회로판 상에 조립된 전자 회로의 회로도는 회로가 좁은 공간 내에 많은 전자 구성 요소를 포함하는 경우에도 인식하기에 여전히 용이하다.
병렬/직렬 접속이 가시적으로 명백하기 때문에 회로판의 용량성을 향상시키기 위한 3차원(상방향)의 사용이 조립된 회로와 사용자의 회로도간의 시각적 상관 관계를 해하지 않는다는 것이 주목된다.
또한 전자 구성 요소 블록뿐만 아니라 전체 또는 부가적인 회로판이 3차원으로 제작된다는 의미에서 회로판의 용량성을 향상시키기 위한 3차원(상방향)의 이러한 사용이 국한된다는 것이 강조된다.
본 발명의 또 다른 바람직한 실시예에 따르면, 키트는 조립체 패널의 접점 스테이션과 부가적인 전자 구성 요소 블록 사이에 접속되는 경우, 부가적인 전자 구성 요소 블록의 직렬 전기 회로를 제공하는 직렬 접속 유닛을 더 포함한다. 이러한 직렬 접속 유닛은 또한 구성 요소 블록의 직렬 접속이 필수적인 경우 회로판의 용량성을 효과적으로 증가시킬 수 있다는 이점을 갖는다.
본 발명의 또 다른 실시예에 따르면, 전자 구성 요소 블록은 블록 하우징에 수용되고 구성 요소의 단자에 전기적으로 접속되는 제 1 전원 접속 핀과, 블록 하우징에 수용되고 구성 요소의 또 다른 단자에 전기적으로 접속되는 제 2 전원 접속 핀을 더 포함하고, 전자 구성 요소 블록이 상기 조립체 패널에 부착되는 경우, 제 1 전원 접속 핀은 제 1 전원점 중 하나에 전기적으로 접속되고, 제 2 전원 접속 핀은 제 2 전원점 중 하나에 전기적으로 접속된다. 특히 이 적절한 능동 전자 구성 요소 블록을 사용하면, 조립체 패널의 표면상에 위치하고 이의 전반에 분포되는 제 1 및 제 2 전원점에 의해 제공되는 이점을 충분히 이용할 수 있다.
본 발명의 부가적인 바람직한 실시예에 따르면, 구성 요소는 도전성 와이어,크로커다일 클립(crocodile clip), 저항기, 전구, 커패시터, 인덕터, 다이오드, 트랜지스터, 디지털 논리 게이트, 집적 회로, 집적 회로용 하우징 및/또는 몇 개의 전기 전자 구성 요소를 포함하는 회로를 포함할 수 있다. 따라서, 본 발명에 따른 구성 요소는 모든 종류의 전자 회로를 용이하게 조립할 수 있도록 모든 종류의 전자 구성 요소를 포함할 수 있다.
본 발명은 상술한 키트에 삽입되는 전자 구성 요소 블록을 더 개시하고 있는데, 이 전자 구성 요소 블록은 블록 하우징과, 블록 하우징에 수용되는 구성 요소와, 블록 하우징에 수용되고 구성 요소의 단자에 전기적으로 접속되는 접속 핀과, 블록 하우징에 수용되고 구성 요소의 단자에 전기적으로 접속되는 제 1 전원 접속 핀과, 블록 하우징에 수용되고 구성 요소의 또 다른 단자에 전기적으로 접속되는 제 2 전원 접속 핀을 포함한다. 전자 구성 요소 블록은 본 발명에 따른 회로판의 이점을 이용할 수 있도록 하는 모든 특징을 포함한다.
본 발명의 상기 및 기타 다른 목적, 특징 및 이점들은 첨부된 도면과 연관된 다음의 설명 및 청구항으로부터 명백해질 것이다.
다음에서 도 1을 참조하여 본 발명의 바람직한 실시예를 설명한다. 본 발명에 따른 회로판(100)은 직사각형의 평행 육면체의 외형을 갖는 패널 하우징(101)을 포함한다. 패널 하우징(101)은 절연 재료, 예컨대 합성 수지로 이루어진다. 본 발명의 바람지한 실시예에 따르면, 패널 하우징(101)은 플라스틱 몰드인데, 이 몰드의 상부는 비어있고 조립체 패널(102)을 수용하는데 사용된다. 패널 하우징(101)에 절연 재료를 사용하는 것은 회로가 회로판(100)에 조립될 때 단락 발생의 위험성을 감소시킨다. 패널 하우징(101) 상에 조립체 패널(102)이 부착된다. 패널 하우징(101)은 조립체 패널(102)을 지지하는데 사용된다. 본 바람직한 실시예에 따르면 조립체 패널(102)은 전자 제품을 판매하는 대부분의 상점에서 일반적으로 구입할 수 있는 인쇄 회로 기판이다. 따라서 본 발명에 따른 조립체 패널(102)로서 범용 인쇄 회로 기판을 사용하는 것은 회로판(100)을 제작하는 매우 경제적인 방법이다.
조립체 패널(102)의 표면상에는 조립체 패널(102)의 전반에 주기적으로 분포되는 복수의 접점 스테이션(103)이 배치된다. 접점 스테이션(103)은 이들 위치가 직사각형의 그리드를 형성하도록 균일 간격의 좌표 어레이로서 배열된다. 각 접점 스테이션(103)은 다른 모든 접점 스테이션(103)으로부터 전기적으로 절연된다.
접점 스테이션(103) 각각은 서로 전기적으로 접속되는 복수의 5개의 접점(104, 105, 106, 107, 108)을 포함한다. 5개의 접점(104, 105, 106, 107, 108)간의 크로커다일 접속은 조립체 패널(102) 상에 인쇄되는 라인(109)을 사용하여 시각적으로 표시된다. 설명된 본 발명의 실시예에 따르면, 각 접점 스테이션(103)은 접점 스테이션(103)의 중앙에 위치한 하나의 중앙 접점(108)과 이 중앙 접점(108)의 주위에 대칭적이고 등거리로 배치된 4개의 주변 접점(104, 105, 106, 107)을 포함하는데, 접점(105, 108, 107)은 직사각형의 그리드로 한정된 한 방향을 따라 배치되고 접점(104, 108, 106)은 직사각형의 그리드로 한정된 다른 한 방향을 따라 배치되고, 직사각형의 그리드로 한정된 2개의 방향은 서로 수직하다.
접점(104, 105, 106, 107)은 인쇄 회로 기판 내의 도금된 스루홀(plated-through hole)이다. 주변 접점(104, 105, 106, 107)은 회로판(100)에 전자 회로를 설치하는데 사용되는 전자 구성 요소 블록의 단자를 접속하는데 사용된다. 이러한 전자 구성 요소 블록의 특성 및 특징들은 나중에 설명한다. 중앙 접점(108)은 전압 또는 전류 센서 또는 프로브, 예컨대 전압계 또는 전류계의 단자를 접속하는데 사용될 수 있다. 중앙 접점(108)의 홀의 모양이 주변 접점(104, 105, 106, 107)의 홀의 형태와 상이한 것이 바람직하다. 이에 의해 전압 또는 전류 또는 프로브의 단자만이 중앙 접점(108)의 홀 내로 삽입될 수 있다.
조립체 패널(102)은 조립체 패널(102) 상에 위치하고 이의 전반에 주기적으로 분포된 복수의 제 1 전원점(110)을 더 포함하여 이들이 직사각형의 그리드를 형성하는데, 제 1 전원점(110)은 서로 전기적으로 접속된다. 또한, 조립체 패널(102)은 조립체 패널(102) 상에 또한 위치하고 이의 전반에 주기적으로 분포된 복수의 제 2 전원점(111)을 포함하여 이들이 직사각형의 그리드를 형성하는데, 제 2 전원점(111)은 서로 전기적으로 접속된다. 사용자에게 혼동을 주지 않기 위해서, 전원점은 가시적으로 서로 접속되지 않는다. 제 1 전원점(110)의 그룹은 제 2 전원점(111)의 그룹으로부터 절연되고, 제 1 전원점(110)의 그룹은 접점 스테이션(103)으로부터 절연되고 제 2 전원점(111)의 그룹은 접점 스테이션(103)으로부터 또한 절연된다.
본 발명에 따라 전원점(110, 111)은 전원점(110, 111)에 접속되는 전원에 의해 제공되는 전력을 능동 전자 구성 요소 블록에 이송하는데 사용된다. 능동 및 수동 전자 구성 요소 블록에 대한 상세는 나중에 설명한다.
도 1에 도시된 바와 같이, 접점 스테이션(103), 제 1 전원점(110) 및 제 2 전원점(111)으로 한정된 3개의 그리드의 주기성은 동일하다. 이 3개의 그리드에 대한 동일한 주기성은 회로판(100)의 다음 2가지 이점있는 특징에 대한 기반을 제공한다:
1. 3개의 그리드는 서로에 대해서 공간적으로 변위되어, 접점(104, 105, 106, 107)과 제 1 및 제 2 전원점(110, 111)간의 거리는 알맞은 전자 구성 요소 블록이 사용되는 경우 잘못된 방식으로 전자 구성 요소 블록을 삽입하는 것이 가능하지 않도록 한다.
2. 회로판(100)의 길이 및 폭은 모두 접점 스테이션(103), 제 1 전원점(110) 및 제 2 전원점(111)으로 한정된 3개 그리드의 주기의 정수 배이다. 따라서, 2개 이상의 회로판(100)이 서로 바로 옆에 배치되는 경우, 접점 스테이션(103), 제 1 전원점(110) 및 제 2 전원점(111)이 보존되도록 조립체 패널(102)에 대해서 접점 스테이션(103), 제 1 전원점(110) 및 제 2 전원점(111)을 배열할 수 있다. 이러한기하학적 특징을 갖는 회로판(100)은 모듈식 회로판(100)인데, 2개의 회로판(100)을 가로질러 전자 구성 요소 블록을 삽입할 수 있도록 회로판이 부가적인 모듈식 회로판(100)과 결합될 수 있기 때문이다.
본 발명에 따라 회로판(100)은 패널 하우징(101)의 측면에서 전개되는 연결 커넥터를 더 포함한다. 도 1에서 볼 수 있는 바와 같이, 패널 하우징(101)의 각 측면은 2개의 연결 커넥터를 포함한다. 도 1의 사시도로 인해 전체 8개가 제공된 연결 커넥터 중 4개의 연결 커넥터(112, 113, 114, 115)만 볼 수 있다. 여기서 설명되는 바람직한 실시예에 따르면 연결 커넥터(112, 113, 114, 115)는 2가지 서로 다른 태스크를 따른다:
1. 연결 커넥터(112, 114 및 113, 115)는 각각 제 1 및 제 2 전원점(110, 111)과의 전기 접속을 제공한다.
2. 연결 커넥터(112, 113, 114, 115)는 회로판(100)의 바로 옆에 배치되는 부가적인 회로판과의 기계적인 접속을 제공한다. 이에 의해 몇 개의 모듈식 회로판(100)으로 구성된 확장 회로판이 조립된다.
연결 커넥터(112, 114 및 113, 115)는 각각 제 1 및 제 2 전원점(110, 111)에 전력을 공급할 수 있는 상당한 가능성을 제공한다. 본 발명에 따라, 이는 전원(도시되지 않음)으로 성취될 수 있는데, 전원의 한 출력이 제 1 연결 커넥터(예컨대 112)와 접속되고 전원의 다른 한 출력이 제 2 연결 커넥터(예컨대 113)와 접속되도록 전원이 회로판(100)에 접속되고, 연결 커넥터(예컨대 112, 113) 모두는 전원의 2개 출력과 대향하는 패널 하우징(101)의 동일한 측면에 위치한다. 본 발명에 따른 연결 커넥터의 사용은, 회로판(100)이 전력 증강되는 경우(예컨대, 제 1 및 제 2 전원점이 전원에 접속됨), 부가적인 회로판에 위치한 제 1 및 제 2 전원점은 제 2 회로판(100)이 제 1 회로판(100)에 기계적으로 접속될 때와 동시에 또한 전력 증강된다는 것을 보장한다.
제 1 전원점이 제 1 연결 커넥터에 접속되고 제 2 전원점이 제 2 연결 커넥터에 접속되는 것이 반드시 필수적이지 않다는 것이 주목된다. 적어도 2개의 접속면을 포함하는 이용 가능한 여러 가지 연결 커넥터가 존재하기 때문에 서로 다른 회로판에 위치한 제 1 전원점간의 전기 접속뿐만 아니라 서로 다른 회로판에 위치한 제 2 전원점간의 전기 접속은 적어도 2개의 접속면을 포함하는 단일 연결 커넥터를 사용하여 용이하게 성취될 수 있다. 전원의 2개의 출력과 회로판(100)간의 전기 접속이 단일 연결 커넥터를 사용하여 또한 성취될 수 있다는 것은 명백하다.
대부분의 경우에 대해서, 특히 TTL(transistor-transistor-logic) 전자 구성 요소가 전자 회로를 보강하는데 사용되는 경우, 2가지 전압 레벨(0volt, +5volt)을 제공하는 전원을 사용하는 것이 유리하다.
이 점에서 조립체 패널(102)에 위치하는 3개 이상의 서로 다른 유형의 전원 그룹을 사용할 수 있다는 것이 강조된다. 본 발명의 바람직한 실시예에 따라 -3volt, 0volt 및 +3volt 또는 0volt, +3volt 및 +5volt의 전압 레벨이 인가되는 3개의 서로 다른 유형의 전원점이 배치된다. 5개의 서로 다른 유형의 전원점을 사용하는 경우 바람직한 전압 레벨 -5volt, -3volt, 0volt, +3volt 및 +5volt가 인가될 수 있다.
본 발명의 또 다른 실시예에 따르면, 패널 하우징(101)의 측면에 위치한 연결 커넥터는 나란히 배열된 2개 회로판의 2개 연결 커넥터간의 전기 접속이 2개 회로판의 연결 커넥터 사이에 지지 커넥터가 삽입될 경우에 성취되도록 모두 동일한 유형이다. 이러한 연결 커넥터의 사용은, 제 1 회로판이 외부 전원에 의해 이미 전력 증강되는 경우, 지지 커넥터의 한 단부를 제 1 회로판의 연결 커넥터에 삽입하고 지지 커넥터의 다른 한 단부를 인접한 제 2 회로판의 연결 커넥터에 삽입하여, 인접한 제 2 회로판이 기계적으로 제 1 회로판에 접속될 때와 동시에 인접한 제 2 회로판이 자동적으로 전력 증강된다는 이점을 갖는다.
본 발명의 또 다른 바람직한 실시예에 따르면, 연결 커넥터(112, 113, 114, 115)는 RCA 소켓이고, 지지 커넥터는 RCA 핀-투-핀(pin-to-pin) 커넥터이다. RCA 소켓은 각각 2개의 접속면을 갖고 있는데, 이들 접속면 중 하나는 +5volt 전원점과 접속하기 위해 사용되고, 다른 접속면은 0volt 전원점을 전원의 대응하는 출력과 접속하기 위해 사용된다.
도 1에 도시된 실시예에 따르면, 패널 하우징(101)의 각 측면에 위치된 홀에 장착되는 2개의 연결 커텍터(112, 114 및 113, 115)의 거리 및 위치는 2개 회로판의 부적절한 접속 자체가 불가능하도록 선택되거나 또는 사용자가 명백히 부적당한 것임을 알 수 있도록 선택된다.
이하, 회로판(100)과 함께 사용될 수 있는 전자 구성 요소에 초점을 맞춘다. 도 1은 전자 구성 요소 블록(116) 및 능동 전자 구성 요소 블록(117)이 회로판(100)에 어떻게 적절하게 삽입되는 가를 나타낸다.
도 2a 및 도 2b는 본 발명의 실시예에 따른 수동 전자 구성 요소 블록(200)의 일례로서 저항 구성 요소 블록의 상부 및 하부 사시도를 나타낸다. 수동 전자 구성 요소 블록(200)은 블록 하우징(201), 이 블록 하우징(201)에 수용된 전자 수동 구성 요소 소자(미도시) 및 블록 하우징(201)에 수용되며 수동 구성 요소 소자의 단자와 전기적으로 접속되는 접속핀(202, 203)을 포함한다.
본 발명의 바람직한 실시예에 따르면, 수동 전자 구성 요소 블록(200)은 이 전자 구성 요소 소자 및 블록 하우징(201) 위에 장착되는 장착 스트립(204)을 더 포함한다. 접속핀(202, 203)은 또한 장착 스트립(204)에 장착된다. 블록 하우징(201)상에는 수동 전자 구성 요소 블록(200)에 포함된 전자 소자의 형태 및 값을 표시하는 설명문(205)이 인쇄되어 있다.
후술하는 바람직한 실시예에 따르면, 2개의 접속핀(202, 203) 사이의 거리는 전자 구성 요소 블록이 2개의 다른 접점 스테이션(103)에 속하는 2개의 접점에만 삽입될 수 있도록 선택되고, 여기서 2개의 접점간의 거리는 2개의 다른 접점 스테이션의 접점간의 모든 거리 중에서 최소이다. 이것에 의해, 조립체 패널(102)의 2차원 평면이 전자 회로를 조립하기 위해 사용되는 경우에만, 각 접점 스테이션(103)이 최대 4개의 전자 구성 요소 블록과 동시에 전기적으로 접촉하기 위해 사용될 수 있게 되며, 또한 접점 스테이션(103)의 전압 레벨은 피접속 전자 구성 요소 블록 중 하나를 분리시키지 않고서 중앙 접점(108)에서 측정될 수 있다. 전자 구성 요소 블록이 서로 겹쳐져서 3차원, 즉 회로판(100)상에 전자 회로를 조립하기 위한 조립체 패널(102) 상의 공간을 이용하게 되면, 4개보다 많은 전자 구성 요소 블록도 접점 스테이션(103)과 동시에 접속될 수 있다. 접점 스테이션(103)과 접속될 수 있는 구성 요소 블록의 수에 원칙적인 제한이 없음을 유념한다.
도 3a 및 도 3b는 본 발명의 실시예에 따른 능동 전자 구성 요소 블록(300)으로서 디지털 논리 AND-게이트를 포함한 전자 구성요소 블록의 상부 및 하부 사시도를 나타낸다. 능동 전자 구성 요소 블록(300)은 블록 하우징(301), 이 블록 하우징(301)에 수용된 능동 전자 구성 요소 소자(미도시) 및 블록 하우징(301)에 수용된 접속핀(302, 302, 304, 305, 306, 307)을 포함한다. 접속핀(302, 305)은 블록 하우징(301)에 수용된 AND-게이트의 입력 단자와 접속된다. 접속핀(303)은 AND-게이트의 출력부와 접속된다. 접속핀(304)은 능동 전자 구성 요소를 나타내는 AND-게이트의 어느 단자와도 접속되지 않고, 전자 구성 요소 블록과 회로판(100)간의 확실한 기계적인 접촉을 위해서만 사용된다. 접속핀(306, 307)은 AND-게이트의 +5volt 단자 및 0volt 단자와 접속된다. 따라서, 능동 전자 구성 요소 블록이 적절하게 삽입되면, AND-게이트의 +5volt 단자 및 0volt 단자는 제 1 전원점(110) 중 하나와 제 2 전원점(111) 중 하나와 각각 접속된다.
본 발명의 바람직한 실시예에 따르면, 능동 전자 구성 요소 블록(300)은 이 능동 전자 구성 요소 및 블록 하우징(301) 위에 장착되는 장착 스트립(308)을 더 포함한다. 접속핀(302, 303, 304, 305, 306, 307)은 또한 장착 스트립(308)에 장착된다. 블록 하우징(301)상에는 전자 구성 요소 블록(300)에 포함된 능동 전자 소자(AND-게이트)의 형태와 단자를 표시하는 설명문(309)이 인쇄되어 있다. AND-게이트의 0volt 및 5volt는 그 용도를 알리기 위해 설명문에 표시하지는 않았다.
상술한 바와 같이, 접속핀(302, 303, 304, 305, 306, 307)간의 거리는 능동 전자 구성 요소 블록(300)이 회로판(100)에 올바르게 삽입되도록만 선택된다. 따라서, 전원점(110, 111)과의 부적절한 접속으로 인해 어떠한 전자 구성 요소 블록도 손상되지 않게 된다. 접속핀(302, 303, 304, 305, 306, 307)간의 거리의 적절한 선택을 통해서, 조립체 패널(102)의 2차원 평면이 전자 회로를 조립하기 위해 사용될 때만, 각 접점 스테이션(103)은 최대 4개의 전자 구성 요소 블록과 동시에 전기적으로 접속하기 위해 사용될 수 있으며, 또한 접점 스테이션의 전압 레벨은 피접속 전자 구성 요소 블록 중 하나를 분리시키지 않고서 중앙 접점(108)에서 측정될 수 있다.
이하, 본 발명에 따른 전자 구성 요소 블록에 수용될 수 있는 능동 및 수동 전자 소자의 몇가지 예들을 예시한다.
이하에 몇가지 예들을 설명하지만, 이것은 본 발명에 따른 전자 구성 요소 블록에 포함될 수 있는 전자 구성 요소의 전체 목록을 제시하려는 의도가 아니다.
도 4a, 4b, 4c, 4d, 4e, 4f는 본 발명에 따른 전자 소자를 포함한 전자 구성 요소의 모든 상부 사시도를 나타낸다. 도 4a는 커패시터를 포함한 커패시터 구성 요소 블록(400)을 나타내고, 도 4b는 간단한 와이어를 포함하는 와이어 구성 요소 블록(410)을 나타내고, 도 4c는 연산 증폭기를 포함하는 연산 증폭기 구성 요소 블록(능동 소자)(420)을 나타내고, 도 4d는 2개의 간단한 와이어를 포함하는 크로스 링크 구성 요소 블록(430)을 나타내고, 도 4e는 2개의 독립된 기계적인 스위치를포함하는 수동 전자 구성 요소 블록(440)을 나타내고, 도 4f는 집적 회로를 수용하기 위한 스켓(451)을 나타내는데, 이 소켓(451)은 수동 전자 구성 요소 블록(450)에 부착된다.
도 4a, 4b, 4c, 4d, 4e, 4f에 도시된 전자 구성 요소 블록(400, 410, 420, 430, 440, 450)은 도 2a, 2b, 3a, 3b에 도시된 전자 구성 요소 블록과 마찬가지로 조립되므로, 그 상세한 설명은 생략한다.
이러한 관점에서, 본 발명에 따르면, 또한, 예를 들어 다중 입력 및/또는 다중 출력 구성 요소 소자를 포함한 보다 큰 전자 구성 요소 블록이 사용될 수 있다. 이 경우, 보다 큰 전자 구성 요소 블록과 다른 외부 전자 장치를 접속하기 위한 매우 큰 전자 구성 요소 소자 및/또는 단자를 또한 수용하기에 충분한 공간을 갖기 위하여, 큰 전자 구성 요소 블록이 2×2보다 많은 접점 스테이션에 걸쳐 있는 것이 바람직하다.
큰 전자 구성 요소 소자를 제공하기 위한 다른 방법으로는 별도로 내장된 케이블을 제공하는 것이 있는데, 이 케이블의 한 단부는 접속핀이고, 케이블의 다른 단부는 크라커다일 클립이다. 상기 큰 전자 구성 요소 소자와 회로판(100)을 전기적으로 접속하기 위하여, 큰 전자 구성 요소 소자의 한 단부는 접속핀이 회로판의 접점 스테이션(103)에 삽입되는 특수한 케이블의 크라커다일 클립과 접속된다. 큰 전자 구성 요소 소자의 다른 단부는 접속 핀이 회로판(100)의 제 2 접점 스테이션(103)에 삽입되는 제 2 특수 케이블과 접속된다.
도 5는 2개의 구성 요소 블록에 수용되는 2개의 전자 소자의 병렬 접속을 이루도록 함께 접속될 2개의 구성 요소 블록(500, 520)의 상부 사시도를 나타낸다. 상부 전자 구성 요소 블록(500)은 저항을 포함하고, 하부 전자 구성 요소 블록(520)이 커패시터를 포함한다.
2개의 구성 요소 블록(500, 520)은 각각 그 상측에 위치된 2개의 홀(501, 502 및 521, 522)을 포함한다. 이 홀(501, 502 및 521, 522)은 다른 수동 구성 요소 블록의 접속핀이 삽입되도록 하기 위해 형성되어, 다른 구성 요소 블록의 접속 핀이 접속핀(503, 504 및 523, 524)과 전기적 접촉할 수 있도록 한다. 이것에 의해, 구성 요소 블록(500)이 구성 요소 블록(520)에 대해서 화살표(550)로 표시된 방향으로 이동할 때, 구성 요소 블록(500, 520)의 병렬 접속이 용이하게 얻어질 수 있다.
2개의 구성 요소 블록(500, 520)의 병렬 접속을 통해서 베이직 아날로그 전자로부터 공지된 RC-구성 요소를 유도할 수 있다. 2개의 전자 구성 요소 블록(500, 520)은 도 2a 및 도 2b에 도시된 전자 구성 요소 블록과 마찬가지로 조립되기 때문에, 그 설명은 동일한 설명을 반복하지 않기 위하여 생략한다.
도 6은 3개의 구성 요소 블록에 수용된 3개의 전자 소자의 병렬 접속을 이루도록 함께 접속될 3개의 구성 요소 블록(601, 602, 603)의 상부 사시도를 나타낸다. 상부 및 중간 전자 구성 요소 블록(601, 602)은 각각 저항을 포함하고, 하부 전자 구성 요소 블록(603)은 커패시터를 포함한다. 3개의 구성 요소 블록(601, 602, 603)의 병렬 접속은 다시 RC-구성 요소를 유도한다. 간이화를 위하여 도 6의 상세한 설명은 생략한다.
도 7은 직렬 접속 유닛(701)을 사용하는 3개의 구성 요소 블록(702, 703, 704)의 직렬 접속의 상부 사시도를 나타낸다. 직렬 접속 유닛(701)은 블록 하우징(720), 2개의 접속핀(705, 706) 및 6개의 삽입홀을 포함한다. 사시도이기 때문에, 도 7에서는 6개의 삽입홀 중 4개의 삽입홀(721, 722, 723, 724)만을 볼 수 있다. 6개의 삽입홀은 직렬 접속 유닛(701)의 3개의 측면에 위치된다. 이 6개의 삽입홀은 다른 수동 구성 요소의 접속핀이 삽입되도록 하기 위해 형성되어, 다른 3개의 수동 구성 요소 블록의 접속핀이 전기적으로 접촉할 수 있도록 하고, 이것에 의해 구성 요소 블록(702, 703, 704)이 직렬 접속(701)에 대해서 화살표(707)로 표시된 방향으로 이동할 때, 다른 3개의 수동 구성 요소 블록의 직렬 접속이 이루어질 수 있다. 따라서, 3개의 구성 요소 블록(702, 703, 704)이 화살표(707)로 표시된 바와 같이 함께 조립되는 경우, 2개의 접속핀(705, 706)간의 임피던스는 3개의 전자 구성 요소 블록(702, 703, 704)의 직렬 임피던스에 대응한다.
도 8은 2개의 직렬 접속 유닛(801, 802)을 사용하는 5개의 구성 요소 블록(803, 804, 805, 806, 807)의 직렬 접속의 상부 사시도를 나타낸다. 5개의 구성 요소 블록(803, 804, 805, 806, 807)이 화살표(810)로 표시된 바와 같이 함께 조립되는 경우, 2개의 접속핀(808, 809)은 5개의 전자 구성 요소 블록(803, 804, 805, 806, 807)의 직렬 임피던스에 대응한다.

Claims (23)

  1. 교육 목적용 전자 회로를 제작 및 표시하는 회로판에 있어서,
    패널 하우징과,
    상기 패널 하우징에 부착되어 이를 덮는 조립체 패널과,
    상기 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 접점 스테이션(contact station)으로서, 전기적으로 서로 절연되고 전자 구성 요소 블록을 수용할 수 있는 접점 스테이션과,
    상기 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 1 전원점으로서, 서로 전기적으로 접속되는 제 1 전원점과,
    상기 조립체 패널 상에 위치하고 이의 전반에 주기적으로 분포되어 규칙적인 그리드를 형성하는 복수의 제 2 전원점으로서, 서로 전기적으로 접속되고, 상기 제 1 전원점으로부터 전기적으로 절연되는 제 2 전원점
    을 포함하고,
    상기 접점 스테이션에 의해 형성된 그리드, 상기 제 1 전원점 및 제 2 전원점은 동일한 주기성을 갖는 것을 특징으로 하는 회로판.
  2. 제 1항에 있어서,
    상기 복수의 접점 스테이션, 상기 복수의 제 1 전원점 및 상기 복수의 제 2전원점은 직사각형의 그리드를 형성하는 것을 특징으로 하는 회로판.
  3. 제 1항에 있어서,
    상기 접점 스테이션, 상기 제 1 전원점 및 제 2 전원점이 조립체 패널의 전반에 분포되어 전자 구성 요소 블록이 단지 소정의 방식으로만 상기 조립체 패널에 삽입될 수 있는 것을 특징으로 하는 회로판.
  4. 제 1항에 있어서,
    상기 각 접속 스테이션은
    서로 전기적으로 접속되고 전자 구성 요소 블록을 수용할 수 있는 한쌍의 접점을 포함하고,
    상기 접점의 개수 및 공간 배열은 모든 접점 스테이션에 대해 동일한 것을 특징으로 하는 회로판.
  5. 제 4항에 있어서,
    상기 각 접점 스테이션은 5개의 접점을 포함하는데,
    하나의 중앙 접점은 상기 접점 스테이션의 중앙에 위치하고,
    4개의 주변 접점은 상기 중앙 접점의 주위에 대칭적으로 등거리에 위치하고,
    상기 접점들은 그리드로 한정된 2 방향 중 하나를 따라 위치하는 것을 특징으로 하는 회로판.
  6. 제 5항에 있어서,
    상기 중앙 접점은 주변 접점과는 다른 모양을 갖는 것을 특징으로 하는 회로판.
  7. 제 1항에 있어서,
    상기 접점 스테이션, 상기 제 1 전원점 및 제 2 전원점의 공간 주기성이 확장 회로판의 연장된 상면에 보존되도록 확장 회로판을 형성하는 동일한 형태의 부가적인 회로판과 결합될 수 있는 방식으로 배열되는 것을 특징으로 하는 회로판.
  8. 제 7항에 있어서,
    상기 패널 하우징의 측면에 위치하고 상기 제 1 전원점과 상기 2 전원점에 전기적으로 접속되는 연결 커넥터를 더 포함하는 것을 특징으로 하는 회로판.
  9. 제 8항에 있어서,
    상기 연결 커넥터는 전원에 접속될 수 있는 것을 특징으로 하는 회로판.
  10. 제 8항에 있어서,
    상기 연결 커넥터는 회로판을 부가적인 회로판 및/또는 전원과 기계적으로 접속시킬 수 있는 것을 특징으로 하는 회로판.
  11. 제 8항에 있어서,
    상기 연결 커넥터는 상기 회로판의 제 1 및 제 2 전원점을 상기 부가적인 회로판의 제 1 및 제 2 전원점과 각각 전기적으로 접속시킬 수 있는 것을 특징으로 하는 회로판.
  12. 제 8항에 있어서,
    상기 패널 하우징의 각 측면에 하나 이상의 연결 커넥터를 포함하는 것을 특징으로 하는 회로판.
  13. 제 12항에 있어서,
    상기 연결 커넥터는 미리 정해진 위치에 배치되는 것을 특징으로 하는 회로판.
  14. 제 1항에 있어서,
    상기 조립체 패널 및/또는 상기 패널 하우징은 전기 절연 재료로 이루어지는 것을 특징으로 하는 회로판.
  15. 제 1항에 있어서,
    상기 조립체 패널 및/또는 상기 패널 하우징은 합성 수지로 이루어지는 것을특징으로 하는 회로판.
  16. 제 1항에 있어서,
    상기 조립체 패널은 인쇄 회로 기판인 것을 특징으로 하는 회로판.
  17. 제 1항 내지 제 16항 중 어느 한 항에 따른 회로판 및 전자 구성 요소 블록을 갖는 교육 목적용 전자 회로를 제작 및 표시하는 키트(kit)에 있어서,
    상기 전자 구성 요소 블록은
    블록 하우징과,
    상기 블록 하우징에 수용되는 구성 요소와,
    상기 블록 하우징에 수용되고 상기 구성 요소의 단자에 전기적으로 접속되는 접속 핀
    을 포함하는 것을 특징으로 하는 키트.
  18. 제 17항에 있어서,
    상기 전자 구성 요소 블록은 상기 구성 요소의 특성을 나타내기 위한 블록 하우징에 위치한 레전드(legend)를 더 포함하는 것을 특징으로 하는 키트.
  19. 제 17항에 있어서,
    상기 블록 하우징은 부가적인 전자 구성 요소 블록의 접속 핀의 삽입을 허용하도록 홀(hole)을 포함하여 이 부가적인 전자 구성 요소 블록이 상기 전자 구성 요소 블록에 기계적으로 접속될 수 있고,
    상기 부가적인 전자 구성 요소 블록이 상기 전자 구성 요소 블록에 기계적으로 접속되는 경우, 상기 부가적인 전자 구성 요소 블록의 접속 핀이 접속 핀에 전기적으로 접속되도록 접속 핀이 형성되는 것을 특징으로 하는 키트.
  20. 제 17항에 있어서,
    상기 조립체 패널의 접점 스테이션과 상기 부가적인 전자 구성 요소 블록 사이에 접속되는 경우, 상기 부가적인 전자 구성 요소 블록의 직렬 전기 회로를 제공하는 직렬 접속 유닛을 더 포함하는 것을 특징으로 하는 키트.
  21. 제 17항에 있어서,
    상기 전자 구성 요소 블록은
    상기 블록 하우징에 수용되고 상기 구성 요소의 단자에 전기적으로 접속되는 제 1 전원 접속 핀과,
    상기 블록 하우징에 수용되고 상기 구성 요소의 또 다른 단자에 전기적으로 접속되는 제 2 전원 접속 핀
    을 더 포함하고,
    상기 전자 구성 요소 블록은 상기 조립체 패널에 부착되고,
    상기 제 1 전원 접속 핀은 상기 제 1 전원점 중 하나에 전기적으로 접속되고,
    상기 제 2 전원 접속 핀은 상기 제 2 전원점 중 하나에 전기적으로 접속되는 것을 특징으로 하는 키트.
  22. 제 17항에 있어서,
    상기 구성 요소는 도전성 와이어, 크로커다일 클립(crocodile clip), 저항기, 전구, 커패시터, 인덕터, 다이오드, 트랜지스터, 디지털 논리 게이트, 집적 회로, 집적 회로용 하우징 및/또는 몇 개의 전기 전자 구성 요소를 포함하는 회로를 포함하는 것을 특징으로 하는 키트.
  23. 제 17항 내지 제 22항 중 어느 한 항에 따른 키트에 삽입되는 전자 구성 요소 블록에 있어서,
    블록 하우징과,
    상기 블록 하우징에 수용되는 구성 요소와,
    상기 블록 하우징에 수용되고 상기 구성 요소의 단자에 전기적으로 접속되는 접속 핀과,
    상기 블록 하우징에 수용되고 상기 구성 요소의 단자에 전기적으로 접속되는 제 1 전원 접속 핀과,
    상기 블록 하우징에 수용되고 상기 구성 요소의 또 다른 단자에 전기적으로 접속되는 제 2 전원 접속 핀
    을 포함하는 것을 특징으로 하는 전자 구성 요소 블록.
KR10-2003-7008927A 2001-01-02 2001-01-02 교육 목적용 회로판 KR20030083691A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/SG2001/000021 WO2002054371A1 (en) 2001-01-02 2001-01-02 Breadboard used for educational purposes

Publications (1)

Publication Number Publication Date
KR20030083691A true KR20030083691A (ko) 2003-10-30

Family

ID=20428903

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-7008927A KR20030083691A (ko) 2001-01-02 2001-01-02 교육 목적용 회로판

Country Status (10)

Country Link
US (1) US20040096812A1 (ko)
EP (1) EP1348209B1 (ko)
JP (1) JP2004517362A (ko)
KR (1) KR20030083691A (ko)
CN (1) CN1493065A (ko)
AT (1) ATE366450T1 (ko)
AU (1) AU2001236325B2 (ko)
DE (1) DE60129249T2 (ko)
TW (1) TW520487B (ko)
WO (1) WO2002054371A1 (ko)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730801B1 (ko) * 2005-12-28 2007-06-21 엠알 보드 인크 학습용 디지탈 마그네틱 브레드보드 및 전자부품
KR100793856B1 (ko) * 2007-02-27 2008-01-10 한국기계연구원 조립식 전자회로
KR100824585B1 (ko) * 2007-05-23 2008-04-24 (주)에어프라임 보드 상에 조립되는 블록을 가지는 교구
US7611357B2 (en) 2006-09-15 2009-11-03 Mr Board, Inc. Magnetic component connector, circuit boards for use therewith, and kits for building and designing circuits
KR100926648B1 (ko) * 2008-04-29 2009-11-17 주식회사 크레스타 전자회로 실험교구
KR100982132B1 (ko) * 2010-03-26 2010-09-14 (주)세계과학 물리실험 및 전자회로 학습용 세트
KR101119934B1 (ko) * 2009-12-08 2012-03-16 김연태 전기적으로 구동가능한 전기전자회로 조립세트 및 그 조립요소
KR101126327B1 (ko) * 2010-03-19 2012-03-22 주식회사 명도시스템 전자회로 제작용 체험장치
KR101413839B1 (ko) * 2012-10-29 2014-07-01 강민수 모듈 형 회로소자의 개선된 구성 키트
KR20160123603A (ko) 2015-04-16 2016-10-26 서울과학기술대학교 산학협력단 투명 회로 키트의 조립 방법

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020107679A1 (en) * 2001-02-05 2002-08-08 Koninklijke Philips Electronics N. V. Virtual model generation via physical components
JP2006145928A (ja) * 2004-11-22 2006-06-08 Olympus Corp 光学ブロック及び光学ブロックシステム
WO2006128377A1 (fr) * 2005-05-31 2006-12-07 Rongchang Li Carte experimentale de circuit electronique
US7704107B1 (en) * 2006-05-09 2010-04-27 Randall Mark Desmond Conductive coil connector for reconfigurable electrical circuit element
US20090111086A1 (en) * 2007-10-18 2009-04-30 Katz Howard E Kit for facile deposition and evaluation of semiconductor devices
US20110008974A1 (en) * 2009-07-11 2011-01-13 Ioan Alexandru Salomie Circuit design assemblies
CN102005150A (zh) * 2010-12-06 2011-04-06 天津工业大学 电源教学实验系统
US8991040B2 (en) * 2011-06-17 2015-03-31 5eTek, LLC Reusable electronic circuit assembling and testing system and uses thereof
US8898607B2 (en) 2012-11-07 2014-11-25 Integreight, Inc. Method and system for using a breadboard
TWI511100B (zh) * 2014-05-06 2015-12-01 Ping Hung Ku 可用以模擬電學概念之水流模型教具
US20220170571A1 (en) * 2014-08-12 2022-06-02 Lenox Laser, Inc. Support system and apparatus for rapid assembly of components and infrastructures with integrated electronics, power and other instrumentalities
US20160109479A1 (en) * 2014-10-18 2016-04-21 Bassem ALHALABI Continuous Breadboard
KR200482597Y1 (ko) * 2015-01-29 2017-02-13 고려대학교 산학협력단 오픈 하드웨어 교육용 키트
US9704417B2 (en) * 2015-08-14 2017-07-11 Michael T. Neal Breadboard
RU2658268C1 (ru) * 2017-03-13 2018-06-19 Сергей Владимирович Рогозинников Модульный конструктор и лабораторный модульный блок для изучения физических явлений
CZ31451U1 (cs) * 2017-06-16 2018-02-13 1 - Ĺ kolab s.r.o. Modulární demonstrační panely s elektronickou ochranou napájené zkratuvzdornými zdroji bezpečného malého napětí
JP2019012748A (ja) * 2017-06-29 2019-01-24 株式会社東芝 ブレッドボード、ブレッドボードシステム及びプログラム
WO2019175969A1 (ja) * 2018-03-13 2019-09-19 株式会社 東芝 ブレッドボード
US11423801B2 (en) * 2018-07-31 2022-08-23 Autodesk, Inc. Tutorial-based techniques for building computing systems
CN109859587A (zh) * 2019-03-22 2019-06-07 蚌埠高新教育集团总校 一种电路元件连接固定装置
RU2715794C1 (ru) * 2019-07-25 2020-03-03 Денис Александрович Давыдов Способ симуляции электрической схемы, система для его осуществления и симулирующий компонент
US20230005387A1 (en) * 2019-11-22 2023-01-05 Slim Circuits Pty Ltd Electronics circuit board design tool
US11806632B2 (en) * 2019-12-06 2023-11-07 Asim Gazi Educational electronic circuit block set and simulation board displaying electric current flow
TR201920723A2 (tr) * 2019-12-18 2020-12-21 Adem Celik Geni̇şleti̇lebi̇li̇r devre tasarim tahtasi
RU2763108C1 (ru) * 2020-12-29 2021-12-27 Алексей Владимирович Карпов Способ обучения программированию и конструктор для его реализации

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB344668A (en) * 1929-04-16 1931-03-12 Kaj Nielshn Elements for instruction in experimental physics
DE1175922B (de) * 1960-07-29 1964-08-13 Petersen & Draeby Lehrmittel fuer den Unterricht in Elektrotechnik
NL6411830A (ko) * 1964-10-12 1966-04-13
FR2032244A5 (ko) * 1969-02-24 1970-11-20 Enregistrement Elec Feed
US3710196A (en) * 1970-04-27 1973-01-09 T Fifield Circuit board and method of making circuit connections
DE2147068C3 (de) * 1971-09-21 1982-03-25 P-E-K-Electronic Dr.Ing. Paul E. Klein Gmbh, 7992 Tettnang Logischer Schaltungsbaustein für Lehrzwecke
US4039236A (en) * 1976-04-16 1977-08-02 Schepler Kent L Modular breadboard
US4084869A (en) * 1976-11-10 1978-04-18 Intel Corporation Interconnector for integrated circuit package
DE2901204A1 (de) * 1979-01-13 1980-07-24 Hps System Technik Lehr & Lern Elektrisches anschlusselement
US4254301A (en) * 1979-03-19 1981-03-03 Xerox Corporation Printed circuit board component mounting support and spacer
US4522449A (en) * 1979-08-07 1985-06-11 Hayward C Michael Matrix board
FR2490443A1 (fr) * 1980-09-12 1982-03-19 Charvolin Patrice Necessaire pour la realisation de circuits electriques
JPS57118651A (en) * 1980-10-31 1982-07-23 Erunsutoo Otsutoo Hitsube Method and device for drawing, testing and producing electronic circuit and method of forming saie device
GB9115789D0 (en) * 1991-07-22 1991-09-04 Lektro Designs Limited Teaching kit
US5514907A (en) * 1995-03-21 1996-05-07 Simple Technology Incorporated Apparatus for stacking semiconductor chips
US5809675A (en) * 1997-05-06 1998-09-22 Mark Iv Industries Ltd. Board for mounting display element
AU2001268032A1 (en) * 2000-03-08 2001-09-17 University Of Maryland Modular platform assembly
US6650254B1 (en) * 2000-03-13 2003-11-18 Ergodex Computer input device with individually positionable and programmable switches
US6650548B1 (en) * 2002-06-05 2003-11-18 Paul A. Swetland Apparatus, method and system for interfacing electronic circuits

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100730801B1 (ko) * 2005-12-28 2007-06-21 엠알 보드 인크 학습용 디지탈 마그네틱 브레드보드 및 전자부품
WO2007074965A1 (en) * 2005-12-28 2007-07-05 Mr Board Inc. Electrical components and breadboard for electrical circuit study kit
US7611357B2 (en) 2006-09-15 2009-11-03 Mr Board, Inc. Magnetic component connector, circuit boards for use therewith, and kits for building and designing circuits
US7758349B2 (en) 2006-09-15 2010-07-20 Mr Board, Inc. Magnetic component connector, circuit boards for use therewith, and kits for building and designing circuits
KR100793856B1 (ko) * 2007-02-27 2008-01-10 한국기계연구원 조립식 전자회로
KR100824585B1 (ko) * 2007-05-23 2008-04-24 (주)에어프라임 보드 상에 조립되는 블록을 가지는 교구
KR100926648B1 (ko) * 2008-04-29 2009-11-17 주식회사 크레스타 전자회로 실험교구
KR101119934B1 (ko) * 2009-12-08 2012-03-16 김연태 전기적으로 구동가능한 전기전자회로 조립세트 및 그 조립요소
KR101126327B1 (ko) * 2010-03-19 2012-03-22 주식회사 명도시스템 전자회로 제작용 체험장치
KR100982132B1 (ko) * 2010-03-26 2010-09-14 (주)세계과학 물리실험 및 전자회로 학습용 세트
KR101413839B1 (ko) * 2012-10-29 2014-07-01 강민수 모듈 형 회로소자의 개선된 구성 키트
KR20160123603A (ko) 2015-04-16 2016-10-26 서울과학기술대학교 산학협력단 투명 회로 키트의 조립 방법

Also Published As

Publication number Publication date
EP1348209B1 (en) 2007-07-04
TW520487B (en) 2003-02-11
EP1348209A1 (en) 2003-10-01
AU2001236325B2 (en) 2006-10-12
JP2004517362A (ja) 2004-06-10
DE60129249T2 (de) 2008-03-13
US20040096812A1 (en) 2004-05-20
DE60129249D1 (de) 2007-08-16
ATE366450T1 (de) 2007-07-15
WO2002054371A1 (en) 2002-07-11
CN1493065A (zh) 2004-04-28

Similar Documents

Publication Publication Date Title
AU2001236325B2 (en) Breadboard used for educational purposes
AU2001236325A1 (en) Breadboard used for educational purposes
US7611357B2 (en) Magnetic component connector, circuit boards for use therewith, and kits for building and designing circuits
US8991040B2 (en) Reusable electronic circuit assembling and testing system and uses thereof
US7012196B2 (en) Apparatus, method and system for interfacing electronic circuits
KR101413839B1 (ko) 모듈 형 회로소자의 개선된 구성 키트
KR101870531B1 (ko) 자력을 이용한 아두이노 실습용 점퍼케이블, 제어보드, 브레드보드 및 이를 이용한 교육용 아두이노 실습키트
JP5373328B2 (ja) 回路作成キット
US20030043554A1 (en) Method and apparatus for building and testing electronic circuits
US3510963A (en) Teaching system
US3524198A (en) Modular unit for making plug-in electrical connections
US4828506A (en) Printed circuit connector with spark gap for discharging excess voltage
KR200437346Y1 (ko) 학습용 브레드보드
CN104067330B (zh) 教学用电子电路板及使用其的电子电路套件
KR101128400B1 (ko) 디지털 전자 학습 실험 키트
EP0196636A2 (en) A teaching and demonstrating apparatus for electrical circuits
JP2580784Y2 (ja) 電子回路実験装置
US7704107B1 (en) Conductive coil connector for reconfigurable electrical circuit element
US4475782A (en) Electrical connector apparatus
KR101165822B1 (ko) 브레드보드용 블록형 전선 및 이를 구비한 브레드보드 어셈블리
JPH11258267A (ja) ブレッドボード用コネクタピンユニット
EP0256029A1 (en) Electronic construction bricks
EP0125335A1 (en) A kit for the assembly of electrical circuits
JPH04269483A (ja) 電子部品実装用ソケット
KR20020088716A (ko) 전자 회로 학습 키트

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid