KR20030083091A - 프레임 동기신호 검출장치 및 방법 - Google Patents

프레임 동기신호 검출장치 및 방법 Download PDF

Info

Publication number
KR20030083091A
KR20030083091A KR1020020021490A KR20020021490A KR20030083091A KR 20030083091 A KR20030083091 A KR 20030083091A KR 1020020021490 A KR1020020021490 A KR 1020020021490A KR 20020021490 A KR20020021490 A KR 20020021490A KR 20030083091 A KR20030083091 A KR 20030083091A
Authority
KR
South Korea
Prior art keywords
frame synchronization
synchronization signal
signal
real
prediction
Prior art date
Application number
KR1020020021490A
Other languages
English (en)
Inventor
이은표
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020021490A priority Critical patent/KR20030083091A/ko
Publication of KR20030083091A publication Critical patent/KR20030083091A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
    • G11B20/1025Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used the PLL being discrete time or digital PLL
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2545CDs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2562DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

CD 및 DVD 등의 광 디스크에서 직렬 RF 데이터가 정확하게 재생되지 않아도 그 직렬 RF 데이터에 따른 프레임 동기신호를 정확하게 검출한다.
리얼 프레임 동기신호 발생부가 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하고, 그 리얼 프레임 동기신호에 따라, 제 1 예측 프레임 동기신호 발생부가 데이터 유효신호를 카운트하고 그 카운트 값만큼 데이터 유효신호를 카운트하여 다음에 발생될 리얼 프레임 동기신호를 예측한 제 1 예측 프레임 동기신호를 발생하는 동작을 반복함과 아울러 리얼 프레임 동기신호에 따라 카운터가 시스템 클럭신호를 카운트하며, 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 제어부가 검출하여 검출한 위상차가 설정 값 이상일 경우에 홀드 제어신호를 발생하고, 그 홀드 제어신호에 따라 제 2 예측 프레임 동기신호 발생부가 카운터의 카운트 값을 홀딩하고 카운터의 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하며, 그 발생한 제 2 예측 프레임 동기신호를 프레임 동기신호 결정부가 프레임 동기신호로 결정한다.

Description

프레임 동기신호 검출장치 및 방법{Apparatus and method for detecting frame synchronous signal}
본 발명은 CD(Compact Disc) 및 DVD(Digital Versatile Disc) 등의 광 디스크에서 재생되는 직렬 RF 데이터로부터 프레임 동기신호를 정확하게 검출하는 프레임 동기신호 검출장치 및 방법에 관한 것이다.
일반적으로 CD 및 DVD 등의 광 디스크에 기록되는 소정의 직렬 RF 데이터에는 도 1a에 도시된 바와 같이 일정한 직렬 RF 데이터의 간격으로 프레임 동기신호를 삽입하도록 규정되어 있는 것으로서 CD에는 588T의 주기로 프레임 동기신호를 삽입하고, DVD에는 1488T의 주기로 프레임 동기신호를 삽입하도록 규정되어 있다.
즉, CD는 도 1b에 도시된 바와 같이 564T의 길이를 가지는 데이터 영역마다 24T의 길이를 가지는 프레임 동기신호 영역을 삽입하여 1 프레임의 길이가 588T로 이루어지고, DVD는 도 1c에 도시된 바와 같이 1456T의 길이를 가지는 데이터 영역마다 32T의 길이를 가지는 프레임 동기신호 영역을 삽입하여 1 프레임의 길이가 1488T로 이루어지도록 규정되어 있다. 그리고 상기 CD 및 DVD의 데이터 영역에는 소정의 직렬 RF 데이터들을 3∼10T의 길이로 기록하고, 상기 프레임 동기신호 영역에는, 상기 데이터 영역에서 찾아볼 수 없는 특정한 패턴의 프레임 동기신호를 기록하도록 규정되어 있는 것으로서 CD에는, 연속으로 11T 및 11T의 길이를 가지는 프레임 동기신호를 포함하여 기록하고, DVD에는 연속으로 14T 및 4T의 길이를 가지는 프레임 동기신호를 포함하여 기록하도록 규정되어 있다. 상기 프레임 동기신호의 고전위 및 저전위는 서로 반대의 전위로 기록하는 것도 가능하다.
여기서, 상기 T는 광 디스크에서 실제 채널 1비트의 데이터를 독출하는데 소요되는 시간을 의미한다. 즉, 1비트의 RF 데이터가 광 디스크에 기록되는 물리적인 길이는 일정하나, 1비트의 RF 데이터를 기록 및 재생할 경우에 소요되는 시간은 기록 및 독출 배속에 따라 가변되므로 광 디스크에서는 데이터의 길이를 나타낼 경우에 절대 값이 아닌 T를 기본 단위로 사용하고 있다. 그리고 DVD를 사용하는 대부분의 광 디스크 재생 시스템들은 CD도 함께 사용할 수 있도록 설계하고 있으므로 실제 DVD 시스템의 클럭신호 주파수와 광 디스크 상에서 직렬 RF 데이터를 재생할 경우에 발생되는 T의 주파수는 통상적으로 서로 상이하다.
이와 같이 CD 및 DVD 등의 광 디스크의 프레임 동기신호 영역에는 특정한 패턴의 프레임 동기신호가 기록되어 있으므로 광 디스크 재생 시스템들은 광 디스크를 재생할 경우에 재생한 직렬 RF 데이터에서 상기한 특정 패턴을 이용하여 프레임 동기신호를 검출하고 있다. 상기 검출한 프레임 동기신호는 광 디스크에서 재생한 직렬 RF 데이터를 처리하는데 사용하는 기준신호로서 프레임 동기신호를 정확하게 검출해야 직렬 RF 데이터를 정확하게 처리할 수 있으므로 프레임 동기신호를 정확하게 검출하는 것이 매우 중요하다.
도 2는 광 디스크를 재생하여 프레임 동기신호를 검출하는 일반적인 광 디스크 재생장치의 구성을 보인 도면이다. 이에 도시된 바와 같이 광 디스크(100)에 기록되어 있는 직렬 RF 데이터를 픽업부(110)가 재생하고, 재생한 직렬 RF 데이터를 RF 처리부(120)가 처리하여 출력한다. 상기 RF 처리부(120)가 출력하는 직렬 RF 데이터에 따라 데이터 PLL(Phase Locked Loop)부(130)가 동작하여 PLL 정정하면서 직렬 RF 데이터와 데이터 유효신호를 발생하고, 그 데이터 PLL부(130)가 발생한 직렬 RF 데이터와 데이터 유효신호를 이용하여 프레임 동기신호 검출장치(140)가 프레임 동기신호를 검출하고 검출한 프레임 동기신호를 ECC(Error Correction Code) 디코딩부, 복조부 및 디스크램블러 등의 각 부위로 출력하여 프레임 동기신호를 기준으로 상기 재생한 직렬 RF 데이터를 처리하도록 한다.
도 3은 종래의 프레임 동기신호 검출장치(140)의 구성을 보인 블록도이다.
이에 도시된 바와 같이 데이터 PLL부(130)로부터 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하는 프레임 동기신호 검출부(200)와, 상기 프레임 동기신호 검출부(200)가 검출한 리얼 프레임 동기신호와 상기 데이터 PLL부(130)가 발생한 데이터 유효신호를 입력받아 다음에 발생할 리얼 프레임 동기신호를 예측한 예측 프레임 동기신호를 발생하는 예측 프레임 동기신호 발생부(210)와, 상기 프레임 동기신호 검출부(200)가 발생한 리얼 프레임 동기신호와 상기 예측 프레임 동기신호 발생부(210)가 발생한 예측 프레임 동기신호를 입력받아 두 동기신호의 위상차를 판단하고 판단신호를 발생하는 현재상태 판단부(220)와, 상기 현재상태 판단부(220)의 판단신호에 따라 상기 리얼 프레임 동기신호 또는 예측 프레임 동기신호를 선택하여 프레임 동기신호로 결정하는 프레임 동기신호 결정부(230)로 구성된다.
이와 같이 구성된 종래의 프레임 동기신호 검출장치는, 데이터 PLL부(130)가 출력하는 직렬 RF 데이터와 데이터 유효신호를 프레임 동기신호 검출부(200)가 입력받아 직렬 RF 데이터에서 도 4a에 도시된 바와 같이 리얼 프레임 동기신호를 검출한다. 즉, 재생하는 광 디스크가 CD일 경우에 연속으로 11T 및 11T의 길이를 가지는 리얼 프레임 동기신호를 검출하고, 재생하는 광 디스크가 DVD일 경우에 연속으로 14T 및 4T의 길이를 가지는 리얼 프레임 동기신호를 검출하게 된다.
그리고 예측 프레임 동기신호 발생부(210)는, 상기 프레임 동기신호 검출부(200)가 발생한 리얼 프레임 동기신호와, 상기 데이터 PLL부(130)가 발생한 데이터 유효신호를 입력받아, 그 리얼 프레임 동기신호부터 데이터 유효신호의 값을 카운트하고, 카운트한 값으로 다음에 발생할 프레임 동기신호를 예측하여 도 4b에 도시된 바와 같이 예측 프레임 동기신호를 발생하게 된다. 즉, 예측 프레임 동기신호 발생부(210)는, 프레임 동기신호가 입력될 때부터 다음의 프레임 동기신호가 입력될 때까지 데이터 유효신호를 카운트하고, 그 카운트 값만큼 다시 데이터 유효신호를 카운트하여 다음에 발생되는 리얼 프레임 동기신호를 예측한 예측 프레임 동기신호를 발생하는 동작을 반복 수행한다.
상기 프레임 동기신호 검출부(200)가 발생한 리얼 프레임 동기신호와 예측 프레임 동기신호 발생부(210)가 발생한 예측 프레임 동기신호는 현재상태 판단부(220)로 입력되는 것으로서 현재상태 판단부(220)는 예측 프레임 동기신호와 리얼 프레임 동기신호의 위상차를 판단하여 위상차 판단신호를 발생하고, 발생한 위상차 판단신호는 프레임 동기신호 결정부(230)로 입력된다.
그러면, 프레임 동기신호 결정부(230)는 상기 현재상태 판단부(220)의 판단신호에 따라 리얼 프레임 동기신호 또는 예측 프레임 동기신호를 선택하여 도 4c에도시된 바와 같이 프레임 동기신호로 결정하게 된다.
이러한 종래의 동기신호 검출장치는 예측 프레임 동기신호 발생부(210)가 리얼 프레임 동기신호에 따라 데이터 유효신호를 카운트하고, 그 카운트 값만큼 데이터 유효신호를 카운트하여 다음에 발생할 리얼 프레임 동기신호의 발생을 예측한 예측 프레임 동기신호를 발생한다. 상기 데이터 유효신호는 1비트의 데이터를 독출하는데 소요되는 시간 T의 주기를 카운트하여 발생하는 것이므로 직렬 RF 데이터가 정상으로 재생되거나 또는 약간의 에러가 발생되어도 프레임 동기신호를 정확하게 검출하여 직렬 RF 데이터를 정상으로 처리할 수 있다.
그러나 광 디스크의 재생하는 부위가 큰 흠집이나 큰 블록 도트가 발생된 부위 등으로 재생된 직렬 RF 데이터의 대부분에 에러가 발생하였을 경우에 광 디스크에서 재생되는 신호가 거의 없으므로 데이터 PLL부(130)가 재생되는 직렬 RF 데이터를 로킹시킬 수 없고, 이로 인하여 상기 데이터 유효신호는 실제로 재생되는 직렬 RF 데이터에 데이터 PLL부(130)가 PLL을 걸어 발생하는 신호가 아니므로 실제 T의 값과는 다른 값을 가질 수 있게 된다.
이러한 상태가 길어지게 되면, 실제로 프레임 동기신호가 존재해야 되는 위치와 프레임 동기신호의 위치를 예측한 예측 프레임 동기신호의 사이의 오차 값이 누적되어 재생되는 직렬 RF 데이터의 유실이 커지고, 발생하는 프레임 동기신호의 주기가 일정하지 않게 된다.
즉, 에러가 발생한 부위의 재생을 완료하고, 정상인 광 디스크의 영역을 재생하기 시작하여 리얼 프레임 동기신호 검출부(200)가 리얼 프레임 동기신호를 정확하게 검출하는 초기에 그 리얼 프레임 동기신호와 예측 프레임 동기신호의 오차가 매우 커질 수 있고, 그 오차로 인하여 다시 정상적으로 프레임 동기신호를 찾아 안정적으로 직렬 RF 데이터를 복원할 수 있을 때까지 많은 프레임의 데이터를 재생할 수 없게 된다.
그리고 에러 구간중에 정상적인 데이터가 재생되지 않고, 비정상 데이터를 이용하여 데이터 유효신호를 만들면, 데이터 유효신호를 카운트하여 발생하는 예측 프레임 동기신호의 간격이 일정하지 않게 되고, 또한 에러 구간이 끝나고 정상적인 데이터로부터 추출한 리얼 프레임 동기신호와 그때까지 예측하여 발생한 예측 프레임 동기신호 사이의 오차 간격이 매우 커질 수 있다.
이렇게 되면, 정상적인 데이터 구간에서 리얼 프레임 동기신호를 프레임 동기신호로 결정할 경우에 갑자기 프레임 동기신호의 간격이 매우 작아지거나 또는 커지게 되고, 회로의 동작에 나쁜 영향을 주게 되고, 그 불규칙한 프레임 동기신호에 의해, 프레임 동기신호에 따라 소정의 동작을 수행하는 ECC 디코딩부, 복조부 및 디스크램블러 등이 정확한 타이밍으로 동작하지 못하게 되는 등의 여러 가지 문제점이 있었다.
따라서 본 발명의 목적은 광 디스크의 흠집 등으로 리얼 프레임 동기신호를 정확하게 검출하지 못할 경우에 시스템 클럭신호를 카운트하여 일정한 주기로 예측 프레임 동기신호를 발생하고, 그 예측 프레임 동기신호를 프레임 동기신호로 결정하는 프레임 동기신호 검출장치 및 방법을 제공하는데 있다.
이러한 목적을 가지는 본 발명의 프레임 동기신호 검출장치는, 데이터 PLL부로부터 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하는 프레임 동기신호 검출부와, 상기 리얼 프레임 동기신호와 상기 데이터 유효신호로 다음에 발생할 리얼 프레임 동기신호를 예측하여 제 1 예측 프레임 동기신호를 발생하는 제 1 예측 프레임 동기신호 발생부와, 상기 리얼 프레임 동기신호에 따라 시스템 클럭신호를 카운트하는 카운터와, 상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생하는 제 2 예측 프레임 동기신호 발생부와, 상기 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호의 위상차를 판단하여 위상차 판단신호를 발생하고 판단한 위상차가 설정 값 이상 벗어날 경우에 상기 제 2 예측 프레임 동기신호 발생부로 홀드 제어신호를 발생하여 상기 제 2 예측 프레임 동기신호 발생부를 제어하는 제어부와, 상기 제어부의 위상차 판단신호에 따라 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하거나 상기 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정하는 프레임 동기신호 결정부로 구성됨을 특징으로 한다.
그리고 본 발명의 프레임 동기신호 검출방법은, 리얼 프레임 동기신호 발생부가 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하고, 상기 리얼 프레임 동기신호에 따라 제 1 예측 프레임 동기신호 발생부가 상기 데이터 유효신호를 카운트하고 카운트 값으로 다음에 발생될 리얼 프레임 동기신호를 예측하여 제 1 예측 프레임 동기신호를 발생하며, 상기 리얼 프레임 동기신호에 따라 카운터가 시스템 클럭신호를 카운트하며, 상기 시스템 클럭신호를 카운트한 카운트 값을 홀드 제어신호에 따라 홀딩하고 그 홀딩한 카운트 값만큼 상기 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하며, 상기 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 검출하며, 상기 검출한 위상차가 설정 값 이상일 경우에 제어부가 홀드 제어신호를 발생하여 상기 제 2 예측 프레임 동기신호 발생부가 상기 카운트 값을 홀딩하고 그 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하게 하며, 상기 제 6 과정에서 발생한 제 2 예측 프레임 동기신호를 프레임 동기신호 결정부가 프레임 동기신호로 결정하는 것을 특징으로 한다.
도 1a 내지 도 1c는 CD 및 DVD에서 사용하는 프레임 동기신호를 설명하기 위한 도면이고,
도 2는 일반적인 광 디스크 재생장치의 구성을 보인 도면이며,
도 3은 종래의 프레임 동기신호 검출장치의 구성을 보인 블록도이며,
도 4a 내지 도 4c는 도 3의 각부의 동작 파형도이며,
도 5는 본 발명의 프레임 동기신호 검출장치의 구성을 보인 블록도이며,
도 6a 내지 도 6e는 도 5의 각 부의 동작 파형도이며,
도 7은 본 발명의 프레임 동기신호 검출방법을 보인 신호흐름도이다.
*도면의 주요 부분에 대한 부호의 설명*
300 : 리얼 프레임 동기신호 검출부
310 : 제 1 예측 프레임 동기신호 발생부
320 : 카운터
330 : 제 2 예측 프레임 동기신호 발생부
340 : 제어부
350 : 프레임 동기신호 결정부
이하, 첨부된 도 5 내지 도 7의 도면을 참조하여 본 발명의 동기신호 검출장치 및 방법을 상세히 설명한다.
도 5는 본 발명의 동기신호 검출장치의 구성을 보인 블록도이다. 이에 도시된 바와 같이 데이터 PLL부로부터 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하는 리얼 프레임 동기신호 검출부(300)와, 상기 리얼 프레임 동기신호와 상기 데이터 유효신호를 입력받아 다음에 발생할 리얼 프레임 동기신호를 예측한 제 1 예측 프레임 동기신호를 발생하는 제 1 예측 프레임 동기신호 발생부(310)와, 상기 리얼 프레임 동기신호에 따라 시스템 클럭신호를 카운트하는 카운터(320)와, 상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생하는 제 2 예측 프레임 동기신호 발생부(330)와, 상기 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호의 상호간 동기상태를 판단하여 판단신호를 발생하고 판단한 동기상태가 설정 값 이상 벗어날 경우에 상기 제 2 예측 프레임 동기신호 발생부(330)로 홀드 제어신호를 발생하는 제어부(340)와, 상기 제어부(340)의 판단신호에 따라 상기 리얼 프레임 동기신호, 제 1 예측 프레임 동기신호 또는 제 2 예측 프레임 동기신호를 선택적으로 프레임 동기신호로 결정하는 프레임 동기신호 결정부(350)로 구성된다.
이와 같이 구성된 본 발명의 동기신호 검출장치는 프레임 동기신호 검출부(300)가 직렬 RF 데이터와 데이터 유효신호를 입력받아 직렬 RF 데이터에서 도 6a에 도시된 바와 같이 리얼 프레임 동기신호를 검출하여 출력하게 된다.
그리고 제 1 예측 프레임 동기신호 발생부(310)는, 상기 프레임 동기신호 검출부(300)가 검출한 리얼 프레임 동기신호와, 데이터 PLL부가 발생하는 데이터 유효신호를 입력받아, 그 리얼 프레임 동기신호부터 데이터 유효신호를 카운트하고, 카운트 값만큼 데이터 유효신호를 카운트하여 다음에 발생할 리얼 프레임 동기신호를 예측하면서 도 6b에 도시된 바와 같이 제 1 예측 프레임 동기신호를 발생하는 동작을 계속 반복하게 된다.
또한 카운터(320)는, 상기 프레임 동기신호 검출부(300)가 발생하는 리얼 프레임 동기신호와, 시스템 클럭신호가 카운터(320)에 입력받아 리얼 프레임 동기신호에 따라 시스템 클럭신호를 카운트하고, 카운트 값을 출력하게 된다.
상기 카운터(320)의 카운트 값은 상기 리얼 프레임 동기신호 및 시스템 클럭신호와 함께 제 2 예측 프레임 동기신호 발생부(330)로 입력되는 것으로서 제 2 예측 프레임 동기신호 발생부(330)는 상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생하는데, 특히 상기 카운트 값만큼 시스템 클럭신호를 카운트하여 도 6c에 도시된 바와 같이 제 2 예측 프레임 동기신호를 발생하도록 하는 것이 바람직하다.
이와 같은 상태에서 제어부(340)는 상기 프레임 동기신호 검출부(300)가 발생하는 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호 발생부(310)가 발생하는 제 1 예측 프레임 동기신호의 위상을 비교하여 판단신호를 발생하고, 또한 상기 비교 결과 두 동기신호의 위상차가 설정 값 이내일 경우에 홀드 제어신호를 발생하지 않는다.
그러면, 제 2 예측 프레임 동기신호 발생부(330)는 계속 카운터(320)의 카운트 값을 입력받고, 리얼 프레임 동기신호에 따라 상기 입력받은 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하는 것을 반복한다.
그리고 상기 제어부(340)가 발생하는 판단신호에 따라 프레임 동기신호 결정부(350)는 상기 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호들 중에서 하나를 프레임 동기신호로 결정하게 된다.
한편, 제어부(340)는 상기 프레임 동기신호 검출부(300)가 발생하는 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호 발생부(310)가 발생하는 제 1 예측 프레임 동기신호의 위상을 비교한 결과 설정 값 이상의 위상차가 발생할 경우에 상기 광 디스크의 흠집 등으로 리얼 프레임 동기신호 검출부(300)가 리얼 프레임동기신호를 정확하게 검출하지 못한 것으로 판단하고, 도 6e에 도시된 바와 같이 홀드 제어신호를 발생하여 제 2 예측 프레임 동기신호 발생부(330)로 입력됨과 아울러 설정 값 이상의 위상차가 발생하였음을 알리는 판단신호를 발생하여 프레임 동기신호 결정부(350)로 입력된다.
그러면, 제 2 예측 프레임 동기신호 발생부(330)는 바로 전에 카운터(320)로부터 입력받은 카운트 값을 홀딩시키고, 그 홀딩시킨 카운트 값만큼 시스템 클럭신호를 카운트하면서 도 6c에 도시된 바와 같이 제 2 예측 프레임 동기신호를 발생하여 제어부(340) 및 프레임 동기신호 결정부(350)로 입력된다. 그리고 프레임 동기신호 결정부(350)는 상기 제어부(340)가 발생한 판단신호로 리얼 프레임 동기신호 및 제 1 예측 프레임 동기신호의 위상차가 설정 값 이상임을 판단하고, 상기 제 2 예측 프레임 동기신호 발생부(330)가 발생하는 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정하여 도 6d에 도시된 바와 같이 출력하게 된다.
이와 같은 상태에서 다시 상기 프레임 동기신호 검출부(300)가 발생하는 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호 발생부(310)가 발생하는 제 1 예측 프레임 동기신호의 위상차가 설정 값 이내일 경우에 제어부(340)는 홀드 제어신호를 발생하지 않아 제 2 예측 프레임 동기신호 발생부(330)가 카운터(320)의 카운트 값을 입력받고, 리얼 프레임 동기신호에 따라 그 입력받은 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하는 것을 반복하며, 또한 제어부(340)의 판단 신호에 따라 프레임 동기신호 결정부(350)는 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하여 출력하게 된다.
도 7은 본 발명의 프레임 동기신호 검출방법을 보인 신호흐름도이다. 이에 도시된 바와 같이 단계(400)에서 리얼 프레임 동기신호 발생부(300)가 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 발생하고, 단계(402)에서 제 1 예측 프레임 동기신호 발생부(310)가 상기 발생한 리얼 프레임 동기신호와 상기 데이터 유효신호를 입력받아 리얼 프레임 동기신호에 따라 상기 데이터 유효신호를 카운트하고 카운트 값으로 다음에 발생될 리얼 프레임 동기신호를 예측하여 제 1 예측 프레임 동기신호를 발생한다.
다음 단계(404)에서는 카운터(320)가 리얼 프레임 동기신호에 따라 시스템 클럭신호를 카운트하여 카운트 값을 발생하고, 단계(406)에서 제 2 예측 프레임 동기신호 발생부(330)가 상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생한다.
이와 같은 상태에서 제어부(340)는 단계(408)에서 상기 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 검출하고, 단계(410)에서 그 검출한 위상차가 미리 설정된 값 이상인지를 판단한다.
상기 단계(410)의 판단 결과 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차가 설정 값 이상이 아닐 경우에 제어부(340)가 홀드 제어신호를 발생하지 않고, 제어부(340)의 위상차 판단신호에 따라 단계(412)에서 프레임 동기신호 결정부(350)가 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정한다.
그리고 상기 판단 결과 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차가 설정 값 이상일 경우에 단계(416)에서 제어부(340)가 홀드 제어신호를 발생하고, 그 발생한 홀드 제어신호에 따라 단계(418)에서 제 2 예측 프레임 동기신호 발생부(330)가 상기 카운터(320)의 카운트 값을 홀딩시킨 후 그 홀딩시킨 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하며, 발생한 제 2 예측 프레임 동기신호는 프레임 동기신호 결정부(350)로 입력된다.
그러면, 프레임 동기신호 결정부(350)는 단계(420)에서 상기 제어부(340)의 위상차 판단신호에 따라 상기 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정한다.
이와 같은 상태에서 상기 제어부(340)는 상기 단계(408)로 복귀하여 상기 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 검출하고, 검출한 위상차에 따라 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하게 하거나, 제 2 예측 프레임 동기신호는 프레임 동기신호 결정하게 하는 것을 반복 수행한다.
한편, 상기에서는 본 발명을 특정의 바람직한 실시 예에 관련하여 도시하고 설명하였지만, 이하의 특허청구범위에 의해 마련되는 본 발명의 정신이나 분야를 이탈하지 않는 한도 내에서 본 발명이 다양하게 개조 및 변화될 수 있다는 것을 당 업계에서 통상의 지식을 가진 자는 용이하게 알 수 있다. 예를 들면, 상기에서는 CD 및 DVD에서 재생되는 직렬 RF 데이터에서 프레임 동기신호를 검출하는 것을 설정하였으나, 그 CD 및 DVD 이외의 다른 광 디스크에서 재생되는 직렬 RF 데이터에도 본 발명을 간단히 적용하여 프레임 동기신호를 검출할 수 있다.
이상에서 상세히 설명한 바와 같이 본 발명은 광 디스크에서 정상으로 직렬 RF 데이터가 재생될 경우에 리얼 프레임 동기신호 또는 리얼 프레임 동기신호에 따라 데이터 유효신호를 카운트하여 발생하는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하고, 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차가 설정 값 이상일 경우에 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하고, 그 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정함으로써 프레임 동기신호의 불규칙한 발생을 방지하여 시스템 전체의 동작이 안정화되고, 재생되는 직렬 RF 데이터가 연속으로 비정상 상태에서 정상상태로 돌아오는 경우에 거의 정확하게 프레임 동기신호를 찾을 수 있어 데이터의 손실을 최소로 줄일 수 있다.

Claims (5)

  1. 데이터 PLL부로부터 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하는 프레임 동기신호 검출부;
    상기 리얼 프레임 동기신호와 상기 데이터 유효신호로 다음에 발생할 리얼 프레임 동기신호를 예측하여 제 1 예측 프레임 동기신호를 발생하는 제 1 예측 프레임 동기신호 발생부;
    상기 리얼 프레임 동기신호에 따라 시스템 클럭 신호를 카운트하는 카운터;
    상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생하는 제 2 예측 프레임 동기신호 발생부;
    상기 리얼 프레임 동기신호와 상기 제 1 예측 프레임 동기신호의 위상차를 판단하여 위상차 판단신호를 발생하고 판단한 위상차가 설정 값 이상 벗어날 경우에 상기 제 2 예측 프레임 동기신호 발생부로 홀드 제어신호를 발생하여 상기 제 2 예측 프레임 동기신호 발생부를 제어하는 제어부; 및
    상기 제어부의 위상차 판단신호에 따라 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하거나 상기 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정하는 프레임 동기신호 결정부로 구성됨을 특징으로 하는 프레임 동기신호 검출장치.
  2. 리얼 프레임 동기신호 발생부가 직렬 RF 데이터와 데이터 유효신호를 입력받아 리얼 프레임 동기신호를 검출하는 제 1 과정;
    상기 리얼 프레임 동기신호에 따라 제 1 예측 프레임 동기신호 발생부가 상기 데이터 유효신호를 카운트하고 카운트 값으로 다음에 발생될 리얼 프레임 동기신호를 예측하여 제 1 예측 프레임 동기신호를 발생하는 제 2 과정;
    상기 리얼 프레임 동기신호에 따라 카운터가 시스템 클럭 신호를 카운트하는 제 3 과정;
    상기 리얼 프레임 동기신호들간의 간격을 시스템 클럭 신호로 카운트하여 제 2 예측 프레임 동기신호를 발생하는 제 4 과정;
    상기 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 검출하는 제 5 과정;
    상기 검출한 위상차가 설정 값 이상일 경우에 제어부가 홀드 제어신호를 발생하여 상기 제 2 예측 프레임 동기신호 발생부가 상기 카운트 값을 홀딩하고 그 카운트 값만큼 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하게 하는 제 6 과정; 및
    상기 제 6 과정에서 발생한 제 2 예측 프레임 동기신호를 프레임 동기신호 결정부가 프레임 동기신호로 결정하는 제 7 과정으로 이루어짐을 특징으로 하는 프레임 동기신호 검출방법.
  3. 제 2 항에 있어서,
    상기 제 3 과정과 제 4 과정 사이에;
    상기 시스템 클럭 신호를 카운트한 카운트 값을 홀드 제어신호에 따라 홀딩하는 과정을 추가로 포함하고,
    상기 제 4 과정은;
    상기 추가로 포함한 과정에 따라 홀딩한 카운트 값만큼 상기 시스템 클럭신호를 카운트하여 제 2 예측 프레임 동기신호를 발생하는 것을 특징으로 하는 프레임 동기신호 검출방법
  4. 제 2 항 또는 제 3 항에 있어서,
    상기 검출한 위상차가 설정 값 미만일 경우에 프레임 동기신호 결정부가 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하는 제 8 과정을 포함하는 것을 특징으로 하는 프레임 동기신호 검출방법.
  5. 제 2 항 또는 제 3 항에 있어서,
    상기 제 7 과정에서 제 2 예측 프레임 동기신호를 프레임 동기신호로 결정한 후 리얼 프레임 동기신호와 제 1 예측 프레임 동기신호의 위상차를 계속 검출하여 위상차가 설정 값 미만으로 복귀될 경우에 프레임 동기신호 결정부가 상기 리얼 프레임 동기신호 또는 제 1 예측 프레임 동기신호를 프레임 동기신호로 결정하는 제 9 과정을 포함하는 것을 특징으로 하는 프레임 동기신호 검출방법.
KR1020020021490A 2002-04-19 2002-04-19 프레임 동기신호 검출장치 및 방법 KR20030083091A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020021490A KR20030083091A (ko) 2002-04-19 2002-04-19 프레임 동기신호 검출장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020021490A KR20030083091A (ko) 2002-04-19 2002-04-19 프레임 동기신호 검출장치 및 방법

Publications (1)

Publication Number Publication Date
KR20030083091A true KR20030083091A (ko) 2003-10-30

Family

ID=32379664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020021490A KR20030083091A (ko) 2002-04-19 2002-04-19 프레임 동기신호 검출장치 및 방법

Country Status (1)

Country Link
KR (1) KR20030083091A (ko)

Similar Documents

Publication Publication Date Title
KR100493017B1 (ko) 광기록매체의 섹터 싱크 신호 검출 장치 및 방법
US5946443A (en) Method and apparatus for restoring sync data in a digital video disc playback system
JP3865634B2 (ja) データ再生装置、プログラム及び記録媒体
JP4244568B2 (ja) 再生装置、再生方法及びプログラム
JPH11195276A (ja) 同期検出装置及びそれを採用する光ディスク再生装置
JP2004056432A (ja) 同期信号検出装置、同期信号検出方法
KR20030083091A (ko) 프레임 동기신호 검출장치 및 방법
KR940012363A (ko) 디지탈신호 재생장치 및 그것에 사용하는 집적회로와 디지탈신호 재생방법
JP4032442B2 (ja) 同期回路
JP4439826B2 (ja) 同期コード復旧回路及びその方法
JP3895088B2 (ja) 情報再生装置と再生情報の同期検出回路と再生情報の同期検出方法と通信情報の同期検出回路と通信情報の同期検出方法
JP3442945B2 (ja) 同期回路
JP3956525B2 (ja) 同期信号の検出保護回路
US7436747B2 (en) Detector and method for detecting synchronization signals in disc system
KR100611294B1 (ko) 광 디스크 장치용 동기 회로, 광 디스크 재생 장치 및 광디스크 장치의 동기 방법
KR100546313B1 (ko) 광기록기기를 위한 위치정보 어드레스 동기 검출 장치 및방법
KR100528108B1 (ko) 고정밀동기화를실현할수있는동기회로및광디스크재생장치
KR100257250B1 (ko) 디지털 비디오 디스크의 위상동기루프 록킹상태 판별장치
KR100257622B1 (ko) 데이터복조방법
JP2001273719A (ja) 媒体欠陥検出方法、媒体欠陥検出システムおよびこれを用いた情報記録再生装置
KR0148176B1 (ko) 디지탈재생시스템의 데이타처리방법 및 장치
JPH0620390A (ja) 同期パターン検出装置
KR100260424B1 (ko) 프레임 싱크 검출 및 삽입방법 및 장치
JP2004048614A (ja) 映像記録装置
JPH1021654A (ja) デジタル情報再生装置及びデジタル情報再生方法

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination