KR20030052839A - 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법 - Google Patents

광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법 Download PDF

Info

Publication number
KR20030052839A
KR20030052839A KR1020010082956A KR20010082956A KR20030052839A KR 20030052839 A KR20030052839 A KR 20030052839A KR 1020010082956 A KR1020010082956 A KR 1020010082956A KR 20010082956 A KR20010082956 A KR 20010082956A KR 20030052839 A KR20030052839 A KR 20030052839A
Authority
KR
South Korea
Prior art keywords
indication channel
modulator
access preamble
indication
base station
Prior art date
Application number
KR1020010082956A
Other languages
English (en)
Inventor
이경석
이주열
류득수
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020010082956A priority Critical patent/KR20030052839A/ko
Publication of KR20030052839A publication Critical patent/KR20030052839A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access, e.g. scheduled or random access
    • H04W74/002Transmission of channel access control information
    • H04W74/008Transmission of channel access control information with additional processing of random access related information at receiving side
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널 처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법에 관한 것으로, 광대역 부호 분할 다중 접속 시스템에서 기지국 변조기의 지시 채널을 다수 개의 단말기로부터 수신된 액세스 프리앰블 신호 정보를 처리하여 프로세서가 입력 받도록 하고, 일반적인 변조기 하드웨어 구조를 변경하여 하드웨어가 소프트웨어 동작에 따른 시간 지연에 관계 없이 지시 채널 데이터가 단말기로 송신되도록 할 수 있는 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널 처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하기 위하여, 단말기로부터 전달된 소정 개수의 액세스 프리앰블 신호를 저장하기 위한 액세스 프리앰블 저장수단; 상기 16비트 액세스 프리앰블 저장수단에 저장된 액세스 프리앰블 신호를 지시 채널로 변조하기 위한 지시 채널 변조수단; 상기 지시 채널 변조수단에서 전달된 지시 채널을 저장하고 복사한 후, 상기 단말기로 지시 채널을 전송하기 위한 지시 채널 처리수단; 및 상기 액세스 프리앰블 저장수단, 상기 지시 채널, 및 지시 채널 처리수단으로 해당 클럭을 분배하기 위한 클럭 분배수단을 포함하며, 이동 통신 시스템의 광대역 부호 분할 다중 접속 시스템 등에 이용됨.

Description

광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널 처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법{A Modulator for Indicator Channel Control of Base Station and A Method on the Indicator Channel Control of the Base Station Modulator for WCDMA Systems}
본 발명은 이동 통신 시스템의 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널 처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것이다.
지시 채널은 단말기가 호 연결을 시도할 때, 기지국이 단말기의 호 연결 신호인 액세스 프리앰블 신호를 수신하였음을 단말기로 알려 주는 기능을 한다.
국제 규격 상, 기지국은 단말기로부터 액세스 프리앰블 신호를 수신 한 직후에 단말기로 지시 채널을 송신하도록 되어 있고, 기지국 변조기는 이 동작을 매우빠른 시간 내에 처리하여야 한다. 또한, 다수 개의 단말기로부터 수신되는 신호를 섹터에 관계없이 처리하여 각 단말기로 지시 채널을 송신하여야 한다.
도 1 은 기존의 광대역 부호 분할 다중 접속 시스템의 구성예시도이다.
도면에서, "101, 130"은 단말기, "110"은 기지국 모뎀 보드, "111"은 복조기 하드웨어, "112"는 복조기 프로세서, "113"은 CEP(Channel Card Element Processor), "114"는 변조기 프로세서, "115"는 변조기 하드웨어, 그리고 "120"은 기지국 비동기전송모드(ATM) 연결망을 각각 나타낸다.
기지국 모뎀 보드(110)는 단말기(101)로부터 신호를 수신하는 복조부(111, 112)와 단말기(130)로 신호를 송신하는 변조부(114, 115)로 구성되어 있다.
일반적으로, 단말기(101)로부터 신호가 수신되면 복조부(111, 112)는 신호를 복조하고 CEP(Channel Card Element Processor)(113)를 통하여 기지국 비동기전송모드(ATM) 연결망(120)으로 전송하고, 기지국 비동기전송모드(ATM) 연결망(120)에서 데이터가 입력되면 변조부(114, 115)는 신호를 변조하여 단말기(130)로 전송한다.
국제 규격 상, 지시 채널 처리는 기지국이 단말기(101)로부터 액세스 프리앰블 신호를 수신하여 복조부(111, 112)에서 복조한 다음 빠른 시간 내에 단말기(130)로 지시 채널을 송신하도록 되어 있다.
도 2a 및 2b 는 기존의 광대역 부호 분할 다중 접속 시스템에서 단말기와 기지국 사이의 지시 채널 전송 타이밍에 대한 일실시예 설명도이다.
광대역 부호 분할 다중 접속 시스템에서, 단말기 액세스 프리앰블신호(201)와 기지국 지시 채널 신호(210)는 4096칩 길이의 신호이며, 기지국과의 동기를 획득한 단말기가 단말기 액세스 프리앰블 신호(201)를 송신하면 기지국은 신호를 복조한 다음 변조기로 전달하여 3584칩 처리 시간 내에 기지국 지시 채널 신호(210)를 단말기로 전송되도록 한다.
또한, 기지국은 주기적으로 여러 대의 단말기 액세스 프리앰블 신호(201)를 복조하여 변조기로 전달하면, 변조기는 다음 지시 채널을 1024 칩 시간 내에 단말기로 송신하여야 한다.
"T_Cell"은 비동기 기지국이 섹터를 구성할 때 사용하는 시간 지연이며, 도 2a는 "T_Cell"이 "0"일 때의 타이밍 도이며, 도 2b는 "T_Cell"이 "9"일 때의 타이밍도이다.
국제 규격에서, 기지국은 셀을 운용하기 위해 10ms 주기의 기준 클럭 시각에서 "T_Cell" 값을 지연시킨 시각에 지시 채널을 단말기로 전송하게 된다.
"T_Cell"의 크기는 "0"에서 "9"까지의 값을 가지며, 각 크기는 256 칩이므로 "T_Cell"이 "9"이면, 256칩 x 9 = 2304 칩이 지연되어 지시 채널 처리가 이루어진다.
기존의 방식에서는 기지국이 단말기에서 송신한 단말기 액세스 프리앰블 신호(201)를 복조기로 수신하고, 이것을 단말기에게 기지국 지시 채널 신호(210)를 송신하는 동작을 모두 하드웨어로 처리한다.
기존의 하드웨어 제어 방식은 "T_Cell" 정보가 추가되면, 각 "T_Cell" 제어와 최대 16개의 단말기 액세스 프리앰블 정보 처리에 필요한 하드웨어가 필요하게된다.
즉, 지시 채널을 처리하기 위해서는 많은 하드웨어가 필요하고, 시스템 구성이 복잡해 지는 문제점이 있었다.
또한, 일반적으로 소프트웨어를 이용한 처리는 2560칩(0.667ms) 보다 긴 주기로 스케줄링 되기 때문에 2560칩보다 빠른 지시 채널 처리 동작을 할 수 없는 문제점이 있었다.
본 발명은, 상기한 바와 같은 문제점을 해결하기 위하여 제안된 것으로, 광대역 부호 분할 다중 접속 시스템에서 기지국 변조기의 지시 채널을 다수 개의 단말기로부터 수신된 액세스 프리앰블 신호 정보를 처리하여 프로세서가 입력 받도록 하고, 일반적인 변조기 하드웨어 구조를 변경하여 하드웨어가 소프트웨어 동작에 따른 시간 지연에 관계 없이 지시 채널 데이터가 단말기로 송신되도록 할 수 있는 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널 처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하는데 그 목적이 있다.
도 1 은 기존의 광대역 부호 분할 다중 접속 시스템의 구성예시도.
도 2a 및 2b 는 기존의 광대역 부호 분할 다중 접속 시스템에서 단말기와 기지국 사이의 지시 채널 전송 타이밍에 대한 일실시예 설명도.
도 3 은 본 발명에 따른 지시 채널 처리를 위한 변조장치 타이밍을 나타낸 일실시예 설명도.
도 4 는 본 발명에 따른 지시 채널 처리를 위한 변조장치의 일실시예 구성도.
도 5 는 본 발명에 따른 지시 채널 처리 방법 중 변조기 프로세서가 지시 채널을 처리하는 과정을 나타낸 일실시예 흐름도.
도 6 은 본 발명에 따른 지시 채널 처리 방법 중 변조기 하드웨어가 지시 채널 데이터를 처리하는 과정을 나타낸 일실시예 흐름도.
* 도면의 주요 부분에 대한 부호의 설명
400 : 복조기 하드웨어401 : 복조기 프로세서
402 : CEP(Channel Card Element Processor)
403 : 변조기 프로세서404 : 변조기 하드웨어
405 : 16비트 액세스 프리앰블 플래그
406 : 지시 채널 변조
407 : 32비트 지시 채널 데이터 레지스터
408 : 내부 지시 채널 데이터 메모리
상기한 목적을 달성하기 위한 본 발명의 장치는, 지시 채널 처리를 위한 변조장치에 있어서, 단말기로부터 전달된 소정 개수의 액세스 프리앰블 신호를 저장하기 위한 액세스 프리앰블 저장수단; 상기 16비트 액세스 프리앰블 저장수단에 저장된 액세스 프리앰블 신호를 지시 채널로 변조하기 위한 지시 채널 변조수단; 상기 지시 채널 변조수단에서 전달된 지시 채널을 저장하고 복사한 후, 상기 단말기로 지시 채널을 전송하기 위한 지시 채널 처리수단; 및 상기 액세스 프리앰블 저장수단, 상기 지시 채널, 및 지시 채널 처리수단으로 해당 클럭을 분배하기 위한 클럭 분배수단을 포함하는 것을 특징으로 한다.
한편, 본 발명의 방법은, 지시 채널 처리 방법에 있어서, 클럭 분배기로부터 10ms, 10/15ms, 10/150ms의 클럭과 기지국이 섹터를 구성할 때 사용되는 시간지연(T_Cell)을 입력받는 제 1 단계; 복조기에서 수신된 액세스 프리앰블 신호를 입력받는 제 2 단계; 상기 액세스 프리앰블 신호를 소정 시간 내에 지시 채널 데이터로 변경하여 변조기 하드웨어 레지스터로 전송하는 제 3 단계; 및 상기 지시 채널 데이터를 저장 및 복사 후, 단말기로 전송하는 제 4 단계를 포함하는 것을 특징으로 한다.
한편, 본 발명은, 지시 채널 처리를 위한, 프로세서를 구비한 변조장치에, 클럭 분배기로부터 10ms, 10/15ms, 10/150ms의 클럭과 기지국이 섹터를 구성할 때 사용되는 시간지연(T_Cell)을 입력받는 제 1 기능; 복조기에서 수신된 액세스 프리앰블 신호를 입력받는 제 2 기능; 상기 액세스 프리앰블 신호를 소정 시간 내에 지시 채널 데이터로 변경하여 변조기 하드웨어 레지스터로 전송하는 제 3 기능; 및 상기 지시 채널 데이터를 저장 및 복사 후, 단말기로 전송하는 제 4 기능을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공한다.
상술한 목적, 특징들 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이다. 이하, 첨부된 도면을 참보하여 본 발명에 따른 바람직한 일실시예를 상세히 설명한다.
도 3 은 본 발명에 따른 지시 채널 처리를 위한 변조장치 타이밍을 나타낸 일실시예 설명도이다.
도면에서, "300"은 변조기 하드웨어, "301"은 변조기 프로세서, "302"는 기지국 클럭 보드, "306"은 기지국 모뎀 보드, "307"은 클럭 분배기를 각각 나타낸다.
기지국의 변조기 하드웨어(300)와 변조기 프로세서(301)에는 기지국 클럭 보드(302)로부터 발생된 10ms 주기 클럭(303)을 사용한다. 또한, 10ms 주기 클럭을 10/15ms(0.667ms) 클럭(304)과 10/150ms(0.0667ms) 클럭(305)으로 나누어 변조기 프로세서(301)로 입력한다.
클럭을 분기하는 것은 변조기 하드웨어(300)나 기지국 모뎀 보드(306)에 장착된 클럭 분배기(307)에서 처리할 수 있다.
상기 지시 채널 처리를 위한 변조장치에 대하여 도 4를 보면서 좀 더 상세히 설명한다.
도 4 는 본 발명에 따른 지시 채널 처리를 위한 변조장치의 일실시예 구성도이다.
도 4에 도시된 바와 같이, 본 발명에 따른 지시 채널 처리를 위한 변조장치는 단말기로부터 액세스 프리앰블 신호를 전송받은 복조기 하드웨어(400), 상기 복조기 하드웨어(400)에서 전달받은 액세스 프리앰블 신호를 CEP(Channel Card Element Processor)(402)로 전달하는 복조기 프로세서(401), 상기 복조기 프로세서(401)로부터 전달된 액세스 프리앰블 신호를 16비트 액세스 프리앰블 플래그 형식으로 변환하여 변조기 프로세서(403)로 전달하는 상기 CEP(Channel Card Element Processor)(402), 상기 CEP(Channel Card Element Processor)(402)로부터 전달된 16비트 액세스 프리앰블 플래그를 지시 채널로 변조하여 변조기 하드웨어로 전달하는 상기 변조기 프로세서(403), 그리고 상기 변조기 프로세서(403)로부터 전달된 지시 채널을 단말기로 전송하는 변조기 하드웨어(404)를 포함한다.
또한, 상기 변조기 프로세서(403)는 메모리에 16비트 액세스 프리앰블 플레그(405)와 지시 채널 변조(406)를 두고, 변조기 하드웨어(404)에는 32비트 지시 채널 데이터 레지스터(407)와 내부 지시 채널 데이터 메모리(408)을 구비하고 있다.
변조기 프로세서(403)가 지시 채널 데이터를 변조해서 변조기 하드웨어(404)로 전달하는 과정은 다음과 같다.
복조기 하드웨어(400)와 복조기 프로세서(401)에서는 액세스 프리앰블 신호를 수신한 즉시 이 정보를 CEP(402)로 전달한다.
CEP(402)는 이 정보를 16비트 액세스 프리앰블 플래그 형식으로 변경하여 최대 16개의 단말기 신호를 변조기 프로세서(403)의 메모리로 입력한다.
변조기 프로세서(403)는 16비트 액세스 프리앰블 플래그(405)를 지시 채널 변조(406)에서 변조하고, 변조된 지시 채널 데이터를 변조기 하드웨어(404)의 32비트 지시 채널 데이터 레지스터(407)로 입력한다.
변조기 하드웨어(404)는 32비트 지시 채널 데이터 레지스터(407)에 저장된 지시 채널 데이터를 내부 지시 채널 데이터 메모리(408)로 복사한 다음 단말기로 전송한다.
즉, 본 발명은 정밀한 시각의 클럭을 소프트웨어가 동작될 프로세서로 제공한 다음, 소프트웨어가 지시 채널의 관리 동작을 처리하도록 하여 지시 채널이 처리되도록 한다. 그리고, 기지국 변조기의 하드웨어 부분인 지시 채널 변조 모듈을 이중 레지스터 구조로 구성하여 소프트웨어 처리로 인한 시간 지연 문제를 해결한다.
또한, 본 발명에서는 변조기 프로세서가 지시 채널을 처리할 수 있도록 10/150ms(0.0667ms) 주기의 클럭을 추가하였으며, 일반적으로는 기지국은 10ms 주기의 클럭과 10/15ms(0.667ms)주기의 클럭을 프로세서(예를 들면, DSP(Digital Signal Processor))로 입력한다. 이 시각은 소프트웨어가 지시 채널의 "T_Cell"을 고려하는 데 참조용으로 사용되어 지시 채널 데이터를 변조기 하드웨어 레지스터로 입력하는 역할을 한다.
기지국 변조기 하드웨어는 소프트웨어가 2560칩(0.667ms) 정도의 정밀도로 지시 채널 데이터를 입력하였을 때 이전 지시 채널 데이터가 손상 되지 않고 단말기로 전송될 수 있도록 레지스터를 이중으로 구성하여 2560 칩 주기로 하드웨어 내부로 복사되도록 하였다.
이러한 하드웨어 환경에서 소프트웨어는 복조기로부터 전송된 최대 16개의 단말기 액세스 프리앰블 신호를 2560칩 시간 내에 읽고, 프리앰블 신호가 도착하였으면 이것을 변조기 하드웨어 레지스터 형식에 맞도록 변경하여 변조기 하드웨어 레지스터로 입력한다.
또한, 변조기 하드웨어는 입력된 레지스터 정보를 2560칩 내에 내부 레지스터로 복사한 다음 내부 레지스터를 사용하여 단말기로 지시 채널을 전송한다.
도 5 는 본 발명에 따른 지시 채널 처리 방법 중 변조기 프로세서가 지시 채널을 처리하는 과정을 나타낸 일실시예 흐름도이다.
도 5에 도시된 바와 같이, 본 발명에 따른 지시 채널 처리 방법 중 변조기 프로세서가 지시 채널을 처리하는 과정은, 먼저 변조기 프로세서에 10ms 주기 클럭, 10/15ms(0.667ms) 주기 클럭, 10/150ms(0.0667ms) 주기 클럭을 입력받고(501), 시간 지연인 섹터의 "T_Cell"값을 10/150ms 단위로 입력받는다(502).
다음으로, 복조기로부터 액세스 프리앰블 데이터가 도착하였는지를 판단한다(503).
상기 판단 결과, 액세스 프리앰블 데이터가 도착하였으면 "T_Cell"을 고려한 2560칩 주기를 계산하고(504), 지시 채널 데이터를 변조한다(505). 그리고, 2560칩 시간 내에 변조기 하드웨어로 지시 채널 데어터를 전송하며(506), 다음 2560칩 시간 동안 현재 지시 채널 데이터를 유지하고(507), 복조기로부터 액세스 프리앰블 데이터가 도착하였는지를 판단하는 과정(503)으로 진행한다.
상기 판단 결과, 액세스 프리앰블 데이터가 도착하지 않았으면, 2560칩 시간 내에 변조기 하드웨어 레지스터를 삭제하고(508), 다음 2560칩 시간 동안 하드웨어 레지스터 삭제를 유지한 후(509), 복조기로부터 액세스 프리앰블 데이터가 도착하였는지를 판단하는 과정(503)으로 진행한다.
상기 변조기 프로세서가 지시 채널을 처리하는 과정을 좀 더 상세히 설명하면 다음과 같다.
변조기 프로세서는 10ms 주기 클럭과 10/15ms 주기 클럭을 입력 받고, 10/150ms 주기 클럭을 입력 받는다(501). 그리고, 섹터의 "T_Cell" 값을 입력 받는다(502). 여기서, "T_Cell"은 비동기 기지국이 섹터를 구성할 때 사용하는 시간 지연이고, "T_Cell"의 크기는 "0"에서 "9"까지의 값을 가지며, 각 크기는 256 칩이므로 "T_Cell"이 "9"이면, 256칩 x 9 = 2304 칩이 지연되어 지시 채널 처리가 이루어진다. 그리고, 국제 규격에서 기지국은 셀을 운용하기 위해 10ms 주기의 기준 클럭 시각에서 "T_Cell" 값을 지연시킨 시각에 지시 채널을 단말기로 전송하게 된다.
복조기로부터 프리앰블 데이터가 도착하면(503), 10/150ms 클럭을 사용하여 데이터가 도착한 시각의 2560칩 주기를 계산한다(504). 예를 들어, "T_Cell"이 5일 때는 현재 시각이 1280칩을 지났을 때가 2560칩 주기가 된다.
프로세서는 다음 2560칩 주기가 되기 전에 지시 채널 데이터를 변조하여(505) 변조기 하드웨어 레지스터로 전송하고(506), 다음 2560칩 주기 동안 현재 지시 채널 데이터를 유지한다(507).
복조기로부터 프리앰블 데이터가 도착하지 않았으면, 2560칩 시간 내에 변조기 하드웨어 레지스터를 삭제하고(508), 다음 2560칩 시간 동안 하드웨어 레지스터 삭제를 유지한다(509).
도 6 은 본 발명에 따른 지시 채널 처리 방법 중 변조기 하드웨어가 지시 채널 데이터를 처리하는 과정을 나타낸 일실시예 흐름도이다.
도 6에 도시된 바와 같이, 본 발명에 따른 변조기 하드웨어가 지시 채널 데이터를 처리하는 과정은, 먼저 변조기 하드웨어에 10ms 주기 클럭, 10/15ms(0.667ms) 주기 클럭, 10/150ms(0.0667ms) 주기 클럭을 입력받고(601), 시간 지연인 섹터의 "T_Cell"값을 10/150ms 단위로 입력받는다(602).
다음으로, 변조기 프로세서로부터 지시 채널 데이터가 도착하였는지를 확인한다(603).
상기 확인 결과, 변조기 프로세서로부터 지시 채널 데이터가 도착하였으면 2560칩 시각에 내부 메모리로 지시 채널 데이터를 복사하고(604), 내부 메모리 데이터로 4096칩 시간 동안 지시 채널을 전송한 후(605), 다시 변조기 프로세서로부터 지시 채널 데이터가 도착하였는지를 확인하는 과정(603)으로 진행한다.
상기 확인 결과, 변조기 프로세서로부터 지시 채널 데이터가 도착하지 않았으면, 2560칩 시각에 내부 메모리 데이터를 삭제하고(606) 내부 메모리 데이터가 없으므로 지시 채널 전송을 중단한 후(607), 변조기 프로세서로부터 지시 채널 데이터가 도착하였는지를 확인하는 과정(603)으로 진행한다.
상기 변조기 하드웨어가 지시 채널 데이터를 처리하는 과정을 좀 더 상세히 설명하면 다음과 같다.
변조기 하드웨어도 10ms, 10/15ms, 10/150ms 주기의 클럭을 입력 받고(601), 섹터의 "T_Cell"값을 입력 받는다(602).
변조기 하드웨어는 섹터 "T_Cell" 값을 사용하여 2560칩 주기로 동작하고,프로세서로부터 지시 채널 데이터가 도착하면(603) 2560칩 주기로 데이터를 내부 메모리로 복사한다(604). 그리고, 내부 메모리 데이터를 사용하여 4096칩 시간동안 지시 채널을 단말기로 전송한다(605).
변조기 프로세서로부터 지시 채널 데이터가 도착하지 않았으면(603), 2560칩 시각에 내부 메모리 데이터를 삭제하고(606) 내부 메모리 데이터가 없으므로 지시 채널 전송을 중단한다(607).
한편, 상기한 바와 같이 데이터를 내부 메모리로 복사하는 이유는 데이터를 내부 메모리로 복사하지 않으면 프로세서로부터 다음 지시 채널 데이터가 도착하였을 때 데이터를 보존할 수 없게 되므로 소프트웨어로 지시 채널을 처리할 수 없기 때문이다.
상술한 바와 같은 본 발명의 방법은 프로그램으로 구현되어 컴퓨터로 읽을 수 있는 형태로 기록매체(씨디롬, 램, 롬, 플로피 디스크, 하드 디스크, 광자기 디스크 등)에 저장될 수 있다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
상기한 바와 같은 본 발명은, 시간 제약이 많은 비동기 기지국의 지시 채널처리를 소프트웨어로 처리함으로써 하드웨어 구조가 단순화되고, 이것은 기지국 변조기 및 복조기 하드웨어를 단순화시켜 집적도를 높일 수 있는 효과가 있다.
또한, 본 발명은, 한 종류의 변조기 하드웨어를 사용하여 비동기 규격에서 제시한 여러 종류의 지시 채널을 처리 할 수 있게 함으로써 유연한 변조기 동작을 할 수 있는 효과가 있다.
또한, 본 발명은, 기지국 변복조기의 하드웨어 경로 및 변조기의 하드웨어 구조가 단순화되어 사용 효율이 높아지고, 지시 채널 관리가 소프트웨어에 의해 처리되어 가변성 높은 채널 관리를 할 수 있는 효과가 있다.

Claims (9)

  1. 지시 채널 처리를 위한 변조장치에 있어서,
    단말기로부터 전달된 소정 개수의 액세스 프리앰블 신호를 저장하기 위한 액세스 프리앰블 저장수단;
    상기 16비트 액세스 프리앰블 저장수단에 저장된 액세스 프리앰블 신호를 지시 채널로 변조하기 위한 지시 채널 변조수단;
    상기 지시 채널 변조수단에서 전달된 지시 채널을 저장하고 복사한 후, 상기 단말기로 지시 채널을 전송하기 위한 지시 채널 처리수단; 및
    상기 액세스 프리앰블 저장수단, 상기 지시 채널, 및 지시 채널 처리수단으로 해당 클럭을 분배하기 위한 클럭 분배수단
    을 포함하는 변조장치.
  2. 제 1 항에 있어서,
    상기 액세스 프리앰블 저장수단은,
    상기 액세스 프리앰블 신호를 기지국의 CEP(Channel Card Element Processor)로부터 16비트 액세스 프리앰블 플래그 형식으로 입력 받아 저장하는 것을 특징으로 하는 변조장치.
  3. 제 1 항에 있어서,
    상기 지시 채널 변조수단은,
    상기 액세스 프리앰블 저장수단에 저장된 16비트 액세스 프리앰블 신호를 32비트 지시 채널 데이터 형식으로 변조하는 것을 특징으로 하는 변조장치.
  4. 제 1 항에 있어서,
    상기 지시 채널 처리수단은,
    상기 지시 채널 변조수단으로부터 전송된 32비트 지시 채널 데이터를 저장하는 32비트 지시 채널 데이터 저장수단; 및
    상기 32비트 지시 채널 데이터를 복사하여 저장한 후, 단말기로 상기 지시 채널을 전송하기 위한 내부 지시 채널 저장수단
    을 포함하는 변조장치.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 클럭 분배수단은,
    실질적으로, 기지국 클럭 보드로부터 10ms의 클럭을 받아서, 10ms, 10/15ms, 10/150ms의 클럭을 분주하여 출력하는 것을 특징으로 하는 변조장치.
  6. 지시 채널 처리 방법에 있어서,
    클럭 분배기로부터 10ms, 10/15ms, 10/150ms의 클럭과 기지국이 섹터를 구성할 때 사용되는 시간지연(T_Cell)을 입력받는 제 1 단계;
    복조기에서 수신된 액세스 프리앰블 신호를 입력받는 제 2 단계;
    상기 액세스 프리앰블 신호를 소정 시간 내에 지시 채널 데이터로 변경하여 변조기 하드웨어 레지스터로 전송하는 제 3 단계; 및
    상기 지시 채널 데이터를 저장 및 복사 후, 단말기로 전송하는 제 4 단계
    를 포함하는 지시 채널 처리 방법.
  7. 제 6 항에 있어서,
    상기 제 3 단계는,
    상기 10/150ms 클럭을 사용하여 데이터가 도착한 시각의 2560칩 주기를 계산하고, 다음 2560칩 주기가 되기 전에 지시 채널 데이터를 변조하여 변조기 하드웨어 레지스터로 전송하고, 다음 2560칩 주기 동안 현재 지시 채널 데이터를 유지하는 것을 특징으로 하는 지시 채널 처리 방법.
  8. 제 6 항 또는 제 7 항에 있어서,
    상기 제 4 단계는,
    기지국이 섹터를 구성할 때 사용되는 시간지연(T_Cell)을 고려한 2560칩 주기로 동작하며, 상기 지시 채널 데이터가 도착하면 2560칩 주기로 데이터를 내부 메모리로 복사하고, 내부 메모리 데이터를 사용하여 4096칩 시간동안 지시 채널을 단말기로 전송하는 것을 특징으로 하는 지시 채널 처리 방법.
  9. 지시 채널 처리를 위한, 프로세서를 구비한 변조장치에,
    클럭 분배기로부터 10ms, 10/15ms, 10/150ms의 클럭과 기지국이 섹터를 구성할 때 사용되는 시간지연(T_Cell)을 입력받는 제 1 기능;
    복조기에서 수신된 액세스 프리앰블 신호를 입력받는 제 2 기능;
    상기 액세스 프리앰블 신호를 소정 시간 내에 지시 채널 데이터로 변경하여 변조기 하드웨어 레지스터로 전송하는 제 3 기능; 및
    상기 지시 채널 데이터를 저장 및 복사 후, 단말기로 전송하는 제 4 기능
    을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
KR1020010082956A 2001-12-21 2001-12-21 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법 KR20030052839A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010082956A KR20030052839A (ko) 2001-12-21 2001-12-21 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010082956A KR20030052839A (ko) 2001-12-21 2001-12-21 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법

Publications (1)

Publication Number Publication Date
KR20030052839A true KR20030052839A (ko) 2003-06-27

Family

ID=29577581

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010082956A KR20030052839A (ko) 2001-12-21 2001-12-21 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법

Country Status (1)

Country Link
KR (1) KR20030052839A (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010017965A (ko) * 1999-08-16 2001-03-05 서평원 효율적인 공통 패킷 채널 할당 방법
KR20010073313A (ko) * 2000-01-13 2001-08-01 서평원 공통 패킷 채널의 할당 방법
KR20020078778A (ko) * 2001-04-10 2002-10-19 주식회사 팬택앤큐리텔 3지피피 비동기 시스템에서 세컨드 인터리빙을 위한변조장치
KR20030045928A (ko) * 2001-12-03 2003-06-12 주식회사 현대시스콤 Imt-2000 비동기식 기지국 모뎀의 aich 변조 장치
KR20030047474A (ko) * 2001-12-10 2003-06-18 삼성전자주식회사 유엠티에스에서의 기지국 접속시간 감소 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010017965A (ko) * 1999-08-16 2001-03-05 서평원 효율적인 공통 패킷 채널 할당 방법
KR20010073313A (ko) * 2000-01-13 2001-08-01 서평원 공통 패킷 채널의 할당 방법
KR20020078778A (ko) * 2001-04-10 2002-10-19 주식회사 팬택앤큐리텔 3지피피 비동기 시스템에서 세컨드 인터리빙을 위한변조장치
KR20030045928A (ko) * 2001-12-03 2003-06-12 주식회사 현대시스콤 Imt-2000 비동기식 기지국 모뎀의 aich 변조 장치
KR20030047474A (ko) * 2001-12-10 2003-06-18 삼성전자주식회사 유엠티에스에서의 기지국 접속시간 감소 방법

Similar Documents

Publication Publication Date Title
CA1198520A (en) Multiple communication interface between processor and digital transmission means
KR930702837A (ko) 주변장치 및 마스터 장치간을 통신시키기 위한 데이타 전송 방법 및 장치
JPS5986928A (ja) 通信システム
WO1999023787A3 (en) Bidirectional communication port for digital signal processor
US5027349A (en) Embedded control technique for distributed control systems
US4746918A (en) Split bus system interface
CA2361193C (en) Paging control method and paging control system in communication system
KR20030052839A (ko) 광대역 부호 분할 다중 접속 시스템 기지국의 지시 채널처리를 위한 변조장치 및 그를 이용한 지시 채널 처리 방법
US6188720B1 (en) Modulation and signaling converter
ES8402665A1 (es) Aparato en un sistema digital de comunicaciones para conectar terminales digitales a un nudo terminal.
KR880700580A (ko) 비동기식 어드레싱 다중 통신시스템
JP2002009865A (ja) データ伝送装置、データ伝送システム、データ伝送方法および記録媒体
EP0226688B1 (en) Serial link adapter for a communication controller
US4290135A (en) Circuit arrangement for receiving digital intelligence signals in a digital switching center for PCM-time-division multiplex communication networks
JPH10178441A (ja) 通信システム
KR100371514B1 (ko) 이동통신 기지국 시스템에서의 오버헤드 데이터 전송 장치및 방법
SU661831A1 (ru) Многоканальное устройство дл передачи данных
JP4364404B2 (ja) 通信装置
Pohm et al. A local network of mini and microcomputers for experiment support
KR100286972B1 (ko) 전전자교환기 프로세서간 통신제어 회로팩의 수신버퍼 제어 장치및 그 방법
KR100256563B1 (ko) 듀얼 포트램의 운용 방법
KR0122450B1 (ko) 무선호출시스템에서 호처리능력 향상 방법
JPS61142831A (ja) 多重集配信装置
JPH0330530A (ja) 衛星通信用地上局装置
KR20010065121A (ko) 이중 구조의 인터럽트선택레지스터를 이용한다중모드복조부와 다중사용자 변조부 간 듀얼포트램인터럽트 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application