KR20030033961A - 극성-인버팅 수단이 제공된 스위칭 장치 - Google Patents

극성-인버팅 수단이 제공된 스위칭 장치 Download PDF

Info

Publication number
KR20030033961A
KR20030033961A KR1020020064461A KR20020064461A KR20030033961A KR 20030033961 A KR20030033961 A KR 20030033961A KR 1020020064461 A KR1020020064461 A KR 1020020064461A KR 20020064461 A KR20020064461 A KR 20020064461A KR 20030033961 A KR20030033961 A KR 20030033961A
Authority
KR
South Korea
Prior art keywords
polarity
input
switching device
connection
output
Prior art date
Application number
KR1020020064461A
Other languages
English (en)
Inventor
귀로드리오넬
레클레륵패트릭
Original Assignee
코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리즈케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Publication of KR20030033961A publication Critical patent/KR20030033961A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/603Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors with coupled emitters

Landscapes

  • Electronic Switches (AREA)
  • Dc Digital Transmission (AREA)
  • Amplifiers (AREA)
  • Logic Circuits (AREA)
  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

본 발명은 연결이 회로의 개념으로 고유한 극성 인버전(inversion) 나타낼 때 입력/출력 연결의 극성을 인버팅하기 위한 입력/출력 연결과 연관되는 프로그램 가능한 보완 수단을 포함하는 스위칭 장치에 관한 것이다.  

Description

극성-인버팅 수단이 제공된 스위칭 장치{SWITCHING DEVICE PROVIDED WITH POLARITY-INVERTING MEANS}
본 발명은 적어도 하나의 전송기 및 하나의 수신기 사이에 편파된 차분 신호의 짝을 전송하기 위한 복수의 편파된 입력/출력 연결을 포함하는 스위칭 장치에 관한 것이고, 입력/출력 연결은 전송된 차분 신호의 극성이 상기 연결의 극성에 대하여 인버팅되는 방법으로 극성을 인버팅하는데 적당하다.
본 발명은 스위칭 행렬의 교차 지점을 실현하기 위하여 광학 연결을 사용하는 전송 시스템을 위한 자동 스위치에도 관한 것이다.
본 발명은 매우 많은 애플리케이션, 특히 광학적 연결을 사용하는 전송 시스템에서의 애플리케이션을 가진다. 그것은 높은 레이트로 패킷을 스위칭하기 위한 애플리케이션에서 특히 이점이 있다.
집적 회로를 사용하는 애플리케이션에서, 서로 다른 집적 회로 사이에 전송된 차분 신호의 극성을 이 회로들이 집적되는 프린팅된 회로의 경로 지정에 있어서의 제한사항과 조화시키는 것은 종종 어렵다. 이 제한사항은 특히 프린팅된 회로 위의 교차하는 배선을 회피할 것을 추천한다. 이 추천사항을 충족시키기 위하여 집적 회로의 제조는 종종 편파 제한사항(polarization constraints)으로부터 벗어난다. 이는 회로 사이의 연결이 전송된 신호의 극성을 중요시할 수 없다는 것을 의미한다. 회로의 극성이 중요시될 수 없다는 사실은 전송 에러를 생성할 수 있다. 이것이 가능한 전송 에러를 수정하도록 적절한 방식으로 회로에서의 편파 결함을 보완할 필요가 있는 이유다.
필립스 반도체에 의해 착상된 회로의 기술 명세서 TZA3019는 개시 문단에서언급된 타입의 스위칭 장치를 설명한다. 이 장치는 스위칭 행렬의 출력에서 극성을 인버팅하기 위한 수단을 포함하여서 출력에서 공급된 차분 신호의 극성을 행렬의 구성에 따라 인버팅하게 한다. 고려된 애플리케이션의 기능으로서 행렬의 구성은 시간에 따라 변동할 여지가 있다. 전송된 신호의 극성을 고려함으로써 이 변동에 적응하기 위하여, 인버전(inversion) 수단은 행렬 구성에 있어서의 변동의 함수로서 그 애플리케이션의 과정 중에 재프로그래밍 되어야 한다. 그 애플리케이션의 과정에서의 극성 인버팅 수단의 재프로그래밍은 시간이 소요되고, 이는 특히 높은 레이트 애플리케이션 및 행렬의 구성이 자주 변하는 패킷-스위칭 타입의 애플리케이션에서 특히 불리하다.
본 발명의 목적은 주어진 애플리케이션에 대하여, 그 애플리케이션의 과정에 스위칭 행렬 구성의 변동의 함수로서 극성-인버팅 수단의 재프로그래밍을 필요로 하지 않는 유리한 스위칭 장치를 제공하는 것이다.
이 목적을 위하여, 개시 문단에서 설명된 타입의 장치가 제공되고, 상기 연결이 극성 인버전을 나타낼 때 입력/출력 연결의 극성을 인버팅하기 위하여 입력/출력 연결과 연관된 보상 수단을 포함한다.
본 발명의 이 측면 및 다른 측면은 본 명세서에서 설명된 실시예를 참조한 제한적이지 않은 예로써 명백해질 것이다.
광학 전송 같이 높은 속도(high rate)로 작용하는 집적 회로를 사용하는 애플리케이션에서, 전송된 신호는 차분의 타입이다. 이것은 도 1에서 D로 표시된 차분 신호의 성분 O와 OQ로 참조된 한 쌍의 상보 신호에 의해 도시된다. 차분신호 D의 두 개의 성분 O와 OQ는 두 개의 배선을 통해 동시에 수송된다. 신호의 각 성분은 일련의 "0" 또는 "1" 타입의 이진 디지털 데이터와 비교될 수 있다. 도 1A는 NRZ(non-return to zero) 타입의 이진 코딩을 사용하는 예를 설명한다. 이 예에서, 성분 0에 대하여 전압 3.3V와 3.1V는 값 "1"과 "0"을 각각 도시하고, 구성요소 OQ에 대하여 그것은 역의 값이다. 도 1B는 값 "1"과 "0" 각각을 나타내는 차분 전압 0.2V 와 -0.2V 사이에서 발진하는 결과적인 차분 신호 D=O-OQ를 도시한다. 차분 신호를 변화시키는 두 블록 사이에서의 연결은 전송 에러를 피하기 위하여 극성 규칙에 따라야 한다.
도 2는 전송기(22)와 수신기(23)를 연결하기 위하여 두 개의 입력 I1 및 I2그리고 두 개의 출력 O1 및 O2를 가지는 2×2 스위칭 행렬을 사용하는 예에서 극성도(the extent of polarity) 중요성을 도시한다. 이 타입의 애플리케이션에서 전달된, RF 신호로 불리는 신호의 경로 지정 제한사항에 따르기 위하여, 극성 제한사항이 연결 I2와 O2의 레벨에서 도 2A 및 2B에 도시된 것처럼 항상 존중되지는 않는다. 이 경우에, 완전히 임의적인 예들이 여러 가지 가능한 조건들을 설명하기 위하여 고려된다. 연결 I2 및 O2의 레벨에서 배선 교차는 극성 인버전을 도시한다. 이 극성 인버전은 연결의 레벨에서 물리적인 교차와 함께/교차 없이 실현될 수 있다. 도면의 교차는 극성의 인버전을 나타낸 것이다. 도 2는 스위칭 행렬을 통한 전송기와 수신기 사이의 메세지 전송에서 극성의 중요성을 보이기 위하여 2×2 행렬의 특별한 경우를 도시한다. 2×2 행렬은 간단하게 기술하기 위하여 사용된다. 그러나 동일한 추론이 임의의 타입의 행렬에 응용 가능하다. 도 2에서 도시된 예에서, 스위칭 행렬을 위한 2개의 가능한 구성이 있다. 도 2A는 입력 I1이 출력 O1에 연결되고 입력 I2가 출력 O2에 연결되는 제 1 구성을 도시한다. 도 2B는 입력 I1이 출력 O2로 연결되고, 입력 I2가 출력 O1에 연결되는 제 2 구성을 도시한다. 각 구성에서, 동일한 메세지가 전송기(22)에 의해 입력 I1 및 I2로 각각 전송된다. 고려된 구성에 따라 극성 인버전에 의해 도입된 전송 에러 때문에 서로 다른 메세지가 수신기에 의해 출력 O1 및 O2에서 수신될 수 있다.
도 2A에서, 메세지 "10110"은 입력 I1로부터 출력 O1로 인가된다. 메세지 궤도(trajectory)에는 극성 전도가 없다. 수신된 메세지 "10110"은 그것이 송신된 메세지와 동일하기 때문에 정확하다. 도 2A에서 메세지 "00110"은 입력 I2로부터 출력 O2로 항상 전송된다. 메세지 궤도에는 두 개의 잇따르는 극성 인버전이 있다. 수신된 메세지는 두 개의 잇따르는 인버전에 의해 실현된 보상 때문에 항상 정확하다.
도 2B에 도시된 구성에서, 극성 에러는 더 이상 보상되지 않고, 수신된 메세지는 부정확하다. 게다가, 입력 I1은 출력 O2로 향하고 메세지 궤도에서 단일 극성 인버전을 도입한다. 그것은 출력 O1로 향하는 입력 I2에 대해서도 동일하다. 그래서 수신기에 의해 수신된 메세지는 전송된 메세지의 이진 보수이다. 그래서 수신된 메세지의 읽기는 부정확하다.
도면에서,
도 1은 본 발명에 따른 장치에서 사용된 한 쌍의 차분 신호의 예를 도시하는 개략도이다.
도 2는 도 2A와 도 2B에서 각각 도시된 두 개의 서로 다른 행렬 구성에 따른 2×2 행렬을 사용하여, 본 발명에 따른 장치에서 극성의 정도의 중요성을 도시하는 다이어그램이다.
도 3은 도 3A와 도 3B에서 각각 도시된 스위칭 행렬의 서로 다른 두 개의 구성으로 본 발명에 따른 장치의 실시예를 도시하는 개략도이다.
도 4는 본 발명에 따른 장치의 실시예를 도시하는 다이어그램이다.
도 5는 도 4의 장치에서 사용된 극성을 인버팅하기 위한 수단의 실시예를 도시하는 다이어그램이다.
도 3은 극성 에러가 행렬의 구성에 구별 없이 스위칭 행렬의 입력 또는 출력에의 연결에서 보상될 수 있는 본 발명에 따른 스위칭 장치의 실시예를 도시한다. 이 목적을 위하여, 본 발명은 선택된 경로 지정 때문에 극성 인버전을 실현하는 입력 및 출력에서의 극성 보상 수단의 추가를 제공한다. 이 보상 수단은 인쇄된 회로위에서 집적 회로를 심는 동안에 연결의 극성이 인버팅되는 때 행렬의 입력 및/또는 출력에서 차분 신호의 극성 인버전을 실현한다. 도 3A 및 3B는 입력 I1, I2 및 출력 O1과 O2에 의해 전송기 회로 IC1을 수신기 회로 IC2로 연결하기 위한 2×2 스위칭 행렬로 본 발명에 따른 장치를 사용한 두 개의 예를 도시한다. 도 3A에 도시된 실시예는 입력 I1 및 I2가 출력 O1 및 O2 각각으로 경로 지정된 도 2A에서 도시된 구성에 해당한다. 도 3B는 입력 I1 및 I2가 출력 O2 및 O1로 각각 경로 지정된 도 2B에서 도시된 구성에 해당한다. 양 및 음의 부호가 있는 사각형에 의해 표시된 극성 보상 회로가 스위칭 행렬의 입력 및 출력에서 나타나 있다. 교차된 배선, 즉, 도 2A 및 2B의 입력 I2 및 출력 O2에 의해 도시된 것처럼 보상 회로는 극성 인버전을 나타내는 입력 및 출력의 레벨에서의 인버전을 실현하기 위하여 편파된다.
본 발명의 특히 이로운 변경에 따라서, 고려된 애플리케이션 즉, 연결 경로 지정의 함수로서 각 연결의 극성의 변경을 허가하도록 인버터는 제어 수단(도시되지 않음)에 의해 제어된다. 일단 어떤 애플리케이션에 대하여 주어진 사전결정된 인버터의 프로그래밍을 하면, 극성은 시간에 따라 변할 수 있는 행렬의 구성과 무관하게 애플리케이션이 사용되는 시간 동안 더 이상 변하지 않는다.
도 4는 I1 내지 In으로 표시된 n 개의 입력 및 O1 내지 On으로 표시된 n 개의 출력을 포함하고, 각 입력 및 출력은 O 와 OQ로 표시된 2 개의 차분 성분을 포함하는 n×n 스위칭 행렬을 사용한 본 발명에 따른 장치의 실시예를 도시한다. n×n 행렬의 각 입력 및 출력은 이러한 연결에 관한 구상에 내재하는 극성 인버전을 나타내면서 연결의 극성을 인버팅하도록 적절한 방식으로 프로그래밍된 극성 +/-를 인버팅하기 위한 회로(41)로 연결된다.
도 5는 도 4에서 도시된 극성 인버전 회로(41)의 실시예를 도시한다. 다른 회로들이 사용될 수도 있다. 도 5의 도면은 입력 신호 Vin을 수신하고 Vin의 이미지(image) 또는 Vin의 인버팅된 이미지인 출력 신호 Vout을 제공하도록 의도된 극성 인버전 장치를 도시한다. 여기서 Vin은 도 4에 도시된 스위칭 장치에서 차분 신호의 성분 O 또는 OQ 중 하나를 나타낸다. 극성 스위칭 장치는 트랜지스터로 구성된 두 개의 차분 짝 (T1,T2) 및 (T3,T4)을 각각 포함하고, 그 전도(conduction)는 입력 신호 Vin에 의해 제어된다. 두 개의 차분 짝 (T1,T2) 및 (T3,T4)은 선택된 프로그램의 함수로서 제 1 또는 제 2 차분 짝에서 전류를 시작하도록 의도된 스위칭 가능한 전류원 II1 및 II2에 의해 편파된다. 제어 수단(도시되지 않음)은 이 애플리케이션의 기능으로서 전류원의 스위칭을 제어하기 위하여 제공된다. 저항 R0은 차분 짝으로부터 들어오는 전류 정보의 전류/전압 변환을 수행한다. 전류원 II1이 여기(excited) 상태이고, 전류원 II2가 꺼진(extinct) 상태일 때, 출력 신호 Vout은 입력 신호 Vin의 이미지(image)이고, 전류원 II2가 여기 상태이고 전류원 II1이 꺼진 상태일 때, 출력 신호 Vout은 입력 신호 Vin의 인버팅된 이미지이다.
본 발명의 효과는 본 발명에서 제공된 스위칭 장치에 의해, 행렬의 구성에 구별 없이 스위칭 행렬의 입력 또는 출력에의 연결에서의 극성 에러가 보상되는 것이다.

Claims (6)

  1. 적어도 하나의 전송기 및 하나의 수신기 사이에서 편파된 차분 신호의 짝을 전송하기 위한 복수의 편파된 입력/출력 연결을 포함하는 스위칭 장치에 있어서,
    입력/출력 연결은 상기 극성을 인버팅하는데 적절하여 상기 전송된 차분 신호의 극성이 상기 연결의 극성에 대하여 인버팅되며,
    상기 장치는, 상기 연결이 극성 인버전을 제공할 때, 상기 입력/출력 연결의 극성을 인버팅하기 위하여 상기 입력/출력 연결과 연관된 보상 수단을 포함하는 것을 특징으로 하는
    스위칭 장치.
  2. 제 1 항에 있어서,
    상기 보상 수단은 프로그램 가능하며, 극성 인버전을 나타내는 상기 각 입력/출력 연결의 상기 극성을 인버팅하기 위한 상기 입력/출력 연결에 적응되는
    스위칭 장치.
  3. 제 2 항에 있어서,
    상기 연결을 통하여 전송된 상기 차분 신호 짝의 상기 극성의 함수로서 상기입력/출력 연결의 상기 극성을 제어하도록 상기 프로그램 가능한 보상 수단과 연관된 제어 수단을 포함하는
    스위칭 장치.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 보상 수단은 스위치를 거쳐 전류원에 병렬로 연결된 두 개의 차분 짝을 포함하는
    스위칭 장치.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    스위칭 행렬의 교차점을 실현하도록 광학 연결을 사용하는 전송 시스템의 자동 스위치에 통합되도록 의도되었으며,
    상기 차분 신호 짝이 광학 신호인
    스위칭 장치.
  6. 제 1 항 내지 제 5 항 중 어느 한 항에 청구된 스위칭 장치를 포함하는,
    스위칭 행렬에 대한 교차점을 실현하기 위한 광학적 연결을 사용하는 전송시스템을 위한 자동 스위치.
KR1020020064461A 2001-10-25 2002-10-22 극성-인버팅 수단이 제공된 스위칭 장치 KR20030033961A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0113827 2001-10-25
FR0113827 2001-10-25

Publications (1)

Publication Number Publication Date
KR20030033961A true KR20030033961A (ko) 2003-05-01

Family

ID=8868729

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020064461A KR20030033961A (ko) 2001-10-25 2002-10-22 극성-인버팅 수단이 제공된 스위칭 장치

Country Status (8)

Country Link
US (1) US7130179B2 (ko)
EP (1) EP1309088B1 (ko)
JP (1) JP4238008B2 (ko)
KR (1) KR20030033961A (ko)
CN (1) CN100477812C (ko)
AT (1) ATE418182T1 (ko)
DE (1) DE60230381D1 (ko)
TW (1) TWI232025B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8971387B2 (en) 2009-10-09 2015-03-03 Intersil Americas LLC System and method for providing a full fail-safe capability in signal transmission networks
US9356591B2 (en) * 2011-04-04 2016-05-31 Mindspeed Technologies, Inc. Crosspoint switch with separate voltage sources for input and output ports
US11651910B2 (en) 2020-12-10 2023-05-16 Teradyne, Inc. Inductance control system

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0162994A1 (de) * 1984-05-30 1985-12-04 Heinrich-Hertz-Institut für Nachrichtentechnik Berlin GmbH Kommunikationsnetz und dessen Verwendung
US4896296A (en) * 1985-03-04 1990-01-23 Lattice Semiconductor Corporation Programmable logic device configurable input/output cell
US4767945A (en) 1986-10-14 1988-08-30 Tektronix, Inc. Analog signal multiplexer
US4818988A (en) * 1988-01-04 1989-04-04 Gte Laboratories Incorporated Crosspoint switching array
US5200751A (en) * 1989-06-26 1993-04-06 Dallas Semiconductor Corp. Digital to analog converter using a programmable logic array
JPH06104936A (ja) * 1992-09-18 1994-04-15 Hitachi Ltd 信号伝送方法と信号伝送回路
US5790048A (en) * 1994-11-02 1998-08-04 I-Cube, Inc. Crosspoint switch with bank-switched memory
US5903613A (en) * 1996-01-23 1999-05-11 Seiko Epson Corporation Data reception device, data reception method and electronic equipment
US6493479B1 (en) * 2000-04-07 2002-12-10 Nortel Networks Limited Crosspoint switch protection using additional switching elements to provide alternate paths
JP2003536300A (ja) * 2000-06-06 2003-12-02 ビテッセ セミコンダクター コーポレイション スイッチマトリクスモジュールを備えたクロスポイントスイッチ

Also Published As

Publication number Publication date
CN100477812C (zh) 2009-04-08
EP1309088B1 (fr) 2008-12-17
EP1309088A1 (fr) 2003-05-07
US20030085718A1 (en) 2003-05-08
US7130179B2 (en) 2006-10-31
DE60230381D1 (de) 2009-01-29
JP4238008B2 (ja) 2009-03-11
CN1414797A (zh) 2003-04-30
JP2003209583A (ja) 2003-07-25
ATE418182T1 (de) 2009-01-15
TWI232025B (en) 2005-05-01

Similar Documents

Publication Publication Date Title
US6060907A (en) Impedance control circuit
EP0788059B1 (en) Driver circuit device
US6085033A (en) Method for determining bit element values for driver impedance control
EP0495576A2 (en) laser driver for an optical disk drive
KR20030017422A (ko) 차동증폭회로 및 액정표시장치 구동용 반도체 집적회로
US20070263749A1 (en) Transmitter for outputting differential signals of different voltage levels
KR850001328B1 (ko) 전송선로의 단절을 검지하는 기능을 가진 전송선로 스위치용 장치
JP2006060751A (ja) 出力装置、差動出力装置、半導体レーザ変調駆動装置、画像形成装置及び電子機器
KR100386929B1 (ko) 일반적인송신기장치
JP2002311108A (ja) 自動試験装置の電子回路
US7236013B2 (en) Configurable output buffer and method to provide differential drive
US7449955B2 (en) Chain-chopping current mirror and method for stabilizing output currents
JP4168127B2 (ja) ユニバーサルpecl/lvds出力構成回路
KR20030033961A (ko) 극성-인버팅 수단이 제공된 스위칭 장치
JPS63155931A (ja) デジタル信号伝送回路
US4355246A (en) Transistor-transistor logic circuit
US5012162A (en) Light emitting diode transmitter circuit with temperature compensation
US4031477A (en) System for transferring four commands over a single conductor utilizing dual threshold logic gates
EP0438228A2 (en) Switching of logic data signals
US3739103A (en) System for the adjustment of the phase position of an alternating voltage
KR100211078B1 (ko) 하프 래치 회로
EP1627509B1 (en) Line driver with reduced interference
JP2536311B2 (ja) インタ−フェ−ス回路
JP3136020B2 (ja) 多重通信方式
SU1199980A1 (ru) Электромеханический преобразователь

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid