KR20030002372A - Method for manufacturing a spacer of semiconductor device - Google Patents
Method for manufacturing a spacer of semiconductor device Download PDFInfo
- Publication number
- KR20030002372A KR20030002372A KR1020010037940A KR20010037940A KR20030002372A KR 20030002372 A KR20030002372 A KR 20030002372A KR 1020010037940 A KR1020010037940 A KR 1020010037940A KR 20010037940 A KR20010037940 A KR 20010037940A KR 20030002372 A KR20030002372 A KR 20030002372A
- Authority
- KR
- South Korea
- Prior art keywords
- spacer
- gas
- etching process
- oxide film
- semiconductor device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823468—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
Abstract
Description
본 발명은 반도체 장치의 제조 방법에 관한 것으로서, 특히 도전 라인의 측벽에 형성된 산화물질의 스페이서 제조 공정시 깊이 및 폭을 균일하게 형성할 수 있는 반도체 장치의 스페이서 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method of manufacturing a semiconductor device, and more particularly, to a method of manufacturing a spacer of a semiconductor device capable of uniformly forming a depth and a width in an oxide spacer manufacturing process formed on sidewalls of a conductive line.
일반적으로 모스 트랜지스터는 드레인 영역의 에지에서 전기장이 강하게 형성될 경우 핫 캐리어가 증가되어 트랜지스터의 특성을 열화시키기 때문에 이를 방지하기 위해 게이트 전극의 측벽에 절연 물질로 된 스페이서를 형성한다. 이때, 스페이서는 게이트 전극 사이의 절연을 목적할 뿐만 아니라 LDD(Lightly Doped Drain) 구조를 채택할 경우 이후 고농도 불순물을 이온주입한 소오스/드레인 영역을 확보하는 기능도 한다. 이러한 스페이서는 게이트 전극뿐만 아니라, 비트 라인등의 배선에서도 측면 절연을 위해 이용하기도 한다.In general, MOS transistors form spacers made of an insulating material on the sidewalls of the gate electrodes to prevent them because hot carriers increase when the electric field is strongly formed at the edge of the drain region, thereby degrading the characteristics of the transistor. In this case, the spacer not only serves to insulate the gate electrodes, but also has a function of securing source / drain regions ion-implanted with high concentration impurities when adopting a lightly doped drain (LDD) structure. Such spacers may be used for side insulation not only in the gate electrode but also in wiring such as bit lines.
도 1a 내지 도 1c는 종래 기술에 의한 반도체 장치의 스페이서 제조 공정을 순차적으로 나타낸 수직 단면도들이다. 이를 참조하면 종래 기술의 스페이서 제조 공정은 다음과 같다.1A to 1C are vertical cross-sectional views sequentially illustrating a spacer manufacturing process of a semiconductor device according to the prior art. Referring to this, the spacer manufacturing process of the prior art is as follows.
우선, 도 1a에 도시된 바와 같이, LOCOS 또는 STI 등의 소자분리공정을 실시하여 실리콘 기판(10)에 필드산화막(12)을 형성하고, 기판(10) 전면에 게이트 산화막(14)을 형성하고, 그 위에 게이트 전극(16)용 도프트 폴리실리콘 등의 도전층 및 하드 마스크(18)용 질화막을 적층한다. 게이트 마스크를 이용한 사진 및 식각 공정을 진행하여 하드 마스크(18)용 질화막과 게이트전극(16)용 도전층을 패터닝한다. 그리고, 게이트전극(16)에 맞추어 게이트산화막(14)도 식각한 후에 n형 불순물로서 P(phosphorus)를 저농도로 이온 주입하여 기판 내에 LDD 영역(20)을 형성한다.First, as shown in FIG. 1A, a field oxide film 12 is formed on a silicon substrate 10 by a device isolation process such as LOCOS or STI, and a gate oxide film 14 is formed on the entire surface of the substrate 10. A conductive layer such as doped polysilicon for the gate electrode 16 and a nitride film for the hard mask 18 are laminated thereon. Photographic and etching processes using the gate mask are performed to pattern the nitride film for the hard mask 18 and the conductive layer for the gate electrode 16. After the gate oxide film 14 is also etched in accordance with the gate electrode 16, P (phosphorus) is implanted at low concentration as an n-type impurity to form the LDD region 20 in the substrate.
이어서 도 1b에 도시된 바와 같이, 기판 전면에 고온 산화(hot temperature oxidation) 공정을 진행하여 산화막을 형성한 후에 건식 식각 공정으로 산화막을 식각해서 게이트산화막(14), 게이트 전극(16) 및 하드 마스크(18)의 측벽에 스페이서(22)를 형성한다.Subsequently, as shown in FIG. 1B, the oxide film is formed by performing a hot temperature oxidation process on the entire surface of the substrate, and then the oxide film is etched by a dry etching process to form the gate oxide film 14, the gate electrode 16, and the hard mask. The spacer 22 is formed in the side wall of 18.
그리고나서 도 1c에 도시된 바와 같이, 스페이서(22)를 마스크로 삼아 n형 불순물로서 P를 고농도로 이온 주입하여 소오스/드레인 영역(24)을 형성한다.Then, as shown in FIG. 1C, the source 22 / drain region 24 is formed by ion implanting P at a high concentration as an n-type impurity by using the spacer 22 as a mask.
일반적으로 스페이서(22)는 기판(10)과 물리적으로 콘택되는 부분이기 때문에 소자의 전기적 특성에 크게 영향을 미친다. 따라서, 스페이서(22)의 폭과 기판의 불순물 오염 정도에 따라 소자 특성이 크게 변화하게 된다.Generally, since the spacer 22 is a part in physical contact with the substrate 10, the spacer 22 greatly affects the electrical characteristics of the device. Accordingly, device characteristics vary greatly depending on the width of the spacer 22 and the degree of impurity contamination of the substrate.
종래 기술에서는 퍼니스에서 고온 산화 공정으로 스페이서용 산화막을 형성하게 되는데, 장비의 특성상 웨이퍼 에지쪽의 산화막이 센터에 비해 두꺼워지는 한계가 있었다. 이에 웨이퍼의 센터와 에지에서의 산화막이 약 100Å정도의 두께 차이를 발생한다. 그런데, 종래 스페이서용 산화막의 식각 공정시 웨이퍼 센터를 빠르게 식각하거나, 센터 및 에지가 균일하게 식각되는 조건으로 진행하게 된다. 그러나, 이와 같은 식각 조건으로 진행할 경우 결국 웨이퍼 센터와 에지에 형성되는 스페이서의 두께 차가 심하게 된다.In the prior art, an oxide film for spacers is formed by a high temperature oxidation process in a furnace, and there is a limit in that an oxide film on the wafer edge side becomes thicker than a center due to the characteristics of the equipment. As a result, an oxide film at the center and the edge of the wafer generates a thickness difference of about 100 GPa. However, in the etching process of the oxide film for the spacer, the wafer center is rapidly etched or the center and the edge are uniformly etched. However, when the etching conditions are performed, the thickness difference between the spacers formed at the wafer center and the edge is severe.
도 2a 내지 도 2c는 종래 기술에 의한 식각 전/후의 스페이서 막질 균일도 특성 및 두께 크기를 나타낸 그래프들이다. 도 2a의 그래프에서는 산화막 형성시 산화막의 균일도가 6.05%이고 그 두께가 약 105Å임을 보여주고 있다. 도 2b의 그래프에서는 산화막의 식각 공정중에 산화막의 균일도가 7.0%이고 그 두께가 약 55Å임을 보여주고 있다. 도 2c의 그래프에서는 산화막의 실제 식각이 완료된 후에 산화막의 두께가 약 48Å임을 보여주고 있다.2A to 2C are graphs showing the thickness and the uniformity of the spacer film quality before and after etching according to the prior art. The graph of FIG. 2A shows that the uniformity of the oxide film is 6.05% and the thickness thereof is about 105 kPa when the oxide film is formed. The graph of FIG. 2B shows that the uniformity of the oxide film is 7.0% and the thickness thereof is about 55 kPa during the etching process of the oxide film. The graph of FIG. 2C shows that the thickness of the oxide film is about 48 mm after the actual etching of the oxide film is completed.
그러므로, 종래 기술의 스페이서 제조 공정은 결국 웨이퍼의 센터 및 에지에서 스페이서의 균일한 두께를 확보할 수 없었으며 상기 식각 공정에 의해 기판에서 C 피크가 E+21 order가 검출되기 때문에 C 오염이 심하여 소자의 전기적 특성을 저하시키는 문제점이 있었다.Therefore, the spacer manufacturing process of the prior art cannot secure a uniform thickness of the spacer at the center and the edge of the wafer, and the C peak is E + 21 order detected on the substrate by the etching process. There was a problem of lowering the electrical properties of the.
본 발명의 목적은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 스페이서 식각 공정시 웨이퍼 에지 급속(wafer edge fast) 식각 조건으로 진행하고 CHF3/CF4 및 O2가스를 이용한 후식각 공정을 진행하여 C 오염을 줄임으로써 웨이퍼의 센터 및 에지에서 스페이서 두께 균일도를 높이고 소자의 전기적 특성을 향상시킨 반도체 장치의 스페이서 제조 방법을 제공하는데 있다.An object of the present invention is to proceed to the wafer edge fast etching conditions in the spacer etching process in order to solve the problems of the prior art as described above, and to proceed with the post-etch process using CHF3 / CF4 and O2 gas to remove C contamination The present invention provides a method of manufacturing a spacer of a semiconductor device, which reduces spacer uniformity at the center and edge of a wafer and improves electrical characteristics of the device.
도 1a 내지 도 1c는 종래 기술에 의한 반도체 장치의 스페이서 제조 공정을 순차적으로 나타낸 수직 단면도들,1A to 1C are vertical cross-sectional views sequentially illustrating a spacer manufacturing process of a semiconductor device according to the prior art;
도 2a 내지 도 2c는 종래 기술에 의한 식각 전/후의 스페이서 막질 균일도 특성 및 두께 크기를 나타낸 그래프들,2a to 2c are graphs showing the uniformity and thickness characteristics of the spacer film quality before and after etching according to the prior art,
도 3a 및 도 3d는 본 발명에 따른 반도체 장치의 스페이서 제조 방법을 설명하기 위한 공정 순서도,3A and 3D are flowcharts illustrating a method of manufacturing a spacer of a semiconductor device according to the present invention;
도 4a 및 도 4b는 본 발명에 따라 제조된 웨이퍼 센터 및 에지에서 스페이서 형태를 나타낸 도면들,4A and 4B show spacer shapes at the wafer center and edge fabricated in accordance with the present invention;
도 5는 본 발명에 따른 제조 방법에 의해 C 농도 감소 프로파일을 나타낸 비교 그래프.5 is a comparative graph showing a C concentration reduction profile by the production method according to the present invention.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
100: 실리콘 기판 102: 필드 산화막100: silicon substrate 102: field oxide film
104: 게이트 산화막 106: 게이트 전극104: gate oxide film 106: gate electrode
108 : 하드 마스크 112 : 산화막108: hard mask 112: oxide film
112' : 스페이서 114 : 소오스/드레인 영역112 ': spacer 114: source / drain regions
상기 목적을 달성하기 위하여 본 발명은 반도체 장치의 도전 라인 측벽에 산화물질로 이루어진 스페이서를 형성함에 있어서, 반도체 기판의 활성 영역 위에 순차 적층된 도전 라인 및 하드 마스크를 형성하는 단계와, 도전 라인 및 하드 마스크가 적층된 결과물 전면에 산화막을 형성하는 단계와, 산화막에 웨이퍼 에지 급속로 건식 식각 공정을 실시하여 하드 마스크 및 도전 라인의 측벽에 스페이서를 형성하는 단계를 포함한다.In order to achieve the above object, the present invention provides a method for forming an oxide spacer on a sidewall of a conductive line of a semiconductor device, the method comprising: forming conductive lines and hard masks sequentially stacked on an active region of a semiconductor substrate; Forming an oxide film on the entire surface of the result of lamination of the mask; and forming a spacer on the sidewalls of the hard mask and the conductive line by performing a dry etching process on the oxide film at a wafer edge rapidly.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명하고자 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 3a 및 도 3d는 본 발명에 따른 반도체 장치의 스페이서 제조 방법을 설명하기 위한 공정 순서도이다. 이를 참조하면 본 실시예는 다음과 같다.3A and 3D are flowcharts illustrating a method of manufacturing a spacer of a semiconductor device according to the present invention. Referring to this, the present embodiment is as follows.
우선, 도 3a에 도시된 바와 같이, LOCOS 또는 STI 등의 소자분리공정을 실시하여 실리콘 기판(100)에 필드산화막(102)을 형성하고, 기판(100) 전면에 게이트 산화막(104)을 형성하고, 그 위에 게이트 전극(106)용 도프트 폴리실리콘 등의 도전층 및 하드 마스크(108)용 질화막을 적층한다. 게이트 마스크를 이용한 사진 및 식각 공정을 진행하여 하드 마스크(108)용 질화막과 게이트전극(106)용 도전층을 패터닝한다. 그리고, 게이트전극(106)에 맞추어 게이트산화막(104)도 식각한 후에 n형 불순물로서 P를 저농도로 이온 주입하여 기판 내에 LDD 영역(110)을 형성한다.First, as shown in FIG. 3A, a field oxide film 102 is formed on a silicon substrate 100 by a device isolation process such as LOCOS or STI, and a gate oxide film 104 is formed on the entire surface of the substrate 100. A conductive layer such as doped polysilicon for the gate electrode 106 and a nitride film for the hard mask 108 are laminated thereon. Photographic and etching processes using the gate mask are performed to pattern the nitride film for the hard mask 108 and the conductive layer for the gate electrode 106. After the gate oxide film 104 is also etched in accordance with the gate electrode 106, P is implanted at low concentration as an n-type impurity to form the LDD region 110 in the substrate.
이어서 도 3b에 도시된 바와 같이, 기판 전면에 고온 산화 공정을 진행하여산화막(112)을 형성한다. 그런데, 산화막(112)은 장비 특성상 웨이퍼 센터와 에지에서 약 100Å 정도 차이가 나는데, 웨이퍼 에지쪽의 산화막이 센터보다 더 두껍다. 본 발명에서는 이러한 산화막의 불균일한 두께로 인한 스페이서 두께차이를 극복하기 위하여 웨이퍼 에지 급속(wafer edge fast) 조건의 건식 식각 공정으로 산화막(112)을 식각해서 게이트산화막(104), 게이트 전극(106) 및 하드 마스크(108)의 구조물 측벽에 스페이서(112')를 형성한다.Subsequently, as shown in FIG. 3B, a high temperature oxidation process is performed on the entire surface of the substrate to form an oxide film 112. By the way, the oxide film 112 is about 100 mm difference between the wafer center and the edge due to the equipment characteristics, and the oxide film on the wafer edge side is thicker than the center. In the present invention, the oxide film 112 is etched by a dry etching process under a wafer edge fast condition in order to overcome the spacer thickness difference due to the non-uniform thickness of the oxide film. Thus, the gate oxide film 104 and the gate electrode 106 are etched. And a spacer 112 ′ on the sidewall of the structure of the hard mask 108.
본 발명에 따른 식각 공정은 반응 챔버내 후면(back side) He 압력을 웨이퍼 센터 10mT이하, 웨이퍼 에지 20mT 이상으로 한다. 이때, 산화막의 식각 가스로서 CF4 또는 CHF3가스를 사용한다. 이러한 산화막의 식각 공정에 의해 웨이퍼의 에지 부분의 두꺼운 산화막이 웨이퍼 센터의 산화막보다 더 빠르게 식각된다. 이로 인해 웨이퍼 센터와 에지에서는 균일한 두께의 스페이서(112')를 얻을 수 있다.The etching process according to the present invention has a back side He pressure in the reaction chamber of 10 mT or less of the wafer center and 20 mT or more of the wafer edge. At this time, CF4 or CHF3 gas is used as an etching gas of the oxide film. By the etching process of the oxide film, the thick oxide film of the edge portion of the wafer is etched faster than the oxide film of the wafer center. As a result, a spacer 112 'having a uniform thickness can be obtained at the wafer center and the edge.
이와 같이 웨이퍼 센터 및 에지에서 균일한 스페이서(112')를 형성한 후에, 본 발명은 후식각 공정(post etch treatment)을 실시해서 기판의 C 피크를 E+20 order 정도로 맞추어 C 오염을 줄인다. 후식각 공정은 반응 챔버의 압력을 50mT∼200mT로 유지한다. 본 발명에서는 후식각 공정시 CF4 및 O2가스를 사용하되, CF4 가스를 50sccm이상, O2 가스를 100sccm 이상으로 한다. 또는 후식각 공정시 CF4, CHF3, 및 O2가스를 사용하되, CF4와 CHF3의 가스 비를 2:1 이상, CF4 가스를 30sccm이상, CHF3 가스를 30sccm이하로 한다. 그리고, 후식각 공정시 O2 가스 또는 Ar 가스를 사용하되, O2 가스를 10sccm이하, Ar 가스를 500sccm이상으로 한다.After forming the uniform spacer 112 ′ at the wafer center and edge as described above, the present invention performs a post etch treatment to reduce C contamination by adjusting the C peak of the substrate to about E + 20 orders. The post etching process maintains the pressure in the reaction chamber at 50 mT to 200 mT. In the present invention, CF4 and O2 gas are used in the post-etching process, and CF4 gas is 50 sccm or more and O2 gas is 100 sccm or more. Alternatively, CF4, CHF3, and O2 gas may be used in the post-etching process, and the gas ratio of CF4 and CHF3 is 2: 1 or more, CF4 gas is 30 sccm or more, and CHF3 gas is 30 sccm or less. In the post-etching process, O2 gas or Ar gas is used, but the O2 gas is 10 sccm or less, and the Ar gas is 500 sccm or more.
상기 산화막(112)의 식각 공정과 후식각 공정에서는 반응 챔버의 압력을 500mT이상 또는 RF 전력을 200W∼1000W로 한다.In the etching process and the post etching process of the oxide film 112, the pressure of the reaction chamber is 500 mT or more or the RF power is 200W to 1000W.
그리고나서 도 3c에 도시된 바와 같이, 스페이서(112')를 마스크로 삼아 n형 불순물로서 P를 고농도로 이온 주입하여 소오스/드레인 영역(114)을 형성한다.Then, as shown in FIG. 3C, the source 112 is formed by ion implanting P as an n-type impurity at high concentration using the spacer 112 ′ as a mask.
도 4a 및 도 4b는 본 발명에 따라 제조된 웨이퍼 센터 및 에지에서 스페이서 형태를 나타낸 도면들이다. 이들 도면에 도시된 바와 같이, 본 발명이 적용된 웨이퍼의 센터 및 에지에서는 균일한 스페이서의 두께를 확보할 수 있다.4A and 4B illustrate spacer shapes at the wafer center and edge fabricated in accordance with the present invention. As shown in these figures, a uniform spacer thickness can be ensured at the center and edge of the wafer to which the present invention is applied.
도 5는 본 발명에 따른 제조 방법에 의해 C 농도 감소 프로파일을 나타낸 비교 그래프로서, SIMS(Secorndary Ion Mass Spectroscopy)를 통해 일반 식각 공정들(◆, ■)과 본 발명의 식각 공정(×)에 의해 발생된 C의 양을 비교한 것이다.5 is a comparative graph showing a C concentration reduction profile by the manufacturing method according to the present invention, by general etching processes (◆, ■) through SIMS (Secondary Ion Mass Spectroscopy) and by the etching process (×) of the present invention The amount of C generated is compared.
도 5를 참조하면, 그래프 ◆는 CF4 가스 사용, 후식각 공정(PET)을 미사용했을 경우의 측정 결과로서, C의 피크는 5.800E+21 order가 측정되었다. 그래프 ■는 CHF3/CF4 가스 사용, 후식각 공정(PET)을 미사용했을 경우의 측정 결과로서, C의 피크는 2.625E+21 order가 측정되었다. 반면에, 그래프 ×는 본 발명에 따라 CHF3/CF4 가스 사용, 후식각 공정(PET)이 사용되었을 때의 측정 결과로서, C의 피크는 4.266E+20 order/3.993E+20 order가 측정되었다. 이로 인해, 일반적인 스페이서 식각 공정에 의해서는 약 E+21 order의 C 피크를 얻지만, 본 발명에 따라 스페이서의 후식각 공정이 진행했을 때 약 E+20 order의 C 피크를 얻을 수 있다. 그러므로, 본 발명의 후식각 공정에 의해 기판의 C 오염을 줄일 수 있다.Referring to Figure 5, the graph ◆ is a measurement result when the CF4 gas used, the post-etching process (PET) is not used, the peak of C was measured 5.800E + 21 order. Graph ■ shows the measurement results when CHF3 / CF4 gas was used and post-etching process (PET) was not used. Peak C was 2.625E + 21 orders. On the other hand, the graph x is a measurement result when the CHF3 / CF4 gas use and the post etching process (PET) were used according to the present invention, the peak of C was measured 4.266E + 20 order / 3.993E + 20 order. For this reason, a C peak of about E + 21 orders is obtained by a general spacer etching process, but a C peak of about E + 20 orders can be obtained when the post-etching process of the spacer proceeds according to the present invention. Therefore, C contamination of the substrate can be reduced by the post etching process of the present invention.
따라서, 본 발명은 스페이서를 위한 산화막의 식각 공정시 웨이퍼 에지 급속의 식각 조건으로 진행하여 웨이퍼 센터와 에지에서 균일한 두께의 스페이서를 확보할 수 있다. 이로 인해, 웨이퍼 센터 및 에지에서 모두 SAC(Self-Align Contact) 공정에 유리한 스페이서 프로파일을 얻을 수 있다.Therefore, the present invention can proceed to the rapid etching conditions of the wafer edge during the etching process of the oxide film for the spacer to ensure a spacer of uniform thickness at the wafer center and the edge. As a result, spacer profiles advantageous for self-aligned contact (SAC) processes can be obtained at both the wafer center and the edge.
그리고 본 발명은 CHF3/CF4 및 O2가스를 이용한 후식각 공정을 진행하여 기판의 C 오염을 줄임으로써 소자의 전기적 특성을 향상시킨다.In addition, the present invention improves the electrical characteristics of the device by reducing the C contamination of the substrate by performing a post-etching process using CHF3 / CF4 and O2 gas.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010037940A KR100745061B1 (en) | 2001-06-29 | 2001-06-29 | Method for manufacturing a spacer of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020010037940A KR100745061B1 (en) | 2001-06-29 | 2001-06-29 | Method for manufacturing a spacer of semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030002372A true KR20030002372A (en) | 2003-01-09 |
KR100745061B1 KR100745061B1 (en) | 2007-08-01 |
Family
ID=27712113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020010037940A KR100745061B1 (en) | 2001-06-29 | 2001-06-29 | Method for manufacturing a spacer of semiconductor device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100745061B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100781047B1 (en) * | 2006-08-31 | 2007-11-30 | 동부일렉트로닉스 주식회사 | Method and dry etching apparatus of forming a gate spacer |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970052751A (en) * | 1995-12-29 | 1997-07-29 | 김광호 | Dry etching of silicon oxide film and its optimization method |
-
2001
- 2001-06-29 KR KR1020010037940A patent/KR100745061B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100781047B1 (en) * | 2006-08-31 | 2007-11-30 | 동부일렉트로닉스 주식회사 | Method and dry etching apparatus of forming a gate spacer |
Also Published As
Publication number | Publication date |
---|---|
KR100745061B1 (en) | 2007-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100416377B1 (en) | Semiconductor Transistor Utilizing L-Shaped Spacer and Method Of Fabricating The Same | |
KR100396895B1 (en) | Method of fabricating semiconductor device having L-type spacer | |
US7235153B2 (en) | System for removal of a spacer | |
JPH08153875A (en) | Mis semiconductor device and fabrication thereof | |
KR20040029119A (en) | Improved high k-dielectrics using nickel silicide | |
CN116504718B (en) | Manufacturing method of semiconductor structure | |
KR100465055B1 (en) | Method of manufacturing a transistor in a semiconductor device | |
KR100540341B1 (en) | Fabricating method of semiconductor device | |
KR100745061B1 (en) | Method for manufacturing a spacer of semiconductor device | |
KR19990026904A (en) | Manufacturing Method of Semiconductor Device | |
KR100588777B1 (en) | Semiconductor device and its fabricating method | |
KR100192537B1 (en) | Method of manufacturing semiconductor device | |
KR100503745B1 (en) | Method for fabricating semiconductor device | |
KR100301249B1 (en) | Method of manufacturing a semiconductor device | |
KR100609035B1 (en) | Method for fabricating gate of mos transistor in semiconductor device | |
KR20050048125A (en) | Method of manufacturing semiconductor device | |
KR100289394B1 (en) | Method for producing a self aligned type epitaxial co silicide in semiconductor device | |
JP3866167B2 (en) | Manufacturing method of MIS type semiconductor device | |
KR101068136B1 (en) | method for forming a gate electrode of semiconductor device | |
KR100603587B1 (en) | Method for forming cotact in semiconductro device | |
KR101006511B1 (en) | Method of manufacturing semiconductor device | |
KR100597084B1 (en) | Method for fabricating transistor of semiconductor device | |
KR100474744B1 (en) | Method for fabricating gate spacer of semiconductor device | |
KR20050009497A (en) | Method of manufacturing a transistor in a semiconductor device | |
JPS63307778A (en) | Manufacture of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |