KR20030000234A - 무입력 고유패턴 생성장치 및 그 에러검출장치 - Google Patents

무입력 고유패턴 생성장치 및 그 에러검출장치 Download PDF

Info

Publication number
KR20030000234A
KR20030000234A KR1020010035913A KR20010035913A KR20030000234A KR 20030000234 A KR20030000234 A KR 20030000234A KR 1020010035913 A KR1020010035913 A KR 1020010035913A KR 20010035913 A KR20010035913 A KR 20010035913A KR 20030000234 A KR20030000234 A KR 20030000234A
Authority
KR
South Korea
Prior art keywords
flip
flop
gate
flops
output
Prior art date
Application number
KR1020010035913A
Other languages
English (en)
Inventor
이주엽
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020010035913A priority Critical patent/KR20030000234A/ko
Publication of KR20030000234A publication Critical patent/KR20030000234A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica
    • H04L1/243Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

본 발명은 유니트내에서 고유의 패턴을 생성하여 전송하고 루프백 되어 돌아 온 패턴을 비교하여 셀 버스 패턴의 전송에러를 테스트함으로써 해당 유니트의 성능을 시험하기 위한 것으로, 이러한 본 발명의 무입력 고유패턴 생성장치는, 복수개의 입력신호를 XOR 연산하기 위한 XOR 게이트와; 상기 XOR 게이트의 연산결과를 인가받아 기준클럭에 따라 2진 계수하기 위한 복수개의 플립플롭과; 상기 복수개의 플립플롭중 특정 플립플롭의 출력단에 접속되어 출력을 반전시키기 위한 인버터를 포함하여 이루어져, 상기 XOR 게이트는 상기 복수개의 플립플롭 출력 중 두 개를 인가받아 XOR 연산하도록 하고, 상기 인버터는 상기 복수개의 플립플롭중 첫 번째 플립플롭의 출력단에 접속되도록 하며, 상기 첫 번째 플립플롭은 상기 XOR 게이트의 출력을 인가받고, 두 번째 플립플롭은 상기 인버터의 출력을 인가받으며, 나머지 플립플롭은 전단의 플립플롭 출력을 입력으로 인가받게 됨으로써, 별도의 외부 입력이 없어도 고유의 패턴을 자동적으로 생성하여 입력에 대한 설정을 간단하게 할 수 있다.

Description

무입력 고유패턴 생성장치 및 그 에러검출장치 {Apparatus for generating non-input specific pattern, and error detector for the apparatus}
본 발명은 무입력 고유패턴 생성장치 및 그 에러검출장치에 관한 것으로, 보다 상세하게는 유니트내에서 고유의 패턴을 생성하여 전송하고 루프백 되어 돌아 온 패턴을 비교하여 셀 버스 패턴의 전송에러를 테스트함으로써 해당 유니트의 성능을 시험하기 위한 무입력 고유패턴 생성장치 및 그 에러검출장치에 관한 것이다.
일반적으로 전송시스템 또는 통신시스템과 같이 일측의 정보를 다른 일측으로 전송하는 시스템은 특정의 기능을 수행하는 유니트를 다수 구비하게 된다. 시스템내 각 유니트는 입력되는 데이터를 고유의 방식으로 처리하게 되는데, 이러한 유니트의 오동작 여부를 검출하기 위하여 패턴생성 및에러검출 기법이 적용된다.
패턴생성기의 일례가 도1에 도시되어 있다.
도1에 따르면, 패턴생성기는 두 개의 XOR 게이트(110)(120)와 9개의 플립플롭(131, 132,...,135,139)으로 이루어진다.
패턴생성기는 별도의 사용자 입력을 설정하여 운용한다. 그래서 플립플롭#5(135)의 출력 Q5와 플립플롭#9(139)의 출력 Q9를 제1 XOR(110)으로 XOR 연산한 후, 제2 XOR(120)으로 제1 XOR(110)의 출력과 사용자 입력 DIN을 다시 XOR 연산하는 체계로 동작한다.
제2 XOR(120)의 출력을 입력받는 플립플롭#1(131)의 출력이 플립플롭#2(132)로 인가된다. 이러한 체계로 동작하여 제2 XOR(120)의 출력이 9개의 플립플롭(131~139)을 돌면서 최종적으로 플립플롭#9(139)를 통해 패턴 값이 출력된다. 그래서 일정한 패턴이 반복적으로 생성된다. 이때 각 플립플롭(131~139)은 클럭(CLOCK)을 기준으로 동작한다.
생성되는 패턴은 511번마다 반복이 되며 사용자 입력(DIN)이 달라짐에 따라 서로 상이한 패턴이 된다. 그러므로 사용자 입력(DIN)을 가변시킴으로써 특정의 목적에 적합한 패턴을 생성할 수 있게 된다. 생성된 패턴은 에러검출시 적용될 수 있다.
그러나 종래의 패턴생성기는 특정한 패턴을 생성하기 위하여 사용자 입력을 설정해야 하는 등 회로설계상의 번거로움이 있었다. 즉 원하는 패턴을 생성하기 위해서는 필히 사용자 입력을 설정해야 하였다.
본 발명은 상기와 같은 종래의 문제점을 해소하기 위해 창출된 것으로, 본 발명의 목적은 유니트내에서 고유의 패턴을 생성하여 전송하고 루프백 되어 돌아 온 패턴을 비교하여 셀 버스 패턴의 전송에러를 테스트함으로써 해당 유니트의 성능을 시험하기 위한 무입력 고유패턴 생성장치와, 상기 무입력 고유패턴 생성장치의 에러검출장치를 제공하는 데 있다.
상기 목적을 달성하기 위한 본 발명의 무입력 고유패턴 생성장치는, 복수개의 입력신호를 XOR 연산하기 위한 XOR 게이트와; 상기 XOR 게이트의 연산결과를 인가받아 기준클럭에 따라 2진 계수하기 위한 복수개의 플립플롭과; 상기 복수개의 플립플롭중 특정 플립플롭의 출력단에 접속되어 출력을 반전시키기 위한 인버터를 포함하여 이루어져,
상기 XOR 게이트는 상기 복수개의 플립플롭 출력 중 두 개를 인가받아 XOR 연산하도록 하고, 상기 인버터는 상기 복수개의 플립플롭 첫 번째 플립플롭의 출력단에 접속되도록 하며, 상기 첫 번째 플립플롭은 상기 XOR 게이트의 출력을 인가받고, 두 번째 플립플롭은 상기 인버터의 출력을 인가받으며, 나머지 플립플롭은 전단의 플립플롭 출력을 입력으로 인가받는 것을 특징으로 하는 무입력 고유패턴 생성장치.
상기 목적을 달성하기 위해 본 발명에 의한 무입력 고유패턴 생성장치의 에러 검출장치는, 무입력 고유패턴 생성장치에서 생성된 고유 패턴이 루프백되어 입력되면 상기 루프백된 각 비트를 AND 연산하기 위한 AND 게이트와; 상기 루프백된 각 비트를 NOR 연산하기 위한 NOR 게이트와; 상기 AND 게이트와 상기 NOR 게이트의 연산결과를 OR 연산한 결과값으로 에러발생 여부를 나타내기 위한 OR 게이트를 포함하는 것을 그 특징으로 한다.
도1은 종래의 패턴생성기 블록도.
도2는 본 발명의 실시예에 의한 무입력 고유패턴 생성장치의 블록도.
도3은 본 발명의 실시예에 의한 무입력 고유패턴 생성장치의 에러 검출장치 블록도.
* 도면의 주요 부분에 대한 부호의 설명 *
210 : XOR 게이트
221, 222, 225, 229 : 플립플롭230 : 인버터
이하, 첨부도면을 참조하여 본 발명에 따른 바람직한 실시예를 설명한다.
도2는 본 발명의 실시예에 의한 무입력 고유패턴 생성장치의 블록도이다.
도2에 따르면, 본 실시예는 두 개의 입력신호를 XOR 연산하는 XOR 게이트(210), XOR 게이트의 연산결과를 인가받아 기준클럭에 따라 2진 계수하는 9개의 플립플롭(221~229)과, 9개의 플립플롭(221~229)중 첫 번째 플립플롭(221)의 출력단에 접속되는 인버터(230)로 이루어진다.
본 실시예의 무입력 고유패턴 생성장치는 9개의 플립플롭(221~229)을 사용하여 고유 패턴을 생성하게 된다. 9개의 플립플롭은 첫 번째 플립플롭부터 플립플롭1(221), 플립플롭2(222),,,,플립플롭9(229)로 각각 칭한다.
XOR 게이트(210)는 9개의 플립플롭 출력 중 두 개를 인가받아 XOR 연산하고, 인버터는 플립플롭1(221)의 출력단에 접속된다. 플립플롭1(221)은 XOR 게이트(210)의 출력을 인가받고, 플립플롭2(222)는 인버터(230)의 출력을 인가받으며, 나머지 플립플롭은 전단의 플립플롭 출력을 입력으로 인가받게 된다.
각 플립플롭(221~229)의 출력을 Q1, Q2, ,,, , Q9라 하면, 일예로 플립플롭5(225)는 플립플롭4(도시되지 않음)의 출력 Q4를 입력받게 되는 체계이다.
이처럼 플립플롭1(221)의 출력단에 인버터(230)가 연결된다. 인버터(230)는 별도의 입력을 설정하지 않는 경우에도 원래의 값을 계속 유지하지 않고 패턴값을 변화시키는 역할을 한다.
그래서 별도의 외부 입력을 설정하지 않고 플립플롭5(225)와 플립플롭9(229)의 출력값을 XOR 게이트(210)를 거쳐 플립플롭1(221)의 입력으로 사용한다.
플립플롭1(221)의 출력단에 연결된 인버터(230)는 패턴 생성장치의 출력 패턴 값이 '0' 으로 유지되는 것을 방지하고 패턴 값의 변화를 주게 된다.
그러면 아홉 개의 플립플롭 출력 중 플립플롭9(229)의 출력이 이 패턴의 고유 패턴 값이 된다. 이 고유 패턴 값은 511 번마다 반복되는 주기를 갖는다.
생성된 고유 패턴 값은 8비트로 구성된 셀 버스의 각 출력에 연결이 되고 각 버스에서는 이 패턴 값들을 다시 출력시킨다. 버스에서 출력된 패턴 값들은 일정 구간에서 루프백 되어 다시 8비트의 입력으로 받아 들여진다.
이처럼 무입력 패턴 생성장치는 별도의 외부입력이 없어도 고유 패턴을 생성하여 셀 버스로 출력할 수 있다.
이어서 본 발명에 따른 에러 검출장치의 실시예를 설명한다.
도3은 본 발명의 실시예에 따른 무입력 패턴 생성장치의 에러 검출장치 블록도이다.
도3에 따르면, 에러 검출장치는 AND 게이트(310)와 NOR 게이트(320)와 OR 게이트(330)로 이루어진다.
본 발명의 에러 검출장치는 직렬(Serial) 또는 병렬(Parallel) 에러 검출방식으로 운용될 수 있는데, 도3에 도시된 장치는 병렬 에러 검출방식에 따른 에러 검출장치이다.
병렬 에러 검출방식은 8비트 패턴을 셀 버스로부터 입력을 받은 후 '0'값이 출력되는가를 검출하여 에러 여부를 판단하게 된다..
그래서 8비트 셀 버스의 각 비트를 D0, D1, ,,, D7 이라 하면, 셀 버스 8비트로 들어온 각각의 패턴 입력들이 AND 게이트(310)와 NOR 게이트(320)를 각각 거친다. AND 게이트(310)는 '1' 값이 모두 되돌아오는지를 검출하기 위한 것이고, NOR 게이트(320)는 '0' 값이 모두 되돌아오는지를 검출하기 위한 것이다.
에러 검출시 패턴 생성장치에서 '0' 값이 생성되고 8 비트의 버스(D0~D7)로 출력된 후 루프백 되어 다시 입력으로 받아 들여진다. 이때 NOR 게이트(310)에서 하나라도 값이 깨지면 NOR 게이트(320)에서 나온 값이 '0'이 된다. 그러면 OR 게이트(330)의 출력인 ERROR가 '0'이 되어 에러 발생을 지시하게 된다.
이와 같은 체계로 패턴 생성장치에서 '1' 값을 생성해서 동일한 절차를 거쳐 입력된 8비트 패턴 값 중 깨진 패턴 값이 '0'으로 인식되면, AND 게이트(310)에서는 '0' 값이 나오고 NOR 게이트(320)에서도 '0' 값이 출력되어 결국 ERROR 값이'0' 값이 되어 에러발생을 판정할 수 있게 된다.
이상으로 병렬 검출방식에 따른 에러 검출장치를 설명하였다.
한편, 직렬 에러 검출방식에 따른 에러 검출은 무입력 고유 패턴 생성장치를 변형하여 용이하게 수행될 수 있다.
직렬 검출방식에서는 도2에 도시된 바와 같은 패턴 생성장치의 9개 플립플롭(221~229)을 그대로 사용하되 인버터(230)를 제거한다.
그래서 입력 8비트(D0~D7) 패턴 중에서 하나를 선정하여 플립플롭1(221)의 입력 값으로 한다. 플립플롭5(225)와 플립플롭9(229)의 출력값을 XOR 연산하고 이 출력값과 플립플롭1(221)의 입력값을 다시 XOR 연산한다.
이러한 연산의 최종 출력값으로 에러 여부를 판정할 수 있다. 즉, 플립플롭5(225)의 출력 Q5와 플립플롭9(229)의 출력 Q9를 XOR 연산하고, 그 연산결과와 플립플롭1(221)의 입력값을 XOR 연산하여 나온 값이 '1'이면 정상이고 '0'이면 에러가 발생한 것으로 판정한다.
이상에서 기술된 본 발명의 실시예는 다양한 변화와 변경 및 균등물로 구체화될 수 있다. 따라서 상기 실시예에 대한 기술은 특허청구범위를 한정하지 않는다.
이상 설명한 본 발명의 무입력 고유패턴 생성장치에 따르면, 사용자의 특정 입력값에 따라 고유패턴을 생성하였던 종래기술과는 달리, 별도의 외부 입력이 없어도 고유의 패턴을 자동적으로 생성하여 입력에 대한 설정을 간단하게 하는 효과가 있다.
또한, 본 발명의 무입력 고유패턴 생성장치의 에러검출장치에 따르면, 병렬 에러 검출방식과 직렬 에러 검출방식을 사용함으로써 오류를 정확하게 검출할 수 있게 되는 효과를 갖는다.

Claims (3)

  1. 복수개의 입력신호를 XOR 연산하기 위한 XOR 게이트와;
    상기 XOR 게이트의 연산결과를 인가받아 기준클럭에 따라 2진 계수하기 위한 복수개의 플립플롭과;
    상기 복수개의 플립플롭중 특정 플립플롭의 출력단에 접속되어 출력을 반전시키기 위한 인버터를 포함하여 이루어져,
    상기 XOR 게이트는 상기 복수개의 플립플롭 출력 중 두 개를 인가받아 XOR 연산하도록 하고, 상기 인버터는 상기 복수개의 플립플롭 첫 번째 플립플롭의 출력단에 접속되도록 하며, 상기 첫 번째 플립플롭은 상기 XOR 게이트의 출력을 인가받고, 두 번째 플립플롭은 상기 인버터의 출력을 인가받으며, 나머지 플립플롭은 전단의 플립플롭 출력을 입력으로 인가받는 것을 특징으로 하는 무입력 고유패턴 생성장치.
  2. 제 1항에 있어서, 상기 XOR 게이트는,
    상기 복수개의 플립플롭중 다섯 번째 플립플롭과 아홉 번째 플립플롭의 출력을 입력받는 것을 특징으로 하는 무입력 고유패턴 생성장치.
  3. 무입력 고유패턴 생성장치에서 생성된 고유 패턴이 루프백 되어 입력되면 상기 루프백된 각 비트를 AND 연산하기 위한 AND 게이트와;
    상기 루프백된 각 비트를 NOR 연산하기 위한 NOR 게이트와;
    상기 AND 게이트와 상기 NOR 게이트의 연산결과를 OR 연산한 결과값으로 에러발생 여부를 나타내기 위한 OR 게이트를 포함하는 것을 특징으로 하는 무입력 고유패턴 생성장치의 에러 검출장치.
KR1020010035913A 2001-06-22 2001-06-22 무입력 고유패턴 생성장치 및 그 에러검출장치 KR20030000234A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010035913A KR20030000234A (ko) 2001-06-22 2001-06-22 무입력 고유패턴 생성장치 및 그 에러검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010035913A KR20030000234A (ko) 2001-06-22 2001-06-22 무입력 고유패턴 생성장치 및 그 에러검출장치

Publications (1)

Publication Number Publication Date
KR20030000234A true KR20030000234A (ko) 2003-01-06

Family

ID=27710700

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010035913A KR20030000234A (ko) 2001-06-22 2001-06-22 무입력 고유패턴 생성장치 및 그 에러검출장치

Country Status (1)

Country Link
KR (1) KR20030000234A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717440B1 (ko) * 2004-12-17 2007-05-14 엘지전자 주식회사 영상표시기기용 원격 제어기 및 이를 이용한 영상표시기기의 조도 제어방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100717440B1 (ko) * 2004-12-17 2007-05-14 엘지전자 주식회사 영상표시기기용 원격 제어기 및 이를 이용한 영상표시기기의 조도 제어방법

Similar Documents

Publication Publication Date Title
US5726991A (en) Integral bit error rate test system for serial data communication links
US5422891A (en) Robust delay fault built-in self-testing method and apparatus
US20070204204A1 (en) Concurrent code checker and hardware efficient high-speed I/O having built-in self-test and debug features
US20020129311A1 (en) Architecture for built-in self-test of parallel optical transceivers
US20060133468A1 (en) Bit error rate tester and pseudo random bit sequences generator thereof
US7757142B2 (en) Self-synchronizing pseudorandom bit sequence checker
IL166605A (en) Universal approach for simulating, emulating and testing a variety of serial bus types
EP1814234B1 (en) Concurrent code checker and hardware efficient high- speed I/O having built- in self- test and debug features
KR20030000234A (ko) 무입력 고유패턴 생성장치 및 그 에러검출장치
CN106059723B (zh) 信号产生装置和方法、误码测试仪和方法
US5072448A (en) Quasi-random digital sequence detector
CN108155979B (zh) 一种检测设备
US7484148B2 (en) Interface error monitor system and method
KR100213256B1 (ko) 5비트와 16비트 순환 리던던시 체크 회로
GB2344184A (en) Testing integrated circuits
Sivaranjani et al. Design and Analysis of UART Protocol with Sec-Ded and Implementation on FPGA
JPH07240264A (ja) ケーブル接続異常検出回路およびその方法
JP3497259B2 (ja) 半導体メモリ試験装置
JP2833922B2 (ja) Pn符号検査回路
KR100263189B1 (ko) 동기식 전송 장치
KR100456460B1 (ko) 전화선 모뎀에서의 프레임 헤더 오류 검출 장치
JPH02257333A (ja) nビット一致検出回路
JPH10173636A (ja) 故障検出回路
JPH0728211B2 (ja) 擬似発生パターンチエツク装置
JP2000196466A (ja) 誤り訂正テスト装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination