KR200253396Y1 - 액정표시소자의직류/직류변환회로 - Google Patents

액정표시소자의직류/직류변환회로 Download PDF

Info

Publication number
KR200253396Y1
KR200253396Y1 KR2019980025340U KR19980025340U KR200253396Y1 KR 200253396 Y1 KR200253396 Y1 KR 200253396Y1 KR 2019980025340 U KR2019980025340 U KR 2019980025340U KR 19980025340 U KR19980025340 U KR 19980025340U KR 200253396 Y1 KR200253396 Y1 KR 200253396Y1
Authority
KR
South Korea
Prior art keywords
node
conversion circuit
signal
nmos transistor
waveform
Prior art date
Application number
KR2019980025340U
Other languages
English (en)
Other versions
KR20000012380U (ko
Inventor
성낙현
류은식
이건호
Original Assignee
주식회사 현대 디스플레이 테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 현대 디스플레이 테크놀로지 filed Critical 주식회사 현대 디스플레이 테크놀로지
Priority to KR2019980025340U priority Critical patent/KR200253396Y1/ko
Publication of KR20000012380U publication Critical patent/KR20000012380U/ko
Application granted granted Critical
Publication of KR200253396Y1 publication Critical patent/KR200253396Y1/ko

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Dc-Dc Converters (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 고안은 액정 표시 소자의 DC/DC 변환회로에 관한 것으로, DC/DC 변환회로의 스위칭소자에서 나온 왜곡된 온(ON)/오프(OFF) 스위칭 파형을 논리소자인 인버터나 앤드 게이트를 이용하여 왜곡없는 스위칭 파형을 만들어 DC/DC 변환회로의 효율을 향상시킬 수 있다. 이를 위한 본 고안의 액정 표시 소자의 DC/DC 변환회로는 전원전압 및 제1 노드 사이에 접속된 인덕터와, 상기 제1 노드 및 출력 단자 사이에 접속된 다이오드와, 제2 노드 및 접지전압 사이에 접속된 NMOS 트랜지스터와, 상기 NMOS 트랜지스터의 동작을 제어하는 신호를 발생하는 스위치 모드 파워 공급부와, 상기 제2 노드 및 상기 제1 노드 사이에 접속되며 상기 NMOS 트랜지스터에서 출력된 왜곡된 신호를 버퍼링하여 왜곡이 없는 신호를 상기 제1 노드로 출력하는 파형 보상부로 구성된다.

Description

액정 표시 소자의 직류/직류 변환회로
본 고안은 액정 표시 소자의 직류(DC)/직류(DC) 변환회로에 관한 것으로, 특히 왜곡이 발생되지 않는 출력 신호를 발생함으로써, DC/DC 변환회로의 효율을 향상시킨 액정 표시 소자의 직류/직류 변환회로에 관한 것이다.
일반적으로, 박막 트랜지스터-액정 표시(TFT-LCD) 모듈을 구동시키기 위한 전원은 전원회로의 직류/직류 변환회로(DC/DC converter)에서 공급된다.
제1도는 종래의 직류/직류 변환회로를 나타낸 회로도이다.
제1도를 참조하면, 전원전압(Vcc) 및 노드(Nd1) 사이에 접속된 인덕터(L)와, 노드(Nd1) 및 출력 단자(out) 사이에 접속된 다이오드(D)와, 노드(Nd1) 및 접지전압(Vss) 사이에 접속된 NMOS 트랜지스터(Q)와, NMOS 트랜지스터(Q)의 동작을 제어하는 신호를 발생하는 스위치 모드 파워 공급(switched mode powrer suply: SMPS) IC부(10)로 구성되어 있다.
상기 구성을 갖는 종래의 DC/DC 변환회로는 SMPS IC부(10)에 연결된 NMOS 트랜지스터(Q)의 온/오프(ON/OFF)에 따라, 인덕터(L)에 저장된 에너지를 다이오드(D)를 통해 출력 단자(out)로 흘려줌으로써 입력된 전원전압(Vcc)을 승압 또는 감압을 한다.
그러나, 상기 구성을 갖는 종래의 DC/DC 변환회로는 NMOS 트랜지스터(Q)의 딜레이로 인해 출력 신호(out)가 왜곡되는 현상이 발생한다. 이로 인해, 종래의 DC/DC 변환회로의 효율이 저하되어, 결국 전력소비가 증가되는 문제점이 있었다.
따라서, 본 고안은 상기 문제점을 해결하기 위하여 이루어진 것으로, 본 고안은 DC/DC 변환회로의 스위칭소자에서 나온 왜곡된 온(ON)/오프(OFF) 스위칭 파형을 논리소자인 인버터나 앤드 게이트를 이용하여 왜곡없는 스위칭 파형을 만들어 DC/DC 변환회로의 효율을 향상시킨 액정 표시 소자의 DC/DC 변환회로를 제공하는데 그 목적이 있다.
제1도는 종래의 액정 표시 소자의 직류/직류 변환회로의 회로도.
제2도는 본 고안의 실시예에 따른 액정 표시 소자의 직류/직류 변환회로의 회로도.
제3도는 본 고안의 다른 실시예에 따른 액정 표시 소자의 직류/직류 변환회로의 회로도.
제4(a)도 및 제4(b)도는 종래 및 본 고안에 의한 스위칭 온/오프 파형을 도시한 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : SMPS IC부 100, 200 : 파형 보상부
상기 목적을 달성하기 위한 본 고안에 의한 액정 표시 소자의 DC/DC 변환회로는, 전원전압 및 제1 노드 사이에 접속된 인덕터와, 상기 제1 노드 및 출력 단자 사이에 접속된 다이오드와, 제2 노드 및 접지전압 사이에 접속된 NMOS 트랜지스터와, 상기 NMOS 트랜지스터의 동작을 제어하는 신호를 발생하는 스위치 모드 파워공급부와, 상기 제2 노드 및 상기 제1 노드 사이에 접속되며 상기 NMOS 트랜지스터에서 출력된 왜곡된 신호를 버퍼링하여 왜곡이 없는 신호를 상기 제1 노드로 출력하는 파형 보상부로 구성된다.
여기서, 파형 보상부는 직렬연결된 2개의 인버터로 구성된다.
또는, 파형 보상부는 상기 NMOS 트랜지스터의 출력 신호와 상기 NMOS트랜지스터의 출력 신호와 같은 레벨의 신호를 입력하는 AND 게이트로 구성된다.
이하, 첨부된 도면을 참조하여 본 고안의 실시예를 설명한다.
제2도는 본 고안의 실시예에 따른 액정 표시 소자의 DC/DC 변환회로의 회로도이다.
본 고안의 DC/DC 변환회로는 전원전압(Vcc) 및 노드(Nd1) 사이에 접속된 인덕터(L)와, 노드(Nd1) 및 출력 단자(out) 사이에 접속된 다이오드(D)와, 노드(Nd2) 및 접지전압(Vss) 사이에 접속된 NMOS 트랜지스터(Q)와, NMOS 트랜지스터(Q)의 동작을 제어하는 신호를 발생하는 스위치 모드 파워 공급(SMPS) IC부(10)와, 노드(Nd2) 및 노드(Nd1) 사이에 접속된 파형 보상부(100)로 구성된다. 여기서, 파형보상부(100)는 직렬접속된 2개의 인버터(INV1,INV2)로 구성된다.
본 고안에 의하면, NMOS 트랜지스터(Q)로부터 출력된 왜곡된 파형을 논리소자인 인버터(INV1,INV2)를 이용하여 버퍼링시킴으로써 왜곡된 파형을 동위상의 왜곡없는 파형으로 만들어 출력한다.
제3도는 본 고안의 실시예에 따른 액정 표시 소자의 DC/DC 변환회로의 회로도이다.
본 고안의 DC/DC 변환회로는 전원전압(Vcc) 및 노드(Nd1) 사이에 접속된 인덕터(L)와, 노드(Nd1) 및 출력 단자(out) 사이에 접속된 다이오드(D)와, 노드(Nd2) 및 접지전압(Vss) 사이에 접속된 NMOS 트랜지스터(Q)와, NMOS 트랜지스터(Q)의 동작을 제어하는 신호를 발생하는 스위치 모드 파워 공급(SMPS) IC부(10)와, 노드(Nd2) 및 노드(Nd1) 사이에 접속된 파형 보상부(200)로 구성된다. 여기서, 파형보상부(200)는 노드(Nd2)의 신호를 일 입력으로 하고 노드(Nd2)와 같은 레벨의 신호를 다른 입력으로 하여 AND 연산한 신호를 노드(Nd1)로 출력하는 AND 게이트(AND)로 구성된다.
본 고안에 의하면, NMOS 트랜지스터(Q)로부터 출력된 왜곡된 파형을 논리소자인 AND 게이트(AND)를 사용하여 버퍼링시킴으로써 왜곡된 파형을 동위상의 왜곡없는 파형으로 만들어 출력한다. 만약, 파형의 진폭이 5V라면 AND 게이트 입력단자에 5V를 걸어주고, 또다른 입력단자에 왜곡된 트랜지스터의 스위칭 파형(Nd2의 신호)을 연결시키면 출력 단자(OUT)에서는 왜곡없는 스위칭 파형을 얻을 수 있다. 따라서, DC/DC 변환회로의 성능을 향상시킬 수 있으며, 더 나아가 파워소비도 줄일 수 있다.
이상에서 설명한 바와 같이, 본 고안의 DC/DC 변환회로에 의하면, 스위칭 소자에 의해 왜곡된 스위칭파형을 보상하기 위한 별도의 파형 보상부를 구비함에 따라, 왜곡된 파형이 보상된다. 이에 따라, 직류/직류 변환회로의 효율이 향상되어 전력소모가 감소된다.
또한, 본 고안은 상기 실시예에 한정되지 않고, 본 고안의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.

Claims (4)

  1. 액정 표시 소자의 직류/직류 변환회로에 있어서, 전원전압 및 제1노드 사이에 접속된 인덕터와, 상기 제1 노드 및 출력 단자 사이에 접속된 다이오드와, 제2 노드 및 접지전압 사이에 접속된 NMOS 트랜지스터와, 상기 NMOS 트랜지스터의 동작을 제어하는 신호를 발생하는 스위치 모드 파워공급부와, 상기 제2 노드 및 상기 제1 노드 사이에 접속되며 상기 NMOS 트랜지스터에서 출력된 왜곡된 신호를 버퍼링하여 왜곡이 없는 신호를 상기 제1 노드로 출력하는 파형 보상부로 구성된 것을 특징으로 하는 액정 표시 소자의 직류/직류 변환회로.
  2. 제1항에 있어서, 상기 파형 보상부는 직렬연결된 2개의 인버터로 구성된 것을 특징으로 하는 액정 표시 소자의 직류/직류 변환회로.
  3. 제1항에 있어서, 상기 파형 보상부는 앤드(AND) 게이트로 구성된 것을 특징으로 하는 액정 표시 소자의 직류/직류 변환회로.
  4. 제3항에 있어서, 상기 앤드 게이트는, 상기 NMOS 트랜지스터의 출력 신호와 상기 NMOS 트랜지스터의 출력 신호와 같은 레벨의 신호를 입력하는 것을 특징으로 하는 액정 표시 소자의 직류/직류 변환회로.
KR2019980025340U 1998-12-17 1998-12-17 액정표시소자의직류/직류변환회로 KR200253396Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019980025340U KR200253396Y1 (ko) 1998-12-17 1998-12-17 액정표시소자의직류/직류변환회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019980025340U KR200253396Y1 (ko) 1998-12-17 1998-12-17 액정표시소자의직류/직류변환회로

Publications (2)

Publication Number Publication Date
KR20000012380U KR20000012380U (ko) 2000-07-05
KR200253396Y1 true KR200253396Y1 (ko) 2001-12-28

Family

ID=69507801

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019980025340U KR200253396Y1 (ko) 1998-12-17 1998-12-17 액정표시소자의직류/직류변환회로

Country Status (1)

Country Link
KR (1) KR200253396Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9001098B2 (en) 2009-11-17 2015-04-07 Samsung Electronics Co., Ltd. Power supply and display apparatus having the same

Also Published As

Publication number Publication date
KR20000012380U (ko) 2000-07-05

Similar Documents

Publication Publication Date Title
KR100438205B1 (ko) 구동회로, 충전/방전회로 및 액정표시장치
EP1030288B1 (en) Power generator circuit and liquid crystal display device using the circuit
EP1560332A2 (en) Flip-flops, shift registers, and active-matrix display devices
US20030006801A1 (en) Voltage level shifter and display device
US5548238A (en) Low power high speed CMOS current switching circuit
EP1030288A2 (en) Power generator circuit, power generating method and liquid crystal display device using the circuit and/or the method
KR970031341A (ko) 클록신호에 의하여 제어되는 레벨변환회로(level conversion circuit controlled by colck signal)
KR960012722A (ko) 출력 버퍼 회로
KR930018822A (ko) 저전력 레벨 변환기
KR200253396Y1 (ko) 액정표시소자의직류/직류변환회로
US20100188150A1 (en) Switching Amplifier
JPH077412A (ja) 小振幅−全振幅信号変換回路及び変換方法
KR960032280A (ko) 티에프티 액정표시장치 구동회로
JP4357698B2 (ja) リセット回路及び電源装置
JP3430155B2 (ja) 電源昇圧回路
US7142035B2 (en) Signal generator circuit and level shifter with signal generator circuit
JP4185198B2 (ja) 信号レベル変換回路
JP3242325B2 (ja) 液晶表示装置
JP3174027B2 (ja) 信号レベル変換回路
JP2000228628A (ja) レベル変換回路
US6587100B1 (en) Display device driver circuit
KR0159221B1 (ko) 전류구동 능력이 큰 게이트 드라이버회로
KR100244490B1 (ko) 레벨 시프팅 인버터 회로
US7532033B2 (en) Source driver and level shifting apparatus thereof
KR100373340B1 (ko) 박막트랜지스터-엘시디의 소오스 드라이버

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20120906

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20130911

Year of fee payment: 13