KR20020066636A - 디지털 셋탑박스 프로세서간의 통신 방법 - Google Patents

디지털 셋탑박스 프로세서간의 통신 방법 Download PDF

Info

Publication number
KR20020066636A
KR20020066636A KR1020010006920A KR20010006920A KR20020066636A KR 20020066636 A KR20020066636 A KR 20020066636A KR 1020010006920 A KR1020010006920 A KR 1020010006920A KR 20010006920 A KR20010006920 A KR 20010006920A KR 20020066636 A KR20020066636 A KR 20020066636A
Authority
KR
South Korea
Prior art keywords
microcomputer
protocol
registry
address
register
Prior art date
Application number
KR1020010006920A
Other languages
English (en)
Inventor
박경준
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020010006920A priority Critical patent/KR20020066636A/ko
Publication of KR20020066636A publication Critical patent/KR20020066636A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Abstract

본 발명은 디지털 셋탑박스 프로세서간의 통신 방법에 관한 것으로, 더욱 상세하게는 디지털 셋탑 박스에서 CPU와 마이크로 컴퓨터간의 I2C 프로토콜을 사용한 통신 방법에 있어서, CPU에서 상기 마이크로 컴퓨터의 I/O 포트 또는 레지스트리를 I2C 프로토콜을 통해 직접 제어하는 단계로 이루어지며, I2C 프로토콜은 시작을 알리는 Start Condition; 슬레브인 마이크로 컴퓨터의 주소를 나타내는 Slave Address; CPU에서 마이크로 컴퓨터를 직접 제어한다는 명령을 알리는 Command; 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 하이 주소를 알리는 Register_Addr_H; 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 로우 주소를 알리는 Register_Addr_L; 특정 포트 또는 레지스트리의 주소에 입력되는 데이터인 Register_Content; 종료를 알리는 Stop Condition를 포함하는 것을 특징으로 한다. 따라서 발명에 따르면 이상에서 설명한 바와 같이 본 발명에 따른 디지털 셋탑박스 프로세서간의 통신 방법에 의하면, CPU에서 마이크로 컴퓨터를 I2C 프로토콜을 통해 직접 제어하기 때문에 마이크로 컴퓨터의 I/O 포트나 컨트롤 레지스터의 내용을 변경할 때도 기존 마이크로 컴퓨터를 그대로 사용할 수 있다.

Description

디지털 셋탑박스 프로세서간의 통신 방법{COMMUNICATING METHOD BETWEEN PROCESSOR AND PROCESSOR IN DIGITAL SET TOP BOX}
본 발명은 통신 프로토콜에 관한 것으로, 더욱 상세하게는 마이크로 컴퓨터의 I/O 포트나 컨트롤 레지스터(Control Register)의 제어 내용이 추가되거나 변경되는 경우 마이컴의 코멘드(Command)가 증가하거나 마이컴의 프로그램을 변경할 필요없는 디지털 셋탑박스 프로세서간의 통신 방법에 관한 것이다.
일반적으로 I2C 프로토콜은 네덜란드 필립스사에서 제안한 통신방식으로서, 동일 보드내에서 디바이스간의 통신을 손쉽게 구현할 수 있도록 한 프로토콜을 말하는데, I2C 프로토콜의 핵심은, 데이터가 전달되는 직렬 데이터(SerialData:이하 SDA라 칭한다) 버스와, 동기 클럭 신호가 전달되는 직렬 클럭(Serial Clock:이하 SCL라 칭한다) 버스 각각을 통해 디바이스간의 양방향 통신이 가능하도록 하는 것이다.
이러한 I2C 버스는 직렬 동기 버스로서, 데이터가 전송되는 'SDA버스'와 동기 클럭 신호가 전송되는 'SCL버스'를 갖추고 있어, 소정의 프로토콜에 따라 데이터 전송을 하기 위한 산업 표준 버스인데, 그 동작을 개략적으로 살펴보면 다음과 같다.
통상적으로, I2C 버스에서 SDA버스와 SCL버스는 '하이'로 풀업되어 있고, SDA버스의 데이터는 SCL버스가 '로우' 주기일 경우에만 변하도록 되어 있다. SCL버스가 '하이' 주기일 경우에 SDA버스의 데이터가 '하이'에서 '로우'로 천이되는 것은 데이터 전송 사이클의 시작(Start Condition)을 나타내고, '로우'에서 '하이'로 천이되는 것은 데이터 전송사이클의 종료(Stop Condition)을 나타낸다.
또한, I2C 버스상에서 데이터 또는 어드레스 8비트 워드 단위로 전송되는데, 8비트 워드를 수신한 수신기는 SCL버스의 9번째 클럭에서 SDA버스를 '로우'로 떨어뜨려 수신 응답(Acknowledge)을 표시한다.
이와 같은 기본적인 프로토콜을 바탕으로 라이트(Write) 동작과 리드(Read) 동작이 수행되며, 통상적으로 'Start Condition'에 이어서 8비트 단위(1바이트)로Slave Address, Command가 순차적으로 전송되고 마지막에 'Stop Condition'으로 전송 종료를 알린다.
그러나 이러한 종래의 디지털 셋탑박스 프로세서간의 I2C 프로토콜은 도 1에 도시된 바와 같이 32비트 CPU(1)에서는 8비트 마이크로 컴퓨터(2)로 코멘드만을 전송하면, 마이크로 컴퓨터(2)에서 코멘드에 따라 레지스터를 제어하기 때문에 마이크로 컴퓨터(2)의 I/O 포트나 컨트롤 레지스터(Control Register)의 제어 내용이 추가되는 경우 코멘드의 종류가 증가해야만 되고, 또한 마이크로 컴퓨터(2)의 I/O 포트나 컨트롤 레지스터의 제어 내용이 변경되는 경우 마이크로 컴퓨터(2)에는 프로그램이 저장되면 이를 수정할 수 없기 때문에 기존의 마이크로 컴퓨터(2)를 폐기하고 새로운 마이크로 컴퓨터(2)를 이용하여 프로그램해야만 되는 문제점이 있다.
일예를 들어 설명하면, 전원 온시 마이크로 컴퓨터의 A포트의 7번핀에 '하이'가 인가되면 오디오가 뮤트된다. 그런데 오디오 뮤트를 없애기 위해서는 마이크로 컴퓨터의 프로그램이 다시 만들어져야만 된다. 즉 8비트 마이크로 컴퓨터는 OTP(One Time Program)타입이기 때문에 프로그램을 다시 쓰기가 불가능하기 때문에 마이크로 컴퓨터를 파기해야만 된다.
따라서 본 발명의 목적은 상기와 같은 문제점을 해결하기 위한 것으로, CPU에서 마이크로 컴퓨터를 I2C 프로토콜을 통해 직접 제어하기 때문에 마이크로 컴퓨터의 I/O 포트나 컨트롤 레지스터의 내용을 변경할 때도 기존 마이크로 컴퓨터를그대로 사용할 수 있도록 하는데 있다.
도 1은 종래의 디지털 셋탑박스를 나타낸 블록도
도 2는 본 발명에 따른 디지털 셋탑박스 프로세서간의 통신 방법을 이루기 위한 I2C 프로토콜을 나타낸 설명도
<도면중 주요부분에 대한 부호의 설명>
1 : CPU2 : 마이크로 컴퓨터
상기와 같은 목적을 달성하기 위한 본 발명의 특징은,
디지털 셋탑 박스에서 마스터인 32비트의 CPU와 슬레브인 8비트의 마이크로 컴퓨터간의 I2C 프로토콜을 사용한 통신 방법에 있어서,
상기 CPU에서 상기 마이크로 컴퓨터의 I/O 포트 또는 레지스트리를 I2C 프로토콜을 통해 직접 제어하는 단계로 이루어지며,
상기 I2C 프로토콜은,
시작을 알리는 Start Condition;
슬레브인 상기 마이크로 컴퓨터의 주소를 나타내는 Slave Address;
상기 CPU에서 상기 마이크로 컴퓨터를 직접 제어한다는 명령을 알리는 Command;
상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 하이 주소를 알리는 Register_Addr_H;
상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 로우 주소를 알리는 Register_Addr_L;
상기 특정 포트 또는 레지스트리의 주소에 입력되는 데이터인 Register_Content;
종료를 알리는 Stop Condition를 포함하는 것을 특징으로 한다.
이하, 본 발명에 의한 디지털 셋탑박스 프로세서간의 통신 방법을 도 2를 참조하여 상세하게 설명하기로 한다.
도 2는 본 발명에 따른 디지털 셋탑박스 프로세서간의 통신 방법을 이루기 위한 I2C 프로토콜을 나타낸 설명도이다.
본 발명에 따른 디지털 셋탑박스 프로세서간의 통신 방법은 CPU에서 마이크로 컴퓨터의 I/O 포트 또는 레지스트리를 I2C 프로토콜을 통해 직접 제어하는 단계로 이루어진다. 여기에서 I2C 프로토콜은 시작을 알리는 Start Condition; 슬레브인 상기 마이크로 컴퓨터의 주소를 나타내는 Slave Address; 상기 CPU에서 상기 마이크로 컴퓨터를 직접 제어한다는 명령을 알리는 Command; 상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 하이 주소를 알리는 Register_Addr_H; 상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 로우 주소를 알리는 Register_Addr_L; 상기 특정 포트 또는 레지스트리의 주소에 입력되는 데이터인 Register_Content; 종료를 알리는 Stop Condition로 이루어진다.
이를 일예를 들어 설명하면, 전원 온시 마이크로 컴퓨터(50번지)의 A포트의 7번핀(0003번지)에 '하이'가 인가되면 오디오가 뮤트된다. 그러나 회로에서 오디오 뮤트의 해제가 필요하면, CPU는 전원 온시 마이크로 컴퓨터로 다음과 같은 I2C 프로토콜을 전송한다.
먼저 CPU에서 마이크로 컴퓨터로 Start Condition을 전송하여 시작을 알리고, 마이크로 컴퓨터의 주소를 나타내는 Slave Address, 즉 50번지에 해당되는 8비트 신호를 전송한다.
그런 후 CPU에서 마이크로 컴퓨터를 직접 제어한다는 명령을 알리는 Command를 전송한다. 그러면 마이크로 컴퓨터는 미리 규약된 Command에 따라 CPU가 직접 제어한다는 것을 확인하게 된다.
그리고, CPU에서 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 하이 주소를 알리는 Register_Addr_H에 00을, 로우 주소를 알리는 Register_Addr_L에 03을 전송한다.
그런 다음 CPU는 특정 포트 또는 레지스트리의 주소에 입력되는 데이터인 Register_Content에 로우를 알리는 데이터를 실어 마이크로 컴퓨터로 전송후, 종료를 알리는 Stop Condition을 전송한다.
이로 인해 마이크로 컴퓨터의 A포트 7번핀은 전원 온시 하이 상태에서 로우 상태로 변환되기 때문에 오디오가 뮤트되지 않는다.
따라서 CPU에서 마이크로 컴퓨터를 직접 제어하기 때문에 제어 내용이 변경되거나 추가시에도 기존 마이크로 컴퓨터를 사용할 수 있다.
이상에서 설명한 바와 같이 본 발명에 따른 디지털 셋탑박스 프로세서간의 통신 방법에 의하면, CPU에서 마이크로 컴퓨터를 I2C 프로토콜을 통해 직접 제어하기 때문에 마이크로 컴퓨터의 I/O 포트나 컨트롤 레지스터의 내용을 변경할 때도기존 마이크로 컴퓨터를 그대로 사용할 수 있다.

Claims (1)

  1. 디지털 셋탑 박스에서 마스터인 32비트의 CPU와 슬레브인 8비트의 마이크로 컴퓨터간의 I2C 프로토콜을 사용한 통신 방법에 있어서,
    상기 CPU에서 상기 마이크로 컴퓨터의 I/O 포트 또는 레지스트리를 I2C 프로토콜을 통해 직접 제어하는 단계로 이루어지며,
    상기 I2C 프로토콜은,
    시작을 알리는 Start Condition;
    슬레브인 상기 마이크로 컴퓨터의 주소를 나타내는 Slave Address;
    상기 CPU에서 상기 마이크로 컴퓨터를 직접 제어한다는 명령을 알리는 Command;
    상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 하이 주소를 알리는 Register_Addr_H;
    상기 마이크로 컴퓨터의 특정 포트 또는 레지스트리의 로우 주소를 알리는 Register_Addr_L;
    상기 특정 포트 또는 레지스트리의 주소에 입력되는 데이터인 Register_Content;
    종료를 알리는 Stop Condition를 포함하는 것을 특징으로 하는 디지털 셋탑박스 프로세서간의 통신 방법.
KR1020010006920A 2001-02-13 2001-02-13 디지털 셋탑박스 프로세서간의 통신 방법 KR20020066636A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010006920A KR20020066636A (ko) 2001-02-13 2001-02-13 디지털 셋탑박스 프로세서간의 통신 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010006920A KR20020066636A (ko) 2001-02-13 2001-02-13 디지털 셋탑박스 프로세서간의 통신 방법

Publications (1)

Publication Number Publication Date
KR20020066636A true KR20020066636A (ko) 2002-08-21

Family

ID=27694151

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010006920A KR20020066636A (ko) 2001-02-13 2001-02-13 디지털 셋탑박스 프로세서간의 통신 방법

Country Status (1)

Country Link
KR (1) KR20020066636A (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970019339A (ko) * 1995-09-29 1997-04-30 배순훈 텔레비젼의 마이컴과 편향집적회로 간의 인터페이스 회로(A circuit for interfacing between micom and deflecting IC in a TV)
KR980007258A (ko) * 1996-06-03 1998-03-30 구자홍 범용 마이컴을 이용한 아이 스퀘어 씨(i²c)통신 장치
KR19980030788A (ko) * 1996-10-30 1998-07-25 배순훈 I²c 버스의 데이터 전송 장치 및 방법
KR19980046450A (ko) * 1996-12-12 1998-09-15 배순훈 영상재생장치에서의 i2c버스 제어회로
KR19980072575A (ko) * 1997-03-06 1998-11-05 김영환 Pci-버스와 y-버스간의 인터페이스 콘트롤장치
JPH1127597A (ja) * 1997-06-26 1999-01-29 Samsung Electron Co Ltd セットトップボックスを用いたpc通信及びインタネットサービス装置とその方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970019339A (ko) * 1995-09-29 1997-04-30 배순훈 텔레비젼의 마이컴과 편향집적회로 간의 인터페이스 회로(A circuit for interfacing between micom and deflecting IC in a TV)
KR980007258A (ko) * 1996-06-03 1998-03-30 구자홍 범용 마이컴을 이용한 아이 스퀘어 씨(i²c)통신 장치
KR19980030788A (ko) * 1996-10-30 1998-07-25 배순훈 I²c 버스의 데이터 전송 장치 및 방법
KR19980046450A (ko) * 1996-12-12 1998-09-15 배순훈 영상재생장치에서의 i2c버스 제어회로
KR19980072575A (ko) * 1997-03-06 1998-11-05 김영환 Pci-버스와 y-버스간의 인터페이스 콘트롤장치
JPH1127597A (ja) * 1997-06-26 1999-01-29 Samsung Electron Co Ltd セットトップボックスを用いたpc通信及びインタネットサービス装置とその方法

Similar Documents

Publication Publication Date Title
US8898358B2 (en) Multi-protocol communication on an I2C bus
US10482047B2 (en) Slave device connected to master device via I2C bus and communication method thereof
US7451257B2 (en) Universal serial bus device having logical circuit for conversive and immediate host reset operation
KR100352224B1 (ko) 핀-총수가 적은 버스 상에서의 직접 메모리 억세스 트랜잭션
KR100417186B1 (ko) 업그레이드 장치 설치 시 그래픽 버스 상의 부하 균형유지 방법 및 장치
US10977206B2 (en) Data communication device and method for data communication
US6721810B2 (en) Universal controller expansion module system, method and apparatus
US7428600B2 (en) Data transfer control device, electronic equipment, and data transfer control method
KR102169033B1 (ko) 전력 최적화 시스템과 이의 구동 방법
CN117176499A (zh) 一种主从设备的通信传输方法、装置、系统、设备及介质
CN111858459A (zh) 处理器及计算机
KR20020066636A (ko) 디지털 셋탑박스 프로세서간의 통신 방법
US5812878A (en) System for DMA transfer wherein controller waits before execution of next instruction until a counter counts down from a value loaded by said controller
US20050021892A1 (en) Data transferring system using USB and method thereof
US6052746A (en) Integrated circuit having programmable pull device configured to enable/disable first function in favor of second function according to predetermined scheme before/after reset
KR20050046932A (ko) i2C 버스를 이용한 슬레이브 장치들의 상태 검사 시스템
TWI706258B (zh) 計算裝置
US7114103B2 (en) System for finding and removing errors using a serial bus for a microcontroller
KR100260538B1 (ko) 중앙처리장치와 주변장치 간의 데이터 전송 방법 및 장치
KR20000015400A (ko) 내부-집적 회로 직렬 인터페이스 버스를 위한 버스 컨트롤러
KR20050107159A (ko) 시스템의 직렬 인터페이스 버스를 위한 버스 컨트롤러
JP2001027920A (ja) バスブリッジ回路及びそのパワーマネージメント方法
JP2003296296A (ja) マイクロコントローラ
KR100466328B1 (ko) I2c 통신의 신뢰성 확보방법
JPH01224849A (ja) マイクロコンピュータ

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E801 Decision on dismissal of amendment
E601 Decision to refuse application