KR20020040629A - Cdma 방식에 의한 정보 수신 시의 부호 동기 시점결정 방법, 결정 장치 및 cdma 수신 장치 - Google Patents

Cdma 방식에 의한 정보 수신 시의 부호 동기 시점결정 방법, 결정 장치 및 cdma 수신 장치 Download PDF

Info

Publication number
KR20020040629A
KR20020040629A KR1020010073249A KR20010073249A KR20020040629A KR 20020040629 A KR20020040629 A KR 20020040629A KR 1020010073249 A KR1020010073249 A KR 1020010073249A KR 20010073249 A KR20010073249 A KR 20010073249A KR 20020040629 A KR20020040629 A KR 20020040629A
Authority
KR
South Korea
Prior art keywords
correlation
value
time
point
correlation value
Prior art date
Application number
KR1020010073249A
Other languages
English (en)
Other versions
KR100445624B1 (ko
Inventor
하세가와준
Original Assignee
니시무로 타이죠
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이죠, 가부시끼가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR20020040629A publication Critical patent/KR20020040629A/ko
Application granted granted Critical
Publication of KR100445624B1 publication Critical patent/KR100445624B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/7077Multi-step acquisition, e.g. multi-dwell, coarse-fine or validation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70754Setting of search window, i.e. range of code offsets to be searched
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70755Setting of lock conditions, e.g. threshold

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

CDMA 수신 신호의 부호와 내부 부호와의 상관치를 복수 시점에서 취득하고, 상기 복수 시점에 대응시켜서 각각의 상관치를 기억하며, 기억된 복수의 상관치 중에서 각각의 극대치를 갖는 시점을 검색하여 해당 시점을 극대 시점으로서 등록하고, 상기 극대 시점을 기점으로 하여, 상기 극대 시점의 전후 방향을 향하여 각각 상관치를 주사하여 극소 상관치가 검출된 시점을 극소 시점으로서 등록하고, 상기 극대 시점으로부터 극소 시점을 향하여 소정 시간 간격을 갖는 복수 시점에 기억된 상관치로부터 소정치 이상의 값을 갖는 적어도 하나의 상관치를 고상관치 후보로서 추출하고, 상기 추출된 고상관치 후보에 대응하는 시점을 부호 동기의 시점 정보로서 유지하는 시점 결정 방법이 개시되어 있다.

Description

CDMA 방식에 의한 정보 수신 시의 부호 동기 시점 결정 방법, 결정 장치 및 CDMA 수신 장치{METHOD AND APPARATUS FOR DETERMINING CODE SYNCHRONIZED TIME DURING CDMA-BASED INFORMATION RECEIVING AND CDMA RECEIVING APPARATUS}
본 발명은 CDMA(Code Division Multiple Access) 방식에 의한 정보 수신 시의 부호 동기 시점 결정 방법 및 그의 결정 장치와 CDMA 수신 장치에 관한 것이다.
CDMA 방식에서는 송신국에서 송신 정보 신호의 스펙트럼 확산에 이용된 부호 데이터와 동일한 부호 데이터를 이용하여 스펙트럼 역 확산을 행함으로써, 특정 채널의 정보를 수신할 수 있다. 이러한 수신 시에는 송신 정보 신호에 포함되어 있는 부호 데이터와 수신측에 사전에 준비되어 있는 부호 데이터와의 동기를 확립해야 한다.
그런데, CDMA 방식에 의한 통신 분야에서는 송신국으로부터 송신된 CDMA 전파는 고층 건물 등에 의해 전파 방향이 변경되어, 서로 다른 다수의 경로(다중 경로)를 통해 전파된다. 그 결과, 동일한 CDMA 정보 전파가 경로 길이의 차이에 의해 서로 다른 복수의 시점에서 수신국에 도달하여 수신된다. 또한, 전파의 전파 매체인 공기의 온도, 밀도의 차이에 의한 전파 전파 속도의 차이에 의해서도, 서로 약간 다른 복수의 시점에서 복수의 동일 내용의 신호가 수신국에 수신된다.
전술한 바와 같이, CDMA 전파의 수신국에서는 송신국에서 스펙트럼 확산에 이용한 부호와 동일 부호를 이용하여 이들의 상관성을 계산하고, 상관이 높은 시점을 검출하여 부호의 동기를 확립하고, 역 확산을 통해 할당 채널의 수신 신호를 복조하고 있다. 여기서, 송신국으로부터 발신된 전파가 전술한 바와 같이 다수의 경로를 통해 전파된 경우에는 발신된 하나의 정보에 대해서 부호 상관이 있는 시점이 복수개 존재하게 된다.
CDMA 통신에서는 이러한 다중 경로를 거친 정보를 합성함으로써, 최대의 상관을 갖는 경로 이외의 경로를 거친 정보도 이용하여, 수신 정밀도를 향상시키는 수신 방식, 즉 RAKE 수신 방식이 알려져 있다. 이 RAKE 수신 방식에서는 다중 경로를 거친 정보를 이용하지만, 정보의 처리 효율을 높이기 위해서, 선택하는 경로 정보 수를 상관이 높은 순서로 소정 수, 즉 유한 개로 한정할 필요가 있다.
CDMA 정보 수신 시에는 스펙트럼 확산에 이용하는 부호 계열의 일주 시간에 상당하는 기간 내의 복수의 샘플링 시점에서의 부호 상관치가 계산되고, 이들 부호 상관치가 각 샘플링 시점에 대응한 어드레스를 이용하여, 예를 들면 RAM에 저장된다. 이러한 데이터 저장 조작이 반복적으로 행해지고, 상관치 데이터가 누적된다. 소정 수의 다중 경로를 거친 정보를 RAKE 합성에 이용하기 위해서는 저장된 부호 상관치 중, 경로 수에 따라 필요한 소정 수의 정보에 대응하는 수의 상관치가 높은(고상관치) 시점 데이터를 얻을 필요가 있다.
하나의 고상관치 시점 데이터를 얻기 위해서는 부호 계열의 일주 시간 내의 모든 후보 시점, 즉 RAM의 선두 어드레스로부터 최종 어드레스까지를 주사하여, 판독된 상관치 중에서 가장 높은 상관치를 결정한다. 이 최고 상관치에 대응하는 어드레스에 대응하여 형성된 시점을 추출하고, 이를 부호 동기를 위한 제1 시점 데이터로서 결정한다.
종래의 시점 결정 방법에서는 제2 시점 데이터를 얻을 때에도, 첫번째로 결정된 제1 시점 데이터에 대응하는 데이터를 마스크한 상태에서, 1부호 계열 시간 내의 모든 후보 시점, 즉 RAM의 선두 어드레스로부터 최종 어드레스까지를 주사하여, 판독된 상관치 중에서 이미 결정된 최고 상관치의 다음으로 높은 상관치에 대응하는 어드레스 시점을 추출하여 제2 시점 데이터로서 결정하고 있다.
이하, 마찬가지로 하여, 모든 시점 데이터에 대하여 1부호 계열 시간 내의 모든 후보 시점, 즉 RAM의 선두 어드레스로부터 최종 어드레스까지를 주사하여, 남은 상관치 중에서 순서대로 높은 상관치에 대응하는 시점을 추출하여 각각의 시점 데이터로서 결정하고 있다. 그 때문에, RAKE 합성을 위한 각각의 핑거 회로에서의 수신 신호의 동기를 확정하는 데 장시간을 필요로 하고 있다.
또한, 높은 상관치를 나타내는 시점을 제공하는 하나의 경로가 해당 시점으로부터 약간 어긋난 근방의 시점에서의 상관치를 높이는 영향을 주는 경우가 있다. 이러한 경우에는 높은 상관치를 갖고 있어도 이 근방 시점을 정규 시점 데이터의 후보로서는 제외할 필요가 있다. 그러나, 이 제외 조작 시에, 본래는 정규 시점 데이터의 후보로 되어야 할 것도 실수로 제외할 우려가 있다. 그 때문에, 제외 시에는 해당 데이터를 일시적으로 보관하기 위한 여분의 기억 장치를 필요로 한다. 또한, 제외를 위해서 특정 시점 정보의 삭제를 행하는 경우에는 저장된 상관치의 시간에 따른 변화의 상황을 감시하는 등의 필요가 있지만, 그렇게 하기 위해서는 번잡한 제어를 필요로 한다.
또한, 최근 CDMA 신호의 수신 성능을 향상시키기 위해서, 부호 상관치를 추출할 때의 샘플링 간격을 작게 하는 경향이 있다. 이 때문에, 송신된 정보의 스펙트럼 확산율이 큰 경우에는 주사하는 후보 시점이 매우 많아지게 된다. 이러한 경우에는 검출되는 상관치가 높은 시점 수도 많아지게 되어, 동기 확정에 장시간을 필요로 한다.
본 발명의 일 실시예에 따른 부호 동기 시점 결정 방법은, CDMA 수신 신호의 부호와 내부 부호와의 상관치를 복수 시점에서 취득하고, 상기 복수 시점에 대응시켜서 각각의 상관치를 기억하며, 기억된 복수의 상관치 중에서 각각의 극대치를 갖는 시점을 검색하여 해당 시점을 극대 시점으로서 등록하고, 상기 극대 시점을 기점으로 하여, 상기 극대 시점의 전후 방향을 향하여 각각 상관치를 주사하여 극소 상관치가 검출된 시점을 극소 시점으로서 등록하고, 상기 극대 시점으로부터 극소 시점을 향하여 소정 시간 간격을 갖는 복수 시점에 기억된 상관치로부터 소정치 이상의 값을 갖는 적어도 하나의 상관치를 고상관치 후보로서 추출하고, 상기 추출된 고상관치 후보에 대응하는 시점을 부호 동기의 시점 정보로서 유지한다.
도 1은 본 발명의 일 실시예에 따른 CDMA 수신 장치의 일부의 구성을 나타내는 블록도.
도 2의 (a)는 다중 경로를 통한 CDMA 신호의 수신 시, 하나의 채널 신호의 부호 상관치를 복수 시점에서 플로팅하여 나타내는 상관치 곡선을 나타내는 도면.
도 2의 (b)는 도 1에 도시한 부호 동기 시점 결정 회로의 동작을 설명하기 위한 상관 곡선도.
도 3은 도 1에 도시한 본 발명의 일 실시예에 따른 부호 동기 시점 결정 장치의 구성을 나타내는 블록도.
도 4는 도 3에 도시한 시프트 레지스터의 정보 유지 패턴의 일례를 나타내는 도면.
도 5는 도 3에 도시한 부호 동기 시점 결정 회로에서의 상관치의 극대 시점을 검색하는 순서를 도시한 흐름도.
도 6은 도 3에 도시한 부호 동기 시점 결정 회로에서의 상관치의 극대 시점으로부터 이전 방향을 향하여 극소점 검색까지의 순서를 도시한 흐름도.
도 7은 도 3에 도시한 부호 동기 시점 결정 회로에서의 상관치의 극대 시점으로부터 이후 방향을 향하여 극소점 검색까지의 순서를 도시한 흐름도.
도 8의 (a) 내지 도 8의 (c)는 각각 도 1에 도시한 본 발명의 일 실시예에 따른 CDMA 수신 장치의 동작 설명도.
〈도면의 주요 부분에 대한 부호의 설명〉
11 : 수신 회로
12 : RAM
13 : 부호 동기 시점 결정 장치
14 : 제어 장치
15 : RAKE 합성 장치
121 : 버스
122 : 인터페이스
123 : 레지스터
124 : 시프트 레지스터
125 : 어드레스 제어부
126 : 비교기
127 : 추출 회로
〈실시예〉
이하, 도면을 참조하여 본 발명의 실시예에 대하여 상세하게 설명한다.
우선, 도 1을 참조하여 CDMA 수신 장치에서의 본 발명의 일 실시예에 따른 부분의 구성 및 동작을 설명한다.
도 1에는 CDMA 수신기에 있어서의 수신 회로(11)와 상관기로서 이용되는 정합 필터(matched filter) MF와, 상관 회로 COR1∼CORn과, RAM(12)과, 부호 동기 시점 결정 장치(13)와, 제어 장치(14)와, RAKE 합성 장치(15)가 도시되어 있다.
수신 회로(11)는 도시하지 않았지만, 전파된 CDMA 신호파를 수신하는 안테나와, 안테나로부터의 무선 주파수 신호를 중간 주파수 신호로 주파수 변환하는 중간주파 회로인 아날로그 회로부와, 디지털 회로부인 CDMA 신호 처리부로 구성된다.
CDMA 신호 처리부는 중간 주파수 신호를 디지털 신호로 변환하는 A/D 변환 회로와, 얻어진 디지털 수신 신호에 포함되는 잡음 성분을 제거하여 수신 신호를 생성하기 위한 직교 복조 회로로 구성된다.
생성된 수신 신호는 정합 필터 MF에 공급됨과 함께 상관 회로 COR1∼CORn에 각각 공급된다. 이들 정합 필터 MF 및 상관 회로 COR1∼CORn은 모두, 본 실시예의 CDMA 수신 장치에 할당된 수신 채널에 대응하는 확산 부호, 예를 들면 의사 잡음(PN) 부호에 대하여 높은 상관을 갖도록 구성되어 있으며, 각각에 있어서 복조 데이터를 나타내는 상관치 데이터가 생성된다.
CDMA 신호가, 예를 들면 직선 형상의 직접 전파로와 같은 단일 전파로를 경유하여 수신된 경우에는 정합 필터 MF로부터 생성되는 상관치는 일주하는 PN 부호 계열에 대해서 외관상으로는 1개만 생성되지만, 실제로는 최대 상관치의 피크 전후에 근접하여 복수의 관련 상관치가 생성된다. 이들 관련 상관치는 동일 전파로를 경유하여 전송된 수신파에 유래하는 것이기 때문에, 본 실시예의 시점 결정에 불필요한 것으로, 시점 결정의 후보로서는 제외되어야 하는 것이다. 이에 대해서는 이후에 도 2의 (b)를 참조하여 상세하게 설명한다.
송신국으로부터 수신국까지의 사이에 직선 형상의 직접 전파로 이외에, 고층 빌딩 등에 의해 굴절된 복수개의 전파로가 형성되는 경우에는 복수의 CDMA 신호파가 서로 전파로 길이의 차이에 대응하는 시간 차를 갖고 순차적으로 수신된다. 따라서, 정합 필터 MF로부터는 최단의 직접 전파로로부터의 수신파에 대응하여 얻어지는 부호 상관치 이외에, 전파로의 수에 대응하는 수의 상관치가 부호 계열이 일주하는 동안에 시계열 상으로 순차적으로 얻을 수 있다.
도 2의 (a)는 그 일례를 나타내는 일련의 상관치 곡선도를 도시한다. 도 2의 (a)에 있어서, 횡축은 시간 축을 나타내고, 종축은 상관치를 나타낸다. 예를 들면, 전파로의 수가 6개라고 하면, PN 부호 계열의 일주에 필요한 시간 T0∼Tm 동안에 각각 피크 P1∼P6을 갖고, 또한 설정 최소치 Vmim 이상의 레벨을 갖는 각각 서로 다른 6개의 전송로에 대응한 6개의 고상관치 곡선 C1∼C6을 나타내는 상관치 데이터가 순차적으로 각 시점 Tp1∼Tp6 전후의 소정 시간 폭 내에서 얻어진다.
얻어진 이들 상관치 데이터는 RAM(12)에 저장된다. 여기서, RAM(12)은 도 2의 (a)에 도시한 시점 T0부터 Tm까지의 복수의 샘플링 시점에 대응하는 어드레스를 갖고, 제어 장치(14)에 포함되는 도시하지 않은 어드레스 카운터의 출력에 의해 제어된다. 정합 필터 MF에는 연속해서 CDMA 수신 신호가 공급되기 때문에, 도 2의 (a)에 도시한 바와 같은 고상관치 곡선 C1∼C6을 제공하는 상관치 데이터가 PN 부호 계열의 일주마다 갱신되어 RAM(12)에 공급된다.
또, 본 실시예의 CDMA 수신 장치가 이동 중인 휴대 전화기라면, 짧은 시간이라도 다중 경로의 각각의 경로 길이가 변화된다. 예를 들면, 곡선 C1에 대응하는 하나의 경로의 경로 길이가 짧은 시간 내에 약간 변화하면, 극대치 P1의 전후로 동일한 경로를 통과한 수신 신호가 임의의 시간 폭 내에 나타나게 된다. 이는 예를 들면 도 2의 (b)의 극대치 P1의 전후에 시점 T(p1-q)부터 시점 T(p1+s)까지의 시간 폭 내의 상관치 데이터에 상당한다. 이에 대해서는 도 2의 (b)를 참조하여 이후에상세하게 설명한다.
도 1의 정합 필터 MF의 출력에 의해, 고상관치 곡선 데이터 C1∼C6은 RAM (12)의 거의 동일한 어드레스에 반복하여 누적 기억되고, 순차적으로 각각의 피크 치가 증대하여 저장된다. 한편, 불규칙하게 나타나는 잡음 성분은 연속하여 동일 어드레스에 저장될 확률은 매우 낮기 때문에, 복수회의 누적 기억에 의해서도 특정 시점에서 상관치가 증대되지 않아, 수신 신호 성분에 비하여 실질적으로 무시할 수 있다.
RAM(12)에 저장된 상관치의 최초 주사에 의해, 예를 들면 제1 경로에 따라 도 2의 (a)의 최초의 고상관치 곡선 C1의 최대치 P1과 그 대응 시점 Tp1의 데이터가 얻어지게 된다. 이 상태에서, 시점 결정 장치(13) 내의 어드레스 제어부(125)는 도 2의 (b)의 시점 T(p1-q)부터 T(p1+s)까지의 어드레스를 지정하고, RAM(12)으로부터 대응하는 상관치 데이터를 순차적으로 판독하여 FIFO 시프트 레지스터(124)에 인터페이스(122)를 개재하여 공급한다. 이 판독된 상관치 곡선 C1 데이터의 그래프를 도 2의 (b)에 도시하고 있다. 이 상관치 곡선 C1의 데이터는 각각 상관치의 레벨 데이터와 그것이 정합 필터 MF에서 취득된 시점 데이터를 포함하는 데이터로서, 이하, 이를 상관치 데이터라 부르기로 한다.
이하의 설명에서는 최대의 상관치를 갖는 피크가 최초로 도달하는 것으로 했지만, 처음에 최대의 피크가 도달하지 않는 경우도 있다. 예를 들면, 기지국과 이동국 사이의 조망이 나빠서, 직접파가 감쇠되는 경우가 있다. 따라서, 실제로는 최대 상관치를 제1 파로서 무조건적으로 확정할 수는 없다.
이러한 경우에도 대응하기 위해서는 도 3의 FIFO 시프트 레지스터(124)에 입력될 최초의 상관치로서, 최대 피크가 얻어진 시점부터 원하는 수의 피크가 얻어진 시점까지의 기간만큼, 최대 피크 시점으로부터 반대로 거슬러 올라간 시점의 상관치를 이용할 필요가 있다. 도 2의 (a)의 예에서는 시점 Tp1부터 Tp6까지의 기간 (Tp6-Tp1=Titv)에 상당하는 기간만큼, 시점 Tp1로부터 앞으로 거슬러 올라간 시점에 상당하는 RAM(12)의 어드레스로부터 판독하여 처리할 필요가 있다. 여기서, 기간 Titv는 경험적, 또는 통계적으로 사전에 결정된 기간을 이용할 수 있다.
시점 결정 장치(13)는 RAM(12)으로부터 데이터 저장 시와 동일한 시계열에 따라 순차적으로 판독된 상관치 데이터를 그 내부에 마련된 FIFO 시프트 레지스터 (124)에 저장하고, 레지스터(123)에 유지된 예를 들면 16개의 후보 상관치 중에서 최소의 후보 상관치와 FIFO 시프트 레지스터(124)에 저장된 상관치 중의 주목 시점의 상관치를 비교한다. 단, 처음의 상태에서는 레지스터(123)에는 후보 상관치의 최소의 값에 상당하는 초기치가 사전에 설정되어 있다.
예를 들면, 첫번째부터 16번째까지의 저장된 상관치가 모두 초기치보다 큰 경우에는 이들 16개의 상관치를 레지스터(123)에 유지하도록 하고, 대응하는 시점 데이터도 보존한다. 그 후, 저장된 상관치가 이미 유지되어 있는 16개의 후보 상관치의 최소치와 비교되어, 대소에 따라 크기의 순서대로 저장된다.
이와 같이 하여, RAM(12)으로부터 판독된 상관치 곡선 C1의 데이터에 대하여, 상관치가 높은 곳에서부터 16번째까지의 상관치가 선택되어 시점 결정 장치 (13) 내의 레지스터(123)에 유지된다.
이하, 도 3에 도시한 시점 결정 장치(13)의 일례의 구성을 더욱 상세하게 설명한다. 도 3에 있어서, 시점 결정 장치(13)로부터 공급된 어드레스 데이터에 따라 RAM(12)으로부터 판독된, 예를 들면 도 2의 (a)의 최초의 상관치 곡선 C1을 나타내는 상관치 데이터는 버스(121)를 통해 시점 결정 장치(13) 내에 마련되어 있는 인터페이스(122)에 공급된다.
시점 결정 장치(13)는 인터페이스(122)와, 레지스터(123)와, FIFO 시프트 레지스터(124)와, 어드레스 제어부(125)와, 비교기(126)와, 추출(thinning) 회로 (127)로 구성되어 있다.
레지스터(123)는 예를 들면 16갯수분의 고상관치를 갖는 시점 후보의 상관치 데이터, 즉 고상관 후보의 시점의 식별자와 상관치를 유지한다.
인터페이스(122)는 어드레스 제어부(125)의 제어 신호에 기초하여 RAM(12)으로부터 복수의 상관치 데이터, 즉 복수의 시점의 식별자와 상관치를 시계열적으로 판독한다.
시프트 레지스터(124)는 인터페이스(122)를 통해 RAM(12)으로부터 순차적으로 판독된 복수의 상관치 데이터, 즉 복수의 시점의 식별자와 상관치를 시계열적으로 또는 시계열의 반대로, 즉, 시간의 진행 방향으로, 또는 시간의 반대 방향으로 FIFO 형태로 유지한다.
비교기(126)는 시프트 레지스터(124)에 유지된 복수의 상관치를 주목한 상관치와 각각 비교하고, 다음에 도 4에서 설명하는 소정의 시간 영역 내의 복수의 시점 내의 최대 상관치의 시점을 검출하면, 최대 상관치 시점 검출 신호를 어드레스제어부(125)에 출력한다.
비교기(126)는 또한 시프트 레지스터(124)에 유지된, 후술하는 소정 시간 영역 내에서 얻어진 복수의 상관치 내에서 주목한 시점의 상관치가 최대일 때, 상기 주목하는 시점의 상관치와 레지스터(123) 내에 유지된 고상관 후보에서의 최소 상관치를 비교한다. 상기 주목한 시점의 상관치가 레지스터(123)에 유지된 16개의 고상관 후보에서의 최소 상관치보다 클 때, 그 최소 상관치를 주목한 시점의 상관치로 치환하기 위한 치환 신호를 어드레스 제어부(125)에 출력한다.
추출 회로(127)는 비교기(126)가 치환 신호를 출력했을 때만, 어드레스 제어부(125)로부터의 제어 신호에 기초하여 시프트 레지스터(124)에 유지되어 있는 시점 정보를 추출하여 레지스터(123)에 전송한다. 그에 따라, 상기 주목하는 시점의 상관치가 레지스터(123)에 유지되어 있는 고상관 후보에서의 최소 상관치보다 클 때, 상기 고상관 후보의 최소 상관치가 추출 회로(127)로부터의 주목하는 시점의 상관치로 치환된다.
이와 같이 본 실시예에서는 주목 시점 Tp1의 전후의 극소치까지의 좁은 시간 폭 내의 데이터에 한해서 RAM(12)에 저장된 상관치의 주사를 행한다. 마찬가지로, 다른 경로를 통해 수신된 수신 신호의 부호 상관치 데이터에 대해서도 주목 시점을 지정하여, 극대치 시점을 사이에 두고 그 전후의 극소치 시점 사이의 좁은 시간 폭 내의 상관치 데이터의 주사를 행한다. 따라서, 종래와 같이 각각의 경로에 대응하는 시점 데이터를 얻기 위해서 그 때마다 RAM의 모든 어드레스 주사를 행하는 방법에 비하여, 적은 주사로 상관이 높은 시점 정보를 용이하게 얻을 수 있다.
종래의 시점 결정 방법에서는 시점 데이터를 얻을 때마다, 이미 결정된 시점 데이터에 대응하는 상관치 데이터를 마스크한 상태에서, 1부호 계열 시간 내의 모든 후보 시점, 즉 RAM의 선두 어드레스로부터 최종 어드레스까지를 주사하여, 높은 상관을 제공하는 어드레스 시점을 추출하여 후보 시점 데이터로서 결정하고 있다. 즉, 모든 시점 데이터에 대하여, 1부호 계열 시간 내의 모든 후보 시점, 즉 RAM의 선두 어드레스로부터 최종 어드레스까지를 주사하여, 남은 상관치 중에서 순서대로 높은 상관치에 대응하는 시점을 추출하여 각각의 시점 데이터로서 결정하고 있다. 그 때문에, RAKE 합성을 위한 각각의 핑거 회로에서의 수신 신호의 동기를 확정하는 데 장시간을 필요로 한다.
도 4는 FIFO 시프트 레지스터(124)의 시점 정보 유지 패턴을 나타내고 있다. 시프트 레지스터(124)는 각각의 시프트 단이 다수의 플립플롭으로 구성되는 FIFO 회로로 구성되고, 인터페이스(122: 도 3)를 통해 RAM(12)으로부터 판독된 시점 정보가 선두의 시프트 단(201)으로부터 최종 시프트 단(207)을 향하여 순차적으로 전송된다.
즉, 처음에 시프트 레지스터(124)에 입력된 최초의 시점 정보는 선두의 시프트 단(201)에 래치된다. 다음의 시점 정보(즉, 2번째의 시점 정보)가 시프트 레지스터(124)에 입력되면, 선두의 시프트 단(201)에 유지되어 있던 최초의 시점 정보는 2단째의 시프트 단(202)으로 천이되어, 이 시프트 단(202)에 래치된다. 선두의 시프트 단(201)은 상기 2번째의 시점 정보를 래치한다.
이와 같이 하여, 최초의 시점 정보가 최후의 시프트 단(207)까지 도달한다.최초의 시점 정보가 최후의 시프트 단(207)까지 도달한 상태에서, 다음의 시점 정보가 선두의 시프트 단(201)에 입력되면, 모든 시프트 단(201∼207)에 래치되어 있던 각 시점 정보는 1시프트 단만큼 각각 천이된다. 따라서, 최후의 시프트 단(207)에 래치되어 있던 최초의 시점 정보는 폐기된다.
이하, 도 3의 구성을 갖는 시점 결정 장치(13)의 동작을 도 2의 (a), 도 2의 (b)의 상관치 곡선도와 도 5 내지 도 7의 흐름도를 참조하여 설명한다.
우선, 도 3의 RAM(12)에는 도 2의 (a)에 도시한 상관치 곡선 C1∼C6을 포함하는 상관치 데이터가 정합 필터 MF로부터 공급되어 기억되어 있는 것으로 한다. 단, 이들 상관치 곡선 C1∼C6이 포함되어 있는 것, 이들 곡선 C1∼C6의 극대치 P1∼P6의 값, 및 이들 극대치 P1∼P6을 나타내는 시점 Tp1부터 Tp6은 알려지지 않은 데이터로서, 다음과 같이 하여 이들 데이터가 검출된다.
우선, 어드레스 제어부(125)로부터 RAM(12)에 그 선두의 어드레스 T0부터 순차적으로 상관치 데이터를 판독하기 위한 어드레스 신호가 공급된다. 처음에 RAM (12)의 모든 어드레스를 주사하여 최대 상관치를 찾아내기 시작한다. 이 동작은, 예를 들면 어드레스 제어부(125)에 의해 최초로 RAM(12)의 선두 어드레스를 지정하여 상관치를 판독하고, RAM(12)으로부터 판독된 상관치를 레지스터(123)에 설정된 초기치와 비교한다. 판독된 상관치가 초기치보다 크면 그것을 레지스터(123)에 저장하고, 순차적으로 판독된 상관치가 크면 그것을 입력하는 주사를 행한다. 이에 따라, RAM(12)의 최종 어드레스 Tm까지 주사하면, RAM(12)에 기억된 상관치 중에서 최대치가 그에 대응하는 시점 데이터와 함께 레지스터(123)에 남게 된다. 여기서는 도 2의 (a)에 도시한 바와 같이 곡선 C1의 극대치 P1이 최대치이고, 그에 대응하는 시점이 Tp1이다. 또, 이 최초의 주사에서는 다른 곡선 C2∼C6에 대해서는 알려지지 않은 상태이며, 아직 특정되어 있지 않은 것은 물론이다.
이 조작을 행하는 대신에, RAM(12)의 최초의 어드레스 T0부터 순차적으로 판독된 상관치 데이터를 FIFO(124)의 최후의 레지스터에 선두 어드레스 T0의 데이터가 유지될 때까지 판독하고, 이 유지된 데이터 중에 예를 들면 도 2의 (a)의 설정 최소치보다 큰 값이 얻어지는지의 여부를 체크하도록 해도 무방하다. 단, 산간 지역 등의 전파가 약한 장소에서 수신할 수 있도록 이 설정 최소치를 결정할 필요가 있다.
이 동작을 RAM(12)의 어드레스를 하나씩 증가시키면서 반복하면, 도 2의 (a)의 최초 피크치 P1의 곡선 C1의 상승 부분에서 설정 최소치보다 큰 상관치가 순차적으로 얻어지게 된다. 이 경우도 곡선 C1의 후반의 하강 부분의 최소치가 FIFO 레지스터(124)에 공급된 시점에서 최대치 P1을 검출할 수 있다.
최초의 상관치 곡선 C1의 최대치 P1이 검출되면, 이 최대치 P1에 기초하여 극대치, 극소치를 검출한다. 우선, 극대치를 찾아내기 위해서, 어드레스 제어부 (125)에 의해, 그 최대치 P1에 대응하는 시점 Tp1의 전후에, 해당 경로의 영향을 받는 소정의 시간 폭에 대응하는 어드레스를 지정한다. RAM(12)으로부터는 이 시간 폭 내의 상관치 데이터가 순차적으로 판독된다. 도 2의 (b)는 이 최초의 상관치 곡선 C1의 극대치 P1을 중심으로 하여 그 전후의 소정 폭의 상관치 데이터를 확대하여 나타내고 있다.
우선, 상관치 곡선 C1의 최대치 P1에 대응하는 시점 Tp1에 주목한다.
어드레스 제어부(125)는 상관치 곡선 C1에서의 주목 시점 Tp1의 전후에 소정의 시간 폭을 갖은 소정 시간 영역을 어드레스 지정한다. 여기서는 도 2의 (b)에서, T(p1+s)부터 T(p1-q)까지의 시간 영역이다.
주목 시점 Tp1에는 정보로서, 상관치와 시점 식별자를 관련지어 처리할 필요가 있다. 시점 식별자는 시점의 값 그 자체, 그것을 코드화한 것, 또는 어드레스 카운터의 카운트 값 등이지만, 예를 들면, 디지털화된 상관치가 보존되어 있는 RAM (12)의 어드레스 데이터를 도시하지 않은 어드레스 카운터로부터 추출하여 이용할 수 있다.
정합 필터 MF로부터 도 2의 (a)에 도시한 바와 같은 모든 경로에 따른 부호 상관치 곡선 C1∼C6의 데이터가 얻어진 상태에서, RAM(12)의 모든 어드레스의 1회의 주사로 최대 상관치 P1이 검출된 것으로 한다. 이 최대치 P1에 대응하는 상관치 곡선 C1의 소정 시간 폭의 데이터가 RAM(12)으로부터 순차적으로 판독되어, 인터페이스(122)를 개재하여 FIFO(124)에 유지된다. 예를 들면, 도 2의 (b)의 시점 T(p1-q)부터 T(p1+s)까지의 상관치 데이터가 RAM(12)으로부터 순차적으로 판독되어 FIFO (124)에 공급된다.
FIFO(124)에 시점 T(p1-q)부터 T(p1+s)까지의 상관치가 유지된 타이밍에서, 비교기(126)는 레지스터(204)에 유지된 주목 시점의 상관치와 FIFO(124) 내의 그 외의 레지스터에 각각 유지된 상관치를 비교하여, 그 중 최대치의 값이 최소 상관치보다 클 때는, 곡선 C1 내의 극대치 후보 상관치로서 레지스터(123)에 저장한다.최대치 P1이 극대치인 가능성도 있지만, 최대치 P1과 동일한 값을 갖는 극대치가 2개 이상 RAM(12)에 저장되어 있는 경우도 있다.
이 레지스터(123)는 예를 들면 최대로 16개의 고상관치 후보 데이터를 유지할 수 있도록 구성되어 있다.
전술한 바와 같이 기지국과 이동국과의 직선 조망이 나쁘면, 상관치의 주사를 행했을 때, 처음에 최대의 피크를 얻을 수 없는 경우가 있다. 이러한 경우에 대응하기 위해서, RAM(12)의 최초의 어드레스로부터 순차 FIFO 시프트 레지스터 (124)로 상관치를 순차적으로 판독하여, 수신 가능한 최소 설정치와 각각의 상관치를 비교하도록 해도 좋다. 이 비교에 의해 수신 가능한 최소 설정치보다 큰 복수의 값을 FIFO 시프트 레지스터(124)에 유지된 값 중에서 검출할 수 있으면, 이 복수 값 중에서 극대치를 제공하는 시점을 찾아내어 확정한다.
이 FIFO 시프트 레지스터(124)의 시프트 단수는 전술한 바와 같이, 이 극대 상관치를 제공하는 경로에 대하여 관련이 있는 불감 기간 내의 상관치만이 유지될 정도의 수로 설정되어 있다. 한편, 확정된 극대치의 전후로 극소치를 찾아내기 위한 시간 폭은 상기 불감 기간보다 크기 때문에, 이 극소치 검출용 FIFO 시프트 레지스터로서는, 보다 단수가 많은 별도의 FIFO 시프트 레지스터(도시하지 않음)를 설치하도록 해도 무방하다,
이 경우, FIFO 시프트 레지스터(124)에 극대치 데이터를 유지한 상태에서, 별도의 FIFO 시프트 레지스터에 이 극대치 데이터를 기점으로 하여 시계열에 따라, 또는 시계열과 반대 방향으로, 상관치 데이터를 RAM(12)으로부터 순차적으로 판독하여 유지하고, 극소치를 검출하도록 해도 무방하다.
그러나, 이하의 설명에서는 이동국이 기지국으로부터 조망 위치에 있는 것으로 하여, 도 2의 (a)에 도시한 상관치 데이터가 얻어진 경우를 예로 든다. 즉, 최초의 상관치 곡선 C1에 대해서 최대치 P1이 그 시점 Tp1과 함께 검출됐을 때의, 곡선 C1의 극대점을 검출한다.
우선, 부호 상관치 곡선 C1의 극대점의 시점을 검출하는 순서를 도 2의 (b), 도 5를 참조하여 설명한다. 도 5의 흐름도에 도시된 바와 같이 우선, 단계 1에서, 시프트 레지스터(124) 내의 특정 레지스터, 예를 들면 레지스터(204)에 유지된 상관치에 대응하는 시점 데이터를 주목 시점으로 선택하도록 설정되어 있다.
처음에, 이 주목 시점, 예를 들면 시점 Tp1의 상관치가 레지스터(123)에 초기 설정된 최소 상관치보다 큰 값인지의 여부가 단계 2에서 체크된다. 그 결과, 레지스터(123)에 유지된 최소 상관치보다 크다고 확인되면, 프로세스는 다음의 단계 3으로 이행한다. 주목 시점 Tp1의 상관치가 최소 상관치보다 작을 때는 단계 5로 이행하여 프로세스를 종료한다.
단계 3에서, 어드레스 제어부(125)는 이 주목 시점의 전후로 소정의 시간 폭을 설정한다. 예를 들면, 도 2의 (b)에 도시한 바와 같이 주목 시점 Tp1 앞의 시점 T(p1-q)부터 Tp1 뒤의 시점 T(p1+s)까지의 시간 폭이 설정된다.
이들 시점 T(p1-q), T(p1+s)가 포함되는 시간 폭은 모두 도 2의 (b)에 도시한 바와 같이, 주목 시점 Tp1의 전후로 형성되는 상관의 불감 기간 r 내에 위치하도록 설정될 필요가 있다. 이 상관의 불감 기간 r에서는 CDMA 방식의 정보 수신을다중 경로를 통해 행했을 때, 주목 시점, 예를 들면 Tp1에서 r까지의 사이에는 통계적으로 봐서 다른 전파 경로를 통한 수신 신호의 높은 상관치는 얻을 수 없다는 것이 판명되어 있는 사실에서 결정된다. 즉, T(p1-q)<T(p1-r), T(p1+r)>T(p1+s)의 관계를 만족하는 시점에서는 주목 시점, 예를 들면 시점 Tp1에 대응하는 상관치가 얻어진 경로와는 상이한 경로에 의한 상관치는 나타나지 않은 것을 알 수 있다. 따라서, 주목 시점 Tp1에 대응하는 상관치가 소정의 레벨 이상인 경우에는 그 전후 r의 시점의 상관치가 가령 높은 레벨이라도 무시해야 하는 것을 알 수 있다.
주목 시점 Tp1을 확정하기 위해서, 적당하게 시점 T(p1-q)를 선정하고, 이 시점 T(p1-q)부터 Tp1 뒤의 시점 T(p1+s)까지의 시간 폭을 설정한다. 어드레스 제어부(125)는 그 설정된 시간 폭 내에서 가장 빠른 시점인 T(p1-q)를 지정하는 어드레스 데이터를 RAM(12)에 보내어 상관치 데이터를 판독한다. 이 데이터는 인터페이스(122)를 통해 시프트 레지스터(124)의 선두 시프트 단(201)에 전송된다.
다음으로, 어드레스 제어부(125)로부터의 어드레스 지정 데이터에 의해 시점 데이터 T(p1-q+1)의 상관치 데이터가 판독되고, 시프트 레지스터(124)의 선두 시프트 단(201)에 전송되며, 시점 T(p1-q)의 상관치 데이터는 다음의 시프트 단(202)으로 시프트된다.
이하, 마찬가지로 하여, 처음에 판독된 상관치 데이터가 시프트 레지스터 (124)의 예를 들면 최종 시프트 단(207)으로 시프트된 상태를 도 4에 도시한다. 이 상태에서는, 도 2의 (b)와 같이 주목 시점의 상관치 데이터가 중간의 시프트 단 (204)에 유지되고, 시점 T(p1-q)의 상관치 데이터가 예를 들면 최종 시프트단(207)에 유지되며, 시점 T(p1+s)의 상관치 데이터가 선두 시프트 단(201)에 유지된 것으로 한다. 상기한 상관의 불감 기간의 데이터는 시프트 레지스터(124)의 전체에 유지될 필요는 없고, 판독의 샘플링 주기를 선택함으로써, 이 시프트 레지스터(124)의 데이터 유지 단수가 결정되게 된다.
이에 따라, 선택된 시점 Tp1에 대응하는 RAM(12)의 어드레스에 기억되어 있는 상관치 그룹이 RAM(12)으로부터 판독되고, 인터페이스(122)를 통해 시프트 레지스터(124)에 공급되어, 도 4에 도시한 바와 같이 다른 상관치와 함께 시프트 단(201∼ 207)에 유지된다.
계속해서, 단계 3에서, 시프트 단(204)에 유지된 주목 시점 Tp1의 상관치와, 시프트 레지스터(124)의 각 시프트 단에 유지된 각각의 상관치를 비교한다.
단계 3에서의 비교 결과, 주목 시점 Tp1의 상관치가 시프트 레지스터(124) 내의 어느 상관치보다 큰 값인지의 여부가 확인된다. 이 비교 과정에서 가장 큰 상관치가 발견된 경우는, 프로세스는 단계 4로 이행하여 그 최대 상관치를 상관치 곡선 C1에서의 극대치로 결정하고, 그에 대응하는 시점ㅇ,ㄹ 부호 동기 후보 시점으로서 확정한다. 예를 들면, 주목 시점 Tp1의 상관치 P1이 극대치를 갖는다고 확인된 경우에는, 이 시점 Tp1을 최초의 상관치 곡선 C1, 즉 최초의 경로를 통해 전파되어 온 CDMA 신호에 대한 부호 동기 후보 시점으로 확정한다.
즉, 시점 Tp1의 상관치가 레지스터(123) 내의 고상관 후보의 최소 상관치보다 큰 경우에는 우선, 시점 Tp1의 상관치와 시점 T(p1-q)부터 T(p1+s)까지의 시간 영역 내의 시점 Tp1 이전의 후보 시점 T(p1-1)의 상관치를 비교한다. 계속해서,후보 시점 T(p1-2)의 상관치를 비교한다. 이하, 마찬가지로, 상기 시간 영역 내의 후보 시점을 상기 시간 영역 내의 가장 빠른 시점 T(p1-q)까지 순차적으로 비교한다.
마찬가지로, 시점 Tp1의 상관치와, 상기 시간 영역 내의 시점 Tp1 이후의 후보 시점 T(p1+1)의 상관치를 비교하고, 이어서 후보 시점 T(p1+2)의 상관치를 비교한다. 이후, 상기 시간 영역 내의 후보 시점을 순차적으로 바꾸면서 상기 시간 영역 내의 후보 시점 T(p1+s)까지 순차적으로 비교한다.
비교기(126)는 주목하는 시점의 상관치가 레지스터(123)에 유지된 16개의 고상관 후보에서의 최소 상관치보다 클 때, 그 최소 상관치를 주목하는 시점의 상관치로 치환하기 위한 치환 신호를 어드레스 제어부(125)로 출력한다.
추출 회로(127)는 비교기(126)가 치환 신호를 출력했을 때만, 어드레스 제어부(125)로부터의 제어 신호에 기초하여 시프트 레지스터(124)에 유지되어 있는 주목 시점의 정보를 추출하여 레지스터(123)에 전송시킨다. 그에 따라, 상기 주목하는 시점의 상관치가 레지스터(123)에 유지되어 있는 고상관 후보에서의 최소 상관치보다 클 때, 해당 고상관 후보의 최소 상관치가 추출 회로(127)로부터의 주목하는 시점의 상관치로 치환된다.
이와 같이 본 실시예에서는 레지스터(123)에 유지되어 있는 고상관 후보에서의 최소 상관치가, 그보다 큰 상관치가 검출됐을 때만, 해당 상관치로 치환된다.
또, 도 5의 단계 2에 나타내는 주목 시점 Tp1의 상관치와 레지스터(123) 내의 복수의 고상관 후보의 상관치에서의 최소 상관치와의 비교는 필수적인 것은 아니다. 그러나, 단계 2를 실행함으로써, 주목 시점 Tp1의 상관치가 고상관치 후보의 최소 상관치보다 작은 경우에, 프로세스는 단계 5로 바로 이행하여, 주목 시점 Tp1에 따른 처리를 종료시킴으로써, 주목 시점 Tp1에 관한 불필요한 후속 처리를 방지할 수 있어서, 시스템 전체의 처리 효율이 향상된다.
또한, 단계 3에서의 비교 결과, 연속하는 두 개 이상의 시점, 예를 들면, Tp1, T(p1+1), T(p1+2)의 상관치가 같은 값인 경우도 있을 수 있지만, 이러한 경우, 주목 시점 Tp1만을 극대점 P1로 등록한다. 그 밖의 시점 T(p1+1), T(p1+2)도 최대 상관치의 시점이라고 판정은 되지만, 극대점으로 등록하지 않는다. 즉, 일단 극대점 P1이 등록되면, 후술하는 바와 같이 다음에 극소점이 등록될 때까지는 극대점의 재등록은 행해지지 않는다.
또한, 이 극소점을 검출할 때, 잡음 임계치나 최소 임계치에 상당하는 값의 상관이 나타나는 경우가 있다. 이 경우에는 이들 값을 극소 시점을 나타내는 상관치로 하여 처리한다.
또, 단계 3에서 주목 시점의 상관치가 시프트 레지스터(124) 중의 상관치 중 어느 것보다도 작은 것으로 확인된 경우에는 프로세스는 단계 5로 이행하여 주목 시점 Tp1에 관한 처리를 종료한다.
도 2의 (b)에서, 주목 시점 Tp1이 극대 상관치 P1을 갖는 것이 확정되면, 이 시점 Tp1을 중심으로 하여 그 전후로 시간 폭 r의 간격으로 RAM(12)의 어드레스 지정을 행하고, 이 주목 시점 Tp1에 관련하여 존재하게 되는 상관치의 극소점을 검출하는 처리를 행한다. 이 시간 폭 r은, 전술한 바와 같이 극대 상관치 P1이 검출된 시점 Tp1의 전후로 일정 시간 간격으로 높은 상관이 얻어지는 것이 통계적으로 확인되어 있는 것에 기초하여 결정된다.
도 6은 도 5의 흐름도에 따라 확정된 극대점 P1을 기점으로 하여, 극대점 P1의 이전 방향에서의 극소점 P1 min-1까지의 추출 주사의 순서를 도시한 흐름도이다. 도 7은 도 5의 흐름도에 따라 설명된 동작에 의해 확정된 극대점 P1을 기점으로 하여, 극대점 P1의 이후 방향에 있어서의 극소점 P1 min-2까지의 추출 주사의 순서를 도시한 흐름도이다.
우선, 도 6의 흐름도에 도시된 바와 같이 도 5의 흐름도의 단계 4에 있어서 확정된 극대점 P1의 시점 Tp1을 추출 주사 기점으로서 선택한다(단계 11).
계속해서, 극대점 P1로부터 극대점 P1의 이전 방향에서의 상관치를 1샘플 간격으로 RAM(12)의 어드레스 지정을 시계열과 반대 방향으로 행함으로써 추출하여 FIFO 시프트 레지스터(124)에 유지한다(단계 12). 이 FIFO 시프트 레지스터(124)에 유지된 데이터 중에서 간격 r에서 추출 검출한다. 전술한 바와 같이 도 2의 (b)의 상관 곡선에 있어서, 간격 r의 중간의 X 표시로 나타내는 시점은 극대점 P1의 상관이 미치는 시간 범위 내에 있기 때문에, X 표시로 나타내는 시점은 추출하지 않는다. 한편, r마다 얻어지는 O 표시로 나타내는 시점은 극대점 P1의 상관이 높은 확률로 미치는 시간 범위에 있기 때문에, O 표시로 나타내는 시점은 추출한다.
우선, 단계 12에 있어서, 극대점 P1로부터 시간 r만큼 이전의 시점 T(p1 -r)에 있어서의 상관치를 FIFO 시프트 레지스터(124)로부터 추출한다.
계속해서, 시점 T(p1-r)에 있어서의 상관치가 사전에 레지스터(123)에 등록되어 있는 16개의 고상관치 후보 중에서 최소 상관치보다 큰 값인지의 여부를 비교한다 (단계 13). 시점 T(p1-r)에 있어서의 상관치가 고상관치 후보의 최소 상관치보다 작은 경우에는 처리를 종료한다(단계 16).
한편, 시점 T(p1-r)에 있어서의 상관치가 고상관치 후보의 최소 상관치보다 큰 경우에는 고상관치 후보의 최소 상관치의 시점 정보를 시점 T(p1-r)에 있어서의 상관치의 시점 정보로 치환한다(단계 14). 또, 치환 대신에, 시점 T(p1-r)에 있어서의 상관치의 시점 정보를 고상관 후보로 해도 무방하다.
이어서, 시점 T(p1-r)가 극소점인지의 여부를 판정한다(단계 15). 이 극소점의 추출은 극대점의 추출과 마찬가지로, FIFO 시프트 레지스터(124)에 RAM(12)의 어드레스 순으로 인터페이스(122)를 개재하여 상관치 데이터를 1샘플마다 판독하여 유지하고, 레지스터(123)에 유지된 시점 Tp1의 값과 비교한다. 이 값보다 작으면, 또한 FIFO 시프트 레지스터(124)에 유지된 데이터에 있어서, 다음의 r의 간격의 시점 T(p1-2r)의 상관치를 선택 추출하고, 프로세스는 단계 12로 되돌아가 전술한 체크 처리를 행한다. 이 시점 T (p1-2r)의 상관치가 이전의 시점 T(p1-r)일 때의 상관치보다 클 때는 시점 T(p1-r)가 극소점이었다고 판단하고, 처리를 종료한다(단계 16).
한편, 단계 12에 있어서, 극대점 P1로부터 시간 2r 이전의 시점 T(p1-2r)에서는 상관치가 시점 T(p1-r)의 값보다 작을 때는 또한 T(p1-3r) 이후, 마찬가지의 순서로 체크 처리가 행해진다. 도 2의 (b)인 경우에는 시점 T(p1-4r)의 상관치보다 다음 시점 T(p1-5r)의 상관치 쪽이 크기 때문에, 이 시점 T(p1-4r)가 극소치를 갖는 것으로 결정한다. 이와 같이 시프트 레지스터(124)에 유지된 상관치의 각각에 대하여 간격 r마다 극소치인지의 여부가 체크된다.
이와 같이 하여, 상관치 곡선 C1의 극대점 P1을 기점으로 한 경우의 극대점의 이전 방향에 대하여 극소점 추출까지의 처리가 종료하면, 이어서, 극대점 P1의 이전 방향에 대한 상기 처리와 마찬가지로, 이후 방향에 대한 처리를 행한다.
우선, 도 7의 흐름도에 도시된 바와 같이 도 5의 흐름도의 단계 4에 있어서 확정된 극대점 P1을 추출 주사의 기점으로서 선택한다(단계 21).
이어서, 극대점 P1로부터 극대점 P1의 이후 방향에서의 상관치를 시계열로 시간 r의 간격에서 추출한다(단계 22). 우선, 단계 22에 있어서, 극대점 P1로부터 시간 r 이후의 시점 T(p1+r)에 있어서의 상관치를 추출한다.
이어서, 시점 T(p1+r)에 있어서의 상관치가 사전에 등록되어 있는 복수의 시점의 고상관 후보의 상관치 중에서 최소 상관치보다 큰 값인지의 여부를 비교한다(단계 23). 시점 T(p1+r)에 있어서의 상관치가 고상관 후보의 최소 상관치보다 작은 경우에는 처리를 종료한다(단계 26).
한편, 시점 T(p1+r)에 있어서의 상관치가 고상관 후보의 최소 상관치보다 큰 경우에는 고상관 후보의 최소 상관치의 시점 정보를 시점 T(p1+r)에 있어서의 상관치의 시점 정보로 치환한다(단계 24). 또, 시점 T(p1+r)에 있어서의 상관치의 시점 정보를 고상관 후보로 해도 무방하다.
이어서, 시점 T(p1+r)가 극소점인지의 여부를 판정한다(단계 25). 이 극소점의 판정은 도 6에서 설명한 바와 마찬가지로 행한다. 시점 T(p1+r)가 극소점인 경우에는 처리를 종료한다(단계 26). 한편, 시점 T(p1+r)가 극소점이 아닌 경우에는 단계 22로 되돌아간다. 즉, 단계 22에 있어서 이번에는 극대점 P1로부터 시간 2r 이후의 시점 T(p1+2r)에 있어서의 상관치를 추출하고, 계속해서 단계 23 내지 단계 25까지 시점 T (p1+r)의 경우와 마찬가지의 순서로 처리가 행해진다. 예를 들면, 시점 T(p1 +3r)의 상관치보다 다음의 시점 T(p1+4r)의 값이 높아지면, 시점 T(p1+3r)의 값을 극소점으로 한다.
극대점 P1에 대하여 이후 방향에 대한 처리가 종료된 시점에서, 레지스터 (123)는 최초의 경로에 대하여, 부호 상관에 대하여 예를 들면 16개의 상관이 높은 시점 정보의 상관치와 식별자를 유지하게 된다.
상관치 곡선 C1에 대하여 제1 경로에 따른 부호 동기 시점 후보의 추출이 종료되면, 다음으로 예를 들면 상관치 곡선 C2에 대하여 제2 경로에 따른 부호 동기 시점 후보의 추출을 행한다.
도 1의 곡선 C1에 대하여 RAM(12)의 선두 어드레스 T0 시점으로부터 시점 T(p1 +4r)까지의 데이터 검출은 이미 종료되어 있기 때문에, 곡선 C2에 대해서는 이 시점 T(p1+4r) 이후에 대하여 극대치의 확정, 이 확정된 극대치의 전후의 극소치의 결정, 및 상관치 데이터로부터의 제2의 경로에 대한 고상관치 후보의 추출을 행하면 된다.
극대치, 예를 들면 P2 및 대응 시점 Tp2의 추출은 도 3의 FIFO 시프트 레지스터 (124)에 대한 시점 T(p1+4r) 이후의 RAM(12)의 데이터를 판독하여 처리함으로써 행한다. 즉, 처음에 비교기(126)의 비교 동작을 억압한 상태에서, 주목 시점에 대응하여 설정된 FIFO 시프트 레지스터(124)의 최종 레지스터(207)에 시점 T(p1+ 4r)의 상관치가 시프트되어 유지되기까지 RAM(12)의 데이터를 판독하여 FIFO 시프트 레지스터(124)에 전송한다. 이 시점 T(p1+4r)의 데이터가 레지스터(207)에 전송된 단계에서, 비교기(126)를 동작시켜서, 레지스터(204)에 유지된 값과 다른 레지스터에 유지된 값을 각각 비교하여 최대치를 레지스터에 전송하여 유지한다.
이하, 제2 경로에 대하여, 첫번째 경로와 마찬가지로 하여 극대치, 극소치를 검출한다. 즉, 처음에 극대치 P2를 검출하고, 이 극대치 P2로부터 처음으로 예를 들면 잡음 임계치, 또는 최소 고상관 임계치 이하의 값을 갖는 극소치가 발견될 때까지 주사한다. 그 결과, 확정된 시간 폭의 범위에서, RAM(12)의 어드레스가 순차적으로 1증가될 때마다 상관치 데이터를 FIFO 시프트 레지스터(124)에 전송하고, 곡선 C2에 대하여 극대치 P2와 그 시점 Tp2를 레지스터(123)에 입력한다.
즉, 이 극대치 P2와 시점 Tp2와의 데이터에 기초하여 곡선 C2에 대하여 극대치와 대응 시점을 검출하는 동작을 곡선 C1에 대하여 도 5의 흐름도에서 설명한 것과 마찬가지로 하여 행한다. 여기서는 피크치 P2가 극대치인 것으로 한다.
확정된 극대치 P2와 그 시점 Tp2에 기초하여, 우선, FIFO 시프트 레지스터 (124)에 1샘플마다의 상관치 데이터를 RAM(12)으로부터 판독하여, 이 FIFO 시프트 레지스터(124)에 유지된 상관치 데이터에 있어서, 제2 경로에 특유한 소정 시간 폭마다 상관치를 추출하여 체크하고, 추출된 상관치가 후보 상관치의 최소치보다 크면 레지스터 (123)에 저장하는 동작을 행한다. 이 시간 폭은 예를 들면 첫번째 경로와 마찬가지로 r인 것으로 한다.
이와 함께, 이 FIFO 시프트 레지스터(124)에 유지된 상관치 데이터에 있어서, 시간 폭 r마다 얻어지는 상관치를 체크하여, 극대치 P2의 전후의 시간 내에서 극소치를 찾아낸다. 이 동작은 도 6, 도 7에서 곡선 C1에 대하여 설명한 바와 마찬가지의 동작이다. 그 결과, 확정된 극대치 P2와 그 시점 Tp2에 대하여 제2 경로의 부호 동기 시점 후보가 복수가 얻어지게 된다.
이하, 마찬가지로 하여, 정합 필터 MF로부터 검출되어 RAM(12)에 기억된 상관치 데이터를 FIFO 시프트 레지스터(124)에 전송한 상태에서, 극대치를 검출하고, 그 극대치에 기초하여 극소치를 검출한다. 이 극대치로부터 극소치까지의 상관치에 대하여 다중 경로, 예를 들면 곡선 C1∼C6에 대응하는 제1∼제6 경로에 따른 부호 동기 시점 후보가 부호 동기 시점 결정 장치(13)의 레지스터(123)에 저장된다.
이와 같이 본 실시예에 따르면, 처음에 극대점 P1을 검출하고, 다음에, 검출한 극대점 P1을 기점으로서 선택하고, 극대점 P1에 대응하는 시점 Tp1의 이전 방향에서의 극소점이 검출되는 시간 범위까지 상관이 높은 시점을 주사함과 함께, 극대점 P1로부터 대응 시점 Tp1의 이후 방향에서의 극소점이 검출되는 시간 범위까지 상관이 높은 시점을 주사한다. 그 밖의 경로의 상관치 데이터에 대해서도 마찬가지로 RAM이 한정된 어드레스 범위의 주사만으로 필요한 시점 후보가 얻어진다. 따라서, 종래와 같이 RAM(12)의 모든 영역을 극대점을 찾아내기 위해서 그 때마다 주사할 필요가 없고, 상관이 높은 시점을 용이하게 단시간에 확정할 수 있다. 또한, 모든 시점 후보의 주사 횟수를 적게 억제할 수 있기 때문에, 부호 분할 다중 통신의 부호 동기를 고속으로 확립할 수 있다.
또, 예를 들면 도 2의 (b)의 예에 있어서, 극대점 P1의 이전 방향에 대한 상기 처리와 극대점 P1의 이후 방향에 대한 상기 처리는 순차적으로 행할 필요는 없고, 두 개의 FIFO 시프트 레지스터를 이용하여 병행 처리해도 무방하다. 또한, 극소점이 연속하여 검출된 경우, 2번째 이후의 극소점의 등록은 덧씌우기 되도록 해도 무방하다.
이상의 결과, 도 2의 (a)와 같은 정합 필터로부터 출력된 상관치 곡선 데이터에 기초하여, 도 8의 (a)에 도시한 바와 같은 후보 시점 Tp1부터 Tp6까지의 부호 동기 시점 후보와 각각에 대응하는 상관치가 부호 동기 시점 결정 장치(13)에 유지된다. 이 후보 시점 Tp1∼Tp6을 나타내는 데이터는 제어 장치(14)에 공급된다.
제어 장치(14)는 부호 동기 시점 결정 장치(13)로부터의 시점 데이터 출력에 따라, 다중 경로 신호 사이의 동기를 제어하는 제어 신호를 출력한다. 제어 신호는 상관 회로 COR1 내지 CORn에 입력된다. 상관 회로 COR1∼CORn의 각각에는 정합 필터 MF에 공급되는 수신 신호가 동시에 공급되고 있다.
예를 들면, 다중 경로 내에서 가장 빠르게 수신되는 제1 경로로부터의 상관치 곡선 C1에 대응하는 수신 신호가 시점 Tp1에서 부호 동기하고 있다고 하면, 도 8의 (b)에 도시한 바와 같이 이 곡선 C1에 대응하는 수신 신호의 부호 계열의 선두 위치가 시점 Tp1에 대응하고 있다고 간주된다. 따라서, 제어 장치(14)로부터 제1 상관 회로 COR1에 대하여 시점 Tp1에 동기하여 제어 신호를 공급하면, 상관 회로 COR1은 제1 경로를 통해 수신된 신호의 부호 계열의 선두 위치에 동기한 상관 동작을 행하고, 부호 계열에 대하여 역 확산된 제1 경로의 수신 신호가 제1 핑거를 통해 RAKE 합성 장치(15)에 공급된다.
마찬가지로, 제2 경로로부터의 상관치 곡선 C2에 대응하는 수신 신호가 시점 Tp2에서 부호 동기하고 있다고 하면, 도 8의 (b)에 도시한 바와 같이 이 곡선 C2에 대응하는 수신 신호의 부호 계열의 선두 위치가 시점 Tp2에 대응하고 있다고 간주된다. 따라서, 제어 장치(14)로부터 제2 상관 회로 COR2에 대하여 시점 Tp2에 동기하여 제어 신호를 공급하면, 상관 회로 COR2는 제2 경로를 통해 수신된 신호의 부호 계열의 선두 위치에 동기한 상관 동작을 행하고, 부호 계열에 대하여 역 확산된 제2 경로의 수신 신호가 제2 핑거를 통해 RAKE 합성 장치(15)에 공급된다.
마찬가지로, 부호 동기 시점 결정 장치(13)에 있어서 n개의 다중 경로의 각각에 대하여 Tp1∼Tpn의 부호 동기 시점 후보가 결정되어 있으면, 이들 시점에 대응하는 제어 신호가 제어 장치(14)로부터 도 1의 상관 회로 COR1 내지 CORn에 각각 공급되고, 각각의 경로를 통해 상이한 타이밍에서 수신된 신호의 부호 계열의 선두 위치에 동기한 상관 동작이 행해지고, 부호 계열에 대하여 역 확산된 수신 신호가 RAKE 합성 장치(15)에 공급된다.
이와 같이 각각의 경로에 따른 시점에서 부호 동기된 상관치는 모두 부호 계열의 선두 위치에 동기하여 얻어지므로, 예를 들면 RAKE 합성 장치(15)의 내부에 각각의 핑거에 RAM 등을 이용하여 기억하고, 동시에 판독함으로써 시점 Tp1부터 Tpn의 상호간의 시간 차를 0으로 조정할 수 있어, 도 8의 (c)에 도시한 바와 같이 모든 핑거의 출력을 동기 형태로 합성할 수 있기 때문에, 높은 정밀도의 수신 출력이 얻어진다.
본 발명의 실시예에서는 부호 동기 시점 결정을 위한 상관치 곡선의 주사 범위를 상관치의 최대 변화점의 전후의 짧은 시간에서 각각 구획하고, 그 구획 내에서 최대 변화점의 상관치와 동일 상관을 갖는 상관치의 영향을 제외하여 상관치 비교의 부담을 경감하고, 상관이 높은 시점을 간단하게 결정할 수 있기 때문에, 주사 횟수를 줄일 수 있어, 부호 분할 다중 접속 수신 시의 부호 동기를 고속으로 실현할 수 있다.
이상, 본 발명에 따른 실시예에 대하여 설명했지만, 본 기술 분야의 숙련된 자는 상술한 특징 및 이점 이외에 추가의 이점 및 변경이 가능함을 용이하게 이해할 수 있을 것이다. 따라서, 본 발명은 상술한 특정한 실시예 및 대표적인 실시예만으로 한정되는 것이 아니며, 첨부한 특허 청구의 범위에 의해 정의된 일군의 발명 개념의 정신 또는 영역과 그들의 등가물로부터 벗어남없이 다양한 변경이 이루어질 수 있다.

Claims (31)

  1. CDMA 수신 신호의 부호와 내부 부호와의 상관치를 복수 시점에서 취득하고,
    상기 복수 시점에 대응시켜서 각각의 상관치를 기억하며,
    기억된 복수의 상관치 중에서 각각의 극대치를 갖는 시점을 검색하여 해당 시점을 극대 시점으로서 등록하고,
    상기 극대 시점을 기점으로 하여, 상기 극대 시점의 전후 방향을 향하여 각각 상관치를 주사하여 극소 상관치가 검출된 시점을 극소 시점으로서 등록하고,
    상기 극대 시점으로부터 극소 시점을 향하여 소정 시간 간격을 갖는 복수 시점에 기억된 상관치로부터 소정치 이상의 값을 갖는 적어도 하나의 상관치를 고(高)상관치 후보로서 추출하고,
    상기 추출된 고상관치 후보에 대응하는 시점을 부호 동기의 시점 정보로서 유지하는
    부호 동기 시점 결정 방법.
  2. 제1항에 있어서,
    상기 극대 시점의 검색은 주목 시점의 상관치의 값이 소정치보다 큰 값인지의 여부를 비교하고, 상기 상관치의 값이 소정치보다 크다고 검지됐을 때 상기 상관치가 극대치를 갖는지의 여부를 검지하고, 극대치를 갖는다고 검지됐을 때 상기 주목 시점을 상기 극대 시점으로서 등록함으로써 행해지는 부호 동기 시점 결정 방법.
  3. 제2항에 있어서,
    상기 극대 시점의 검색을 위해 상기 주목 시점의 전후에 소정의 폭으로 검색 시간 폭을 더 설정하고, 이 설정된 검색 시간 폭 내에서 상기 극대 시점의 검색을 행하는 부호 동기 시점 결정 방법.
  4. 제2항에 있어서,
    상기 상관치와 소정치와의 비교 결과, 상기 주목 시점의 상관치가 상기 소정치보다 작은 경우, 상기 주목 시점의 상관치에 관한 처리를 종료하는 부호 동기 시점 결정 방법.
  5. 제2항에 있어서,
    상기 소정치는 부호 동기의 시점 결정을 위해 사전에 설정된 고상관 시점 후보의 최소 상관치인 부호 동기 시점 결정 방법.
  6. 제2항에 있어서,
    상기 소정치는 규정된 임계치인 부호 동기 시점 결정 방법.
  7. 제2항에 있어서,
    상기 규정된 임계치는 잡음에 대한 임계치인 부호 동기 시점 결정 방법.
  8. 제3항에 있어서,
    상기 상관치의 추출은 상기 기억된 상관치와 소정치와의 비교에 의해 행해지는 부호 동기 시점 결정 방법.
  9. 제8항에 있어서,
    상기 비교 결과, 상기 기억된 상관치 쪽이 상기 소정치보다 큰 경우에는 상기 기억된 상관치의 시점 정보를 상기 유지되어 있는 고상관 후보의 시점 정보로 치환하여 유지하는 부호 동기 시점 결정 방법.
  10. 제8항에 있어서,
    상기 비교 결과, 상기 기억된 상관치 쪽이 상기 소정치보다 작은 경우에는 상기 기억된 상관치에 관한 처리를 종료하는 부호 동기 시점 결정 방법.
  11. 제8항에 있어서,
    상기 소정치는 상기 검색 시간 폭 이외의 영역으로부터 추출되는 고상관 후보 내의 최소 상관치인 부호 동기 시점 결정 방법.
  12. 제8항에 있어서,
    상기 소정치는 규정된 임계치인 부호 동기 시점 결정 방법.
  13. 제8항에 있어서,
    상기 규정된 임계치는 잡음에 대한 임계치인 부호 동기 시점 결정 방법.
  14. 소정의 채널에 할당된 부호와 CDMA 수신 신호의 부호와의 상관을 나타내는 복수의 상관치를 이 상관치가 얻어졌을 때의 시점을 나타내는 시간 데이터와 관련하여 취득하고,
    상기 취득된 복수의 상관치를 대응하는 시간 데이터와 관련시켜서 기억하며,
    상기 기억된 복수의 상관치 중에서 주목하는 시점의 상관치가 소정의 시간 폭 내에서 최대인지의 여부를 결정하고,
    상기 상관치가 최대인 경우, 상기 주목하는 시점을 극대 시점으로서 등록하며,
    상기 극대 시점을 기점으로 하여, 상기 극대 시점의 전후 방향을 향하여 상기 소정의 시간 폭마다 각각 기억되어 있는 상관치를 소정의 극소 상관치와 비교하고,
    상기 상관치가 상기 극소 상관치 이하인 것으로 검출된 시점을 극소 시점으로서 등록하고,
    상기 극대 시점으로부터 상기 극소 시점까지 상기 소정의 시간 폭마다 얻어지는 상관치로부터 적어도 하나의 고상관치를 추출하고,
    상기 추출된 고상관치에 대응하는 시점 데이터를 부호 동기의 후보 시점 데이터로서 등록하는
    부호 동기 시점 결정 방법.
  15. 제14항에 있어서,
    상기 극대점이 등록된 후, 상기 극소 시점이 등록될 때까지는 새로운 극대점을 등록하지 않는 부호 동기 시점 결정 방법.
  16. CDMA 수신 신호의 부호와 할당된 부호와의 상관치를 복수 시점에서 취득하는 상관기와,
    상기 취득된 상관치를 상기 복수 시점에 대응시켜서 각각 기억하는 기억 회로와,
    상기 기억된 복수의 상관치 중에서 적어도 하나의 극대치를 갖는 시점을 검색하여 해당 시점을 극대 시점으로서 등록하는 제1 등록부와,
    상기 등록된 극대 시점을 기점으로 하여, 상기 극대 시점의 전후 방향을 향하여 각각 상관치를 주사하여 극소 상관치가 검출된 시점을 극소 시점으로서 등록하는 제2 등록부와,
    상기 극대 시점으로부터 극소 시점을 향하여 소정 시간 간격을 갖는 복수 시점에 기억된 상관치로부터 소정치 이상의 값을 갖는 적어도 하나의 상관치를 고상관치 후보로서 추출하는 추출부와,
    상기 추출된 고상관치 후보에 대응하는 시점을 부호 동기의 시점 정보로서 유지하는 유지부
    를 포함하는 부호 동기 시점 결정 장치.
  17. 제16항에 있어서,
    상기 제1 등록부는 주목 시점의 상관치의 값이 소정치보다 큰 값인지의 여부를 비교하는 비교 회로와, 상기 상관치의 값이 소정치보다 크다고 검지됐을 때 상기 상관치가 극대치를 갖는지의 여부를 검지하는 검지 회로와, 극대치를 갖는다고 검지됐을 때 상기 주목 시점을 상기 극대 시점으로서 등록하는 등록 회로를 포함하는 부호 동기 시점 결정 장치.
  18. 제17항에 있어서,
    상기 극대 시점의 검색을 위해 상기 주목 시점의 전후에 소정의 폭으로 검색 시간 폭을 설정하는 회로를 더 포함하고, 상기 설정된 검색 시간 폭 내에서 상기 극대 시점의 검색을 행하는 부호 동기 시점 결정 장치.
  19. 제17항에 있어서,
    상기 비교 회로에 의해 상관치와 소정치와의 비교 결과, 상기 주목 시점의 상관치가 상기 소정치보다 작은 경우, 상기 주목 시점의 상관치에 관한 처리를 종료하는 제어 회로를 포함하는 부호 동기 시점 결정 장치.
  20. 제17항에 있어서,
    상기 소정치는 부호 동기의 시점 결정을 위해 사전에 설정된 고상관 시점 후보의 최소 상관치인 부호 동기 시점 결정 장치.
  21. 제17항에 있어서,
    상기 소정치는 규정된 임계치인 부호 동기 시점 결정 장치.
  22. 제17항에 있어서,
    상기 규정된 임계치는 잡음에 대한 임계치인 부호 동기 시점 결정 장치.
  23. 제18항에 있어서,
    상기 상관치의 추출은 상기 비교 회로에 의해 기억된 상관치와 소정치와의 비교에 의해 행해지는 부호 동기 시점 결정 장치.
  24. 제18항에 있어서,
    상기 비교 회로에 의한 비교 결과, 상기 기억된 상관치 쪽이 상기 소정치보다 큰 경우에는 상기 기억된 상관치의 시점 정보를 상기 유지되어 있는 고상관 후보의 시점 정보로 치환하여 유지하는 제어부를 포함하는 부호 동기 시점 결정 장치.
  25. 제24항에 있어서,
    상기 비교 회로에 의한 비교 결과, 상기 기억된 상관치 쪽이 상기 소정치보다 작은 경우에는 상기 제어부에 의해 상기 기억된 상관치에 관한 처리를 종료하는 부호 동기 시점 결정 장치.
  26. 제18항에 있어서,
    상기 소정치는 상기 검색 시간 폭 이외의 영역으로부터 추출되는 고상관 후보 내의 최소 상관치인 부호 동기 시점 결정 장치.
  27. 제18항에 있어서,
    상기 소정치는 규정된 임계치인 부호 동기 시점 결정 장치.
  28. 제18항에 있어서,
    상기 규정된 임계치는 잡음에 대한 임계치인 부호 동기 시점 결정 장치.
  29. 제18항에 있어서,
    상기 제어부는 상기 극대점이 등록된 후, 상기 극소 시점이 등록될 때까지는 새로운 극대점을 등록하지 않는 부호 동기 시점 결정 장치.
  30. 다중 경로를 통해 전파되어 온 CDMA 신호를 수신하는 수신기와,
    상기 수신기의 출력으로부터 소정의 부호에 대한 상기 다중 경로의 각각에 있어서의 부호 상관치를 생성하는 제1 상관기와,
    상기 상관치를 기억하는 기억 장치와,
    상기 기억 장치에 기억된 상관치를 판독하고, 상기 다중 경로 각각에 대한 부호 동기 시점 후보를 결정하는 시점 결정 장치와,
    상기 시점 결정 장치의 부호 동기 시점 후보를 이용하여 수신된 다중 경로의 CDMA 신호 각각과의 부호 동기를 제어하는 제어 신호를 출력하는 제어 장치와,
    상기 제어 신호에 의해 상기 다중 경로 각각의 시점의 상관치를 출력하는 복수의 제2 상관기와,
    상기 복수의 제2 상관기로부터의 상관치 출력을 합성하는 합성 장치
    를 포함하는 CDMA 수신 장치.
  31. CDMA 수신 신호의 부호와 내부 부호와의 상관치를 복수 시점에서 취득하는 상관기와,
    상기 취득된 상관치를 상기 복수 시점에 대응시켜서 각각 기억하는 기억 회로와,
    상기 기억된 상관치를 주사하는 주사 요소와,
    상기 주사 요소의 주사에 의해 소정치 이상의 높은 상관치가 검출된 시점의 식별자 및 상관치를 유지하는 고상관 후보 유지 요소를 구비하고,
    상기 주사 요소는
    상기 복수 시점의 시점 정보를 상관치에 관련지어 취득된 시계열 순으로 유지하는 유지 회로와,
    상기 유지 회로에 유지된 복수의 시점 정보 중에서 적어도 하나의 극대치를 갖는 상관치에 대응하는 시점을 검색하여 해당 시점을 극대 시점으로서 등록하는 등록 회로
    를 포함하는 부호 동기 시점 결정 장치.
KR10-2001-0073249A 2000-11-24 2001-11-23 Cdma 방식에 의한 정보 수신 시의 부호 동기 시점결정 방법, 결정 장치 및 cdma 수신 장치 KR100445624B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000357157A JP2002164811A (ja) 2000-11-24 2000-11-24 時期同定方法、時期同定装置および時期同定システム
JPJP-P-2000-00357157 2000-11-24

Publications (2)

Publication Number Publication Date
KR20020040629A true KR20020040629A (ko) 2002-05-30
KR100445624B1 KR100445624B1 (ko) 2004-08-23

Family

ID=18829267

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0073249A KR100445624B1 (ko) 2000-11-24 2001-11-23 Cdma 방식에 의한 정보 수신 시의 부호 동기 시점결정 방법, 결정 장치 및 cdma 수신 장치

Country Status (6)

Country Link
US (1) US7068709B2 (ko)
EP (1) EP1209816A3 (ko)
JP (1) JP2002164811A (ko)
KR (1) KR100445624B1 (ko)
CN (1) CN1242579C (ko)
TW (1) TW522669B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851565B1 (ko) * 2007-05-07 2008-08-12 건국대학교 산학협력단 갈릴레오 시스템의 동기 추적모듈

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1422831A1 (de) * 2002-11-22 2004-05-26 Siemens Aktiengesellschaft Verfahren zur empfängerseitigen Bearbeitung eines Signals in einem CDMA Funkkommunikationssystem
TW200803540A (en) * 2003-03-05 2008-01-01 Interdigital Tech Corp Received communication signal processing methods and components for wireless communication equipment
GB0410617D0 (en) 2004-05-12 2004-06-16 Ttp Communications Ltd Path searching
US7860193B2 (en) * 2004-07-20 2010-12-28 Qualcomm Incorporated Coarse timing estimation system and methodology for wireless symbols

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI940692A (fi) 1994-02-14 1995-08-15 Nokia Mobile Phones Ltd Menetelmä impulssivasteen huippukohtien etsimiseksi sekä vastaanotin
JPH07297805A (ja) * 1994-04-28 1995-11-10 Toshiba Corp スペクトラム拡散符号の同期回路および同期方法
MX9601211A (es) * 1994-07-29 1997-06-28 Qualcomm Inc Metodo y aparato mejorados para llevar a cabo la adquisicion de busqueda en un sistema de comunicacion de cdma.
JPH09321667A (ja) * 1996-05-29 1997-12-12 Yozan:Kk Cdma通信システム用受信機
JP2751959B2 (ja) * 1996-07-15 1998-05-18 日本電気株式会社 Cdma受信装置の受信タイミング検出回路
JPH10173630A (ja) * 1996-12-13 1998-06-26 Nec Corp Cdmaチップ同期回路
JP3373755B2 (ja) * 1997-04-09 2003-02-04 株式会社鷹山 複素型逆拡散処理装置
FR2773933B1 (fr) 1998-01-21 2000-03-03 Sgs Thomson Microelectronics Dispositif de demodulation d'un signal binaire module en phase par impulsions codees
US6269075B1 (en) * 1998-01-26 2001-07-31 Nokia Mobile Phones Limited Finger assignment in a CDMA rake receiver
JPH11340851A (ja) 1998-05-25 1999-12-10 Toshiba Corp 無線伝搬路解析回路とこの回路を備えた移動通信装置
JP3435368B2 (ja) * 1999-04-19 2003-08-11 松下電器産業株式会社 マッチドフィルタ及びcdma受信装置
KR100364754B1 (ko) * 1999-12-02 2002-12-16 엘지전자 주식회사 고속 피엔 코드 탐색 장치
JP2001188056A (ja) 1999-12-28 2001-07-10 Yazaki Corp ガス検知装置
KR100735281B1 (ko) * 2000-02-14 2007-07-03 삼성전자주식회사 부호분할다중접속 통신시스템의 동기워드 생성 및송수신장치 및 방법
EP1130793A1 (en) * 2000-03-03 2001-09-05 Alcatel A method of synchronizing a radio terminal of a radio communication network and a corresponding radio terminal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851565B1 (ko) * 2007-05-07 2008-08-12 건국대학교 산학협력단 갈릴레오 시스템의 동기 추적모듈

Also Published As

Publication number Publication date
KR100445624B1 (ko) 2004-08-23
EP1209816A3 (en) 2004-09-22
US20020064213A1 (en) 2002-05-30
US7068709B2 (en) 2006-06-27
TW522669B (en) 2003-03-01
CN1356798A (zh) 2002-07-03
CN1242579C (zh) 2006-02-15
EP1209816A2 (en) 2002-05-29
JP2002164811A (ja) 2002-06-07

Similar Documents

Publication Publication Date Title
US7760690B2 (en) High-speed cell search system for CDMA
KR100871219B1 (ko) 이동 통신 시스템에서 멀티 탐색을 제공하는 셀 탐색 장치및 방법
RU2193277C2 (ru) Устройство идентификации псевдослучайной шумовой последовательности в системе связи множественного доступа с кодовым разделением каналов
CN100353800C (zh) 异步宽带码分多址系统中的小区搜索方法
JP2001217747A (ja) パターン生成回路及びそれを用いたマルチパス検出回路並びにそのマルチパス検出方法
US7023831B2 (en) CDMA mobile communications apparatus and base station detecting method used therefor
KR20030029687A (ko) 부호분할다중접속 이동통신시스템에서 기준 타이밍생성장치 및 방법
JP2002164815A (ja) Cdma受信機のマルチパス検出方法および回路
KR100268445B1 (ko) 획득 시간을 단축할수 있는 확산 대역 통신 시스템의 수신장치
CN101102125B (zh) 一种辅同步信道加扰方法及其对应小区搜索方式
JP2003520548A (ja) W−cdmaを用いて機能するセルラ移動無線システムの移動受信機における基地局の搬送周波数を検波するための方法およびデバイス
KR100445624B1 (ko) Cdma 방식에 의한 정보 수신 시의 부호 동기 시점결정 방법, 결정 장치 및 cdma 수신 장치
US6130906A (en) Parallel code matched filter
JP2000286754A (ja) 通信システムにおいて長い数列に同期させるための相関処理
JP2004289788A (ja) 直接シーケンス・スペクトラム拡散信号のシンボル境界整列サーチを遂行するシステムと方法
JP2004229305A (ja) Wcdmaシステムでのセル探索の方法および装置
CN110830077B (zh) 一种改善多路突发信号接收性能的快速捕获方法
KR19990008505A (ko) 코드분할다중접속 수신 시스템의 초기동기 방법
JP5525905B2 (ja) セルサーチ装置及び方法、並びに、無線通信端末
JP2001298405A (ja) 目標セル信号を分離する方法
KR100914404B1 (ko) Wcdma 시스템의 신호품질 측정장치 및 방법
KR100566249B1 (ko) 비동기 부호분할다중접속 통신시스템의 고속 셀 탐색 장치 및방법
JP2004523145A (ja) 受信信号に受信機を同期させる方法及び装置
CN111446983B (zh) 多径搜索器、小区搜索装置及小区搜索方法
GB2368753A (en) Code group identification and frame synchronization in DS-CDMA systems

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080725

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee