KR20020029722A - 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기 - Google Patents

저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기 Download PDF

Info

Publication number
KR20020029722A
KR20020029722A KR1020000060379A KR20000060379A KR20020029722A KR 20020029722 A KR20020029722 A KR 20020029722A KR 1020000060379 A KR1020000060379 A KR 1020000060379A KR 20000060379 A KR20000060379 A KR 20000060379A KR 20020029722 A KR20020029722 A KR 20020029722A
Authority
KR
South Korea
Prior art keywords
low
atm
speed
unit
speed data
Prior art date
Application number
KR1020000060379A
Other languages
English (en)
Other versions
KR100347330B1 (ko
Inventor
김재형
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1020000060379A priority Critical patent/KR100347330B1/ko
Publication of KR20020029722A publication Critical patent/KR20020029722A/ko
Application granted granted Critical
Publication of KR100347330B1 publication Critical patent/KR100347330B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기, 더욱 상세하게는 고속의 데이터 처리용 ATM 교환기에서 하나의 입출력 포트에 다수개의 저속 라인 카드를 접속하여 인터페이스 시키는 것이 가능하도록 해주는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기에 관한 것으로서, 본 발명에 의한 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기에 의하면, ATM 스위칭 효율을 최대한 확보해 줄 뿐만 아니라, 이로인해 고속 ATM 스위치 포트의 최대 용량을 사용하여 사용자들에게 보다 더 질높은 이동통신 서비스를 제공해줄 수 있다는 뛰어난 효과가 있다.

Description

저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기{ATM SWITCH BEING LOW SPEED PHYSICAL LAYER LINE CARD INTERFACE}
본 발명은 저속의 물리계층 라인카드 인터페이스가 가능한 ATM(Asynchronous Transfer Mode; 이하 ATM이라 칭함.) 교환기에 관한 것으로, 더욱 상세하게는 고속의 데이터 처리용 ATM 교환기에서 하나의 입출력 포트에 다수개의 저속 라인 카드를 접속하여 인터페이스 시키는 것이 가능하도록 해주는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기에 관한 것이다.
종래의 ATM 교환기는 도 1에 도시된 바와 같이, 프레임 단위의 데이터를 ATM 셀 단위의 데이터로 변환한 후 헤더를 붙여 출력하는 한편, ATM 셀 단위의 데이터를 입력받으면 프레임 단위의 데이터로 변환시키는 다수개의 라인 카드(1); 상기 다수개의 라인 카드(1)로부터 ATM 셀 단위의 데이터를 입력받음과 동시에 그 ATM 셀 단위의 데이터를 스위칭하는 ATM 스위칭부(2); 및 상기 다수개의 라인 카드(1)와 접속되어 경보, 카드 절체, 및 유지 보수 등의 제어 동작을 수행하는 주 제어부(3)로 구성되어 있었다.
그러나, 상술한 바와 같은 종래의 ATM 교환기는, 대용량의 고속 데이터를 처리하는 경우 ATM 스위칭부의 최대 스위칭 효율을 충분히 활용할 수 있었으나 다수개의 라인 카드에 T1(1.042Mbps), E1(2.048Mbps) 및 DS3(Digital Signal Level3; 이하 DS3라 칭함.)(44.736Mbps)등과 같은 저속의 물리 라인이 인터페이스되는 경우 라인 카드의 제한된 보드 사이즈로 인해 상기 라인 카드내에 ATM 스위칭부의 최대 스위칭 용량에 맞는 물리 포트를 수용하지 못함에 따라 ATM 스위칭부의 스위칭 효율을 최대로 사용하지 못하게 될 뿐만 아니라, 이로인해 사용자들에게 보다 더 질높은 고속의 이동통신 서비스를 제공해주지 못하게 되는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 이루어진 것으로서, 본 발명의 목적은 ATM 교환기에서 다수개의 저속 라인 카드를 인터페이스 시키는 것이 가능하도록 해줌으로써 사용자들에게 보다 더 질높은 이동통신 서비스를 제공해주기 위한 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기는, 프레임 단위의 고속 데이터를 ATM 셀 단위의 고속 데이터로 변환한 후 헤더를 붙여 출력하는 한편, ATM 셀 단위의 고속 데이터를 입력받으면 프레임 단위의 고속 데이터로 변환시키는 다수개의 고속 라인 카드;
상기 다수개의 고속 라인 카드로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터를 스위칭하는 ATM 스위칭부;
프레임 단위의 저속 데이터를 입력받아 ATM 셀 단위의 저속 데이터로 변환하여 출력하는 한편, ATM 셀 단위의 저속 데이터를 입력받으면 프레임 단위의 저속 데이터로 변환시키는 다수개의 저속 라인 카드; 및
상기 ATM 스위칭부 및 상기 다수개의 저속 라인 카드 사이에 접속되어 상기 다수개의 저속 라인 카드로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 스위칭부로 출력하는 한편, 상기 ATM 스위칭부로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 붙인 헤더를 분리시킨 후 상기 다수개의 저속 라인 카드로 인터페이스 시키는 저속 라인 카드 인터페이스부로 구성된 것을 특징으로 한다.
도 1은 종래의 ATM 교환기의 구성을 나타낸 기능블록도,
도 2는 본 발명의 일 실시예에 따른 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기의 구성을 나타낸 기능블록도,
도 3은 도 2의 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기중 저속 라인 카드 인터페이스부 및 저속 라인 카드의 구성을 상세히 나타낸 기능블록도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 고속 라인 카드 200 : ATM 스위칭부
300 : 저속 라인 카드 301 : 유토피아 레벨2 인터페이스부
302 : 저속 물리계층 정합부 400 : 저속 라인 카드 인터페이스부
401 : 유토피아 레벨2 인터페이스부 402 : ATM 계층 처리부
403 : ATM 버퍼 404 : 제어부
500 : 주 제어부
이하, 본 발명의 일 실시예에 의한 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 일 실시예에 의한 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기의 기능블록도로서, 본 발명의 일 실시예에 의한 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기는 다수개의 고속 라인 카드(100); ATM 스위칭부(200); 다수개의 저속 라인 카드(300); 저속 라인 카드 인터페이스부(400); 및 주 제어부(500)로 구성되어 있다.
상기 다수개의 고속 라인 카드(100)는 프레임 단위의 고속 데이터를 ATM 셀 단위의 고속 데이터로 변환한 후 헤더를 붙여 상기 ATM 스위칭부(200)로 출력하는한편, 상기 ATM 스위칭부(200)로부터 ATM 셀 단위의 고속 데이터를 입력받으면 프레임 단위의 고속 데이터로 변환한 후 상위단으로 출력하는 역할을 한다.
한편, 상기 ATM 스위칭부(200)는 상기 다수개의 고속 라인 카드(100)로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터에 실린 헤더를 읽어 해당 고속 라인 카드(100)로 스위칭시키는 역할을 한다.
상기 다수개의 저속 라인 카드(300)는 프레임 단위의 저속 데이터를 입력받아 ATM 셀 단위의 저속 데이터로 변환한 후 상기 저속 라인 카드 인터페이스부(400)로 출력하는 한편, 상기 저속 라인 카드 인터페이스부(400)로부터 ATM 셀 단위의 저속 데이터를 입력받으면 프레임 단위의 저속 데이터로 변환시킨 후 상위단으로 출력하는 역할을 한다.
또한, 상기 다수개의 저속 라인 카드(300)는 도 3에 도시된 바와 같이, 유토피아 레벨2(UTOPIA LEVEL2) 인터페이스부(301); 및 저속 물리계층 정합부(302)로 구성되어 있으며, 도 3을 참조하여 좀더 상세히 설명하면 다음과 같다.
상기 다수개의 저속 라인 카드(300)내에 장착된 유토피아 레벨2 인터페이스부(301)는, 유토피아 레벨2로 접속되어 상기 저속 라인 카드 인터페이스부(400)내에 장착된 유토피아 레벨2 인터페이스부(401)와 인터페이스 하는 역할을 한다.
또한, 저속 라인 카드(300)내에 장착된 저속 물리계층 정합부(302)는 프레임 단위의 저속 데이터를 ATM 셀 단위의 저속 데이터로 변환하여 상기 유토피아 레벨2 인터페이스부(301)로 출력하는 한편, 상기 유토피아 레벨2 인터페이스부(301)로부터 ATM 셀 단위의 저속데이터를 입력받으면 프레임 단위의 저속 데이터로 변환시킨후 상위단으로 출력하는 역할을 한다.
한편, 상기 저속 라인 카드 인터페이스부(400)는 상기 ATM 스위칭부(200) 및 상기 다수개의 저속 라인 카드(300) 사이에 접속되어 상기 다수개의 저속 라인 카드(300)로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 스위칭부(200)로 출력하는 한편, 상기 ATM 스위칭부(200)로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 붙인 헤더를 분리시킨 후 상기 다수개의 저속 라인 카드(300)로 인터페이스 시키는 역할을 한다.
또한, 상기 저속 라인 카드 인터페이스부(400)는 도 3에 도시된 바와 같이, 유토피아 레벨2 인터페이스부(401); ATM 계층 처리부(402); ATM 버퍼(403); 및 제어부(404)로 구성되어 있으며, 도 3을 참조하여 좀더 상세히 설명하면 다음과 같다.
상기 저속 라인 카드 인터페이스부(400)내에 장착된 유토피아 레벨2 인터페이스부(401)는, 유토피아 레벨2로 접속되어 상기 다수개의 저속 라인 카드(300)와 인터페이스 하는 역할을 한다.
또한, 상기 ATM 계층 처리부(402)는 상기 유토피아 레벨2 인터페이스부(401)를 통해 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 버퍼(403)로 출력하는 한편, 상기 ATM 버퍼(403)로부터 헤더가 붙은 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 붙은 헤더를 제거한 후 상기 유토피아 레벨2 인터페이스부(401)로 출력하는 역할을한다.
상기 ATM 버퍼(403)는 상기 ATM 계층 처리부(402)로부터 ATM 셀 단위의 저속 데이터를 입력받음과 동시에 트래픽 량에 따라 버퍼링한 후 상기 ATM 스위칭부(200)로 출력하는 한편, 상기 ATM 스위칭부(200)로부터 ATM 셀 단위의 저속 데이터를 입력받으면 트래픽 량에 따라 버퍼링한 후 상기 ATM 계층 처리부(402)로 출력하는 역할을 한다.
또한, 상기 제어부(404)는 상기 유토피아 레벨2 인터페이스부(401), ATM 계층 처리부(402), 및 ATM 버퍼(403)와 접속되어 제어신호를 출력함과 동시에 상기 저속 라인 카드(300)의 탈,실장 및 OAM(Operation And Management; 이하 OAM이라 칭함.) 정보를 관리하는 역할을 한다.
한편, 상기 주 제어부(500)는 상기 다수개의 고속 라인 카드(100) 및 저속 라인 카드 인터페이스부(400)와 접속되어, 상기 고속 라인 카드(100) 및 저속 라인 카드 인터페이스부(400)에 제어신호를 출력함과 동시에 경보 신호, 라인 카드의 절체, 및 유지 보수 등의 제어 동작을 수행하는 역할을 한다.
그러면, 상기와 같은 구성을 가지는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기의 동작과정에 대해 설명하기로 한다.
도 2는 본 발명의 일 실시예에 따른 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기의 구성을 나타낸 기능블록도이며, 도 3은 도 2의 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기중 저속 라인 카드 인터페이스부 및 저속 라인 카드의 구성을 상세히 나타낸 기능블록도이다.
상기 다수개의 고속 라인 카드(100)는 프레임 단위의 고속 데이터를 ATM 셀 단위의 고속 데이터로 변환한 후 헤더를 붙여 상기 ATM 스위칭부(200)로 출력한다.
그러면, 상기 ATM 스위칭부(200)는 상기 다수개의 고속 라인 카드(100)로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터에 실린 헤더를 읽어 해당하는 고속 라인 카드(100)로 스위칭 시킨다.
한편, 상기 다수개의 저속 라인 카드(300)는 프레임 단위의 저속 데이터를 입력받아 ATM 셀 단위의 저속 데이터로 변환한 후 상기 저속 라인 카드 인터페이스부(400)로 출력한다.
그러면, 상기 저속 라인 카드 인터페이스부(400)는 상기 다수개의 저속 라인 카드(300)로부터 ATM 셀 단위의 저속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 스위칭부(200)로 출력한다.
이어서, 상기 ATM 스위칭부(200)는 상기 저속 라인 카드 인터페이스부(400)로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터에 실린 헤더를 읽어 해당하는 고속 라인 카드(100)로 스위칭 시킨다.
상기의 동작을 도 3을 참조하여 좀더 상세히 설명하면, 도 3에 도시된 바와 같이, 상기 다수개의 저속 라인 카드(300)내에 장착된 저속 물리계층 정합부(302)는 프레임 단위의 저속 데이터를 ATM 셀 단위의 저속 데이터로 변환하여 상기 유토피아 레벨2 인터페이스부(301)로 출력한다.
그러면, 상기 유토피아 레벨2 인터페이스부(301)는 상기 저속 물리계층 정합부(302)로부터 입력되는 ATM 셀 단위의 저속 데이터를 상기 저속 라인 카드 인터페이스부(400)내에 장착된 유토피아 레벨2 인터페이스부(401)로 출력한다.
이어서, 상기 유토피아 레벨2 인터페이스부(401)는 상기 유토피아 레벨2 인터페이스부(301)로부터 ATM 셀 단위의 데이터를 입력받음과 동시에 상기 ATM 계층 처리부(402)로 출력한다.
그러면, 상기 ATM 계층 처리부(402)는 상기 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 버퍼(403)로 출력한다.
이어서, 상기 ATM 버퍼(403)는 상기 ATM 계층 처리부(402)로부터 ATM 셀 단위의 저속 데이터를 입력받음과 동시에 트래픽 량에 따라 버퍼링한 후 상기 ATM 스위칭부(200)로 출력한다.
그러면, 상기 ATM 스위칭부(200)는 상기 저속 라인 카드 인터페이스부(400)로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터에 실린 헤더를 읽어 해당하는 고속 라인 카드(100)로 스위칭 시킨다.
따라서, 상술한 바와 같은 동작 과정을 통한 본 발명 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기에 의하면 ATM 스위칭부에 직접 저속 라인 카드를 접속시키지 않고도 다수개의 저속 라인 카드를 인터페이스 시키는 것이 가능할 뿐만 아니라, ATM 교환기의 스위칭 효율을 최대로 사용할 수 있다.
상술한 바와 같이 본 발명에 의한 저속의 물리계층 라인카드 인터페이스가가능한 ATM 교환기에 의하면, 고속의 데이터 처리용 ATM 교환기에서 하나의 입출력 포트에 다수개의 저속 라인 카드를 접속하여 인터페이스 시키는 것이 가능하도록 해줌으로써 ATM 스위칭 효율을 최대한 확보해 줄 뿐만 아니라, 이로인해 고속 ATM 스위치 포트의 최대 용량을 사용하여 사용자들에게 보다 더 질높은 이동통신 서비스를 제공해줄 수 있다는 뛰어난 효과가 있다.

Claims (4)

  1. 프레임 단위의 고속 데이터를 ATM 셀 단위의 고속 데이터로 변환한 후 헤더를 붙여 출력하는 한편, ATM 셀 단위의 고속 데이터를 입력받으면 프레임 단위의 고속 데이터로 변환시키는 다수개의 고속 라인 카드;
    상기 다수개의 고속 라인 카드로부터 ATM 셀 단위의 고속 데이터를 입력받음과 동시에 그 ATM 셀 단위의 고속 데이터를 스위칭하는 ATM 스위칭부;
    프레임 단위의 저속 데이터를 입력받아 ATM 셀 단위의 저속 데이터로 변환하여 출력하는 한편, ATM 셀 단위의 저속 데이터를 입력받으면 프레임 단위의 저속 데이터로 변환시키는 다수개의 저속 라인 카드; 및
    상기 ATM 스위칭부 및 상기 다수개의 저속 라인 카드 사이에 접속되어 상기 다수개의 저속 라인 카드로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 상기 ATM 스위칭부로 출력하는 한편, 상기 ATM 스위칭부로부터 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 붙인 헤더를 분리시킨 후 상기 다수개의 저속 라인 카드로 인터페이스 시키는 저속 라인 카드 인터페이스부로 구성된 것을 특징으로 하는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기.
  2. 제 1항에 있어서,
    상기 다수개의 고속 라인 카드 및 저속 라인 카드 인터페이스부와 접속되어 경보, 카드 절체, 및 유지 보수 등의 제어 동작을 수행하는 주 제어부가 추가로 구성된 것을 특징으로 하는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기.
  3. 제 1항에 있어서,
    상기 저속 라인 카드 인터페이스부는, 유토피아 레벨2로 접속되어 상기 다수개의 저속 라인 카드와 인터페이스하는 유토피아 레벨2 인터페이스부;
    상기 유토피아 레벨2 인터페이스부를 통해 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 헤더를 붙여 출력하는 한편, 헤더가 붙은 ATM 셀 단위의 저속 데이터를 입력받으면 그 ATM 셀 단위의 저속 데이터에 붙은 헤더를 제거한 후 상기 유토피아 레벨2 인터페이스부로 출력하는 ATM 계층 처리부;
    상기 ATM 계층 처리부로부터 ATM 셀 단위의 저속 데이터를 입력받음과 동시에 트래픽 량에 따라 버퍼링한 후 상기 ATM 스위칭부로 출력하는 한편, 상기 ATM 스위칭부로부터 ATM 셀 단위의 저속 데이터를 입력받음과 동시에 트래픽 량에 따라 버퍼링한 후 상기 ATM 계층 처리부로 출력하는 ATM 버퍼; 및
    탈,실장 및 OAM 정보를 관리하는 제어부로 구성된 것을 특징으로 하는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기.
  4. 제 1항에 있어서,
    상기 다수개의 저속 라인 카드는, 유토피아 레벨2로 접속되어 상기 저속 라인 카드 인터페이스부내에 장착된 유토피아 레벨2 인터페이스부와 인터페이스하는 유토피아 레벨2 인터페이스부; 및
    프레임 단위의 저속 데이터를 ATM 셀 단위의 저속 데이터로 변환하여 상기 유토피아 레벨2 인터페이스부로 출력하는 한편, 상기 유토피아 레벨2 인터페이스부로부터 ATM 셀 단위의 저속데이터를 입력받으면 프레임 단위의 저속 데이터로 변환시키는 저속 물리계층 정합부로 구성된 것을 특징으로 하는 저속의 물리계층 라인카드 인터페이스가 가능한 ATM 교환기.
KR1020000060379A 2000-10-13 2000-10-13 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기 KR100347330B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000060379A KR100347330B1 (ko) 2000-10-13 2000-10-13 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000060379A KR100347330B1 (ko) 2000-10-13 2000-10-13 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기

Publications (2)

Publication Number Publication Date
KR20020029722A true KR20020029722A (ko) 2002-04-19
KR100347330B1 KR100347330B1 (ko) 2002-08-07

Family

ID=19693401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000060379A KR100347330B1 (ko) 2000-10-13 2000-10-13 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기

Country Status (1)

Country Link
KR (1) KR100347330B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100666988B1 (ko) * 2004-11-17 2007-01-10 삼성전자주식회사 통신 네트워크에서의 패킷 스위칭 방법 및 시스템
KR101040158B1 (ko) * 2007-06-14 2011-06-09 브로드콤 코포레이션 60ghz 대역 전송을 위한 저속 mac/phy를 위한 방법 및 시스템

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100666988B1 (ko) * 2004-11-17 2007-01-10 삼성전자주식회사 통신 네트워크에서의 패킷 스위칭 방법 및 시스템
KR101040158B1 (ko) * 2007-06-14 2011-06-09 브로드콤 코포레이션 60ghz 대역 전송을 위한 저속 mac/phy를 위한 방법 및 시스템

Also Published As

Publication number Publication date
KR100347330B1 (ko) 2002-08-07

Similar Documents

Publication Publication Date Title
US6031838A (en) ATM switching system
US5859846A (en) Fully-interconnected asynchronous transfer mode switching apparatus
JP3151139B2 (ja) マルチプレクサおよびデマルチプレクサを用いた固定長パケット・スイッチング装置
US5715247A (en) Method of sending and receiving setting information and monitoring information in communication apparatus
RU2194367C2 (ru) Устройство и способ сегментации и повторной сборки трафика с постоянной скоростью передачи битов в сети с асинхронным переносом информации
KR100347330B1 (ko) 저속의 물리계층 라인카드 인터페이스가 가능한 atm교환기
JPH07202901A (ja) Atmスイッチ
KR100198433B1 (ko) Atm 교환기에서 채널별로 처리하는 프레임 릴레이 망/서비스 연동장치
JP2624834B2 (ja) ラベル変換回路
US6831919B1 (en) Low-speed subscriber extension type system
JPH07202895A (ja) セル多重化方式およびセル多重化装置
JPH10327175A (ja) スイッチ及びスイッチング方法
KR100258706B1 (ko) Atm 교환기의 스위치 네트워크 장치
KR100346792B1 (ko) 비동기 전달모드 처리 시스템의 호처리 구조
JP3101861B2 (ja) 共通付加遅延制御装置
JP2785006B2 (ja) Fc/atm網相互変換装置における多重/分離方式
JP3055547B2 (ja) セル組立方法、セル分解方法、およびatmセル通信装置
KR20030019835A (ko) 셀버스를 이용한 에이티엠 스위칭 장치
KR200274799Y1 (ko) 비동기전송방식 교환기의 어댑터 장치
JP2655630B2 (ja) アラーム表示信号発生回路
KR970068327A (ko) Atm 교환기와 ds1e 전송장치간의 정합장치
KR100372876B1 (ko) 에스티엠-4씨급 가입자 정합 장치 및 방법
KR100233679B1 (ko) Atm 교환기에서 중속 가입자 정합장치
JP3055548B2 (ja) Atm通信装置
JPH08331156A (ja) セル組立方法、セル分解方法、およびatmセル

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060720

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee