KR100346792B1 - 비동기 전달모드 처리 시스템의 호처리 구조 - Google Patents

비동기 전달모드 처리 시스템의 호처리 구조 Download PDF

Info

Publication number
KR100346792B1
KR100346792B1 KR1019990037075A KR19990037075A KR100346792B1 KR 100346792 B1 KR100346792 B1 KR 100346792B1 KR 1019990037075 A KR1019990037075 A KR 1019990037075A KR 19990037075 A KR19990037075 A KR 19990037075A KR 100346792 B1 KR100346792 B1 KR 100346792B1
Authority
KR
South Korea
Prior art keywords
line matching
cell
control
matching unit
controller
Prior art date
Application number
KR1019990037075A
Other languages
English (en)
Other versions
KR20010025967A (ko
Inventor
채종억
고병도
노장래
김재근
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1019990037075A priority Critical patent/KR100346792B1/ko
Publication of KR20010025967A publication Critical patent/KR20010025967A/ko
Application granted granted Critical
Publication of KR100346792B1 publication Critical patent/KR100346792B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5618Bridges, gateways [GW] or interworking units [IWU]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5619Network Node Interface, e.g. tandem connections, transit switching
    • H04L2012/562Routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5619Network Node Interface, e.g. tandem connections, transit switching
    • H04L2012/5624Path aspects, e.g. path bundling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
    • H04L2012/5658Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL5

Abstract

본 발명은 비동기 전송모드 처리 시스템의 호 처리 구조 및 프로세서간 통신 구조에 관한 것으로서, 가입자 시스템 혹은 망 시스템과의 정합을 위하여 비동기 전송모드 기반의 물리계층 및 비동기 전송모드 계층기능을 수행하는 라인정합부와, 다수개의 라인정합부와 상기 다수개의 라인정합부에 대한 제어 및 관리기능을 수행하는 라인정합부 제어기로 구성된 라인정합모듈과 라인정합모듈간의 셀 교환기능을 제공하는 비동기 전송모드 스위치와 호처리 기능 및 운용관리 기능을 수행하는 호처리기로 구성된 비동기 전송모드 처리 시스템에서 사용자 셀 경로로부터 연결 설정 및 시스템 운용관리를 위한 제어 경로를 분리시키기 위하여 라인정합모듈에서 수신되는 셀들의 헤더에 포함되어 있는 가상경로/가상회선 정보를 이용하여 신호 및 운용관리 셀들을 사용자 셀 패스로부터 분리시키거나 혹은 라인정합모듈 제어기로부터 전달되는 제어 혹은 운용관리셀을 사용자 셀 패스에 삽입하는 기능과 사용자 셀 경로와는 독립되어 있고 다수개의 라인정합모듈 제어기와 호처리기 간의 제어 및 운용관리 정보 전달을 위한 통로역할을 담당하는 다중화된 고속직렬통신버스를 포함함으로써, 사용자 셀 경로 대역폭의 활용도를 높일 수 있으며, 호 처리 성능을 높여야 할 경우에 사용자 셀 경로 대역폭에 영향을 미치지 않고 시스템의 제어 및 관리 성능 확장이 용이한 효과가 있다.

Description

비동기 전달모드 처리 시스템의 호처리 구조{A Structure of call control in ATM systems}
본 발명은 비동기 전송모드(Asynchronous Transfer Mode, 이하 ATM이라 칭함) 처리 시스템의 호처리 및 프로세서간 통신 구조에 관한 것으로서, ATM 처리 시스템에서 사용자 셀 전송을 위한 가상경로 및 가상회선 설정을 위한 호 연결 설정 기능 및 프로세서간 통신을 고속으로 수행하기 위하여 연결 설정 및 프로세서간 통신을 위한 부담을 최소화시켜 시스템의 호처리 및 프로세서간 통신을 위한 성능을 높이며, 성능 확장이 용이한 구조를 제안하기 위함이다.
현재의 ATM 처리 시스템은 연결설정된 경로를 통하여 외부의 간섭없이 사용자 셀을 전송하는 사용자 셀 전송 경로와 사용자 셀 전송경로에 대한 연결설정 혹은 시스템 제어, 시스템 운용관리 및 망운용관리를 위한 제어 및 관리 정보를 전달하는 제어 셀 혹은 제어메시지 전송경로를 동일한 경로를 사용하고 있는데, 상기 사용자 셀의 경우에는 수신 라인정합부에서 수신된 셀들이 ATM 스위치를 통하여 송신 라인정합부에 전달되어 ATM 처리 시스템에 연결되어 있는 사용자 단말 혹은 망장치로 출력된다.
사용자 셀이 전송되는 경로는 사용자 셀이 전송되기 전에 셀 송신자와 수신자 사이에 사전에 연결설정이 되어야 한다. 연결설정을 위한 제어 셀들은 사용자 셀과 다중화된 상태로 ATM 처리 시스템의 라인정합부로 수신되며, 라인정합부에서 사용자 셀 경로로 부터 분리되어 연결설정 기능을 수행하는 호처리기로 시스템 내부 제어 경로를 통하여 전달된다.
한편 호제어기는 연결설정 요구에 대한 유효한 가상경로 및 가상회선 식별자를 할당한 후 신호연결 프로토콜에 따른 수신자와 연결되어 있는 라인정합부로 제어 경로를 통하여 전달하며, 제어 경로를 통하여 라인정합부에 수신된 제어 셀 혹은 제어정보는 사용자 셀과 다중화되어 전송된다.
시스템 내부의 장애 혹은 성능 정보 제어메시지의 경우에는 정보 수집을 담당하는 하부 라인제어 프로세서와 정보 처리를 담당하는 상위 프로세서간 제어 경로를 통하여 전달된다. 제어 경로는 시스템의 특성에 따라 크게 사용자 셀 경로의 부분 대역폭을 제어 정보 전달을 위한 대역폭으로 활용하는 경우와 제어 셀 혹은 메시지 경로를 사용자 셀 경로와는 완전히 구분하여 사용하는 다양한 방식으로 구현되고 있는데, 전자의 경우에는 대용량시스템에 많이 적용되고 있는 구조로서 호처리기를 ATM 스위치의 포트에 직접 접속하여 라인정합부로부터 분리된 제어 셀들을 송수신 가능하지만 제어 정보의 증가는 사용자가 활용할 수 있는 대역폭에 제한을 주게되며, 제어 셀의 삽입으로 인한 트랙픽 특성의 왜곡으로 시스템 내부 트래픽 제어기능을 복잡화시키는 단점을 가지고 있다. 또한 라인정합부의 제어를 위한제어 프로세서는 라인정합부 전용 프로세서에 의해 제어되기 때문에 포트당 가격의 상승요인이 된다.
따라서 중앙집중화되어 처리되는 호 처리구조에서는 시스템이 대형화 될수록 호처리 성능이 호처리기의 내장 프로세서의 성능에 의존적이며, 호제어 정보 및 프로세서간 통신 메시지 정보가 가입자 셀 경로와 동일한 경로를 사용함으로써 사용자 셀경로 대역폭의 활용도를 떨어뜨리며, 서비스품질을 유지시키기 위한 기능이 복잡해지는 단점을 보완하기 위하여, 본 발명에서는 다수개의 라인정합부와 하나의 라인정합부 제어기로서 하나의 라인정합모듈을 구성하고 라인정합부 제어기가 모듈 내부의 호처리 신호셀의 추출 및 삽입 기능, 모듈내 라인정합부의 장애 및 성능 관리 기능을 수행하는 모듈화된 구조로 설계하었으며, 호처리기능 및 시스템 장애기능을 담당하는 호처리기와는 사용자 셀 경로로 부터 분리되어 있는 독립된 고속직렬링크를 다중화시켜 프레임 전송 기반으로 통신이 가능하도록 함으로써 시스템의 호처리 및 프로세서간 통신 정보의 증가에 유연하게 대처할 수 있도록 하였다.
상기 문제점을 해결하기 위해 본 발명은, ATM 처리 시스템에서 시스템의 용량 확장 시 혹은 프로세서간 통신 정보의 증가 시에도 높은 호처리 성능을 제공하기 위하여 라인정합부로부터 사용자 셀과 먹싱되어 수신되는 제어 셀들을 여과시킴 없이 ATM 스위치를 통하여 호제어기에 전달하는 중앙집중화되어 처리되는 호 처리구조에 있어서 시스템이 대형화 될수록 호처리 성능이 호처리기의 내장 프로세서의성능에 의존적이며, 호제어 정보 및 프로세서간 통신 메시지 정보가 가입자 셀 경로와 동일한 경로를 사용함으로써 사용자 셀경로 대역폭의 활용도를 떨어뜨리며, 서비스품질을 유지시키기 위한 기능이 복잡해지는 단점을 보완하기 위하여 호처리 성능 저하, 사용자 셀 경로와 동일한 경로를 통함으로서 제어 정보의 증가는 사용자 정보 전달 대역폭의 감소 및 호처리 기능 확장성 등의 문제점들을 개선하기 위한 구조를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위해 본 발명은, 다수개의 라인정합부와 하나의 라인정합부 제어기로서 하나의 라인정합모듈을 구성하고 라인정합부 제어기가 모듈 내부의 호처리 신호셀의 추출 및 삽입 기능, 모듈내 라인정합부의 장애 및 성능 관리 기능을 수행하는 모듈화된 구조로 설계하였으며, 호리기능 및 시스템 장애기능을 담당하는 호처리기와는 사용자 셀 경로로 부터 분리되어 있는 독립된 고속직렬링크를 다중화시켜 프레임 전송 기반으로 통신이 가능하도록 함으로써 시스템의 호처리 및 프로세서간 통신 정보의 증가에 유연하게 대처할 수 있도록 하였다.
도 1 은 본 발명에 따른 비동기 전송 모드 처리 시스템의 전체 블록구성도,
도 2 는 본 발명에 따른 비동기 전달모드 처리 시스템 라인정합모듈의 블록 구성도,
도 3 은 본 발명이 적용되는 라인정합모듈에서의 라인정합부 제어기와 라인 정합부의 블록구성도.
* 도면의 주요부분에 대한 부호의 설명
100 : 호 처리기 200 : 라인정합모듈
210 : 라인정합부 제어기 211 : 제어 프로세서
212 : 직렬통신 제어기 213 : AAL5 제어기
214, 247 : 디먹스 215, 246 : 먹스
216, 241 : 버스 인터페이스 217 : 메모리 중재기
218 : 메모리 220 : 제어 셀 버스
230 : 제어버스 240 : 라인정합부
242 : 송신 제어 셀 버퍼 243 : 송신 사용자 셀 버퍼
244 : 수신 제어 셀 버퍼 245 : 수신 사용자 셀버퍼
248 : ATM계 제어기 249 : 물리계층 제어기
250 : 셀버스 300 : ATM 스위치
400 : 고속직렬통신버스
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명하면 다음과 같다.
도 1은 본 발명의 비동기 전송모드 처리 시스템의 전체 블록구성도로서, 가입자나 망시스템간의 라인정합기능 수행을 위해 수신되는 셀들의 헤더에 포함된 정보를 이용하여 셀들을 목적지 라인정합 모듈로 전달할 수 있도록 수신 셀에 태그(tag)를 붙여 ATM 스위치에 전달하는 다수개의 라인정합모듈(200)과, 셀의 전단에 붙어있는 라우팅 태그정보를 기반으로 목적지 라인정합 모듈로 셀을 전달하는 ATM 스위치(300)와, 상기 셀들 중 제어 셀의 경우 상기 라인정합모듈에서 분리되어 전달된 셀들을 연결설정을 위한 제반 파라메터를 결정하여 제어 메시지를 발생시키는 호처리기(100)와, 발생된 제어 메시지를 전달하기 위한 통로역할을 하는 다중화되어 있는 고속직렬통신버스(400)로 구성된다.
상기 구성에 따른 상호작용을 보면, 비동기 전송 모드 처리 시스템은 가입자 혹은 망시스템간 ATM 기반의 라인정합기능을 수행하는 라인정합 모듈(200)은 다수개의 라인정합부, 라인정합 게이지 및 이들 상호간의 셀 정보 전달을 위한 버스와 제어 정보 전달을 위한 버스로 구성되며, 외부 가입자 장치 혹은 망창치와는 라인정합부를 통하여 접속된다.
상기 라인정합부에 입력되는 사용자 셀은 53옥텟 고정길이이며, 셀들의 헤더에 포함되어 있는 가상경로 및 가상회선 정보를 바탕으로 목적지 라인정합 모듈로 전달될 수 있도록 셀에 태그를 붙여 ATM 스위치(300)로 전달하면, ATM 스위치(300)에서는 셀의 전단에 붙어 있는 태그정보를 기반으로 목적지 라인정합부로 전달된다.
목적지 라인정합부에서는 ATM 스위치 내부에서의 라우팅을 위한 정보인 태그를 제거시킨 후 라인정합부에 접속되어 있는 장치로 셀을 전송한다.
이때 라인정합부로 수신되는 제어 셀의 경우에는 상기 라인정합모듈(200)에서 ATM 스위치로 전달되지 않고 사용자 셀 경로에서 분리되어 제어버스를 통하여 라인정합 제어기에 전달되면, 라인정합 제어기에서는 라인정합 모듈 내의 라인정합부에서 다중화되어 수신된 제어 셀들에 대한 AAL 5 메시지 재결합이 이루어지며, 재결합되이 끝난 제어 메시지는 다중화된 고속직렬버스를 통하여 호처리기(100)로 전달된다.
상기 호처리기(100)에서는 연결설정을 위한 제반 파라메타를 결정한 후 호 연결설정요구에 대한 응답 제어 메시지를 발생시키고, 상기 제어메시지는 다중화되어 있는 고속직렬통신버스(400)를 통하여 라인정합 모듈(200)로 전달되며, 라인정합 모듈(200)에서 제어 메시지는 53옥텟 단위의 AAL 5 형태 셀로 분할되어 가입자 장치 혹은 망장치로 전달되게 된다.
상기 다중화되어 있는 고속직렬버스는 호연결설정을 위한 제어 경로뿐만 아니라 상태감시, 장애와 성능 정보 요구 및 전달 등과 같은 시스템 내부의 프로세서간 통신을 위한 경로로서 활용된다.
본 발명에서 하나의 라인정합 모듈(200)은 다수개의 라인정합부(240)로 구성되며, 라인정합모듈(200)간 혹은 호처리기 사이의 통신은 다중화되어 있는 고속직렬통신버스(400)를 통하여 전달되는 구조로서 AAL 형태 5의 분할 및 재결합 기능을 라인정합 모듈(200)에 분사시켜 둠으로써, 사용자 셀 경로로부터 제어 셀 경로를 분리시켜 사용자 셀 경로의 대역폭 활용도를 높일 수 있으며, 사용자 셀과 제어 셀이 다중화되어 전달되는 경우에 있어서의 제어 셀의 삽입 및 추출로 인한 사용자 셀에 대한 트래픽 특성의 왜곡으로 ATM 트래픽 관리가 복잡해지는 문제가 없으며, 제어 정보의 증가로 인한 제어 성능 확장을 다중화되어 있는 고 대역폭의 고속직렬버스를 사용함으로써 시스템 내부에서의 제어기의 위치 및 수량에 제한성이 없기때문에 확장성이 우수하며, 또한 다양한 직렬버스 프로토콜을 적용할 수 있으므로 용량 확장의 유연성이 높은 구조이다.
도 2 는 상기 도 1에서의 라인정합모듈(200)의 상세 블록도를 도시한 것이다.
상기 도 2에 도시된 바와 같이, 라인정합모듈(200)은 다수개의 라인정합부(240)와 상기 라인정합부(240)를 제어하는 하나의 라인정합부 제어기(210)로 구성되어 있다.
라인정합부(240)는 수신된 셀헤더에 있는 가상경로 및 가상회선 정보를 기반으로 제어 셀인 경우에는 제어 셀 버스(220)를 통하여 라인정합부 제어기(210)로 전달하며, 사용자 셀인 경우에는 셀버스(250)를 통하여 ATM 스위치(300)로 전달된다.
상기 라인정합부 제어기(210)는 다중화되어 있는 고속직렬통신버스를 통하여 재결합된 제어신호 메시지를 호처리기(100)로 전달하거나 혹은 호처리기(100)에서 발생된 메시지 또한 고속직렬통신버스(400)를 통하여 라인정합부(210)에 전달한다.
제어 메시지를 수신한 라인정합부 제어기(210)는 제어 메시지를 53옥텟 단위의 AAL 5 셀로 분할하여 라인정합부(240)로 전달하는 기능을 수행한다.
도 3 은 본 발명이 적용되는 라인정합모듈에서의 라인정합부 제어기(210)와 라인정합부(240)의 블록구성도로서, 본 발명에서 호처리기(100)와 ATM 처리 시스템에 분산되어 있는 라인정합부 제어기(210)는, 다중화되어 있는 고속직렬버스(400)로 연결되어 시스템의 관리 혹은 제어를 위한 메시지를 교환한다.
라인정합부 제어기(210)에서 직렬통신제어기(212)는 고속직렬통신버스(400)를 통하여 수신된 호처리기로 부터의 메시지를 AAL5 제어기(213) 및 제어 프로세서와 함께 공유하는 공유메모리(218)에 저장하기 위하여 메모리 중재기(217)에 공유메모리(218)의 접근을 요구하여, 메모리(218)의 접근이 허용되면 수신한 메시지를 메모리(218)에 저장한다. 저장이 끝나면 인터럽트로 고속직렬통신버스로부터 메시지 수진이 끝났음을 제어 프로세서(211)에 알린다. 상기 제어 프로세서(211)는 메모리(218)에 저장된 메시지 중에서 호처리 관련 메시지는 AAL 5 메시지로 변환된 후 53 옥텟 단위의 셀로 분할되어 라인정합부로 전달되는데, 상기 변환기능을 라인정합부 제어기(210)에서 고속으로 수행하기 위하여 고속직렬통신버스로의 수신 메시지 버퍼와 AAL 5 송신 메시지 버퍼는 동일한 메모리(218) 내 버퍼가 사용된다.
상기 고속직렬통신버스(216)로부터 수신된 메시지를 AAL 5 메시지로 변환시키기 위하여 헤더정보 및 트레일러정보는 제거되며, 유료부하 정보에 해당되는 부분에 AAL 5 트레일러 정보를 붙여 AAL 5 메시지로 만든 후 AAL 5 제어기(213)에 송신 버퍼 레지스터에 새로이 만들어진 메시지의 위치 정보를 업데이트시키면 AAL5 제어기(213)는 상기 제어 메시지를 53 옥텟단위의 AAL5 셀로 분할하여 디먹스(214)로 셀을 전달한다.
상기 디먹스(214)는 목적지 라인정합부(240)가 각기 다른 제어 셀들이 다중화되어 있는 제어 셀들에 대하여 각 셀들이 목적지 라인정합부(240)로 전달될 수 있도록 역다중화하는 기능을 수행한다. 상기 디먹스(214)는 셀헤더에 포함되어 있는 가상경로 및 가상회선 식별자에 대하여 각 셀들이 전달되어질 라인정합부(240)를 지정하는 목적지 라인정합부(240)포트멥 테이블을 가지고 있으며, 상기 디먹스(214)는 제어 셀이 디먹스(214)로 입력될 때 마다 멥핑테이블을 룩읍하여 목적지 라인정합부를 선택하기 위한 포트 정보를 출력하며, 상기 포트정보로 부터 목적지 라인정합부(240)가 선택되어 제어 셀은 목적지 라인정합부(240)의 송신제어셀버퍼(242)에 입력된다.
한편 ATM 스위치(300)로 부터의 입력되는 사용자 셀은 송신사용자 셀 버퍼(243)에 각각 버퍼링되며, 먹스(246)에 의해 송신제어셀버퍼(242)와 다중화되어 ATM 계층 제어기(248)에 전달된다.
상기 ATM 계층 제어기(248)는 필요시 수신된 제어 셀 및 사용자 셀에 대한 셀헤더 정보 변환을 하여 물리계층 제어기(249)를 통하여 외부망 혹은 가입자 장치에 접속된다.
라인정합부(240)으로부터 수신되는 셀스트림에 대하여 살펴보면, 물리계층 제어기(249)로부터 동기전송 프레임에 실려 수신된 ATM 셀들은 셀헤더의 정보 손상여부를 확인하고 손상되지 않은 셀들은 ATM 계층 제어기(248)로 올려 보내진다.
상기 ATM계층 제어기(248)에서는 수신된 셀의 가상경로 및 가상회선 값이 등록된 연결설정 값인지를 확인하여 만약 등록되어 있지 않은 연결로부터 수신된 셀이면 폐기시키며, 연결설정된 정상적인 셀일 경우에는 필요시 셀의 헤더에 저장되어 있는 가상경로 및 가상회선 값을 변환하며, 또한 ATM 스위치(300)에서 목적지 라인정합부(240)에 전달되기 위한 정보인 스위칭 테그 값을 셀에 더 붙여 상위로 올려 보낸다.
이 때 사용자 셀은 사용자 셀은 수신사용자 셀 버퍼(245)에 저장되며, 제어 셀은 사용자 셀 패스에서 분리되어 수신제어셀 버퍼(244)에 저장된다.
상기 수신사용자 셀 버퍼(245)에 사용자 셀이 입력되면 제어 로직에서 셀의 유무가 검출되어 ATM 스위치(300)로 전달된다.
상기 수신제어셀 버퍼(244)에 제어 셀이 입력되면 라인정합부 제어기(210)의 먹스(246)는 다수개의 라인정합부(240)의 수신제어셀 버퍼(244)에 셀의 버퍼링 유무를 검출하며, 셀이 저장되어 있을 경우에는 제어 셀을 읽어 들이기 위한 제어신호를 발생하켜 셀들을 읽어들여 AAL5 제어기(213)에 전달한다.
AAL5 제어기(213)는 가상경로 및 가상회선별로 수신된 셀들을 재결합하기 위한 재결합 버퍼인 메모리(218)에 저장한다.
상기 재결합 버퍼로 사용되는 메모리(218)는 직렬통신 제어기(212)과 제어 프로세서가 공통적으로 사용하고 있기 때문에 상기 AAL5 제어기(213)가 재결합 버퍼로 사용되는 메모리(218)에 접근하기 위해서는 메모리 중재기(217)의 메모리(218)의 접근 허용을 받아 먹스로부터 입력된 제어 셀을들 재결합시킨다.
재결합이 끝나면 AAL5 계층 제어기(213)는 제어 프로세서(211)에 인터럽트를 요구하며, 인터럽트를 검출한 제어 프로세서(211)는 재결합 버퍼에 저장되어 있는 재결합이 끝난 AAL5 제어 메시지를 읽어들여 해당 처리 태스크로 제어 메시지를 전달한다.
만약 해당 태스크가 호처리기(100)이면 직렬통신제어기(212)에 제어메시지에 메모리 내 위치 정보를 제어하여, 고속직렬버스(400)를 통하여 호처리기에 전달한다.
상술한 바와 같이 본 발명은, 사용자 셀 패스와 제어 셀 패스를 분리시키고 AAL 5 분할 및 재결합 기능을 모듈 단위로 분산시켜 중앙집중화된 호처리 부담을 경감시켜 시스템의 호처리 성능을 높일 수 있으며, 제어 셀 패스가 사용자 셀패스로부터 분리됨으로써 사용자 셀경로에 대한 대역폭의 활용도를 높일 수 있으며, 제어 셀 및 시스템 내부 프로세서 통신을 위한 셀의 증가로 인한 사용자 셀 트래픽 특성이 왜곡이 줄어드므로써 ATM 트래픽 제어 기능의 단순화가 가능하며, 시스템의 용량, 서비스의 확장 및 새로운 서비스의 도입시 요구되는 호처리 및 프로세서간 통신 성능 확장의 요구사항에 대해서도 사용자 셀 경로로부터 분리되어 있는 제어경로의 성능확장이 용이하며, 특히 프로세서간 통신방식인 고속직렬통신버스 방식은 기술의 진보가 매우 빠른 분야이며, 기술진보에 따른 다양한 기술을 시스템에 적용가능하므로 시스템의 성능확장 요구에 유연하게 대처할 수 있다.
또한 추후 호처리 기능을 현재의 중앙집중화된 호처리기에서 라인정합모듈로 내려 분산시켜 수행가능케함으로써, 호처리 각 모듈에서 처리하는 호 처리 시간을 줄일 수 있기 때문에 대용량 ATM 시스템에서 호 처리 성능 확장이 용이한 효과가 있다.

Claims (4)

  1. 비동기 전송모드(ATM)를 통하여 중앙집중화되어 있는 구조에 있어서의 호처리 성능 저하 및 호처리 기능 확장성의 문제를 개선하기 위한 구조에 있어서,
    가입자나 망 시스템간의 라인정합기능 수행을 위해 수신되는 셀들의 헤더에 포함된 정보를 이용하여 셀들의 목적지 라인정합 모듈로 전달할 수 있도록 셀에 태그를 붙여 전달하는 라인정합부와;
    상기 라인정합부 다수개와 다수개의 라인정합부와는 병렬제어버스로 연결되며, 라인정합부에서 사용자 셀 경로로부터 분리된 제어 셀들을 AAL 5 메시지로 재결합 혹은 분할기능을 수행하며, 모듈 내 다수개의 라인정합부에 대한 제어, 장애 및 성능관리 기능을 수행하는 라인정합부 제어기로 구성된 라인정합모듈과;
    셀의 전단에 붙어있는 테그 정보를 기반으로 목적지 라인정합모듈로 셀을 전달하는 ATM 스위치와;
    상기 셀들 중 제어 셀의 경우 상기 라인정합모듈에서 분리되어 전달된 셀들을 연결하기 위한 제반 파라메터를 결정하여 제어 메시지를 발생시키는 호처리기와;
    발생된 제어 메시지를 전달하기 위한 통로역할을 담당하는 고속직렬통신버스를 포함하여 구성된 것을 특징으로 하는 비동기 전달모드 처리 시스템의 호처리 구조.
  2. 제 1 항에 있어서,
    상기 라인정합모듈은,
    수신된 셀헤더의 가상경로 및 가상회선 정보를 기반으로 제어 셀인 경우 제어 셀 버스를 통하여 라인정합부 제어기로 전달하며, 사용자 셀인 경우에는 셀버스를 통하여 ATM 스위치로 전달하는 라인정합부와;
    다수개의 고속직렬통신버스를 통해 재결합된 제어신호 메시지를 호처리기로 전달하거나 상기 호처리기에서 발생된 메시지를 고속직렬통신버스를 통하여 상기 라인정합부에 전달하는 라인정합부 제어기로 이루어진 것을 특징으로 하는 비동기 전달모드 처리 시스템의 호처리 구조.
  3. 제 2 항에 있어서,
    상기 라인정합부 제어기는,
    고속직렬통신버스를 통하여 수신된 메시지를 AAL5 제어기 및 제어 프로세서가 공유하는 메모리에 접근하기 위해 메모리 중재기의 중재기의 접근 요구가 허락되면 수신한 메시지를 메모리의 AAL 5 형태 송신 버퍼에 저장하고 메시지의 수신이 끝났음을 제어프로세서에 인터럽트로 알려주는 직렬통신제어기와;
    상기 직렬통신제어기로부터 수신된 메시지에 대한 버버퍼내 위치 정보를 상기 AAL5 제어기에 알려주어 제어 메시지를 일정 셀로 분할하여 디먹스로 셀을 전달하는 제어 프로세서와;
    상기 AAL5 제어기로부터의 받은 메시지의 셀헤더에 포함된 라우팅정보를 읽어 목적지 라인정합부를 선택하고 라인정합부의 송신제어셀버퍼에 입력시키는 디먹스로 이루어진 것을 특징으로 하는 비동기 전달모드 처리 시스템의 호처리 구조.
  4. 제 2 항에 있어서,
    상기 라인정합부는,
    상기 라인정합부 제어기로부터 입력된 제어 셀과 ATM 스위치로부터 입력된 사용자 셀을 각각 버퍼링하는 송신제어셀 버퍼 및 송신사용자셀 버퍼와;
    상기 송신제어셀 버퍼와 송신사용자셀 버퍼의 셀을 먹싱하는 먹스와;
    상기 먹싱된 셀을 전달받아 필요시 수신된 제어 셀 및 사용자 셀에 대한 셀헤더 변환을 하는 ATM 계층 제어기와;
    상기 변환된 셀을 외부망이나 가입자 장치로 접속되도록 연결하는 물리계층 제어기와;
    상기 물리계층 제어기로부터 동기전송 프레임에 실려 수신된 셀들 중 손상되지 않은 셀들을 상기 ATM 계층 제어기를 통해 출력된 셀헤더의 가상경로 및 가상회선 식별자 정보를 기반으로 출력된 셀의 목적지 라인정합부가 속해있는 포트를 결정하여 라인정합부 제어기에서 분할셀들이 다수개의 라인정합부와 셀전달이 가능하도록 하는 디먹스와;
    상기 디먹스에 연결되어 제어 셀과 사용자 셀들이 먹싱된 후 ATM 계층 제어기에 전달되거나 ATM 계층 제어기로부터의 셀들을 디먹싱하는 기능을 수행하는 수신제어셀 버퍼 및 수신사용자셀 버퍼로 이루어진 것을 특징으로 하는 비동기 전달모드 처리 시스템의 호처리 구조.
KR1019990037075A 1999-09-02 1999-09-02 비동기 전달모드 처리 시스템의 호처리 구조 KR100346792B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990037075A KR100346792B1 (ko) 1999-09-02 1999-09-02 비동기 전달모드 처리 시스템의 호처리 구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990037075A KR100346792B1 (ko) 1999-09-02 1999-09-02 비동기 전달모드 처리 시스템의 호처리 구조

Publications (2)

Publication Number Publication Date
KR20010025967A KR20010025967A (ko) 2001-04-06
KR100346792B1 true KR100346792B1 (ko) 2002-08-03

Family

ID=19609794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990037075A KR100346792B1 (ko) 1999-09-02 1999-09-02 비동기 전달모드 처리 시스템의 호처리 구조

Country Status (1)

Country Link
KR (1) KR100346792B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100450512B1 (ko) * 2001-12-04 2004-10-01 엘지전자 주식회사 패킷망 기반 망 요소의 전달 경로 다중화 방법

Also Published As

Publication number Publication date
KR20010025967A (ko) 2001-04-06

Similar Documents

Publication Publication Date Title
EP0406842B1 (en) Packet switch network for communication using packet having virtual connection identifier VCI
KR960003505B1 (ko) 에이티엠(atm) 다중화 처리 장치
US6498794B1 (en) Transmitter with cell switching function
US5303236A (en) Signalling apparatus for use in an ATM switching system
JPH09181742A (ja) 完全相互接続型非同期転送モード交換装置
JPH08186579A (ja) 交換機アダプタ及び計算機及びデータ交換方法
JP2001510002A (ja) Atmセルの送信
EP1098479A2 (en) Packet switching system having self-routing switches
EP0355797B1 (en) Signalling apparatus for use in an ATM switching system
JP3373281B2 (ja) ローカルネットワーク
KR100346792B1 (ko) 비동기 전달모드 처리 시스템의 호처리 구조
US5715251A (en) Local network including concentric main and relief rings
US6643285B1 (en) Message based packet switch based on a common, generic bus medium for transport
KR100372519B1 (ko) 복합 비동기 전송 모드 가입자 정합 장치
KR100460496B1 (ko) 에이티엠 교환기 가입자 장치에서 비정상적 제어셀 복구장치 및 방법
JPH0522403A (ja) Stm−atm相互変換制御方式
KR100284004B1 (ko) 수요밀집형 광가입자 전송장치에 있어서의 호스트 디지털 터미널
KR100221300B1 (ko) 에이티이엠교환기의 디에스1이급 가입자 정합장치
US6389020B1 (en) Customer premise network equipment and data communication method based on single ring configuration
KR100314355B1 (ko) 수요밀집형 광가입자 전송장치의 호스트 디지털 터미널에 있어서 비동기 전송모드 셀 송수신 방법
JP3264247B2 (ja) Atm通信システム
JP2834030B2 (ja) Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム
KR0175578B1 (ko) 능동형 단방향 이중버스에서의 셀 릴레이 및 에드/드랍장치 및 방법
KR960014692B1 (ko) 비동기식 전달 모드셀 라우터
KR0154089B1 (ko) 입력 버퍼형 atm 사설망 교환기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100701

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee