KR20020021106A - 단일기판형 방전표시장치 및 그 구동방법 및 칼라단일기판형 방전표시장치 - Google Patents

단일기판형 방전표시장치 및 그 구동방법 및 칼라단일기판형 방전표시장치 Download PDF

Info

Publication number
KR20020021106A
KR20020021106A KR1020017015192A KR20017015192A KR20020021106A KR 20020021106 A KR20020021106 A KR 20020021106A KR 1020017015192 A KR1020017015192 A KR 1020017015192A KR 20017015192 A KR20017015192 A KR 20017015192A KR 20020021106 A KR20020021106 A KR 20020021106A
Authority
KR
South Korea
Prior art keywords
electrode
stripe
dielectric layer
discharge
address
Prior art date
Application number
KR1020017015192A
Other languages
English (en)
Inventor
아마노요시후미
Original Assignee
요시후미 아마노
가부시키가이샤 티티티
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요시후미 아마노, 가부시키가이샤 티티티 filed Critical 요시후미 아마노
Publication of KR20020021106A publication Critical patent/KR20020021106A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 유리기판(1) 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극(2)과, 그 제1의 전극(2)을 피복하는 바와 같이, 유리기판(1) 위에 형성된 제1의 유전층(3)과, 그 제1의 유전층(3) 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층(3) 위에 형성된 절연층(4)과, 제1의 전극(2)을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 절연층(4) 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극(5)과, 제2의 전극(5)을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 제1의 전극(2)을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층(3)의 표면에 도달하는 바와 같이 절연층(4)에 천설된 복수의 관통공(7)과, 제2의 전극(5)을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 절연층 (4)위에 형성된 제2의 유전층(6)을 갖는 것이므로, 이에 의하여, 종래의 2기판형 방전표시장치에 비교하여 구조, 공정 모두 간단하고, 공정수가 대폭으로 삭감되는 것으로 저가격화가 가능함과 함께 종래의 단일기판형 방전표시장치의 전극구조에 비하여 XY매트릭스에 의한 어드레스방전이 용이하고, 방전전압을 낮게 할 수가 있는 단일기판형 방전표시장치를 얻을 수 있도록 한 것이다.

Description

단일기판형 방전표시장치 및 그 구동방법 및 칼라 단일기판형 방전표시장치{Single Substrate Type Discharge display, Method Of Driving The Discharge Display Device, And Color Single Substrate Type Discharge Display Device}
종래의 PDP(Plasma Display Panel)라고 호칭되고 있는 방전표시장치(평면형 방전표시장치)의 일반적인 것은, 배면측 유리기판에 한쪽의 어드레스전극을, 전면측 유리기판에 다른쪽의 어드레스전극 및 그것에 평행한 서스테인전극을 각각 설치한 2기판형의 3전극 면방전표시장치이다.
또한, 동등한 구조의 방전표시장치에 있어서, 전면측 및 배면측 유리기판 각각의 서로 대향하는 어드레스전극사이에서 방전을 행하고, 동시에 서스테인전극을 2그룹으로 분할하여 공통접속으로 하고, 전압을 절환하는 것으로, 이 어드레스방전을 나누도록 하여, 인터레이스(interlace)표시를 행하도록 하여 연구된 구동법이다.
더우기, 종래의 단일기판형 방전표시장치로서는, 도13에 도시한 바와 같이,단순하게 상술한 3전극 면방전표시장치를 구성하는 전극, 유전층,절연층의 전부를 배면측에 형성하고, 즉, 하부 어드레스전극과 상부 어드레스전극 및 서스테인전극을 단순하게 절연층으로 분리한 구조의 것이 있다.
도13의 방전표시장치는 유리기판 1 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극 2와, 그 제1의 전극 2를 피복하는 바와 같이, 유리기판 1 위에 형성된 제1의 유전층 3과, 그 제1의 유전층 3 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 3 위에 형성된 절연층 4와, 제1의 전극 2를 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 절연층 4 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극 5(어드레스전극 51 및 서스테인전극 52로 됨)과, 제2의 전극 5를 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 절연층 4 위에 형성된 제2의 유전층 6을 갖는다.
또한, 본원의 출원인과 동일 출원인에 의하여 출원된 발명으로, 도12에 도시한 바와 같이, 2전극을 교차시켜서, 하부전극으로 부터 관통공(도전체)에 의해 상면까지 전극을 인출하고, 동일 평면에서 어드레스 및 서스테인방전을 행하도록 구성한 2전극 면방전표시장치가 있다.
이 도12의 방전표시장치의 구조를 설명한다. 배면측 유리기판 1 위에, 일정 간격을 두고 서로 평행하게 배치된, 일정폭의 복수의 스트라이프형상 전극으로 되는 제1의 전극인 X전극 2를 피착형성한다. 다음에, X전극 2를 피복하고,더우기 후에 형성하는 Y전극 5와의 사이를 절연하는 절연층 4를, 배면측 유리기판 1 위 및 X전극 2 위에 걸쳐 피착형성한다.
Y전극 5의 근방의 절연층 4에 관통공이 천설되고, 도전페이스트를 소성한 원통형의 도전체 14가 그 관통공 내에 형성된다. 그리고, 그 도전체 14 위에 접속되도록 절연층 4 위에 섬형상 전극(소전극) 15를 피착형성한다. 이 섬형상 전극 15는 Y전극 5와 동시에 형성된다. 이렇게 섬형상 전극 15는 도전체 14를 통하여, 전극 2에 전기적으로 접속된다. 절연층 4 위에, Y전극 5 및 섬형상전극 15가 병행하여 배치된다. 더우기, Y전극 5 및 섬형상 전극 15의 표면은 유전층 6으로 피복되어 있다.
다음에, 전면측 유리기판 11의 구조에 대하여 설명한다. 전면측 유리기판 11에는, 전면측 유리기판 1 위의 X전극(제1의 전극) 2에 대응하는 바와 같이, 복수의 홈 8이 형성되어 있다. 전면측 유리기판 11의 복수의 홈 8의 내면에는, 순차 순환적으로 적, 녹 및 청 발광 형광체층 9가 피착형성되어 있다.
각각 원색인 적, 녹 및 청 발광 형광체층 9는 전면측 유리기판 11의 홈 8의 내면에 직접 피착형성하거나, 또는 홈 8의 내면에 원색인 적, 녹 및 청의 칼라필터 10을 피착형성하고, 그런 후, 그 적, 녹 및 청의 칼라필터 10 위에, 각각 대응하는 원색의 적, 녹 및 청 발광 형광체층 9를 피착형성한다.
전면측 유리기판 11을 배면측 유리기판 1을 덮는 바와 같이 맞추어서, 유리프리트(frit) 등으로 양쪽 유리기판 1, 11을 진공봉착한 것중, 양쪽 유리기판 1, 11 사이의 공간에 방전가스로서 네온, 아르곤, 세논 등의 방전에 적합한 혼합가스를 약 0.5 기압정도 봉입하여 평면형 표시장치를 완성한다.
이 도12의 2기판형의 3전극 면방전형 방전표시장치는 배면측 및 전면측 유리기판 위에 전극이 있기때문에 제조공정이 많게 되고, 또한 전면측 유리기판 위에 형성된 전극은 광투과율을 높게할 필요가 있기 때문에 제조가 어렵다.
한편, 도13에 도시한 바와 같이 단일 기판형의 3전극 면방전표시장치는 어드레스방전에 문제가 있다. 이를, 도13의 방전표시장치의 단면을 도시하는 도14를 참조하여 설명한다. 즉, 하부의 어드레스전극 2와, 상부의 어드레스전극 51은 상부의 서로 인접하는 어드레스전극 51과 서스테인전극 52와의 간극 및 어드레스전극 51 사이에 발생하는 전계에서 방전을 행하지만, 이 단면도에서 알수 있는 바와 같이, 절연층 4가 두껍기 때문에 어드레스방전이 일어나기 어렵다는 것을 들수 있다.
또한, 상부의 서로 인접하는 어드레스전극 51 및 서스테인전극 52 사이의 간극은 통상 50∼100㎛로 좁기때문에, 상하의 전극 51 및 2 사이에 인가되는 전압에 의한 전계는 전극이 교차하는 상부 어드레스전극 51의 바로 아래의 절연층내에서 가장 강하게 되고, 방전공간에는 어드레스방전에 충분한 전계가 가능하지 않다.
또한, 상술한 전극사이의 간극을 넓게 하면, 전극 51 및 52 사이의 방전전압이 높아지게 되기 때문에, 서스테인방전의 지속이 곤란하게 되어 버린다.
이러한 점에 감안하여, 본 발명은 종래의 2기판형 방전표시장치에 비교하여 구조간단, 제조용이, 가격저렴임과 함께, 종래의 단일기판형 방전표시장치에 비하여 XY매트릭스에 의한 어드레스방전이 용이하고, 방전전압을 낮게 할 수가 있는 단일기판형 방전표시장치를 제안하고자 하는 것이다.
또한, 본 발명은 트리거방전이 확실하게 행해지고, 저전압의 어드레스구동이 가능한, 단일기판형 방전표시장치의 구동방법을 제안하고자 하는 것이다.
더우기, 본 발명은 주사측 구동회로의 구성을 간단화하여 얻고, 이에 의하여 그 가격을 저렴화할 수가 있는 단일기판형 방전표시장치의 구동방법을 제안하고자하는 것이다.
더우기, 본 발명은 인터레이스를 행함이 없이, 따라서 해상도 및 휘도의 저하를 수반하지 않게 하여 주사측 구동회로의 구성을 간단화하여 얻고, 이에 의하여 그 가격을 저렴화할 수가 있는 단일기판형 방전표시장치의 구동방법을 제안하고자 하는 것이다.
더우기, 본 발명은 어드레스전극 및 제1의 전극 사이에서 트리거방전을 일으킬 수가 있고, 이에 의하여 어드레스전극 및 서스테인전극 사이의 간격이 넓은 경우에서도, 방전전압을 높게할 필요가 없고, 동작의 안정화를 도모할 수가 있는 단딜기판형 방전표시장치의 구동방법을 제안하고자 하는 것이다.
더우기, 본 발명은 종래의 2기판형 방전표시장치에 비교하여 구조간단, 제조용이, 가격저렴임과 함깨, 종래의 단일기판형 방전표시장치에 비하여, XY매트릭스에 의한 어드레스방전이 용이하고, 방전전압을 낮게 할 수 있음과 함께, 전면측유리기판의 구조가 매우 간단하게 되고, 구동특성을 최량으로 보지하면서 형광체층의 자외선 조사효율, 즉 발광효율을 최대로 하는 것이 가능하게 되고, 고휘도의 칼라 단일기판형 방전표시장치를 제안하고자 하는 것이다.
발명의 개시
본 발명에 의한 단일기판형 방전표시장치는 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과, 그 제1의 전극을 피복하는 바와 같이, 유리기판 1 위에 형성된 제1의 유전층과, 그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과, 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과, 제2의 전극을구성하는 복수의 스트라이프형상 전극의 각 중간의, 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층의 표면에 도달하는 바와 같이 절연층에 천설된 복수의 관통공과, 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 절연층 위에 형성된 제2의 유전층 을 갖는 것이다.
이 본 발명에 의한 단일기판형 방전표시장치에 있어서, 제2의 전극을 구성하는 각 스트라이프형상 전극을, 각각 서로 평행하게 배치하고, 외부에 있어서 전기적으로 접속된 2개로 1조의 스트라이프형상 전극으로써 구성한다.
본 발명에 의한 단일기판형 방전표시장치의 구동방법은 제2의 전극을 구성하는 복수의 스트라이프형상 전극중, 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 제1의 전극과 협동하여 XY매틀릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 되고, 어드레스방전시에 있어서, 어드레스전극에는 순차로 주사어드레스 펄스를 인가함과 동시에, 서스테인전극에는 주사어드레스 펄스가 인가된 어드레스전극과의 사이에서 방전을 개시하지 않는 정도의 전압을 인가하여 두고, 주사어드레스 펄스에 동기하여 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고, 그방전을 트리거방전으로 하고, 어드레스전극 및 서스테인전극 사이에 어드레스방전을 여기하여, 각 화소 마다에 개별적으로 벽전하를 형성하도록 하고, 이어서 서스테인 방전시에 있어서는, 어드레스기간에 형성된 벽전하를 이용하여, 어드레스전극 및 서스테인전극 사이에 서스테인 펄스를 인가하여, 서스테인방전을 계속적으로 연기한다.
본 발명에 의한 단일기판형 방전표시장치의 구동방법은 제2의 전극을 구성하는 복수의 스트라이프형상 전그중, 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여, 2그룹으로 분할하고, 어드레스방전시에 있어서는 제1 및 제2의 제1 및 제2의 접속선에 인가하는 전압을 절환함으로써, 각 어드레스전극에 인접하는 2개의 서스테인전극중 어느쪽을방전시킬 것인지를 선택하여, 주사선 비월(飛越) 구동에 의한 인터레이스표시를 행하도록 한다.
본 발명에 의한 단일기판형 방전표시장치의 구동방법은 제2의 전극을 구성하는 복수조의 스트라이프형상 전극중 관통공을 끼운 2조의 스트라이프형상 전극의 한쪽의 조의 전극을 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 조의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여 2그룹으로 분할하고, 어드레스시에 어드레스전극에 인가되는 주사어드레스 펄스의 타이밍에 맞추어서 제1 및 제2의 접속선의 전압을 절환하여, 어드레스전극 및 서스테인전극을 각각 독립한 2개의 전극으로 하고, 어드레스방전 및 서스테인방전을 행하고, 순차 주사구동에 의해 논인터레이스(non-interlace) 표시를 행하게 한다.
본 발명에 의한 단일기판형 방전표시장치의 구동방법은 어드레스방전에 의하여 선택된 화소는 어드레스기간의 후의 서스테인방전기간에 있어서, 서로 평행하는 Y전극인 어드레스전극과, Z전극인 서스테인전극 사이에서 서스테인방전을 행하지만, 서스테인기간중은 X전극인 제1의 전압을, 서스테인전극의 전압과 마찬가지로 보지하거나, 또는 제1의 전극에 동등한 서스테인 펄스를 인가하여 어드레스전극 및 서스테인전극 사이의 서스테인방전을 보조하는 트리거방전을 여기한다.
본 발명에 의한 칼라 단일기판형 방전표시장치는 배면측 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과, 그 제1의 전극을 피복하는 바와 같이, 배면측 유리기판 위에 형성된 제1의 유전층과, 그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과, 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과, 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층의 표면에 도달하는 바와 같이, 절연층에 천설된 복수의 관통공과, 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 절연층 위에 형성된 제2의 유전층과, 배면측 칼라기판에 대향하는 전면측 칼라기판을 갖고, 그 전면측유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응하는 발광색의 형광체층이 형성되어서 된 것이다.
본 발명은 단일기판형 방전표시장치 및 그 구동방법 및 칼라 단일기판형 방전표시장치에 관한 것이다.
도1은 본 발명의 실시형태 1의 셀구조를 도시하는 전개사시도이다.
도2는 본 발명의 실시형태 2의 셀구조를 도시하는 전개사시도이다.
도3은 본 발명의 실시형태 3의 셀구조를 도시하는 전개사시도이다.
도4는 본 발명의 각 실시형태의 셀구조를 도시하는 단면도이다.
도5는 본 발명의 실시형태 1의 전극의 결선도이다.
도6은 본 발명의 실시형태 2의 전극의 결선도(1)이다.
도7은 본 발명의 실시형태 2의 전극의 결선도(2)이다.
도8은 구동펄스의 타이밍도(1)이다.
도9는 구동펄스의 타이밍도(2)이다.
도10은 구동펄스의 타이밍도(3)이다.
도11은 본 발명의 실시형태 9를 도시하는 전개사시도이다.
도12는 본원과 동일 출원인에 의해 출원된 발명의 단일기판형 2전극 면방전표시장치를 도시하는 전개사시도이다,
도13은 종래의 단일기판형 3전극 면방전표시장치를 도시하는 전개사시도이다.
도14는 도13의 종래의 단일기판형 3전극 면방전표시장치의 단면도이다.
발명을 실시하기 위한 최량의 형태
본 발명의 실시형태 1의 단일기판형 방전표시장치의 구조를, 그 셀구조를 도시하는 도1의 전개사시도 및 도4의 단면도를 참조하여 설명한다. 본 발명의 방전표시장치의 특징있는 구성은 절연층 4에 설치한 관통공 7이고, 이 관통공 7에 대하여 각 부의 구성과 함께 순서대로 설명한다.
먼저, 배면측 유리기판 1 위에는, 종방향으로 연재하는, 서로 평행하게 일정 폭 및 일정 간격을 두고 배치된 복수의 스트라이프형상 전극으로 되는 제1의 전극 2가 형성된다. 이 제1의 전극 2는 예를들면, 은 이나 니켈 등의 페이스트형상 잉크를, 배면측 유리기판 1위에 스크린인쇄하고, 그것을 예를들면 570℃ 정도로 소성함으로써 용이하게 형성된다.
다음에, 배면측 유리기판 1위의 화면에 상당하는 범위, 즉 화소를 형성하는 범위에, 제1의 유전층 3을 형성하여, 제1의 전극 2를 피복한다. 이 제1의 유전층 3은 예를들면, 비교적 유전율이 높은 저융점 유리 등을 스크린인쇄하고, 그것을 소성하여 약 10∼30㎛의 두께로 형성한다.
다음에, 이 제1의 유전층 3위에 절연층 4를 적층하는 것과 같이 형성한다. 이 때 예를들면, 절연층 4를 스크린인쇄법으로 패턴형상으로 형성하는 경우에는 동시에 관통공 7을 도1에 도시하는 위치에 형성한다.
또한, 절연층 4를 코팅 등의 방법으로 벡터로 형성하는 경우에는 샌드블라스트 등의 방법으로 소정의 위치에 관통공 7이 형성된다.
절연층 4의 재료는 상술한 제1의 유전층 3과 마찬가지이지만, 절연내압을 높게하고, 또한 전극간 용량을 적게 하기 위하여, 그 두께는 제1의 유전층 3 보다도 두껍고, 예를들면 약 60∼100㎛ 정도로 설정하고, 또한 제1의 유전층 3보다도 유전율이 낮은 재료를 선택한다.
제2의 전극 5는 상술한 절연층 4 위에 형성되고, 하층에 있는 제1의 전극 2와 직교하여 XY매트릭스를 형성하도록 배치된다. 형성의 방법은 제1의 전극 2의 형성법과 마찬가지의 스크린인쇄법으로 용이하게 형성할 수 있지만, 진공증착법이나 감광성 필름법으로도 좋다.
제2의 전극 5는 제2의 유전층 6으로 피복된다. 그리고, 최후에, 상술한 바와 같이 형성한 제1 및 제2의 유전층 3, 6 및 관통공 7 등의 전면을, 도시를 생략하고 있지만, 산화마그네슘 등의 보호층으로 피복하여 완성한다.
더우기, 도1에서는 도시를 생략하였으나, 전면측 유리기판을 설치하고, 배면측 유리기판 1 및 전면측 유리기판을 균일한 간격을 두고 대향시키고, 그 주변 등을 유리 프리트에 의해 진공봉착하고, 유리방전에 필요한 네온, 아르곤, 세논 등의 혼합기체를 봉입함으로써, 단일기판형 방전표시장치가 완성된다.
다음에, 본 발명의 실시형태 2의 단일기판형 방전표시장치의 구조를, 그 셀구조를 도시하는 도2를 참조하여 설명한다. 기본적인 구조와, 각 부의 형성방법의 대부분은, 실시형태 2의 방전표시장치와 마찬가지이지만, 도1의 방전표시장치와 다른 부분은 제2의 전극 5를 구성하는 각 스트라이프형상 전극이 각각 서로 평행하게 배치되고, 외부에 있어서 전기적으로 접속된 2개로 1조의 스트라이프형상 전극으로써 구성한 점이다. 제2의 전극 5는 교호로 배치된 어드레스전극 51 및 서스테인전극 52로 구성되고, 그 각 어드레스전극 51 및 서스테인전극 52의 사이에서, 제1의 전극 2에 대응하는 위치에, 각 관통공 7이 설치되어 있다.
이 경우의 전극의 결선도를 도6에 도시하고, 제2의 전극 5를 구성하는 복수조의 스트라이프형상 전극은 교호로 어드레스전극 51 및 서스테인 전극 52로서 동작한다. 더우기, 이 전극의 결선 및 방전표시장치의 구동방법에 대하여는 실시형태 7로서 후술한다.
또한 관통공 7의 양측에 배치된 2개씩의 결선방법은 도7과 같은 결선도 가능하다. 이에 대하여도, 후술한다. 이 경우는 어드레스전극 51은 각 개별적으로 구동되고, 각 서스테인 전극 52의 각각의 2개의 전극이 공통결선되어 있고, 도6의 결선에 비하여 동작의 안정성이 높다.
다음에, 본 발명의 실시형태 3의 방전표시장치의 구조를, 그 셀구조를 도시하는 도3을 참조하여 설명한다. 이 실시형태 3의 구성은 상술한 실시형태 1 및 2에 관련하는 제2의 전극 5 및 관통공 7의 구조이다.
실시형태 3의 방전표시장치의 구조는 도3에 도시하는 바와 같이, 관통공 7의 양측의 제2의 전극 5로서의 어드레스전극 51 및 서스테인 전극 52가 관통공 7의 개구부 주변을 둘러싸도록 배치되어 있는 것을 특징으로 한다.
그리고, 도3에서는 도시가 생략되어 있지만, 상술한 각 전극의 전부는, 도 1 및 도2에 도시되어 있는 제2의 유전층 6과 함께, 더우기 산화마그넴슘 등의 보호층으로 피복되어 있다. 이 경우 전극 51 및 52 사이의 간격은 관통공 7의 직경 보다 짧게 된다.
다음에, 본 바렴의 실시형태의 단일기판형 방전표시장치의 구조를, 도1을 참조하여 설명한다. 이 실시형태 4는 상술한 실시형태 1, 2 및 3에서의 관통공 7의 크기와, 그 동작에 관계되는 것이다.
이 실시형태 4의 방전표시장치에서는, 관통공 7의 개구부 면적으로 결정되는 하부 어드레스전극, 즉 제1의 전극 2의 유효방전면적을, 양측의 제2의 전극 5의 유효방전면적보다 작은 것을 특징으로 하는 것이다.
상술한 실시형태 1, 2 및 3과, 각 실시형태의 설명중 도3을 제외하여, 관통공 7을 전극사이에 설치하기 위하여, 어드레스전극 51 및 서스테인 전극 52 사이의 간격은 통상의 방전표시장치의 방전간격의 약 100㎛보다 더 크게 되고, 예를들면 300㎛ 에서 500㎛ 정도로 된다.
이는 방전전압이 매우 높게 된다는 것을 의미하고, 구동상의 큰 문제로 된다. 한편, 관통공 7은 전극 51과 52의 중간에 있고, 또한 이 관통공 7을 전극 51과 52중 어느 한쪽에 가깝게 할 수도 있다. 따라서, 제1의 전극 2와 제2의 전극 5, 즉 전극 51 또는 52와의 사이의 방전전압은 전극 51과 52 사이의 방전전압보다 낮다.
이를 이용하여 전극 2와 전극 51의 사이에서, 처음에 미소한 방전, 즉 트리거방전을 발생시키면, 전극 51과 전극 52 사이의 방전이 낮은 전압으로 가능하게 된다.
한편, 이 트리거 방전은 어디까지나 미소한 방전이 아니면 되지 않고, 전극 51과 전극 2 사이에서 벽전하의 형성이 종결되버리면, 주 방전인 전극 51과 52 사이에 방전이 일어나지 않게 된다.
이 문제를 해결하기 위하여는, 관통공 7의 개구부 면적을 작게 하거나, 또는 제1의 전극 2의 전극폭을 제2의 전극 5의 전극폭 보다 가늘게 하는 등으로, 제1의 전극 2의 유효방전면적을 제2의 전극 5의 유효방전면적보다 작게 한다. 이와같이 하면, 제1의 전극 2의 표면에는 미소한 벽전하밖에 축적되어 있지 않으므로, 트리거방전을 작게할 수가 있다. 더우기, 이 목적을 위하여는, 제1의 유전층 3의 두께를 두껍게 하여도 가능하지만, 이 경우에는 트리거방전전압도 높아지게 된다.
다음에, 실시형태 1∼4의 방전표시장치의 기체(基體)로 되는 구동방법으로서의 실시형태 5의 단일기판형 방전표시장치의 구동방법을, 도4의 단면도 및 도8의 구공펄스의 타이밍도를 참조하여 설명한다. 도4와 도8을 참조함에 있어서, 예를들면 어드레스기간 TA에 있어서, 선택된 하부 어드레스전극 X1, 즉 제1의 전극 2와 상부 어드레스전극 Y1, 즉 제2의 전극 5로서의 어드레스전극 51에 각각 + 및 -의 전압으로 방전개시에 충분한 전압펄스를 인가한다.
이 때, 서스테인전극 Z, 즉 제2의 전극 52와 어드레스전극 Y, 즉 이와 마찬가지로 제2의 전극을 구성하는 어드레스전극 51 사이에, 양전극 사이에서 방전이 일어나지 않는 정도의 전압을 인가하여 둔다.
그리고, 먼저의 어드레스 펄스를 인가하여 전극 2와 전극 51 사이에서 방전이 일어나면, 어드레스전극 51과 서스테인전극 52 사이의 방전공간이 하전입자와 준안정원자로 채워지기 때문에, 여기서 직접 방전이 일어난다. 즉, 이 방전이 상술한 XY전극 사이의 방전이 어드레스전극 51과 서스테인전극 52 사이의 방전의 트리거로 된다.
이와같이 어드레스방전이 일어나게 되면, 전극 51과 전극 52 위의 유전층 6위에 벽전하가 형성된다. 물론, 어드레스방전이 여기되지 않은 전극 위에는 벽전하가 있을 수 없으므로, 화상에 따른 벽전하를 형성할 수가 있다.
이렇게 어드레스기간 TA에 이어서 서스테인 방전기간 TS에 있어서는 상술한 어드레스기간 TA에 형성된 벽전하를 이용하여, 어드레스전극 51과 서스테인전극 52 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기할 수가 있다.
다음에, 실시형태 1∼4의 방전표시장치의 구동방법으로서, 특히 도1의 전극구성에 있어서 도5와 같이 결선된, 실시형태 6의 방전표시장치의 구동방법을 설명한다. 이는 일반적인 텔레비젼(TV)의 인터레이스 구동과 마찬가지로, 1화면을 기수(奇數)와 우수(偶數)의 2 필드로 분할하여 화면을 구성하는 방법이다. 그리고, 도5의 결선도와 도8의 구동펄스의 타이밍도를 참조하여 전극의 결선과 구동방법을 설명한다.
먼저, 결선도인 도5를 참조함에 있어서, 제1의 전극 2는 신호측 어드레스전극으로, 이를 전극 X1, X2, X3, .... 로 하고, 제2의 전극 5는 주사측의 어드레스전극 51 및 서스테인전극 52로 하고, 각각 (Y1), (Y2/Y3), (Y4/Y5), .... ALC (Z1/Z2), (Z3/Z4), (Z5/Z6) .... 으로서 표시한다. 또한 서스테인전극 52, 즉 (Z1/Z2), (Z3/Z4), (Z5/Z6), ....은 교호로 접속선 Za 및 Zb에 공통결선된다. 여기서, 예를들면 (Y2/Y3)와 같이 표시되어 있는 이유는 1개의 전극에서는 있지만 방전전극으로서 2개의 전극으로 분할되어 동작하는 것을 의미한다.
도5와 함께 도8을 참조함에 있어서, 어드레스기간 TA에 예를들면 신호측의 전극 X3이 선택되고, 주사측의 전극(Y2/Y3)과 (Z1/Z2) 사이에서 표시를 행한 경우의 동작은 상술한 실시형태 5의 설명에서 서술한 것과 마찬가지이다. 즉, 관통공 7을 통하여 전극 X3과 전극(Y2/Y3)과의 사이에서 방전이 일어나고, 이를 트리거로 하여, 전극(Y2/Y3)과 전극(Z1/Z2)의 사이에서 방전이 일어난다. 이 때에는, 전극(Z1/Z2)은 접속선 Zb가 선택되어 전압이 인가되어 있기 때문에, 접속선 Za에 접속되어 있는 전극(Z3/Z4)측에는 방전이 일어나지 않는다.
다시말해서, Y전극, 즉 제2의 전극 5의 어드레스전극 51에 주사펄스가 인가된 때에, Z전극, 즉 제2의 전극 5의 서스테인전극 52가 접속선 Za 및 Zb의 어느 한쪽에 접속되고 있는지로, 방전의 방향이 결정된다.
즉, Y전극으로의 주사펄스의 타이밍과, 접속선 Za 및 Zb의 타이밍을 합하는 것으로, 도5에 있어서 실선의 타원형으로 표시하는 우수의 필드의 방전 DE와, 점선의 타원형으로 표시하는 기수 필드의 방전 DO를 선별할 수 있게 된다. 이 경우, 전극은 상하의 화소에 또한 이용할 수 있기 때문에, 마치 2배의 해상도를 얻은 것과 같이 되고, 동등한 해상도로 비교하면, 구동회로가 작아질 수가 있다.
더우기, 방전의 방향을 선별하는 접속선 Za와 Zb의 절환방법은 예를들면, 접속선 Zb를 선택하여 그 사이에 전극(Y1)→(Y4/Y5)→(Y8/Y9)→ 과 같이 어드레스전극 51을 1개마다 주사하고, 그 후 접속선 Za를 선택하여 전극(Y2/Y3)→(Y6/Y7)를 주사하면 좋지만, 전극(Y1)→(Y2/Y3)→(Y4/Y5)→과 같이 순차 주사하면서 접속선 Za, Zb를 교호로 절환하여도 좋다.
다음에, 실시형태 7로서의, 실시형태 2의 방전표시장치의 구동방법에 대하여, 도6의 전극의 결선도를 참조하여 설명한다. 상술한 실시형태 6의 구동방법에서는, 예를들면 도6에서, 1개의 전극에 대하여 서스테인방전을 필드마다 전극의 상하로 나누는 방법, 즉 인터레이스 구동하는 것으로, 구동회로의 삭감을 도모하고 있다. 여기서 설명하는 실시형태 7에서는 각 전극을 2분할하는 것으로, 1개의 전극이면서 2개의 전극처럼 취급하고, 인터레이스 구동하는 일이 없이 구동회뢰의 회로규모의 삭감을 실현하는 것이다.
실시형태 7의 구동방법을 설명하기 위하여, 도6 및 도7의 전극결선도 및 도9의 구동펄스의 타이밍도를 참조한다. 도6 및 도7의 전극의 기본적인 구성에 관하여는, 이미 실시형태 2에 있어서 설명하고 있다.
즉, 제2의 전극 5를 구성하는 각 조의 스트라이프형상 전극(2개 1조의 스트라이프형상 전극)이 관통공 7의 양측에 있고, 더우기 그 각 2개 1조의 스트라이프형상 전극은 화면 외부에서 결선되어 있는 것이 특징이다. 이 구조의 전극의 결선은 도5와 전부 동일하므로, 도6 및 도7에 있어서, 도5와 대응하는 부분에는 동일부호를 붙여서 중복설명을 생략한다.
그러나, 어드레스방전에 의한 벽전하는 1조의 어드레스전극이 2분되어 있기 때문에, 공통으로 결선되어 있음에도 관계없이 방전이 일어난 측의 전극 위에만 형성된다.
따라서 주사측 어드레스전극을 순차 주사하고, 즉 전극 (Y1)→ (Y2/Y3)→ (Y4/Y5) 와 같이 주사하고, 접속선 Za, Zb를 교호로 절환하는 것으로 인터레이스하는 일이 없이 순차적으로 표시할 수가 있다.
도9는 실시형태 7의 방전표시장치의 구동방법의 일례를 도시하는 구동펄스의 타이밍도이다. 이 경우, 주사펄스는 각 전극에 2회씩 인가되고, 그것에 타이밍을 맞추어서, 접속선 Za와 Zb를 절환한다. 이것에 의하여, X전극에 대응하는 전부의 셀이 순차적으로 어드레스할 수가 있다. 더우기, 서스테인측을 접속선 Za의 전압으로 보지하는 사이에 주사펄스를 통상과 같이 1회씩 인가하여 순차 주사하고, 서스테인방전으로 이행함이 없이 계속하여 서스테인측을 접속선 Zb로 절환하여도 한번 순차 주사를 행하여도, 동등하도록 구동할 수 있다는 것은 말할 나위도 없다.
다음에, 실시형태 1∼4의 방전표시장치에서의 구동방법의 실시형태 8을 이하에 설명한다. 이는 제2의 전극 5를 구성하는 복수 조의 스트라이프형상 전극(2개로 1조의 스트라이프형상 전극)의 인접하는 것 끼리의 사이에, 각각 관통공 7을 설치한 실시형태 2의 방전표시장치의 구동방법이다. 이 경우도, 이 제2의 전극 5는 교호로 배치된 어드레스전극 51 및 서스테인전극 52로 구성된다.
이 구동방법에서는 관통공 7을 끼워놓은 양측의 주사측 어드레스전극 51과 서스테인전극 52 사이의 방전이 일어나기 어렵다는 문제를 해결하기 위하여, 서스테인기간에 있어서도 주사측 어드레스전극 51과 제1의 전극 2 사이에서 서스테인저전극 52와의 방전에 앞서서, 미소한 트리거방전을 여기한다.
이 실시형태 8의 구동방법에 대하여 도10의 구동펄스의 타이밍도를 참조하여 설명한다. 도10의 X전극, 즉 제1의 전극 2로서의 신호측 어드레스전극에, 종래에서는 인가되지 않은 서스테인 펄스가 인가되어 있다. 이와같이 함으로써, 서스테인방전은 Y전극, 즉 주사측 어드레스전극 51과 서스테인전극 52의 사이뿐만 아니라 신호측 어드레스전극인 제1의 전극 2와의 사이에도 여기된다. 이 경우, 전극사이의 거리가 가까운 전극 51과 전극 2 사이의 쪽이 낮은 전압으로 방전개시하므로, 이 방전이 트리거로 되어서, 전극 51과 전극 52 사이의 방전이 용이하게 된다. 이 때, 관통공 7의 개구부의 면적이 실시형태 4에서 설명한 조건, 즉 개구부 면적에 의해 이미 정해지는 제1의 전극 2의 유효방전면적을, 제2의 전극 5의 유효방전면적보다 작게 되도록 하면, 이 트리거 방전은 미소이므로, 주방전인 전극 51과 52 사이의 방전을 방해하는 일은 없다.
또한, 서스테인방전시에 제1의 전극 2에 인가하는 트리거 펄스는 상술한 바와 같이 서스테인전극 52에 인가하는 서스테인 펄스와 동등하여도 좋지만, 펄스폭을 미세하게 하여, 트리거방전전류를 작게 하는 등의 구조나 회로구성에 따라서 최적의 파형을 적용하는 것이 가능하다. 또한, 서스테인의 방법으로서, 전극 52를 예를들면 0V로 보지하고, 전극 51에 +, -의 진폭을 갖고 서스테인 펄스를 인가하는 경우도 있지만, 이 때는 전극 2도 전극 52와 마찬가지로 0V로 보지하는 것으로 마찬가지로 동작한다.
다음에, 본 발명의 실시형태 9의 방전표시장치를, 도11을 참조하여 설명한다. 이 방전표시장치는 실시형태 1∼4의 구성에 새로운 구성을 부가한 것이다.
도11에서는, 도1, 도2 및 도3에서의, 각종 전극이 형성된 배면측 유리기판 1측에 대하여, 전면측 유리기판 11을 설치하고, 그 전면측 유리기판 1에 대하여, 유리기판 자체의 가공법, 예를들면 샌드블라스트, 화공에칭 등의 방법으로 복수의 스트라이프형상 또는 격자형상의 홈 8을 형성한다. 그리고, 그 홈 8의 내벽면에는 형광체를 도포하여 형광체층 9를 피착형성한다. 이런 후, 양쪽 유리기판 1, 11을 균일한 간격을 두어 대향시키고, 그 주변 등을 유리 프리트에 의해 진공봉착하고, 가스방전에 필요한 네온, 아르곤, 세논 등의 혼합기체를 봉입함으로써, 칼라 단일기판형 방전표시장치가 완성된다.
이 실시형태 9의 특징으로 되는 구성은, 전면측 유리기판 11이 유리기판 자체의 가공, 예를들면 샌드블라스트, 화공에칭 등의 방법에 의하여 복수의 스트라이프형상 또는 격자형상의 홈 8이 형성되고, 그 홈 8의 내벽면 위에 각 화소에 대응한 발광색의 형광체층 9가 형성되어 있는 점이다.
이와같은 전면측 유리기판 11은 상술한 실시형태 1∼4와 같이 필요한 전극 전부가 배면측 유리기판 1측에 설치한 단일기판형 방전표시장치에 있어서 적용가능하게 된다.
이 경우, 전면측 유리기판 11 측에는, 전극이 설치되어 있지 않고, 더우기 전면측 유리기판 11의 각 홈의 중간의 리브를 투명하게 할 수 있으므로, 형광체층 9 로부터의 발광광은 전면측 유리기판 11로 부터 효율좋게 전방에 출사시킬 수가 있고, 더우기 음의 글로우에 근접하여 가장 자외선 조사를 받기 쉬운 전면측 유리기판 11의 측면에서의 발광도 효율 좋게 전방에 출사할 수가 있으며, 이 때문에 고휘도의 표시가 가능하게 된다. 또한, 전면측 유리기판 11에 대한 형광체의 도포가 전극에 무관하게 선택할 수 있고, 더우기 전극 자체의 형상 및 형광체층 9 및 전극사이의 위치관계, 예를들면 거리를 전기적 특성에 관계없이 최적으로 설계할 수 있으므로, 구동특성을 최량으로 보지하면서 형광체층 9의 자외선 조사효율, 즉 발광효율을 최대로 하는 것이 가능하게 된다.
다음에, 본 발명의 효과를 설명한다.
제1의 발명에 의하면, 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과, 그 제1의 전극을 피복하는 바와 같이, 유리기판 1 위에 형성된 제1의 유전층과, 그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과, 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과, 제2의 전극을구성하는 복수의 스트라이프형상 전극의 각 중간의, 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층의 표면에 도달하는 바와 같이 절연층에 천설된 복수의 관통공과, 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 절연층 위에 형성된 제2의 유전층을 가지므로, 종래의 2기판형 방전표시장치에 비교하여 구조간단, 제조용이, 가격 저렴임과 함께 종래의 단일기판형 방전표시장치의 전극구조에 비하여 XY매트릭스에 의한 어드레스방전이 용이하고, 방전전압을 낮게 할수가 있는 단일기판형 방전표시장치를 얻을 수가 있다.
제2의 발명에 의하면, 제1의 발명의 단일기판형 방전표시장치에 있어서, 제2의 전극을 구성하는 각 스트라이프형상 전극을, 각각 서로 평행하게 배치하고, 외부에 있어서 전기적으로 접속된 2개로 1조의 스트라이프형상 전극으로써 구성하므로, 제1의 발명의 효과가 얻어짐과 함께, 제2의 전극을 구성하는 각 조의 2개로 1조의 스트라이프형상 전극을, 2개의 전극으로서 취급하므로 해상도를 떨어뜨리는 인터레이스구동을 행할 필요가 없으므로, 구동회로의 구성을 삭감할 수 있는 단일기판형 방전표시장치를 얻을 수가 있다.
제3의 발명에 의하면, 제1의 발명의 단일기판형 방전표시장치에 있어서, 제2의 전극 구성하는 복수의 스트라이프형상 전극의 각 중간 또는 1개씩의 각 중간의, 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층의 표면에 도달하며, 더우기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 절연층에 걸치는 것 처럼 천설(穿設)된 복수의 관통공을 설치하므로, 제1의 발명의 효과에 부가하여, 관통공이 양쪽 전극(어드레스전극 및 서스테인전극) 사이에 있어서도, 그 어드레스전극 및 서스테인전극의 간격이 넓어지지 않으므로, 어드레스방전 및 서스테인방전의 방전전압이 높아지는 일이 없이, 안정한 동작이 얻어지는 단일기판형 방전표시장치를 얻을 수가 있다.
제4의 발명에 의하면, 제2의 발명의 단일기판형 방전표시장치에 있어서, 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극의 각 중간, 또는 1조씩의 각 중간의, 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 제1의 유전층의 표면에 도달하며, 더우기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 절연층에 걸치는 것 처럼 천설된 복수의 관통공을 설치하므로, 제2의 발명의 효과에 부가하여, 관통공이 양쪽 전극(어드레스전극 및 서스테인전극) 사이에 있어서도, 그 어드레스전극 및 서스테인전극의 간격이 넓어지지 않으므로, 어드레스방전 및 서스테인방전의 방전전압이 높아지는 일이 없이, 안정한 동작이 얻어지는 단일기판형 방전표시장치를 얻을 수가 있다.
제5의 발명에 의하면, 제1, 제2, 제3 또는 제4의 발명의 단일기판형 방전표시장치에 있어서, 관통공에 의해 이미 정해지는 제1의 전극의 유효방전면적을 제2의 전극의 유효방전면적 보다 작게 되도록 설정하므로, 제1, 제2, 제3 또는 제4의 발명의 효과에 부가하여, 서스테인방전시에 어드레스전극을 어드레스전극 및 서스테인전극 사이의 방전에 앞서서 트리거방전시킬 수 있으므로, 어드레스전극 및 서스테인전극 사이의 간격이 넓은 경우라도, 방전전압이 높게 되는 일이 없이, 안정한 동작이 얻어지는 단일기판형 방전표시장치를 얻을 수가 있다.
제6, 제7, 제8, 제9 및 제10의 발명에 의하면, 각각 제1, 제2, 제3, 제4 및 제5의 발명의 단일기판형 방전표시장치의 구동방법으로서, 제2의 전극을 구성하는 복수(복수조)의 스트라이프형상 전극중 관통공을 끼운 한쌍(2조)의 스트라이프형상 전극의 한쪽의 전극을 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 되고, 어드레스방전시에 있어서, 어드레스전극에는 순차적으로 주사어드레스 펄스를 인가함과 동시에, 서스테인전극에는 주사어드레스 펄스가 인가된 어드레스 전극과의 사이에서 방전을 개시하지 않은 정도의 전압을 인가하여 두고, 주사어드레스 펄스에 동기하여 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고, 그 방전을 트리거방전으로 하여, 어드레스전극 및 서스테인전극 사이에 어드레스방전을 여기하여 각 화소마다에 개별적으로 벽전하를 형성하도록 하고, 이어서 서스테인 방전시에 있어서는, 어드레스기간에 형성된 벽전하를 이용하여 어드레스전극 및 서스테인전극 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기하도록 하므로, 어드레스 전극 및 서스테인전극만으로는 방전이 개시하지 않는 전압을 인가한 상태에서, 제1의 전극에 전압을 부여하는 것으로, 어드레스방전을 여기하는 구동방법에 있어서, 관통공이 어드레스 전극 및 서스테인 전극의 중간에 있기 때문에 트리거방전이 확실하게 행해지고, 저전압의 어드레스구동이 가능하게 되는 구동방법을 얻을 수가 있다.
제11의 발명에 의하면, 제1의 발명의 단일기판형 방전표시장치의 구동방법으로서, 제2의 전극을 구성하는 복수조의 스트라이프형상 전극중 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여 2그룹으로 분할하고, 어드레스방전에 있어서는 제1 및 제2의 접속선에 인가하는 전압을 절환함으로써, 각 어드레스전극에 인접하는 2개의 서스테인전극중 어느쪽을 방전시킬 것인지를 선택하여, 주사선 비월 구동에 의한 인터레이스표시를 행하도록 하므로, 서스테인전극을 교호로 공통접속하여 2그룹으로 하고, 이를 우수와 기수의 필드로 나누어 절환하여 인터레이스구동하는 것으로, 주사측 구동회로의 회로규모를 반감하여 가격의 저감을 도모할 수가 있는 단일기판형 방전표시장치의 구동방법을 얻을 수가 있다.
제12의 발명에 의하면, 제1의 발명의 단일기판형 방전표시장치의 구동방법에 있어서, 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극중 관통공을 끼운 2조의 스트라이프형상 전극의 한쪽의 조의 전극을 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 조의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여 2그룹으로 분할하고, 어드레스시에 어드레스전극에 인가되는 주사 어드레스 펄스의 타이밍에 맞추어서 제1 및 제2의 접속선의 전압을 절환하고, 어드레스전극 및 서스테인전극을, 각각 독립한 2개의 전극으로 하여, 어드레스방전 및 서스테인방전을 행하고, 순차 주사구동에 의해 논인터레이스표시를 행하게 하도록 하였기 때문에, 인터레이스하는 일이 없이 주사측 구동회뢰의 회로규모를 반감할 수가 있고, 이 때문에 해상도 및 휘도를 저하시킴이 없이 가격을 저감할 수 있는 단일기판형 방전표시장치의 구동방법을 얻을 수가 있다.
제13의 발명에 의하면, 제6∼제12의 발명의 단일기판형 방전표시장치의 구동방법에 있어서, 어드레스방전에 의하여 선택된 화소는 어드레스기간 후의 서스테인방전기간에 있어서, 서로 평행하는 Y전극인 어드레스전극과, Z전극인 서스테인전극 사이에서 서스테인방전을 행하지만, 서스테인기간중은 X전극인 제1의 전극의 전압을, 서스테인전극의 전압과 마찬가지로 보지하거나, 또는 제1의 전극에 동등한 서스테인 펄스를 인가하여 어드레스전극 및 서스테인전극 사이의 서스테인방전을 보조하는 트리거방전을 여기하도록 하므로, 서스테인기간에 있어서 주사측 어드레스전극과 서스테인전극 사이의 서스테인방전에 앞서서, 신호측 어드레스 전극에도 서스테인전극과 동등한 서스테인 펄스를 인가하고, 또는 서스테인전극과 등동한 일정 전위로 보지하는 것으로, 주사측 어드레스 전극과 신호측 어드레스 전극 사이에서트리거 방전을 일으킬 수가 있고, 이 때문에 어드레스전극과 서스테인전극의 간극이 넓은 경우라도 방전전압이 높게 되는 일이 없이 안정한 동작을 얻을 수 있는 단일기판형 방전표시장치의 구동방법을 얻을 수가 있다.
제14∼제18의 발명에 의하면, 제1∼제5의 단일기판형 방전표시장치에 있어서, 배면측 유리기판에 대향하는 전면측 유리기판을 설치하고, 그 전면측 유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응한 발광색의 형광체층이 형성되어 있으므로, 각각 제1∼제5의 발명의 효과가 얻어짐과 함께, 다음의 효과가 얻어진다. 즉, 전면측 유리기판측에는, 전극이 설치되어 있지 않고, 더우기 전면측 유리기판의 각 홈의 중간의 리브를 투명하게 할 수 있으므로, 형광체층로부터의발광광은 전면측 유리기판에서 효율 좋게 전방에 출사시킬 수 있고, 더우기 음의 글로우에 근접하여 가장 자외선조사를 받기가 쉬운 전면측 유리기판의 측면에서의 발광도 효율좋게 전방에 출사시킬 수가 있으며, 이 때문에 고효율 더우기 고휘도의 표시가 가능하게 된다. 또한, 전면측 유리기판에 대한 형광체의 도포가 전극에 무관하게 선택할 수 있고, 더우기 전극 자체의 형상 및 형광체층 및 전극 사이의 위치관계, 예를들면 거리를 전기적 특성에 관계없이 최적으로 설계할 수 있으므로, 구동특성을 최량으로 보지하면서, 형광체층의 자외선 조사효율, 즉 발광효율을 최대로 하는 것이 가능하게 된다.

Claims (18)

  1. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 것을 특징으로 하는 단일기판형 방전표시장치.
  2. 제1항에 있어서, 상기 제2의 전극을 구성하는 각 스트라이프형상 전극을, 각각 서로 평행하게 배치하고, 외부에 있어서 전기적으로 접속된 2개로 1조의 스트라이프형상 전극으로써 구성한 것을 특징으로 하는 특징으로 하는 단일기판형 방전표시장치.
  3. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을구성하는 복수의 스트라이프형상 전극의 각 중간, 또는 1개씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는 것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 것을 특징으로 하는 단일기판형 방전표시장치.
  4. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을구성하는 복수 조의 스트라이프형상 전극의 각 중간, 또는 1조씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는 것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 것을 특징으로 하는 단일기판형 방전표시장치.
  5. 제1항, 제2항, 제3항 또는 제4항에 있어서, 상기 관통공에 의해 이미 정해지는 제1의 전극의 유효방전면적을 제2의 전극의 유효방전면적 보다 작게 되도록 설정한 것을 특징으로 하는 단일기판형 방전표시장치.
  6. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극중 상기 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 하고,
    어드레스방전시에 있어서, 상기 어드레스전극에는 순차적으로 주사어드레스 펄스를 인가함과 동시에, 상기 서스테인전극에는 상기 주사어드레스 펄스가 인가된 상기 어드레스 전극과의 사이에서 방전을 개시하지 않은 정도의 전압을 인가하여 두고,
    상기 주사어드레스 펄스에 동기하여 상기 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고,
    그 방전을 트리거방전으로 하여, 상기 어드레스전극 및 상기 서스테인전극 사이에 어드레스방전을 여기하여 각 화소마다에 개별적으로 벽전하를 형성하도록 하고,
    이어서 서스테인 방전시에 있어서는, 상기 어드레스기간에 형성된 벽전하를 이용하여 상기 어드레스전극 및 상기 서스테인전극 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기하도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  7. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극중 상기 관통공을 끼운 2조의 스트라이프형상 전극의 한쪽의 조의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 조의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 하고,
    어드레스방전시에 있어서, 상기 어드레스전극에는 순차적으로 주사어드레스 펄스를 인가함과 동시에, 상기 서스테인전극에는 상기 주사어드레스 펄스가 인가된상기 어드레스 전극과의 사이에서 방전을 개시하지 않은 정도의 전압을 인가하여 두고,
    상기 주사어드레스 펄스에 동기하여 상기 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고,
    그 방전을 트리거방전으로 하여, 상기 어드레스전극 및 상기 서스테인전극 사이에 어드레스방전을 여기하여 각 화소마다에 개별적으로 벽전하를 형성하도록 하고,
    이어서 서스테인 방전시에 있어서는, 상기 어드레스기간에 형성된 벽전하를 이용하여 상기 어드레스전극 및 상기 서스테인전극 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기하도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  8. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간, 또는 1개씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는 것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극중 상기 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 하고,
    어드레스방전시에 있어서, 상기 어드레스전극에는 순차적으로 주사어드레스 펄스를 인가함과 동시에, 상기 서스테인전극에는 상기 주사어드레스 펄스가 인가된 상기 어드레스 전극과의 사이에서 방전을 개시하지 않은 정도의 전압을 인가하여 두고,
    상기 주사어드레스 펄스에 동기하여 상기 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고,
    그 방전을 트리거방전으로 하여, 상기 어드레스전극 및 상기 서스테인전극사이에 어드레스방전을 여기하여 각 화소마다에 개별적으로 벽전하를 형성하도록 하고,
    이어서 서스테인 방전시에 있어서는, 상기 어드레스기간에 형성된 벽전하를 이용하여 상기 어드레스전극 및 상기 서스테인전극 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기하도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  9. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극의 각 중간, 또는 1개씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극중 상기 관통공을 끼운 2조의 스트라이프형상 전극의 한쪽의 조의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 조의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 하고,
    어드레스방전시에 있어서, 상기 어드레스전극에는 순차적으로 주사어드레스 펄스를 인가함과 동시에, 상기 서스테인전극에는 상기 주사어드레스 펄스가 인가된 상기 어드레스 전극과의 사이에서 방전을 개시하지 않은 정도의 전압을 인가하여 두고,
    상기 주사어드레스 펄스에 동기하여 상기 제1의 전극에 화상신호에 따른 어드레스 펄스를 인가하여 방전을 여기하고,
    그 방전을 트리거방전으로 하여, 상기 어드레스전극 및 상기 서스테인전극 사이에 어드레스방전을 여기하여 각 화소마다에 개별적으로 벽전하를 형성하도록 하고,
    이어서 서스테인 방전시에 있어서는, 상기 어드레스기간에 형성된 벽전하를 이용하여 상기 어드레스전극 및 상기 서스테인전극 사이에 서스테인 펄스를 인가하여 서스테인방전을 계속적으로 여기하도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  10. 제6항, 제7항, 제8항 또는 제9항에 있어서, 상기 관통공에 의해 이미 정해지는 상기 제1의 전극의 유효방전면적을 상기 제2의 전극의 유효방전면적보다 작게 되도록 설정한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  11. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극중 상기 관통공을 끼운 한쌍의 스트라이프형상 전극의 한쪽의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여 2그룹으로 분할하고,
    어드레스방전에 있어서는 상기 제1 및 제2의 접속선에 인가하는 전압을 절환함으로써, 상기 각 어드레스전극에 인접하는 2개의 서스테인전극중 어느쪽을 방전시킬 것인지를 선택하여, 주사선 비월(飛越) 구동에 의한 인터레이스표시를 행하도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  12. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층을 갖는 단일기판형 방전표시장치의 구동방법으로서,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극중 상기 관통공을 끼운 2조의 스트라이프형상 전극의 한쪽의 조의 전극을 상기 제1의 전극과 협동하여 XY매트릭스를 구성하는 어드레스전극으로 하고, 다른쪽의 조의 전극을 각 화소에 대하여 공통으로 접속된 서스테인전극으로 함과 함께, 그 서스테인전극을 교호로 제1 및 제2의 접속선에 공통접속하여 2그룹으로 분할하고,
    어드레스시에 상기 어드레스전극에 인가되는 주사어드레스 펄스의 타이밍에 맞추어서 상기 제1 및 제2의 접속선의 전압을 절환하고, 상기 어드레스전극 및 상기 서스테인전극을, 각각 독립한 2개의 전극으로 하여, 어드레스방전 및 서스테인방전을 행하고, 순차 주사구동에 의해 논인터레이스표시를 행하지 않도록 한 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  13. 제6항 내지 제12항중 어느 한항에 있어서, 어드레스방전에 의하여 선택된 화소는 어드레스기간 후의 서스테인방전기간에 있어서, 서로 평행하는 Y전극인 상기 어드레스전극과, Z전극인 상기 서스테인전극 사이에서 서스테인방전을 행하지만, 서스테인기간중은 X전극인 상기 제1의 전극의 전압을, 상기 서스테인전극의 전압과 마찬가지로 보지하거나 또는 상기 제1의 전극에 동등한 서스테인 펄스를 인가하여 상기 어드레스전극 및 상기 서스테인전극 사이의 서스테인방전을 보조하는 트리거방전을 여기하는 것을 특징으로 하는 단일기판형 방전표시장치의 구동방법.
  14. 배면측 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 배면측 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층과,
    상기 배면측 유리기판에 대향하는 전면측 유리기판을 갖고,
    그 전면측 유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응한 발광색의 형광체층이 형성되어 있는 것을 특징으로 하는 단일기판형 방전표시장치.
  15. 배면측 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 배면측 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극의 각 중간의, 상기 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하는 바와 같이 상기 절연층에 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층과,
    상기 배면측 유리기판에 대향하는 전면측 유리기판을 갖고,
    그 전면측 유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응한 발광색의 형광체층이 형성되어 있는 것을 특징으로 하는 단일기판형 방전표시장치.
  16. 배면측 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 배면측 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극의 각 중간, 또는 1개씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는 것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층과,
    상기 배면측 유리기판에 대향하는 전면측 유리기판을 갖고,
    그 전면측 유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응한 발광색의 형광체층이 형성되어 있는 것을 특징으로 하는 단일기판형 방전표시장치.
  17. 유리기판 위에 서로 평행하게 형성된 복수의 스트라이프형상 전극으로 되는 제1의 전극과,
    그 제1의 전극을 피복하는 바와 같이, 상기 유리기판 위에 형성된 제1의 유전층과,
    그 제1의 유전층 보다 유전율이 낮은 재료로 되고, 그 제1의 유전층 위에 형성된 절연층과,
    상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극과 교차하는 바와 같이, 상기 절연층 위에 서로 평행하게 형성되고, 외부에 있어서 전기적으로 접속된 2개로 1조로 하는 복수 조의 스트라이프형상 전극으로 되는 제2의 전극과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극의 각 중간, 또는 1개씩의 각 중간의, 상기 제1의 전극을 구성하는 복수의 스트라이프형상 전극에 각각 대응하는 위치에 설치하고, 상기 제1의 유전층의 표면에 도달하고, 더우기 상기 제2의 전극을 구성하는 양측의 스트라이프형상 전극 및 상기 절연층에 걸치는 것 처럼 천설된 복수의 관통공과,
    상기 제2의 전극을 구성하는 복수 조의 스트라이프형상 전극을 피복하는 바와 같이, 상기 절연층 위에 형성된 제2의 유전층과,
    상기 배면측 유리기판에 대향하는 전면측 유리기판을 갖고,
    그 전면측 유리기판에는 유리기판 자체의 가공에 의한 복수의 스트라이프형상 또는 격자형상의 홈이 형성됨과 함께, 그 홈의 내벽면 위에는, 각 화소에 대응한 발광색의 형광체층이 형성되어 있는 것을 특징으로 하는 단일기판형 방전표시장치.
  18. 제14항, 제15항, 제16항 또는 제17항에 있어서, 상기 관통공에 의해 이미 정해지는 상기 제1의 전극의 유효방전면적을 상기 제2의 전극의 유효방전면적보다 작게 되도록 설정한 것을 특징으로 하는 단일기판형 방전표시장치.
KR1020017015192A 2000-03-27 2001-03-27 단일기판형 방전표시장치 및 그 구동방법 및 칼라단일기판형 방전표시장치 KR20020021106A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000131820 2000-03-27
JPJP-P-2000-00131820 2000-03-27
PCT/JP2001/002491 WO2001073810A1 (en) 2000-03-27 2001-03-27 Single substrate type discharge display device, method of driving the discharge display device, and color single substrate type discharge display device

Publications (1)

Publication Number Publication Date
KR20020021106A true KR20020021106A (ko) 2002-03-18

Family

ID=18640644

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017015192A KR20020021106A (ko) 2000-03-27 2001-03-27 단일기판형 방전표시장치 및 그 구동방법 및 칼라단일기판형 방전표시장치

Country Status (6)

Country Link
US (1) US20020135310A1 (ko)
EP (1) EP1187163A1 (ko)
KR (1) KR20020021106A (ko)
CA (1) CA2376112A1 (ko)
TW (1) TW503425B (ko)
WO (1) WO2001073810A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE602004023553D1 (de) 2003-03-04 2009-11-26 Lg Electronics Inc Plasmaanzeigetafel mit verbesserter Entladungsstabilität und verbessertem Wirkungsgrad und Steuerungsverfahren dafür
WO2006100728A1 (ja) * 2005-03-18 2006-09-28 Hitachi Plasma Patent Licensing Co., Ltd. プラズマディスプレイパネルおよびその駆動方法
KR20070039204A (ko) 2005-10-07 2007-04-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 제조방법
KR100696635B1 (ko) * 2005-10-13 2007-03-19 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 이의 제조방법
TWI440186B (zh) 2011-09-23 2014-06-01 E Ink Holdings Inc 驅動基板及使用其之顯示裝置
US9099861B2 (en) * 2013-05-23 2015-08-04 Inpaq Technology Co., Ltd. Over-voltage protection device and method for preparing the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3787106A (en) * 1971-11-09 1974-01-22 Owens Illinois Inc Monolithically structured gas discharge device and method of fabrication
US3925703A (en) * 1973-06-22 1975-12-09 Owens Illinois Inc Spatial discharge transfer gaseous discharge display/memory panel
JPS6355834A (ja) * 1986-08-27 1988-03-10 Canon Inc 放電形発光装置
JPH0320932A (ja) * 1989-06-16 1991-01-29 Nec Corp プラズマディスプレイパネル
JP2999509B2 (ja) * 1990-04-25 2000-01-17 日本放送協会 気体放電表示パネル
JPH05101782A (ja) * 1991-01-04 1993-04-23 Nec Corp 面放電型プラズマデイスプレイパネル
JPH06187914A (ja) * 1992-12-16 1994-07-08 Fujitsu Ltd プラズマ表示パネル
CA2149289A1 (en) * 1994-07-07 1996-01-08 Yoshifumi Amano Discharge display apparatus
JP2801893B2 (ja) * 1995-08-03 1998-09-21 富士通株式会社 プラズマディスプレイパネル駆動方法及びプラズマディスプレイ装置
JP3544763B2 (ja) * 1995-11-15 2004-07-21 株式会社日立製作所 プラズマディスプレイパネルの駆動方式
JP3601220B2 (ja) * 1996-11-18 2004-12-15 三菱電機株式会社 プラズマディスプレイパネル及びその駆動方法
JP3087840B2 (ja) * 1997-09-22 2000-09-11 日本電気株式会社 プラズマディスプレイの駆動方法

Also Published As

Publication number Publication date
WO2001073810A1 (en) 2001-10-04
EP1187163A1 (en) 2002-03-13
CA2376112A1 (en) 2001-10-04
TW503425B (en) 2002-09-21
US20020135310A1 (en) 2002-09-26

Similar Documents

Publication Publication Date Title
EP0938072A1 (en) A display panel and its driving method
JPH04229530A (ja) プラズマ表示素子とその製造方法
JPH03291830A (ja) プラズマディスプレイパネル
KR20020021106A (ko) 단일기판형 방전표시장치 및 그 구동방법 및 칼라단일기판형 방전표시장치
US20080036381A1 (en) Plasma display panel and method of fabricating the same
JP3726667B2 (ja) Ac型プラズマディスプレイ装置
US20070035246A1 (en) Electrode structure and plasma display panel having the electrode structure
EP2159815B1 (en) Plasma display panel
US7372204B2 (en) Plasma display panel having igniter electrodes
CN100395862C (zh) 等离子体显示面板
KR100515320B1 (ko) 플라즈마 디스플레이 패널
KR20060124869A (ko) 플라즈마 디스플레이 패널
KR20070009622A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100759561B1 (ko) 플라즈마 디스플레이 패널
KR100747257B1 (ko) 플라즈마 디스플레이 패널
KR100747337B1 (ko) 플라즈마 디스플레이 패널
EP2019409A2 (en) Plasma display panel
KR910009632B1 (ko) 트리거전극을 갖는 면방전형 플라즈마 평면 표시판
KR0172873B1 (ko) 플라즈마 디스플레이 패널의 음극형성용 조성물
KR100869412B1 (ko) 플라즈마 디스플레이 패널
KR19980035144A (ko) 플라즈마 디스플레이 판넬
KR100365507B1 (ko) 고주파 플라즈마 디스플레이 패널의 제조방법
KR100189613B1 (ko) 플라즈마 표시패널
JPH01255130A (ja) プラズマディスプレイパネル
JPH10308178A (ja) ワイヤー電極を用いたpdpの構造

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application