KR20020014324A - 캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 - Google Patents
캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 Download PDFInfo
- Publication number
- KR20020014324A KR20020014324A KR1020000047540A KR20000047540A KR20020014324A KR 20020014324 A KR20020014324 A KR 20020014324A KR 1020000047540 A KR1020000047540 A KR 1020000047540A KR 20000047540 A KR20000047540 A KR 20000047540A KR 20020014324 A KR20020014324 A KR 20020014324A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- phase
- frequency
- mixer
- output
- Prior art date
Links
- 238000000034 method Methods 0.000 title abstract description 4
- 230000005540 biological transmission Effects 0.000 title abstract description 3
- 238000011084 recovery Methods 0.000 claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 238000003786 synthesis reaction Methods 0.000 claims description 3
- 230000009977 dual effect Effects 0.000 description 6
- 230000003111 delayed effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010252 digital analysis Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Superheterodyne Receivers (AREA)
Abstract
본 발명은 디지털 TV에 관한 것으로, 특히 진폭 변조(Amplitude Modulation), 주파수 변조(Frequency Modulation), 양측파대(Double Side Band), 잔류측파대(Vestigial Side Band) 등 캐리어(Carrier) 신호를 동반한 전송 방식에 적합한 주파수 및 위상 동기(Frequency & Phase Locked Loop) 회로에 관한 것으로, 특히 Q 신호용 주파수 합성 제거 필터를 통과한 신호의 위상을 90°반전시키는 90°위상 변환기와, 상기 90°위상이 반전된 상기 Q 신호를 사각 파형의 디지털 신호로 출력하는 Q 신호용 하드 리미터와, 상기 Q 신호용 하드 리미터에서 출력된 Q 신호와 I 신호용 하드 리미터에서 출력된 I 신호가 입력되어 상기 두 신호의 위상차를 검출하는 위상 비교기와, 상기 위상 비교기에서 신호의 위상차가 비교되어 출력된 I 신호와 Q 신호를 아날로그 신호로 변환하고 위상 비교기의 출력 전류를 증폭시키는 차지 펌프로 이루어지는 것을 특징으로 한다.
본 발명을 통해 종래 기술에서 큰 부피를 차지하면서 사용된 저주파 아날로그 이중 밸런스드 믹서가 필요하지 않음으로써, 회로의 집적화에 유리하며 신뢰성이 높아 디지털 해석의 편리성이 가능하고 종래의 I 신호뿐만 아니라 더불어 Q 신호를 모두 출력 신호로 사용함으로써 중계기는 물론 수신기에서 왜곡을 보상하여 고화질의 화면을 수신할 수 있다는 장점이 있다.
Description
본 발명은 디지털 TV에 관한 것으로, 특히 AM(Amplitude Modulation),FM(Frequency Modulation), DSB(Double Side Band), VSB(Vestigial Side Band) 등 캐리어(Carrier)신호를 동반한 전송 방식에 적당하도록 한 주파수 & 위상 동기 (Frequency & Phase Locked Loop; 이하 FPLL이라 칭함) 회로에 관한 것이다.
일반적으로 VSB 방식의 TV 방송은 신호 감쇄가 적어서 화질 및 음질이 뛰어나고 신호 녹화 재생시 화질의 열화가 없다.
또한 전송 전력이 아날로그 전송 전력 보다 작아도 되며 상호 간섭이 작다.
많은 데이터를 방송 채널을 통해 보낼 수 있어 멀티미디어 서비스가 가능하게 된다.
최근 디지털 TV 방송의 지상파 채널을 전송하는 방식의 표준으로서 VSB 방식이 선정된 바 있다.
도 1은 종래 기술에 따른 FPLL 회로를 설명하는 도면이다.
상기 도 1은 로컬 신호를 발생하는 전압 제어 발진기(Voltage Controlled Oscillator)(13)와, 상기 전압 제어 발진기(13)에서 발생한 로컬(local) 신호와 중간 주파수 대역의 신호와 캐리어(Carrier)신호인 파일럿 신호가 합성되어 입력되는 I 신호용 믹서(11), Q 신호용 믹서(12)와, 상기 I 신호용 믹서(11)와 Q 신호용 믹서(12) 및 전압 제어 발진기(13)를 포함하는 I-Q 복조기(10)와 상기 믹서를 통해 발생된 신호와 상기 전압 제어 발진기(13)에서 발생한 로컬 신호가 믹싱된 성분 중에서 합 성분을 제거하는 제1 저역 필터(14), 제2 저역 필터(15)와 상기 제1 저역 필터(14)에서 출력된 신호에 비트 주파수의 크기에 따라 위상만을 변화시켜 출력하는 자동 주파수 제어 필터(Auto Frequency Control Filter)(16)와 0 보다 큰 신호는 +1로, 0보다 작은 신호는 -1로 만들어 사각 파형을 출력하는 하드 리미터(Hard Limiter)(17), 상기 하드 리미터(17)에서 나오는 신호와 제2 저역 필터(15)를 통과한 신호를 믹싱하는 저주파 아날로그 이중 밸런스드 믹서(Low Frequency Analog Double Balanced Mixer)(18), 상기 믹싱을 통해 출력된 신호의 위상을 자동적으로 제어하는 자동 위상 제어 필터(Auto Phase Control Filter)(19)로 구성된다.
상기 구성에 대한 동작 설명은 다음과 같다.
먼저 중간 주파수 대역의 신호와 캐리어(Carrier) 신호인 파일럿(Pilot)신호가 합쳐진 형태로 FPLL 회로에 입력이 된다.
상기 신호가 입력되면 동시에 I 신호용 믹서(11)와 Q 신호용 믹서(12)를 통과한다.
즉, 전압 제어 발진기(17)에서 발생하는 로컬 신호와 상기 I 신호 및 Q 신호가 믹싱된다.
동시에, 상기 로컬 신호와 I 신호가 상기 I 신호용 믹서(11)를 통해 믹싱이 된 후 합과 차 성분이 발생한다.
이때 합 성분을 제거하기 위해 I 신호용 합성 주파수 제거 필터인 제1 저역 필터(14)를 사용한다. 여기서 일부는 타이밍 복원을 위해 도 1에서와 같이 AD 컨버터로 입력된다.
상기 제1 저역 필터(14)를 통과한 신호는 자동 주파수 제어 필터(16)을 통과하는데, 위의 자동 주파수 제어 필터(16)는 로컬 신호와 중간 주파수 입력 신호 중 캐리어 신호, 즉 파일럿 신호의 주파수 차에 해당하는 비트 주파수의 크기에 따라위상만을 변화시켜 출력하는 특성을 갖고 있다.
상기 자동 주파수 제어 필터(16)에 의해 비트 주파수의 값에 따라 동일 주파수의 위상이 변화된 출력 신호는 하드 리미터(17)을 거치게 된다.
상기 하드 리미터(17)는 0 보다 큰 신호는 +1로, 0 보다 작은 신호는 -1로 만들어 그 출력을 사각 파형으로 만든다.
I 신호용 믹서(11)에 입력된 로컬 신호와 정확히 90도의 위상이 지연된 또 다른 로컬 신호는 Q 신호용 믹서(12)에 인가되어 입력 중간 주파수 신호와 마찬가지로 믹싱이 된 후 합 성분의 신호를 제거하기 위하여 상기 제1 저역 필터(14)와 동일한 특성을 가지는 Q 신호용 합성 주파수 제거 필터인 제2 저역 필터(15)를 사용한다.
상기 제2 저역 필터(15)를 통해서 얻어진 신호는 하드 리미터(17)을 통과한 사각파 신호와 믹싱하는데, 상기 믹싱은 저주파 아날로그 이중 밸런스드 믹서(15)가 담당하게 된다.
상기 저주파 아날로그 이중 밸런스드 믹서(15)는 매우 낮은 주파수의 하드 리미터(17) 출력 신호와 비트 주파수, 복잡한 형태의 기저 대역 Q 신호가 합쳐져 있는 두 신호를 믹싱하여야 하는 고성능을 갖아야 한다.
저주파 아날로그 이중 밸런스드 믹서(15)를 통과한 신호는 자동 전력 제어 필터(19)로 입력된다.
즉, 비트 주파수 값에 따라 상기 자동 위상 제어 필터(19)의 출력에서 나타나는 DC 레벨은 I-Q 복조기의 전압 제어 발진기(13)를 제어하며, 이에 따른 전압제어 발진기 출력 주파수는 입력 중간 주파수 신호의 캐리어 신호와 동일한 주파수 및 위상을 가질 때까지 전체 회로를 계속 순환하게 되어 결국 캐리어 복원을 성공적으로 수행한다.
그러나 상기 종래의 기술에 따르면, 저주파 아날로그 이중 밸런스드 믹서는 큰 부피를 차지하며 이에 따른 회로의 집적에 어려움이 있다.
또한, 아날로그 요소로 인해 해석이 복잡하며, 직접적으로 Q 신호가 출력되지 않아 중계기에서 왜곡 보상이 제대로 되지 않는다는 문제점이 있다.
따라서, 본 발명의 목적은 이상에서 언급한 종래 기술의 문제점을 감안하여 안출한 것으로서, 상기 FPLL 회로의 집적화를 제공하기 위한 것이다.
본 발명의 다른 목적은 중계기에서 왜곡을 보상하는데 필요한 Q 신호의 출력을 제공하기 위한 것이다.
이상과 같은 목적을 달성하기 위한 본 발명의 일 특징에 따르면, 제2 저역 필터를 통과한 신호의 위상을 90°반전시키는 90°위상 변환기와, 상기 90°위상이 반전된 상기 Q 신호를 사각 파형의 디지털 신호로 출력하는 Q 신호용 하드 리미터와, 상기 Q 신호용 하드 리미터에서 출력된 Q 신호와 I 신호용 하드 리미터에서 출력된 I 신호가 입력되어 상기 두 신호의 위상차를 검출하는 위상 비교기와, 상기 위상 비교기에서 신호의 위상차가 비교되어 출력된 I 신호와 Q 신호를 아날로그 신호로 변환하고 위상 비교기의 출력 전류를 증폭시키는 차지 펌프를 포함하여 이루어진다
그리고, 이상과 같은 목적을 달성하기 위한 본 발명의 다른 특징에 따르면,
수신된 중간 주파수 신호 중 I 신호가 자동 주파수 필터와 I 신호용 하드 리미터를 통해 캐리어 신호 주파수의 차에 해당하는 비트 주파수의 크기에 따른 위상만이 출력되어 위상 비교기로 입력되는 단계와, Q 신호가 90°위상 변환기와 Q 신호용 하드 리미터를 통해 위상이 90° 반전되고 아날로그 신호가 디지털 신호로 변환되어 위상 비교기로 입력되는 단계와, 상기 입력된 I 신호와 Q 신호가 위상 비교기에서 서로 신호가 비교됨으로서 그 차가 디지털적 신호로 생성되어 차지 펌프를 통과하면서 아날로그 신호 변환되고 또한 위상 비교기의 출력 전류를 증폭하여 출력하고 자동 위상 제어 필터에 입력되어 캐리어 신호와 동일한 주파수, 위상으로 복원이 되는 단계로 이루어진다.
본 발명의 다른 목적, 특징 및 이점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
도 1은 종래 기술에 따른 FPLL 회로를 설명하는 도면
도 2는 본 발명에 따른 FPLL 회로를 설명하는 도면
도 3은 본 발명에 따른 주파수의 변화를 나타내는 도면
*도면의 주요 부분에 대한 부호의 설명*
100 : IQ 복조기 101 : I 신호용 믹서
102 : Q 신호용 믹서 103 : 전압 제어 발진기
104 : 제1 저역 필터 105 : 제2 저역 필터
106 : 자동 주파수 제어 필터 107 : 90°위상 변환기
108 : I 신호용 하드 리미터 109 : Q 신호용 하드 리미터
110 : 위상 비교기 111 : 차지 펌프
112 : 자동 위상 제어 필터
이하 본 발명의 바람직한 일 실시 예에 따른 구성 및 작용을 첨부된 도면을 참조하여 설명한다.
도 2는 본 발명에 따른 FPLL 회로를 설명하는 도면이다.
도 2를 참조하면 I 신호용 믹서(101), Q 신호용 믹서(102), 전압 제어 발진기(103), 상기 I 신호용 믹서(101)와 Q 신호용 믹서(102) 및 전압 제어 발진기(103로 구성된 I-Q 복조기(100)와 제1 저역 필터(104), 제2 저역 필터(105), 자동 주파수 제어 필터(106), 90°위상 변환기(107), I 신호용 하드 리미터(108), Q 신호용하드 리미터(109), 위상 비교기(Phase Detector)(110), 차지 펌프(Charge Pump)(111), 자동 위상 제어 필터(112)로 구성된다.
믹서(Mixer)는 전압 제어 발진기(13)에서 발생한 로컬(local) 신호와 중간 주파수 대역의 신호와 파일럿 신호 즉 캐리어 신호가 합성되어 입력되도록 구성된다.
전압 제어 발진기(103)는 로컬 신호를 발생하도록 구성된다.
I-Q 복조기(100)는 상기 I 신호용 믹서(101)와 Q 신호용 믹서(102) 및 전압 제어 발진기(103)로 구성된다.
제1 저역 필터(104)와 제2 저역 필터(105)는 상기 I 신호용 믹서(101)와 Q 신호용 믹서(102)를 통해 발생된 신호와 상기 전압 제어 발진기(103)에서 발생한 로컬 신호가 믹싱되고 상기 믹싱된 성분 중에서 합 성분을 각각 제거하도록 구성된다.
자동 주파수 제어 필터(106)는 상기 제1 저역 필터(104)에서 출력된 신호에 비트 주파수의 크기에 따라 위상만을 변화시켜 출력하도록 구성된다.
90° 위상 변환기(107)는 제2 저역 필터(105)에서 출력된 신호의 위상을 90° 반전시키도록 구성된다.
I 신호용 하드 리미터(108)와 Q 신호용 하드 리미터(109)는 0보다 큰 신호는 +1로, 0보다 작은 신호는 -1로 만들어 사각 파형으로 출력하도록 구성된다.
위상 비교기(110)는 동일 주파수를 가진 두 입력 신호의 위상차를 검출하도록 구성된다.
차지 펌프(111)는 상기 위상 비교기(110)에서 위상차로 인해 발생한 디지털 신호를 아날로그 신호로 변환하며 위상 비교기에서 출력되는 전류가 미약함으로 인하여 상기 전류를 증폭시켜 동기 타임을 빠르게 가져가도록 구성된다
자동 위상 제어 필터(112)는 차지 펌프(111)를 통해 출력된 신호의 위상을 자동적으로 제어하도록 구성된다.
상기 구성에 대한 동작 설명은 다음과 같다.
먼저 중간 주파수 대역의 신호와 캐리어(Carrier) 신호, 즉 파일럿(Pilot)신호가 합쳐진 형태로 FPLL 회로에 입력된다.
상기 신호는 입력됨과 동시에 I 신호용 믹서(101)와 Q 신호용 믹서(102)를 통과한다.
이때 전압 제어 발진기(103)에서 발생하는 로컬 신호와 상기 I 신호 및 Q 신호가 믹싱된다.
먼저 상기 로컬 신호와 I 신호가 상기 I 신호용 믹서(101)를 통해 믹싱되어 합과 차 성분을 발생한다.
이때 합 성분을 제거하기 위해 I 신호용 합성 주파수 제거 필터인 제1 저역 필터(104)를 사용한다. 여기에서 일부 신호는 타이밍 복원을 위하여 도 2에서와 같이 AD 컨버터로 입력된다.
상기 제1 저역 필터(104)를 통과한 I 신호는 자동 주파수 제어 필터(106)을 통과하는데, 상기 자동 주파수 제어 필터(106)는 로컬 신호와 중간 주파수 입력 신호 중 캐리어 신호, 즉 파일럿 신호의 주파수 차에 해당하는 비트 주파수의 크기에따라 위상만을 변화시켜 출력하는 특성을 갖고 있다.
또한, 캐리어 신호 주파수가 기저 대역으로 하향 변환되었을 때, 캐리어 신호에 해당하는 주파수 대역만을 통과시키는 특성을 갖고 있다.
상기 자동 주파수 제어 필터(106)에 의해 비트 주파수의 값에 따라 동일 주파수의 위상이 변화된 출력 신호는 I 신호용 하드 리미터(108)를 거치게 된다.
상기 하드 리미터(108)는 0 보다 큰 신호는 +1로, 0 보다 작은 신호는 -1로 만들어 그 출력을 사각 파형으로 만든다.
즉, 제로 교차 컴파기(Zero-Crossing Detector)라고 하는데 아날로그 신호를 디지털 신호로 변환하여 주파수와 위상을 고정시키기는 역할을 한다.
I 신호용 믹서(101)에 입력된 로컬 신호와 정확히 90°의 위상이 지연된 또 다른 로컬 신호는 Q 신호용 믹서(102)에 인가되어 입력 중간 주파수 신호와 마찬가지로 믹싱이 된 후 합 성분의 신호를 제거하기 위하여 상기 제1 저역 필터(104)와 동일한 특성을 가지는 Q 신호용 합성 주파수 제거 필터인 제2 저역 필터(105)를 사용한다.
상기의 제2 저역 필터(105)를 통해서 얻어진 신호는 위상을 90도 반전시키기 위해 위상 변환기(107)를 거친다. 또한 상기 위상이 반전된 신호를 디지털 신호로 만들기 위해 Q 신호용 하드 리미터(109)을 통과시킨다.
상기 Q 신호용 하드 리미터(109)를 통과한 디지털 출력 신호와 상기 I 신호용 하드 리미터(106)을 통과한 디지털 출력 신호는 위상 비교기(110)로 인가되어 비교된다.
여기서 상기 위상 비교기(110)는 R-S 플립플롭이나 XOR 게이트 및 여타 디지털 소자로 구성된 위상 비교기를 말한다.
상기 위상 비교기(110)는 쇼트키 다이오드와 저주파용 변압기로 이루어진 종래 기술의 저주파 아날로그 이중 밸런스드 믹서에 비해 간단하게 구현될 수 있다.
상기 위상 비교기(110)의 출력 신호는 디지털 적으로 위상차에 해당하는 신호를 생성하며, 상기 생성된 신호를 차지 펌프(111)와 자동 위상 제어 필터(112)를 통과한 후 DC레벨에 가까운 출력 신호를 생성한다.
상기 자동 위상 제어 필터(112)는 Loop 필터로서, 비트 주파수값에 따른 위상 비교기의 출력 형태는 크게 3가지로 나타낼 수 있는데, 자세한 그래프 형태는 도 3에 나타난 바와 같다.
즉, 도 3에서 살펴보면, a` 지점을 지나는 I 신호가 I 신호용 하드 리미터(108)를 통과하여 I-LIM 디지털 신호로 바뀐다.
이때 b` 지점을 지나는 Q 신호는 90° 위상 변환기(107)을 지나면서 c` 지점에서는 위상이 90°늦어지게 된다.
c`지점을 지나는 Q 신호는 Q 신호용 하드 리미터(109)를 지나 Q-LIM 디지털 신호로 바뀐다.
여기서 비트 주파수는 로컬 주파수와 파일럿 즉 캐리어 주파수의 차이로써,도 3에서 볼 때 비트 주파수의 값이 0이 되면 위상 비교기(111)을 통과한 출력 신호의 그래프는 0에 가까워지며, 비트 주파수가 + 이거나, - 의 경우에 따라 출력신호의 그래프 모습이 달라진다.
상기 비트 주파수의 값에 따라 자동 위상 제어 필터(112)의 출력에서 나오는 DC 레벨은 전압 제어 발진기(103)를 제어한다.
상기 전압 제어 발진기(103)의 출력 주파수는 입력 중간 주파수 신호의 캐리 신호와 동일한 주파수 및 위상을 가질 때까지 계속해서 전체 회로를 순환하다가 결국은 캐리어 복원을 성공적으로 수행한다.
이상의 설명에서와 같이 본 발명은 종래 기술에서 큰 부피를 차지하면서 동작이 복잡한 저주파 아날로그 이중 밸런스드 믹서를 사용하지 않음으로써, 회로의 집적화에 유리하며 또한 디지털 해석을 통해 신뢰성 및 편리성이 가능하고 종래의 I 신호뿐만 아니라 더불어 Q 신호를 모두 출력 신호로 사용함으로써 중계기는 물론 수신기에서 왜곡이 보상되어 고화질의 화면을 수신할 수 있다는 장점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정하는 것이 아니라 특허 청구 범위에 의해서 정해져야 한다.
Claims (3)
- Q 신호용 주파수 합성 제거 필터를 통과한 신호의 위상을 90°반전시키는 90°위상 변환기와;상기 90°위상이 반전된 상기 Q 신호를 사각 파형의 디지털 신호로 출력하는 Q 신호용 하드 리미터와;상기 Q 신호용 하드 리미터에서 출력된 Q 신호와 I 신호용 하드 리미터에서 출력된 I 신호가 입력되어 상기 두 신호의 위상차를 검출하는 위상 비교기와;상기 위상 비교기에서 신호의 위상차가 비교되어 출력된 I 신호와 Q 신호를 아날로그 신호로 변환하고 위상 비교기의 출력 전류를 증폭시키는 차지 펌프를 포함하여 이루어지는 것을 특징으로 하는 일반 위상 비교기를 사용한 캐리어 신호 복원을 위한 주파수 및 위상 동기 회로.
- 제 1항에 있어서, I-Q 복조기는 I 신호용 믹서와 Q 신호용 믹서와 전압 제어 발진기를 포함하여 이루어지는 것을 특징으로 하는 일반 위상 비교기를 사용한 캐리어 신호 복원을 위한 주파수 및 위상 동기 회로.
- 수신된 중간 주파수 신호 중 I 신호가 자동 주파수 필터와 I 신호용 하드 리미터를 통해 캐리어 신호 주파수의 차에 해당하는 비트 주파수의 크기에 따른 위상만이 출력되어 위상 비교기로 입력되는 단계와;Q 신호가 90°위상 변환기와 Q 신호용 하드 리미터를 통해 위상이 90° 반전이 되고 아날로그 신호가 디지털 신호로 변환되어 위상 비교기로 입력되는 단계와;상기 입력된 I 신호와 Q 신호가 위상 비교기에서 서로 신호가 비교됨으로서 그 차가 디지털적 신호로 생성되어 차지 펌프를 통과하면서 아날로그 신호 변환되고 또한 위상 비교기의 출력 전류를 증폭하여 출력하고 자동 위상 제어 필터에 입력되어 캐리어 신호와 동일한 주파수, 위상으로 복원이 되는 단계를 포함하여 이루어지는 것을 특징으로 하는 일반 위상 비교기를 사용한 캐리어 신호 복원을 위한 주파수 및 위상 동기 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000047540A KR20020014324A (ko) | 2000-08-17 | 2000-08-17 | 캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000047540A KR20020014324A (ko) | 2000-08-17 | 2000-08-17 | 캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20020014324A true KR20020014324A (ko) | 2002-02-25 |
Family
ID=19683561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000047540A KR20020014324A (ko) | 2000-08-17 | 2000-08-17 | 캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20020014324A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100611205B1 (ko) * | 2004-08-26 | 2006-08-10 | 삼성전자주식회사 | Vsb 방식 수신기를 위한 심볼 타이밍 복원장치 및 그복원방법 |
-
2000
- 2000-08-17 KR KR1020000047540A patent/KR20020014324A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100611205B1 (ko) * | 2004-08-26 | 2006-08-10 | 삼성전자주식회사 | Vsb 방식 수신기를 위한 심볼 타이밍 복원장치 및 그복원방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5809088A (en) | Digital carrier wave restoring device and method for use in a television signal receiver | |
US4653117A (en) | Dual conversion FM receiver using phase locked direct conversion IF | |
US4814715A (en) | Mixer arrangement for suppression of oscillator interference in quadrature demodulators | |
JPH09505695A (ja) | 位相/周波数変調器 | |
JPH11355810A (ja) | 計測用受信器 | |
US8103236B2 (en) | Method and apparatus for processing signal | |
JPH11251947A (ja) | イメージ除去送受信機およびイメージ除去方法 | |
US4322751A (en) | Detector circuit for a television receiver | |
JPS61208927A (ja) | Am受信器 | |
JPS61133729A (ja) | フエーズロツクドループ及びそれを用いる直接混合同期am受信機 | |
KR0124594B1 (ko) | 고선명 텔레비젼 수상기의 복조시스템 | |
US6559899B1 (en) | Digital blocks television tuner having simple baseband signal processing portion | |
KR20020014324A (ko) | 캐리어 신호를 동반한 전송 방식에 적합한 주파수 및 위상동기 회로 | |
US6310924B1 (en) | Digital demodulator | |
US3944931A (en) | Multi-channel frequency converter having automatic control | |
KR100379393B1 (ko) | 디지털 tv 수신기의 캐리어 신호 복구 방법 및 이를위한 주파수 및 위상 동기 회로 | |
JP3399017B2 (ja) | 位相同期装置 | |
KR0140598B1 (ko) | 위성방송 수신기 | |
KR0179566B1 (ko) | 위성방송용 복조기 | |
KR100369994B1 (ko) | 8브이에스비 전송시스템의 디지탈 에프피엘엘 | |
JPH02185189A (ja) | ケーブルテレビコンバータ | |
JP3038280B2 (ja) | 受信装置 | |
JPH10233971A (ja) | 放送受信装置 | |
JP4300170B2 (ja) | 受信装置 | |
JP3495657B2 (ja) | 受信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
WITN | Withdrawal due to no request for examination |