KR200161114Y1 - 화면 안정화 회로 - Google Patents

화면 안정화 회로 Download PDF

Info

Publication number
KR200161114Y1
KR200161114Y1 KR2019970022408U KR19970022408U KR200161114Y1 KR 200161114 Y1 KR200161114 Y1 KR 200161114Y1 KR 2019970022408 U KR2019970022408 U KR 2019970022408U KR 19970022408 U KR19970022408 U KR 19970022408U KR 200161114 Y1 KR200161114 Y1 KR 200161114Y1
Authority
KR
South Korea
Prior art keywords
constant voltage
transistor
amplifier
rgb
circuit
Prior art date
Application number
KR2019970022408U
Other languages
English (en)
Other versions
KR19990009221U (ko
Inventor
이재오
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019970022408U priority Critical patent/KR200161114Y1/ko
Publication of KR19990009221U publication Critical patent/KR19990009221U/ko
Application granted granted Critical
Publication of KR200161114Y1 publication Critical patent/KR200161114Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/20Prevention of damage to cathode-ray tubes in the event of failure of scanning
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 고안은 영상신호를 재생 디스플레이시키는 칼라텔레비젼에서, R.G.B 신호를 처리하는 R.G.B앰프 IC에 관한 것으로 R.G.B앰프 IC의 정전압 공급회로에 스팟 킬러(Spot Killer)기능을 부가시켜 정전압 공급과 함께 화면의 스팟현상을 제거시켜주는 것이다.
이러한 본 고안은 R.G.B앰프 IC의 정전압 공급핀에 전원전압을 일정전압으로 분배시키는 저항을 연결하여 정전압공급핀에 일정전압이 인가되게 하고
상기 정전압공급핀에 인가되는 전압은 트랜지스터의 구동에 의해 선택되게 연결하며 상기 트랜지스터는 전원입력의 변화에 따라 구동되는 또다른 트랜지스터의 구동에 따라 동작되게 연결시킴으로써 이루어지는 것이다.

Description

화면 안정화 회로
본 고안은 영상신호를 재생 디스플레이시키는 칼라텔레비젼에서, R.G.B 신호를 처리하는 R.G.B앰프 IC에 관한 것으로 R.G.B앰프 IC의 정전압 공급회로에 스팟 킬러(Spot Killer)기능을 부가시켜 정전압 공급과 함께 화면의 스팟현상을 제거시켜 주므로써 화면을 안정화시키는 화면 안정화 회로에 관한 것이다.
칼라텔레비젼에서 R.G.B신호를 처리하는 R.G.B앰프(TDA6111Q)는 도 1 에 도시된 바와 같이 정전압회로(1)가 구비되어야 하고 이와는 별도로 텔레비젼의 파우어 온/오프시 화면에 발생되는 스팟현상을 제거하기 위해 도 2 에 도시된 바와 같은 스팟킬러회로가 구비되어야 한다.
R.G.B 앰프 IC(2)의 핀①에는 3V의 정전압이 인가되어야만 정상적인 R.G.B신호 처리와 출력이 이루어지게 되므로 전원(12V)을 3V 제너다이오드(ZD1)에 인가시켜 3V의 정전압으로 유지시킨 후 콘덴서(C1)를 거쳐 R.G.B앰프 IC(2)의 핀①에 인가시키도록 정전압회로(1)가 구성된다.
또한 상기된 정전압회로(1)와는 별도로 도 2 에 도시된 바와 같이 스팟킬러회로가 구비되어야 하며 스팟킬러회로는 전원(12V)이 10V 제너다이오드(ZD2)를 거쳐 10V의 정전압으로 트랜지스터(Q1)의 베이스에 인가되게 하고 상기 트랜지스터(Q1)와 역구동되는 트랜지스터(Q2)에서 편향코일(DY)에 인가되는 R.G.B 신호출력을 제어하게 구성되며 각각의 R.G.B신호 출력은 다이오드(D1)(D2)(D3)를 거쳐 트랜지스터(Q2)의 콜렉터에 인가된다.
파우어 온/오프시 발생되는 과도전압은 트랜지스터(Q1)에서 검출하여 트랜지스터(Q1)가 오프되어지게 되고 이에 따라 트랜지스터(Q2)가 턴온되어 다이오드(D1)(D2)(D3)를 거친 R.G.B신호를 차단시켜 주어 스팟현상이 발생되지 않게 된다.
따라서 종래에는 R.G.B앰프 IC(2)에 정전압을 공급하기 위한 정전압회로(1)가 구비되어져야 하고 이와는 별도로 스팟킬러회로가 구비되어져야 하므로 부품수의 증가와 설치공간을 많이 차지하는 것이었다.
본 고안은 R.G.B앰프 IC의 정전압 공급핀에 걸리는 전압이 상승될 경우 R.G.B앰프 IC에서 R.G.B신호출력을 차단시키는 점을 이용하여 파우어 온/오프시 R.G.B앰프 IC의 정전압 공급핀전압을 상승시키도록 하므로써 스팟현상이 발생되지 않도록 한 것으로 정전압회로와 스팟킬러회로를 별도로 구비하지 않고 정전압회로에 스팟킬러기능을 포함시킨 것이다.
이러한 본 고안은 R.G.B앰프 IC의 정전압 공급핀에 전원전압을 일정전압으로 분배시키는 저항을 연결하여 정전압공급핀에 일정전압이 인가되게 하고
상기 정전압공급핀에 인가되는 전압은 트랜지스터의 구동에 의해 선택되게 연결하며 상기 트랜지스터는 전원입력의 변화에 따라 구동되는 또다른 트랜지스터의 구동에 따라 동작되게 연결시킴으로써 이루어지는 것으로
파우어 온/오프시 발생되는 과도전압에 의해 트랜지스터의 구동이 선택되어 정전압 공급핀에 인가되는 전압을 상승시켜 R.G.B 신호가 출력되지 않게 하여 스팟현상을 방지하는 것이다.
도 1 은 R.G.B 앰프 IC의 정전압 회로도
도 2 는 스팟킬러(Spot Killer) 회로도
도 3 은 본 고안의 일실시 회로도
〈도면의 주요부분에 대한 부호의 설명〉
1 : 정전압회로 2 : R.G.B 앰프 IC
Q1,Q2,Q11,Q12 : 트랜지터 ZD1, ZD2 : 제너다이오드
R11∼R16 :저항 D11 : 다이오드
도 3 은 본 고안의 일실시 회로도로써,
전원(12V)은 콘덴서(C11)와 저항(R11)(R12)을 통하여 트랜지스터(Q11)의 베이스에 인가되고 트랜지스터(Q11)의 콜렉터와 저항(R11)(R12)의 접점에는 다이오드(D11)를 역방향으로 연결하는 한편 전원(12V)이 저항(R13∼R16)을 통하여 R.G.B앰프 IC(2)의 정전압 공급된 ①에 인가되게 하고 저항(R13)(R14)의 접점에는 트랜지스터(Q11)의 콜렉터와 트랜지스터(Q12)의 베이스를 연결하며 트랜지스터(Q12)의 구동에 따라 R.G.B앰프 IC(2)의 정전압 공급핀 ①에 인가되는 전압이 선택되게 구성한다.
이러한 본 고안에서 먼저 전원(12V)이 일정전압을 유지하는 경우를 살펴본다.
이때에는 전원(12V)이 콘덴서(C11)를 통하여 트랜지스터(Q11)에 영향을 미치지 않게 되어 트랜지스터(Q11)는 오픈상태가 되고 이에 따라 트랜지스터(Q12)는 저항(R13)(R14)의 분배 전압에 의해 온되어 진다.
트랜지스터(Q11)가 오픈되고 트랜지스터(Q12)가 온되면 전원(12V)는 저항(R13∼R16)에 의해 분배되어진후 R.G.B앰프 IC(2)의 정전압 공급핀 ①에 인가시킨다.
이때 저항(R13∼R16)의 저항값을 설정하여 전원(12V)이 R.G.B앰프 IC(2)의 정전압 공급핀 ①에는 3V의 정전압으로 인가되게 한다.
상기 저항(R13∼R16)의 실제 저항값은 저항(R13)이 68K, 저항(R14)이 6.8K, 저항(R15)이 2.2K, 저항(R16)이 680이 되게 설정하면 된다.
즉 전원(12V)이 일정하게 인가될경우 트랜지스터(Q11)가 오픈, 트랜지스터(Q12)가 온되어지고 이에 따라 전원(12V)은 저항(R13∼R16)으로 분배되어 3V의 정전압이 R.G.B앰프 IC(2)의 정전압 공급핀 ①에 인가되어 진다.
R.G.B앰프 IC(2)는 정전압 공급핀 ①에 3V의 정전압이 인가될경우 정상적인 R.G.B 신호처리 및 출력시키게 된다.
한편 전원(12V)이 투입되는 초기동작을 살펴본다.
초기전원(12V)이 투입되면 양의 임펄스가 발생하게 되고 상기된 양의 임펄스는 콘덴서(C11)를 통하여 트랜지스터(Q11)의 베이스에 인가되므로 트랜지스터(Q11)를 온시키게 된다.
트랜지스터(Q11)가 온되면 트랜지스터(Q12)가 오프되게 되고 이에 따라 전압(12V)은 저항(R13)(R15)에 의해서만 분배되므로 이때에는 R.G.B앰프 IC(2)의 정전압 공급된 ①에 3V보다 높은 전압이 인가된다.
R.G.B앰프 IC(2)는 정전압 공급된 ①에 3V보다 높은 전압이 인가될경우 R.G.B 신호출력을 차단시키게 되므로 스팟현상이 발생되지 않게 된다.
따라서 별도의 스팟킬러회로를 구비시킬 필요가 없다.
다음으로 전원(12V)이 차단될때의 동작을 살펴본다.
전원(12V) 공급이 차단될경우 음의 임펄스가 발생하게 되고 음의 임펄스는 콘덴서(C11)를 통하여 다이오드(D11)의 캐소드에 인가되며 이에 따라 트랜지스터(Q12)의 베이스전위는 다이오드(D11)를 통하여 순간적으로 떨어지게 된다.
트랜지스터(Q12)가 오프되면 전원(12V)는 저항(R13)(R15)에 의해서만 분배되어지고 이에 따라 R.G.B앰프 IC(2)의 정전압 공급핀 ①에는 규정된 3V보다 높은 전압이 인가된다.
R.G.B앰프 IC(2)는 정전압 공급핀 ①에 3V보다 높은 전압이 인가될경우 R.G.B 신호출력을 차단시키게 되므로 스팟현상이 발생되지 않게 된다.
따라서 별도의 스팟킬러회로를 구비시킬 필요가 없다.
본 고안은 R.G.B앰프 IC에 정전압을 공급시키기 위한 정전압회로와 스팟킬러회로를 별도로 구비시키지 않더라도 R.G.B앰프 IC에 인가되면 정전압이 변동될 경우 R.G.B 신호출력을 차단시켜 스팟현상을 없앨 수 있다.
따라서 회로구성이 간단하고 부품수도 적어들며 설치공간을 적게 차지하는 이점이 따르게 된다.

Claims (1)

  1. R.G.B앰프 IC(2)의 정전압 공급핀 ①에 전원(12V)을 분배시켜 인가시키는 저항(R14∼R16)을 연결하고
    상기 저항(R14∼R16)의 분배전압은 트랜지스터(Q12)의 구동에 의해 선택되게 연결하며
    상기 트랜지스터(Q12)는 트랜지스터(Q11)와 다이오드(D11)에 의해 구동되게 연결하고
    상기 트랜지스터(Q12)의 구동을 제어하는 트랜지스터(Q11)에는 전원(12V)이 콘덴서(C11)와 저항(R11)을 통하여 인가되게 연결 구성한 화면 안정화 회로.
KR2019970022408U 1997-08-16 1997-08-16 화면 안정화 회로 KR200161114Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970022408U KR200161114Y1 (ko) 1997-08-16 1997-08-16 화면 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970022408U KR200161114Y1 (ko) 1997-08-16 1997-08-16 화면 안정화 회로

Publications (2)

Publication Number Publication Date
KR19990009221U KR19990009221U (ko) 1999-03-15
KR200161114Y1 true KR200161114Y1 (ko) 1999-11-15

Family

ID=19508150

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970022408U KR200161114Y1 (ko) 1997-08-16 1997-08-16 화면 안정화 회로

Country Status (1)

Country Link
KR (1) KR200161114Y1 (ko)

Also Published As

Publication number Publication date
KR19990009221U (ko) 1999-03-15

Similar Documents

Publication Publication Date Title
KR950006243B1 (ko) 비디오 신호처리 및 디스플레이 시스템
KR200161114Y1 (ko) 화면 안정화 회로
US4760391A (en) Tri-state on-screen display system
KR100440540B1 (ko) 파워-오프 방전 회로를 갖는 액정 표시 장치
JP2821120B2 (ja) 画像表示回路
KR100307572B1 (ko) 핫스타트플레쉬현상을방지하기위한자동키네스코프바이어스장치
US5287190A (en) Power switch for multiple operating sections of television set
GB2315949A (en) Self-test device for monitor
KR200155180Y1 (ko) 영상디스플레이어의 화면명암 및 밝기 자동제어회로
KR0123402B1 (ko) 모니터의 화면 뮤트 회로
JPH10164614A (ja) テレビジョン受像機の受像管制御回路
US6804097B1 (en) Protective circuit for electronic modules, especially driver modules
KR100210244B1 (ko) Osd 밝기 조절회로
JP2003101073A (ja) デュアル電圧電源供給装置
KR930004547Y1 (ko) 칼라 모니터용 호박색 텍스트 모드 장치
KR960013554B1 (ko) 자동 색도 조절회로
KR930000456Y1 (ko) 비데오 신호 제어 회로
KR0127171Y1 (ko) 모니터의 영상클램프 회로
KR890003432Y1 (ko) 문자표시를 위한 디스플레이 공용회로
JP3244346B2 (ja) スイッチ回路
JP2002077662A (ja) スポットキラー制御回路
KR940003249Y1 (ko) Tv/av 수상기에서의 프런트 비디오 우선 스위칭 회로
KR940000966Y1 (ko) 칼라모니터의 녹색 및 주황색 텍스트 모드장치
KR970004906Y1 (ko) 영상기기의 스타트 빔 제한장치
KR920000925Y1 (ko) 합성 영상신호의 블랭킹 레벨 보상회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20070727

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee