KR200156524Y1 - 모니터에서 온스크린디스플레이 리셋회로 - Google Patents

모니터에서 온스크린디스플레이 리셋회로 Download PDF

Info

Publication number
KR200156524Y1
KR200156524Y1 KR2019960057042U KR19960057042U KR200156524Y1 KR 200156524 Y1 KR200156524 Y1 KR 200156524Y1 KR 2019960057042 U KR2019960057042 U KR 2019960057042U KR 19960057042 U KR19960057042 U KR 19960057042U KR 200156524 Y1 KR200156524 Y1 KR 200156524Y1
Authority
KR
South Korea
Prior art keywords
reset
bus
integrated circuit
circuit
data line
Prior art date
Application number
KR2019960057042U
Other languages
English (en)
Other versions
KR19980043918U (ko
Inventor
강현수
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR2019960057042U priority Critical patent/KR200156524Y1/ko
Publication of KR19980043918U publication Critical patent/KR19980043918U/ko
Application granted granted Critical
Publication of KR200156524Y1 publication Critical patent/KR200156524Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/38Starting, stopping or resetting the counter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)

Abstract

본 고안은 모니터에 있어서 제어 데이타의 전송을 위해 집적회로간에 널리 사용되는 I2C버스를 이용한 데이터 전송시의 리셋회로에 관한 것이다.
이러한 본 고안의 회로는 적어도 두 개 이상의 집적회로소자들이 I2C버스를 통해 연결되어 데이터를 전달하도록 되어 있고, 각 집적회로소자가 리셋단자를 구비하여 전원온시에 각 소자들이 리셋되도록 된 집적회로소자들의 연결장치에 있어서, 상기 I2C버스상의 데이터 선로에 장애가 발생되는 것을 검출하기 위한 에러검출수단과; 상기 에러검출수단이 데이터선로의 장애를 검출하면 리셋신호를 발생하여 상기 집적회로소자의 리셋단자에 제공하는 리셋신호 발생수단으로 구성되어 있다.
따라서, 본 고안에 따른 리셋회로는 I2C버스상에 장애를 감지하여 이 버스에 연결된 집적회로소자를 리셋시켜주므로써 직렬 데이터 선로의 장애를 리셋하기 위하여 전원을 다시 껐다가 켤필요가 없으므로 편리한 효과가 있다.

Description

모니터에서 온스크린디스플레이 리셋회로
본 고안은 모니터에 있어서 제어 데이타의 전송을 위해 집적회로간에 널리 사용되는 I2C버스를 이용한 데이터 전송시의 리셋회로에 관한 것으로, 특히 온스크린디스플레이 집적회로(OSD IC)의 리셋 회로에 관한 것이다.
일반적으로 모니터에 있어서 집적회로간의 제어데이타 전송을 위해서 I2C 버스가 널리 사용되고 있다.
여기서, 집적회로간을 연결하는 I2C버스란 직렬 동기버스로서 데이타가 전달되는 SDA버스와 동기클럭신호가 전달되는 SCL버스로 이루어져 소정의 프로토콜에 따라 데이타를 전송하기 위하여 필립스사가 제안한 산업표준버스로서, 예컨대, 마이콤과 OSD IC간에 연결되는 버스신호선은 도 1에 도시된 바와 같이, SDA, SCL, 신호선과 집적회로를 리셋하기 위한 리셋신호(reset)선이 있다.
통상, I2C버스에서 SDA버스와 SCL버스는 하이로 풀업되어 있고, SDA버스의 데이타는 SCL버스가 로우주기일 경우에만 변하도록 되어 있는데, SCL버스가 하이주기일 경우에 SDA버스의 데이타가 하이에서 로우로 천이되는 것은 데이타 전송 사이클의 시작(START)을 나타내고, 로우에서 하이로 천이되는 것은 데이타 전송사이클의 종료(STOP)를 나타낸다. 또한, I2C버스상에서 데이타 또는 어드레스는 8비트 워드 단위로 전송되는데, 8비트 워드를 수신한 수신기는 SCL버스의 9번째 클럭에서 SDL버스를 로우로 떨어뜨려 수신응답(ACKNOWLEDGE)을 표시한다.
이와 같은 기본적인 프로토콜을 바탕으로 라이트동작과 리드동작이 수행되며, 통상적으로 START에 이어서 8비트 단위로 디바이스 어드레스, 워드 어드레스, 데이타가 순차적으로 전송되고 마지막에 STOP으로 전송종료를 알린다. 이때 디바이스 어드레스의 LSB 0비트는 리드/라이트 동작을 나타내며 하이이면 해당 디바이스로부터 리드 동작을, 로우이면 해당 디바이스에 라이트 동작을 나타내고, 어드레스에 의해 선택된 수신측에서는 8비트 워드의 데이타나 어드레스를 수신할 때마다 ACK신호를 전송한다.
그리고 도 1을 참조하면, SDA신호선과 SCL신호선은 저항(R1,R2)을 통해 5V로 각각 풀업되어 있고, 리셋회로에 커패시터(C1)를 통해 연결되어 전원온시에 마이콤(10)이나 OSD IC(20)가 각각 리셋 되도록 되어 있다.
그런데 이와 같이 종래의 온스크린디스플레이 집적회로는 전원온시에만 리셋되도록 되어 있기 때문에 I2C버스를 통해 데이터를 전송하는 중에 에러가 발생될 경우에 리셋하지 못하므로 다시 전원을 껐다 켜야하는 불편한 문제점이 있다.
이에 본 고안은 상기와 같은 문제점을 해소하기 위하여 제안된 것으로, I2C버스를 통해 데이터 전송시 에러가 발생되면 해당 집적회로를 리셋시킬 수 있도록 된 릴셋회로를 제공하는데 그목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 고안의 회로는, 적어도 두 개 이상의 집적회로소자들이 I2C버스를 통해 연결되어 데이터를 전달하도록 되어 있고, 각 집적회로소자가 리셋단자를 구비하여 전원온시에 각 소자들이 리셋되도록 된 집적회로소자들의 연결장치에 있어서, 상기 I2C버스상의 데이터 선로에 장애가 발생되는 것을 검출하기 위한 에러검출수단과; 상기 에러검출수단이 데이터선로의 장애를 검출하면 리셋신호를 발생하여 상기 집적회로소자의 리셋단자에 제공하는 리셋신호 발생수단으로 구성되는 것을 특징으로 한다.
도 1은 종래에 마이콤과 온스크린디스플레이 집적회로간의 신호접속을 도시한 도면,
도 2는 마이콤과 온스크린디스플레이회로에 본 고안에 따른 리셋회로가 적용된 것을 도시한 도면
도 3은 도 2의 각 부분에서 동작파형을 도시한 도면이다.
*도면의 주요부분에 대한 부호의 설명
10: 마이콤20: OSD IC
30: 리셋회로
이하, 첨부된 도면을 참조하여 본 고안의 바람직한 실시예를 자세히 설명하기로 한다.
도 2는 본 고안에 따른 리셋회로가 적용된 마이컴과 온스크린디스플레이 IC를 도시한 회로도이고, 도 3은 도 2의 각 부에서 동작신호 파형을 도시한 파형도이다.
본 고안에 따른 리셋 회로는 도 2에 도시된 바와 같이, 직렬 데이터라인(SDA)의 에러를 검출하기 위한 에러검출부와, 에러가 검출되면 리셋신호를 발생하여 집적회로소자를 리셋시키기 위한 리셋신호 발생부로 구성되어 있다.
에러검출부는 직렬 데이터라인이 일정기간 이상 '로우'가 되면 턴오프되는 트랜지스터(Q1)로 구현되고, 리셋신호 발생부는 이 트랜지스터(Q1)가 오프되면 턴온되어 리셋 펄스를 발생하는 트랜지스터(Q2)로 구현된다.
이때 트랜지스터(Q1)의 베이스에는 저항(R21)과 커패시터(C21)가 연결되어 있고 콜랙터는 저항(R22)을 통해 Vcc인 5V가 연결되어 있다. 또한 트랜지스터(Q2)의 베이스에는 2개의 다이오드(D1,D2)가 직렬로 연결되어 있고, 콜랙터는 Vcc(5V)로 연결되며 에미터 저항(R23)을 통해 출력을 전달하는 에미터 팔로워로 구현되어 있다. 트랜지스터(Q2)의 에미터 출력은 커패시터(C22)와 다이오드(D3)를 통해 온스크린 디스플레이 집적회로(20)의 리셋(reset)단자에 연결된다.
한편, 마이콤(10)과 온스크린디스플레이 집적회로(20)는 SDA 데이터 라인과 SCL클럭 라인을 통해 데이터를 전달하도록 되어 있고, 전원이 온되는 초기에 Vcc전원이 커패시터(C1)와 다이오드(D4)를 통해 리셋단자를 구동하여 전원온시 리셋을 수행하도록 되어 있다.
이어서, 상기와 같이 구성되는 본 고안의 리셋회로가 동작하는 것을 도 3의 파형을 참조하여 살펴보면 다음과 같다.
전원이 온되는 초기에 온스크린디스플레이 소자(20)와 마이콤(10)은 전원온 리셋회로에 의해 리셋된 후 소정의 시퀀스에 따라 정상적인 동작을 하게 된다. 즉, 온스크린디스플레이 소자(20)의 리셋단자는 커패시터(C1)와 다이오드(D4)를 통해 입력되는 리셋펄스에 의해 전원온 리셋이 이루어진다.
이와 같이 마이콤(10)과 온스크린디스플레이 소자(20)가 정상적으로 동작할 경우에 마이콤(10)이 제공하는 제어 데이타는 도 3의 (A)에 도시된 바와 같이, SDA 데이터선을 통해 전달된다. 이때 SDA 및 SCL 라인은 저항(R1,R2)에 의해 Vcc로 풀업되어 있고, 데이터 전달이 되지 않은 보통의 상태(대기상태)에서는 '하이'를 유지하고 있다.
따라서 본 고안은 SDA 라인을 감시하고 있다가 대기상태에서 '로우'로 떨어지면 I2C버스상에 장애가 발생된 것으로 인지하여 리셋신호를 발생하여 온스크린디스플레이 소자(20)를 리셋시킨다. 이때 데이터 전송중에 데이터 선로가 '로우'가 되는 경우에는 리셋신호가 발생되지 않도록 '로우' 검출에 적당한 타이밍을 줄 필요가 있다.
정상상태에서( 즉, 대시상태에서 SDA 선로가 '하이'이면) 트랜지스터(Q1)는 턴온되어 있고, 이에 따라 트랜지스터(Q2)의 베이스가 로우 레벨로 홀드되어 있으므로 트랜지스터(Q2)는 오프상태를 유지하고 있다.
만일, 대기상태에서 SDA 데이터 선로가 '로우'가 되면(즉, 에러가 발생되면) 도 3의 (B)에 도시된 바와 같이 노드 ⓐ의 전압이 '로우'가 된다. 이어 노드 ⓑ의 전압은 커패시터(C21)에 충전된 전압이 저항(R21)을 통해 방전하게 되므로 점차 '로우'가 되는데, 이때 RC시정수에 따라 방전시간(T1)이 정해진다.
노드 ⓑ의 전압이 도 3의 (C)와 같이 '로우'가 되면 트랜지스터(Q1)는 턴오프되게 되고, 이에 따라 노드 ⓒ의 전압은 커패시터(C23)가 Vcc에 의해 충전됨에 따라 0부터 5V로 점차 증가하게 되고(도 3의 (D)참조), 노드 ⓒ의 전압이 약 2.1V 정도에 도달하면 한쌍의 다이오드(D1,D2)가 도통되어 트랜지스터(Q2)를 턴온시킨다.
이와 같이 트랜지스터(Q2)가 턴온되면 노드 ⓓ의 전압이 '하이'가 되게 되고(도 3의 (E)참조), 이에 따라 노드 ⓔ에는 도 3의 (F)에 도시된 바와 같이 리셋펄스가 발생되어 온스크린디스플레이 소자(20)를 리셋시키게 된다.
이상에서 살펴본 바와 같이, 본 고안에 따른 리셋회로는 I2C버스상에 장애를 감지하여 이 버스에 연결된 집적회로소자를 리셋시켜주므로써 직렬 데이터 선로의 장애를 리셋하기 위하여 전원을 다시 껐다가 켤필요가 없으므로 편리한 효과가 있다.

Claims (3)

  1. 적어도 두 개 이상의 집적회로소자들이 I2C버스를 통해 연결되어 데이터를 전달하도록 되어 있고, 각 집적회로소자가 리셋단자를 구비하여 전원온시에 각 소자들이 리셋되도록 된 집적회로소자들의 연결장치에 있어서,
    상기 I2C버스상의 데이터 선로에 장애가 발생되는 것을 검출하기 위한 에러검출수단과;
    상기 에러검출수단이 데이터선로의 장애를 검출하면 리셋신호를 발생하여 상기 집적회로소자의 리셋단자에 제공하는 리셋신호 발생수단으로 구성되는 모니터에서 온스크린디스플레이 리셋회로.
  2. 제1항에 있어서, 상기 에러검출수단은 상기 데이터 선로(SDA)가 대기상태에서 로우가 되면 턴오프되는 트랜지스터(Q1)로 구현되는 것을 특징으로 하는 모니터에서 온스크린디스플레이 리셋회로.
  3. 제1항에 있어서, 상기 리셋신호 발생수단은 소정의 턴온전압을 제공하기 위한 다이오드쌍(D1,D2)과, 상기 다이오드쌍이 베이스에 연결되어 상기 다이오드쌍이 도통되면 턴온되는 트랜지스터(Q2)와, 이 트랜지스터(Q2)의 에미터출력을 상기 집적회로소자의 리셋 단자에 제공하는 커패시터(C22)로 구성된 것을 특징으로 하는 모니터에서 온스크린디스플레이 리셋회로.
KR2019960057042U 1996-12-26 1996-12-26 모니터에서 온스크린디스플레이 리셋회로 KR200156524Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960057042U KR200156524Y1 (ko) 1996-12-26 1996-12-26 모니터에서 온스크린디스플레이 리셋회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960057042U KR200156524Y1 (ko) 1996-12-26 1996-12-26 모니터에서 온스크린디스플레이 리셋회로

Publications (2)

Publication Number Publication Date
KR19980043918U KR19980043918U (ko) 1998-09-25
KR200156524Y1 true KR200156524Y1 (ko) 1999-09-01

Family

ID=19483382

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960057042U KR200156524Y1 (ko) 1996-12-26 1996-12-26 모니터에서 온스크린디스플레이 리셋회로

Country Status (1)

Country Link
KR (1) KR200156524Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100588141B1 (ko) * 1999-07-23 2006-06-09 삼성전자주식회사 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치

Also Published As

Publication number Publication date
KR19980043918U (ko) 1998-09-25

Similar Documents

Publication Publication Date Title
US6052742A (en) Host machine interface for reading information stored in peripheral card prior to providing operational supply voltage to the card
JP2000056871A (ja) Usbシステム用のemsエンハンスメント回路
JPH09265436A (ja) データ転送装置
KR20010053365A (ko) 디바이스간 직렬 버스 프로토콜
KR200156524Y1 (ko) 모니터에서 온스크린디스플레이 리셋회로
US5652836A (en) CPU reset circuit
KR100296219B1 (ko) 최소수의외부구성요소를갖는마이크로콘트롤러
EP2005591A1 (en) Communication circuit with selectable signal voltage
US5222228A (en) Character and signal generator for detecting keyboard disconnected condition generated by an interrupted booting process and generating signal indicating that keyboard is now coupled thereto
TWM628362U (zh) 訊號轉換電路、電子裝置及電子系統
KR100201418B1 (ko) 자동 리셋 회로
CN110992866A (zh) 显示面板的驱动电路和电子设备的逻辑电路
JPH0754486B2 (ja) メモリ保持システム
KR19980035721A (ko) 주변통신회로의 리셋방법
KR0150058B1 (ko) 카드 인터페이스회로
KR19990003590U (ko) 모니터에서의 뮤트시 osd 오동작 방지회로
CN114421435B (zh) 一种集成PMBus接口的MOSFET热插拔保护器
US20230152905A1 (en) Key control device and key control method
JP3112277B2 (ja) メモリカード
KR200359921Y1 (ko) 슬레이브 장치
US20090219065A1 (en) Semiconductor Device and Electronic Apparatus
KR19990003588U (ko) 모니터의 osd ic 자동리셋회로
KR0175800B1 (ko) 전송망의 표시장치 및 그 제어방법
JP3158413B2 (ja) アブソリュートエンコーダへの電源電圧供給装置
KR200203112Y1 (ko) 프로세서유닛의오류방지장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee