KR200359921Y1 - 슬레이브 장치 - Google Patents

슬레이브 장치 Download PDF

Info

Publication number
KR200359921Y1
KR200359921Y1 KR20-1999-0010090U KR19990010090U KR200359921Y1 KR 200359921 Y1 KR200359921 Y1 KR 200359921Y1 KR 19990010090 U KR19990010090 U KR 19990010090U KR 200359921 Y1 KR200359921 Y1 KR 200359921Y1
Authority
KR
South Korea
Prior art keywords
ready signal
forced
ready
time
error
Prior art date
Application number
KR20-1999-0010090U
Other languages
English (en)
Other versions
KR20010000309U (ko
Inventor
윤정수
Original Assignee
삼성탈레스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성탈레스 주식회사 filed Critical 삼성탈레스 주식회사
Priority to KR20-1999-0010090U priority Critical patent/KR200359921Y1/ko
Publication of KR20010000309U publication Critical patent/KR20010000309U/ko
Application granted granted Critical
Publication of KR200359921Y1 publication Critical patent/KR200359921Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

시스템 버스를 통하여 마스터 장치와 교신하는 슬레이브 장치가 개시된다. 본 슬레이브 장치는 상기 시스템 버스를 통하여 입력된 어드레스 및 콘트롤 신호를 디코딩하고 타임 아웃 시간 계수화 개시 명령을 출력하는 디코딩부와, 타임 아웃 시간 계수화 개시 명령에 응답하여 타임 계수화 동작을 개시하고 계수화된 타임 데이터를 출력하는 타이머와, 타임 데이터가 소정의 강제 레디신호 발생 설정 시간에 해당하면 강제 레디신호를 출력하는 레디신호 발생부, 및 강제 레디 신호에 응답하여 오류가 발생하였음을 표시하는 표시부를 포함하는 것을 특징으로 한다. 본 슬레이브 장치는 고장 유무를 육안으로 용이하게 판별할 수 있고, 마스터 장치가 레디신호를 수신하지 못하여 발생하는 오동작을 방지할 수 있다.

Description

슬레이브 장치{Slave device}
본 고안은 슬레이브 장치에 관한 것으로, 특히 시스템 버스를 통하여 마스터 장치와 교신하는 슬레이브 장치에 관한 것이다.
도 1에는 시스템 버스를 사용하는 일반적인 마이크로 프로세서 시스템의 구조를 블록도로써 도시하였다. 도 1을 참조하면, 시스템 버스를 사용하는 일반적인 마이크로 프로세서 시스템은 제1 장비(100)와, 제1 장비(100)에 연동된 제2 장비(102)를 구비하고, 제1 장비(100)에는 모니터가 접속되어 있다.
이와같은 시스템에서 마스터 보드가 슬레이브 보드를 억세스할 경우 일반적으로 슬레이브 보드는 마스터 보드에 예를들어 레디(READY) 신호와 같이 해당 억세스를 종료해도 좋다는 신호를 보낸다. 마스터 보드는 레디신호를 수신하면 억세스를 종료하고 다음 억세스를 수행할 수 있다.
하지만, 슬레이브 보드의 고장으로 마스터 보드가 레디신호를 받지 못하면 다음 억세스를 수행할 수 없게 되고, 시스템이 정상 동작하지 못한다. 또한, 어느 슬레이브 보드가 고장인지를 확인하는 것이 용이하지 않기 때문에 고장에 대한 조치가 어렵다는 문제점이 있다.
이러한 문제점을 해결하기 위한 종래의 다른 시스템에서는, 마스터 보드내에 타이머를 구비하여, 마스터 보드가 일정 시간 동안 레디 신호를 수신하지 못하면 마스터 보드가 자체적으로 강제적인 레디 상태로 전환시키고, 해당 슬레이브가 고장임을 모니터와 같은 디스플레이 장치를 통하여 사용자에게 표시하였다. 하지만, 제1 장비(100)가 고장인 경우에는 제2 장비(102)의 상황을 파악할 수 없고, 제1 장비(100)에 접속된 모니터에서 고장이 발생하는 경우에는 전체적인 동작을 파악하기가 용이하지 않다는 문제점이 있다.
본 고안이 이루고자 하는 기술적인 과제는 고장 유무의 판단이 용이하고 전체적인 오동작을 방지할 수 있는 슬레이브 장치를 제공하는 것이다.
도 1은 시스템 버스를 사용하는 일반적인 마이크로 프로세서 시스템의 구조를 도시한 블록도이다.
도 2는 본 고안의 실시예에 따른 슬레이브 장치의 구조를 도시한 블록도이다.
<도면의 주요 부분에 대한 부호의 설명>
2...슬레이브 장치, 22...보조동작부,
24...주동작부, 222...디코딩부,
224...타이머, 226...레디신호 발생부,
228...OR 게이트, 230...표시부.
FORCED_READY...강제 레디신호, NOR_READY...정상 레디 신호,
CLR...클리어 단자.
상기 과제를 이루기 위하여 본 발명에 따른 슬레이브 장치는 시스템 버스를 통하여 마스터 장치와 교신하는 슬레이브 장치에 있어서, 상기 시스템 버스를 통하여 입력된 어드레스 및 콘트롤 신호를 디코딩하고 타임 아웃 시간 계수화 개시 명령을 출력하는 디코딩부; 타임 아웃 시간 계수화 개시 명령에 응답하여 타임 계수화 동작을 개시하고 계수화된 타임 데이터를 출력하는 타이머; 타임 데이터가 소정의 강제 레디신호 발생 설정 시간에 해당하면 강제 레디신호를 출력하는 레디신호 발생부; 및 강제 레디 신호에 응답하여 오류가 발생하였음을 표시하는 표시부;를 포함하는 것을 특징으로 한다.
상기 장치는 상기 레디신호발생부로부터 출력된 강제 레디신호를 래치하는 래치수단을 더 포함하는 것이 바람직하다.
또한, 상기 장치는 상기 강제레디신호에 응답하여 에러가 발생하였음을 표시하는 에러 신호를 발생하여 상기 마스터 장치로 출력하는 에러신호발생부를 더 포함하는 것이 바람직하다.
또한, 상기 장치는 상기 레디 신호 발생부로부터 출력된 강제 레디 신호와, 주 동작을 수행하는 주 동작부로부터 출력된 정상 레디 신호를 입력하여 선택적으로 출력하는 선택부를 더 포함하고, 상기 타이머는 정상 레디 신호에 응답하여 클리어되는 것이 바람직하다.
또한, 상기 선택부는 상기 레디 신호 발생부로부터 출력된 강제 레디 신호와, 주 동작을 수행하는 주 동작부로부터 출력된 정상 레디 신호에 대하여 논리합을 수행하는 OR 게이트인 것이 바람직하다.
또한, 상기 레디신호 발생부의 강제 레디신호 발생 설정 시간은 정상 레디 신호가 발생될 수 있는 시간보다 긴 것이 바람직하다.
이하 첨부된 도면들을 참조하여 본 고안의 바람직한 실시예를 상세히 설명하기로 한다.
도 2에는 본 고안의 실시예에 따른 슬레이브 장치의 구조를 블록도로써 도시하였다. 도 2를 참조하면, 본 고안에 의한 슬레이브 장치(2)는 보조동작부(22) 및 주동작부(24)를 포함한다. 보조 동작부(22)는 디코딩부(222), 타이머(224), 레디신호 발생부(226), OR 게이트(228), 에러신호발생부(229), 및 표시부(230)를 구비한다.
상기 장치의 동작을 설명한다. 디코딩부(222)는 마스터 장치와 교신하기 위한 시스템 버스(미도시)를 통하여 어드레스 및 콘트롤 신호를 입력하여 디코딩한다. 디코딩된 신호는 주동작부(24)로 입력되어 제어동작이 수행된다. 디코딩부(222)는 또한 어드레스 및 콘트롤 신호에 따라 타임 아웃 시간 계수화 개시 명령을 출력한다.
타이머(224)는 타임 아웃 시간 계수화 개시 명령에 응답하여 타임 계수화 동작을 개시하고 계수화된 타임 데이터를 레디신호 발생부(226)로 출력한다.
레디신호 발생부(226)는 타이머(224)로부터 출력된 타임 데이터가 소정의 강제 레디신호 발생 설정 시간에 해당하면 강제 레디신호(FORCED_READY)를 출력한다. 레디신호 발생부(226)의 강제 레디신호 발생 설정 시간은 정상 레디 신호가 발생될 수 있는 시간보다 길게 설정되어 있다. 강제 레디신호(FORCED_READY)는 다시 래치(227)에서 래치된다.
이 강제 레디신호(FORCED_READY)는 주동작부(24)에서 정해진 시간내에 정상 레디 신호를 출력하지 못한 경우에 발생되므로 슬레이브 장치의 고장을 표시한다. 따라서, 강제 레디신호(FORCED_READY)는 슬레이브 장치의 고장을 표시하기 위하여 표시부(230)로 입력된다. 표시부(230)는 슬레이브 장치에 오류가 발생하였음을 표시한다. 표시부(230)는 발광다이오드(LED)와 같은 발광소자를 사용할 수 있다. 또한, 강제 레디신호(FORCED_READY)는 에러신호발생부(229)로 입력되고, 에러신호 발생부(229)는 강제 레디신호(FORCED_READY)에 응답하여 슬레이브 장치에 에러가 발생하였음을 표시하는 에러신호를 마스터 장치로 출력한다. 본 실시예에서 에러신호발생부(229)는 P형 트랜지스터를 구비하고, 강제 레디신호(FORCED_READY)는 상기 P형 트랜지스터의 베이스로 입력된다. 또한, 에러신호 발생부(229)는 일단에 전원전압(VCC)이 인가되는 저항을 구비하여 상기 저항의 타단은 P형 트랜지스터의 콜렉터에 접속된다. 또한, P형 트랜지스터의 콜렉터는 오류신호가 출력되는 출력단이 된다. 이와같이 이루어진 에러신호발생부(229)는 강제 레디신호(FORCED_READY)가 상기 P형 트랜지스터의 베이스로 입력되면 마스터 장치로 에러신호를 출력한다. 이로써, 마스터 장치는 슬레이브 장치에 에러가 발생하였음을 감지할 수 있다.
한편, 주 동작을 수행하는 주동작부(24)는 정상적으로 레디 상태가 될 수 있다. 이러한 경우 주동작부(24)는 정상 레디 신호(NOR_READY)를 출력한다. 이 정상 레디 신호(NOR_READY)는 타이머(224)의 클리어 단자(CLR)와 OR 게이트(228)의 일입력단에 입력된다.
OR 게이트(228)는 래치(227)에서 출력된 강제 레디 신호(FORCED_READY)와, 주 동작부(24)로부터 출력된 정상 레디 신호(NOR_READY)를 입력하여 논리합을 수행한다. 강제 레디 신호(FORCED_READY)와 정상 레디 신호(NOR_READY)에 대한 논리합을 수행한 결과로서 레디신호가 마스터 장치(미도시)출력된다. 마스터 장치는 이러한 레디신호를 제어하는데 사용한다. 이때, 강제 레디 신호(FORCED_READY)의 경우에는 래치된 상태이기 때문에 마스터 보드에서 보드의 상태를 파악하는 것이 가능하다.
레디신호 발생부(226)의 강제 레디신호 발생 설정 시간은 정상 레디 신호가 발생될 수 있는 시간보다 길게 설정되어 있고, 정상 레디 신호(NOR_READY)는 타이머(224)의 클리어 단자(CLR)에 입력되어 타이머(224)를 클리어시키기 때문에 정상 상태에서는 강제 레디 신호(FORCED_READY)가 출력되거나 오류상태 표시가 되지 않는다.
상기와 같은 슬레이브 장치는 표시부로 오류상태를 표시하기 때문에 고장 유무를 육안으로 용이하게 판별할 수 있다. 또한, 슬레이브 장치에 고장이 발생한 어떠한 경우에도 마스터 보드에 레디신호를 공급하여 줌으로써 마스터 장치가 레디신호를 수신하지 못하여 발생하는 오동작을 방지할 수 있다.
상술한 바와 같이 본 고안에 의한 슬레이브 장치는 고장 유무를 육안으로 용이하게 판별할 수 있고, 마스터 장치가 레디신호를 수신하지 못하여 발생하는 오동작을 방지할 수 있다.

Claims (7)

  1. 시스템 버스를 통하여 마스터 장치와 교신하는 슬레이브 장치에 있어서,
    상기 시스템 버스를 통하여 입력된 어드레스 및 콘트롤 신호를 디코딩하고 타임 아웃 시간 계수화 개시 명령을 출력하는 디코딩부;
    타임 아웃 시간 계수화 개시 명령에 응답하여 타임 계수화 동작을 개시하고 계수화된 타임 데이터를 출력하는 타이머;
    타임 데이터가 소정의 강제 레디신호 발생 설정 시간에 해당하면 강제 레디신호를 출력하는 레디신호 발생부; 및
    강제 레디 신호에 응답하여 오류가 발생하였음을 표시하는 표시부;를 포함하는 것을 특징으로 하는 슬레이브 장치.
  2. 제1항에 있어서,
    상기 레디신호발생부로부터 출력된 강제 레디신호를 래치하는 래치수단을 더 포함하는 것을 특징으로 하는 슬레이브 장치.
  3. 제1항에 있어서,
    상기 강제레디신호에 응답하여 에러가 발생하였음을 표시하는 에러 신호를 발생하여 상기 마스터 장치로 출력하는 에러신호발생부를 더 포함하는 것을 특징으로 하는 슬레이브 장치.
  4. 제3항에 있어서,
    상기 레디신호발생부로부터 출력된 강제 레디신호를 래치하는 래치수단을 더 포함하는 것을 특징으로 하는 슬레이브 장치.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 레디 신호 발생부로부터 출력된 강제 레디 신호와, 주 동작을 수행하는 주 동작부로부터 출력된 정상 레디 신호를 입력하여 선택적으로 출력하는 선택부;를 더 포함하고,
    상기 타이머는 정상 레디 신호에 응답하여 클리어되는 것을 특징으로 하는 슬레이브 장치.
  6. 제5항에 있어서, 상기 선택부는,
    상기 레디 신호 발생부로부터 출력된 강제 레디 신호와, 주 동작을 수행하는 주 동작부로부터 출력된 정상 레디 신호에 대하여 논리합을 수행하는 OR 게이트인 것을 특징으로 하는 슬레이브 장치.
  7. 제1항에 있어서,
    상기 레디신호 발생부의 강제 레디신호 발생 설정 시간은 정상 레디 신호가 발생될 수 있는 시간보다 긴 것을 특징으로 하는 슬레이브 장치.
KR20-1999-0010090U 1999-06-08 1999-06-08 슬레이브 장치 KR200359921Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20-1999-0010090U KR200359921Y1 (ko) 1999-06-08 1999-06-08 슬레이브 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20-1999-0010090U KR200359921Y1 (ko) 1999-06-08 1999-06-08 슬레이브 장치

Publications (2)

Publication Number Publication Date
KR20010000309U KR20010000309U (ko) 2001-01-05
KR200359921Y1 true KR200359921Y1 (ko) 2004-08-21

Family

ID=49436096

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20-1999-0010090U KR200359921Y1 (ko) 1999-06-08 1999-06-08 슬레이브 장치

Country Status (1)

Country Link
KR (1) KR200359921Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100824792B1 (ko) * 2006-07-11 2008-04-24 삼성전자주식회사 커맨드 처리 장치와 방법 및 이를 포함하는 시스템

Also Published As

Publication number Publication date
KR20010000309U (ko) 2001-01-05

Similar Documents

Publication Publication Date Title
CN100375054C (zh) 一种电脑主板故障的监测诊断装置
US10311001B2 (en) Electronic device and communication method thereof
KR200359921Y1 (ko) 슬레이브 장치
US5787293A (en) Computer incorporating a power supply control system therein
US20040189341A1 (en) Power-on self test for a computer system
JPH09179669A (ja) インタフェース回路及びそれを用いた情報処理装置
US6988157B2 (en) Hot insertion of a service processor card in a system
US6618634B1 (en) Microcomputer system using repeated reset to enter different operating modes and method to do the same
KR100408256B1 (ko) 전자식 타임스위치의 릴레이 테스트 장치 및 방법
KR100285203B1 (ko) 멀티기능 구축을 위한 컴퓨터시스템에 적합한보조기억장치 선택회로 및 그에 따른 선택방법
KR100459208B1 (ko) 디지털 출력보드의 릴레이 동작상태 귀환회로
JP3001075B2 (ja) 端末入力装置
KR910001307Y1 (ko) 개인용 콤퓨터의 하드디스크 사용상태 표시장치
JP3517273B2 (ja) データ伝送装置
KR200340662Y1 (ko) 센서를 이용한 전원 불량 방지장치
KR920001719B1 (ko) 3p 코드의 오극성 검출회로
JP3090313B2 (ja) 電源盤出力制御方法
JP2001283712A (ja) ヒューズ断線監視装置
JP3288114B2 (ja) マイクロコンピュータ
KR200164124Y1 (ko) 멀티기능 구축을 위한 컴퓨터시스템에 적합한 보조기억장치 선택회로
KR200261186Y1 (ko) 공작기계에연결된엔코더신호선단선검출장치
JP2691010B2 (ja) 監視入力部チェック回路
JP2022146044A (ja) 試験用接点入出力監視制御システム
KR910001273B1 (ko) 금전등록기의 모드선택키 고장시에도 등록업무를 수행할 수 있는 제어방법
CA2068469A1 (en) Computer with system monitoring features

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee