KR20010063345A - Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film - Google Patents

Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film Download PDF

Info

Publication number
KR20010063345A
KR20010063345A KR1019990060406A KR19990060406A KR20010063345A KR 20010063345 A KR20010063345 A KR 20010063345A KR 1019990060406 A KR1019990060406 A KR 1019990060406A KR 19990060406 A KR19990060406 A KR 19990060406A KR 20010063345 A KR20010063345 A KR 20010063345A
Authority
KR
South Korea
Prior art keywords
gate
forming
photoresist pattern
sacrificial insulating
film
Prior art date
Application number
KR1019990060406A
Other languages
Korean (ko)
Other versions
KR100315423B1 (en
Inventor
이진희
최상수
윤형섭
이경호
Original Assignee
오길록
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오길록, 한국전자통신연구원 filed Critical 오길록
Priority to KR1019990060406A priority Critical patent/KR100315423B1/en
Publication of KR20010063345A publication Critical patent/KR20010063345A/en
Application granted granted Critical
Publication of KR100315423B1 publication Critical patent/KR100315423B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66431Unipolar field-effect transistors with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

PURPOSE: A method for manufacturing a fine T-typed(gamma-typed) gate is provided to reduce manufacturing cost by using a photolithography process to form the gate, and to guarantee repeatability by easily controlling a size and shape of a head and a leg of the fine gate. CONSTITUTION: The first sacrificial insulation layer is formed on a substrate having a predetermined lower layer. The first photoresist layer is applied on the first sacrificial insulation layer. A mask process is performed by using the first photo mask to form the first photoresist layer pattern exposing the first region including a gate leg region. The exposed first sacrificial insulation layer is selectively etched by using the first photoresist layer pattern as an etching mask. The second sacrificial insulation layer having etching selectivity with the first sacrificial insulation layer is formed along the entire structure in which the first photoresist pattern is eliminated. The second photoresist layer is applied. A mask process is performed in a state that the first photomask is shifted by a predetermined line width, to form the second photoresist layer pattern exposing the second region including a portion of the first region. The exposed sacrificial insulation layer is selectively etched to define the gate leg region and a gate head region by using the second photoresist layer pattern as an etching mask. A metal layer for a gate is formed on the resultant structure. The second photoresist layer pattern is lifted off to form a gamma-typed gate.

Description

광 리소그래피 공정과 희생절연막을 사용한 미세 티형(감마형) 게이트 형성방법{Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film}Method of forming fine T (Γ) -gate by photo-lithography process and sacrificial dielectric film}

본 발명은 반도체 기술에 관한 것으로, 특히 MESFET, HEMT와 같은 트랜지스터의 T(Γ)형 게이트 형성방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to semiconductor technology, and more particularly, to a method of forming a T (Γ) gate of a transistor such as a MESFET and a HEMT.

반도체 소자의 고직적화에 따라 트랜지스터의 게이트가 미세화되고 있으며, 이에 따라 게이트 저항 및 기생 캐패시턴스의 증가가 문제점으로 지적되고 있다.As the semiconductor devices become more sophisticated, the gates of the transistors have become smaller, and therefore, an increase in gate resistance and parasitic capacitance has been pointed out as a problem.

MESFET, HEMT와 같은 소자에서는 게이트를 주로 T(또는 감마()) 형태로 형성하고 있다. T자형 게이트는 좁은 선폭의 다리 부분과 넓은 선폭의 머리 부분으로 나뉘어 진다.In devices like MESFETs and HEMTs, the gate is usually T (or gamma) )) To form. The T-shaped gate is divided into a narrow line of leg and a wide line of head.

종래에는 GaAs계 화합물 반도체 기판 위에 활성층을 성장시킨 후, 오믹 금속층(AuGe/Ni/Au)을 형성하고, 게이트 마스크를 사용한 전자빔 리소그래피 공정을 통해 T-게이트 형상이 음각된 패턴을 형성한 다음, 게이트 금속의 증착 및 리프트 오프(lift-off)를 실시하는 공정을 통해 T-게이트를 형성하였다.Conventionally, after the active layer is grown on a GaAs-based compound semiconductor substrate, an ohmic metal layer (AuGe / Ni / Au) is formed, and an electron beam lithography process using a gate mask is used to form a pattern in which the T-gate shape is engraved. The T-gate was formed through a process of depositing and lifting off metal.

이처럼 전자빔 리소그래피 공정을 통해 형성된 T-게이트는 게이트 길이가 전자빔 리소그라피 공정의 해상력에 의존하기 때문에 게이트 머리 부분의 길이와 모양의 제어가 용이하지 못하다. 또한, 게이트 다리 부분의 높이도 레지스트 두께에 의존하므로 공정의 조절이 어려운 단점이 있고 기생성분이 증가하는 단점이 있다. 한편, 전자빔 리소그라피 기술은 매우 많은 공정시간(3인치 웨이퍼 1장당 3시간 정도)을 요하기 때문에 생산성이 낮은 문제점을 가지고 있다. 게이트 다리부분의 높이도 레지스트 두께에만 의존하므로 공정의 조절이 어려운 단점이 있고 기생성분이 증가하는 단점이 있다.As such, the T-gate formed through the electron beam lithography process cannot easily control the length and shape of the gate head because the gate length depends on the resolution of the electron beam lithography process. In addition, since the height of the gate bridge portion also depends on the resist thickness, it is difficult to control the process and there is a disadvantage in that parasitic components increase. On the other hand, electron beam lithography has a problem of low productivity because it requires a very large process time (about 3 hours per 3 inch wafer). Since the height of the gate leg also depends only on the thickness of the resist, it is difficult to control the process and has the disadvantage of increasing parasitic components.

이처럼 전자빔 리소그래피 공정을 이용한 T-게이트 형성 공정시 소자의 제작 공정에서 가장 중요한 영향을 주는 게이트 리세스 식각 공정이 일단계 혹은 이단계로 구성되어 있다. 이 경우 게이트와 캡층이 인접하게 되어 누설전류가 우려되며, 등방성 식각 공정에서는 식각의 정밀도를 높일 수 없는 단점이 있다.As such, the gate recess etching process which has the most important influence in the fabrication process of the device in the T-gate formation process using the electron beam lithography process is composed of one step or two steps. In this case, the gate and the cap layer are adjacent to each other, which may cause leakage current. In the isotropic etching process, the etching accuracy may not be increased.

특히, GaAs계 HEMT의 경우, 소자의 특성이 게이트 리세스 식각에 의해 크게 좌우되기 때문에 게이트 리세스 식각을 위해 여러 가지 방법을 적용한다. 일반적으로, 게이트 리세스 공정시에 습식 식각 공정이나 건식 식각 공정만을 사용하는 것이 일반적이다. 그러나, 습식 식각 공정만으로 리세스 식각을 수행하면 수평방향의 식각을 유발하기 때문에 게이트와 소오스/드레인 사이의 저항이 증가하고 금속이 없는 부분의 표면 공핍의 영향으로 소오스/드레인 사이의 전류통로가 끊어질 우려가 있다. 한편, 건식 식각만으로 게이트 리세스 공정을 진행하면 표면의 오염과 손상이 유발되어 계면 특성이 나빠지는 문제가 있다.In particular, in the case of GaAs-based HEMT, various methods are applied for gate recess etching because the characteristics of the device are largely dependent on the gate recess etching. In general, it is common to use only a wet etching process or a dry etching process in the gate recess process. However, the recess etch using only the wet etching process causes horizontal etching, so the resistance between the gate and the source / drain increases and the current path between the source / drain is broken due to the surface depletion of the metal-free portion. There is concern about quality. On the other hand, when the gate recess process is performed only by dry etching, surface contamination and damage may be caused to deteriorate interface characteristics.

본 발명은 게이트 머리 및 다리 부분의 길이와 높이 제어에 난점이 있고 생산성이 떨어지는 전자빔 리소그래피 공정을 배제하는 미세 감마형 게이트 형성방법 및 미세 티형 게이트 형성방법을 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide a fine gamma-type gate formation method and a fine tee-type gate formation method, which eliminate the electron beam lithography process, which is difficult in controlling the length and height of the gate head and leg portions, and which is less productive.

도 1a 내지 도 1g는 본 발명의 일 실시예에 따른 HEMT용 미세 감마형 게이트 형성 공정도.1A to 1G are diagrams illustrating a process of forming a fine gamma gate for HEMT according to an embodiment of the present invention.

도 2a 내지 도 2d는 본 발명의 다른 실시예에 따른 HEMT용 T형 게이트 형성 공정도.2a to 2d is a T-type gate forming process diagram for HEMT according to another embodiment of the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

5 : 고온 실리콘질화막5: high temperature silicon nitride film

7 : 저온 실리콘질화막7: low temperature silicon nitride film

8 : 감광막 패턴8: photosensitive film pattern

9 : 게이트 금속9: gate metal

상기의 기술적 과제를 해결하기 위한 본 발명의 특징적인 미세 감마형 게이트 형성방법은, 소정의 하부층이 형성된 기판 상에 제1 희생절연막을 형성하는 제1 단계; 상기 제1 희생절연막 상에 제1 감광막을 도포하고, 제1 포토마스크를 사용한 마스크 공정을 실시하여 게이트 다리 영역을 포함하는 제1 영역을 노출시키는 제1 감광막 패턴을 형성하는 제2 단계; 상기 제1 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제1 희생절연막을 선택 식각하는 제3 단계; 상기 제3 단계 수행 후 상기 제1 포토레지스트 패턴이 제거된 전체 구조 표면을 따라 상기 제1 희생절연막과 식각 선택비를 가지는 제2 희생절연막을 형성하는 제4 단계; 상기 제4 단계를 마친 전체 구조 상부에 제2 감광막을 도포하고, 상기 제1 포토마스크를 일정 선폭만큼 쉬프트 시킨 상태에서 마스크 공정을 실시하여 상기 제1 영역의 일부를 포함한 제2 영역을 노출시키는 제2 감광막 패턴을 형성하는 제5 단계; 상기 제2 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제2 희생절연막을 선택 식각하여 상기 게이트 다리 영역과 게이트 머리 영역을 디파인하는 제6 단계; 상기 제6 단계를 마친 전체 구조 상부에 게이트용 금속막을 형성하는 제7 단계; 및 상기 제2 감광막 패턴을 리프트 오프시켜 감마형 게이트를 형성하는 제8 단계를 포함하여 이루어진다.According to another aspect of the present invention, there is provided a method of forming a fine gamma gate including: a first step of forming a first sacrificial insulating film on a substrate on which a predetermined lower layer is formed; A second step of forming a first photoresist pattern on the first sacrificial insulating layer and forming a first photoresist pattern exposing a first region including a gate bridge region by performing a mask process using a first photomask; A third step of selectively etching the exposed first sacrificial insulating layer using the first photoresist pattern as an etching mask; A fourth step of forming a second sacrificial insulating film having an etch selectivity with the first sacrificial insulating film along the entire structure surface from which the first photoresist pattern is removed after performing the third step; A second photoresist film is coated on the entire structure after the fourth step, and a mask process is performed while the first photomask is shifted by a predetermined line width to expose a second region including a part of the first region. A fifth step of forming a photosensitive film pattern; Using the second photoresist pattern as an etching mask, selectively etching the exposed second sacrificial insulating layer to define the gate bridge region and the gate head region; A seventh step of forming a gate metal film on the entire structure after the sixth step; And an eighth step of lifting off the second photoresist pattern to form a gamma gate.

또한, 본 발명의 특징적인 미세 티형 게이트 형성방법은, 소정의 하부층이 형성된 기판 상에 제1 희생절연막을 형성하는 제1 단계; 상기 제1 희생절연막 상에 제1 감광막을 도포하고, 제1 포토마스크를 사용한 마스크 공정을 실시하여 게이트 다리 영역을 포함하는 제1 영역을 노출시키는 제1 감광막 패턴을 형성하는 제2 단계; 상기 제1 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제1 희생절연막을 선택 식각하는 제3 단계; 상기 제3 단계 수행 후 상기 제1 포토레지스트 패턴이 제거된 전체 구조 표면을 따라 상기 제1 희생절연막과 식각 선택비를 가지는 제2 희생절연막을 형성하는 제4 단계; 상기 제4 단계를 마친 전체 구조 상부에 제2 감광막을 도포하고, 상기 제1 포토마스크를 일정 선폭만큼 쉬프트 시킨 상태에서 마스크 공정을 실시하여 상기 제1 영역의 일부를 포함한 제2 영역을 노출시키는 제2 감광막 패턴을 형성하는 제5 단계; 상기 제2 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제2 희생절연막을 선택 식각하여 상기 게이트 다리 영역을 디파인하는 제6 단계; 상기 제6 단계 수행 후 상기 제2 감광막 패턴이 제거된 전체 구조 상부에 제3 감광막을 도포하고, 마스크 공정을 실시하여 상기 게이트 다리 영역과 그 양측으로 소정 선폭을 가지는 게이트 머리 영역을 디파인하는 제3 감광막 패턴을 형성하는 제7 단계; 상기 제7 단계 수행 후 전체 구조 상에 게이트용 금속막을 형성하는 제8 단계; 및 상기 제2 감광막 패턴을 리프트 오프시켜 티형 게이트를 형성하는 제9 단계를 포함하여 이루어진다.In addition, the characteristic fine tee gate forming method of the present invention, the first step of forming a first sacrificial insulating film on a substrate on which a predetermined lower layer is formed; A second step of forming a first photoresist pattern on the first sacrificial insulating layer and forming a first photoresist pattern exposing a first region including a gate bridge region by performing a mask process using a first photomask; A third step of selectively etching the exposed first sacrificial insulating layer using the first photoresist pattern as an etching mask; A fourth step of forming a second sacrificial insulating film having an etch selectivity with the first sacrificial insulating film along the entire structure surface from which the first photoresist pattern is removed after performing the third step; A second photoresist film is coated on the entire structure after the fourth step, and a mask process is performed while the first photomask is shifted by a predetermined line width to expose a second region including a part of the first region. A fifth step of forming a photosensitive film pattern; Using the second photoresist pattern as an etching mask, selectively etching the exposed second sacrificial insulating layer to define the gate bridge region; After performing the sixth step, a third photoresist film is coated on the entire structure from which the second photoresist pattern is removed, and a mask process is performed to define a fine portion of the gate bridge region and a gate head region having a predetermined line width on both sides thereof. A seventh step of forming a photoresist pattern; An eighth step of forming a gate metal film on the entire structure after performing the seventh step; And a ninth step of lifting off the second photoresist pattern to form a tee gate.

이하, 본 발명이 속한 기술분야에서 통상의 지식을 가진 자가 본 발명을 보다 용이하게 실시할 수 있도록 하기 위하여 본 발명의 바람직한 실시예를 소개하기로 한다.Hereinafter, preferred embodiments of the present invention will be introduced in order to enable those skilled in the art to more easily carry out the present invention.

첨부된 도면 도 1a 내지 도 1g는 본 발명의 일 실시예에 따른 HEMT용 미세 감마형 게이트 형성 공정을 도시한 것으로, 이하 이를 참조하여 설명한다.1A to 1G illustrate a process of forming a fine gamma gate for HEMT according to an embodiment of the present invention, which will be described below with reference to the drawings.

본 발명의 일 실시예에 따른 미세 T형 게이트 형성 공정은, 우선 도 1a에 도시된 바와 같이 GaAs 기판(1) 상에 통상의 공정을 실시하여 활성층(2), 캡층(3), 오믹 금속층(AuGe/Ni/Au)(4)을 형성한다.In the process of forming a fine T-type gate according to an embodiment of the present invention, as shown in FIG. AuGe / Ni / Au) 4 is formed.

다음으로, 도 1b에 도시된 바와 같이 PECVD(Plasma Enhanced Chemical Vapor Deposition)법을 사용하여 전체 구조 상부에 고온 실리콘질화막(5)을 증착한 다음, 감광막을 도포하고 전열처리를 실시한 후, 광 리소그래피 공정을 실시하여 감광막 패턴(6)을 형성한다. 이때, 고온 실리콘질화막(5)의 증착 온도는 250℃ 이상으로 하는 것이 바람직하며, 감광막은 형상반전용 감광막(예컨대, AZ5214)이 적합하다.Next, as shown in FIG. 1B, a high temperature silicon nitride film 5 is deposited on the entire structure by using PECVD (Plasma Enhanced Chemical Vapor Deposition) method, and then a photosensitive film is applied and subjected to an electrothermal treatment, followed by an optical lithography process. Is carried out to form the photosensitive film pattern 6. At this time, the deposition temperature of the high temperature silicon nitride film 5 is preferably 250 ° C. or higher, and a photoresist film (for example, AZ5214) for shape reversal is suitable.

이어서, 도 1c에 도시된 바와 같이 감광막 패턴(6)을 식각 마스크로 사용하여 고온 실리콘질화막(5)을 선택 식각한다.Next, as shown in FIG. 1C, the high temperature silicon nitride film 5 is selectively etched using the photoresist pattern 6 as an etching mask.

계속하여, 도 1d에 도시된 바와 같이 감광막 패턴(6)을 제거하고, PECVD법을 사용하여 전체 구조 표면을 따라 저온 실리콘질화막(7)을 증착한다. 이때, 증착 온도는 100℃ 이하로 하는 것이 바람직하며, 저온 실리콘질화막(7)은 고온 실리콘질화막(5)과 식각 선택비를 얻기 위한 것이다.Subsequently, the photoresist pattern 6 is removed as shown in FIG. 1D, and a low temperature silicon nitride film 7 is deposited along the entire structure surface using PECVD. At this time, the deposition temperature is preferably 100 ° C. or less, and the low temperature silicon nitride film 7 is for obtaining an etching selectivity with the high temperature silicon nitride film 5.

다음으로, 도 1e에 도시된 바와 같이 전체 구조 상부에 감광막을 도포하고 전열처리를 실시한 후, 광 리소그래피 공정을 실시하여 감마형 게이트의 머리와 다리 부분을 디파인하기 위한 감광막 패턴(8)을 형성한다. 이때, 사용되는 감광막은 역시 형상반전용 감광막이 적합하며, 형성된 감광막 패턴(8)은 고온 실리콘질화막(5)이 제거된 영역의 일부(감마형 게이트 다리만큼)를 노출시키도록 하여, 식각 후 감마형 게이트의 다리 영역과 머리 영역이 디파인되도록 한다. 또한, 감광막 패턴(8)은 전 공정에서 사용된 감광막 패턴(6) 형성을 위해 사용한 포토마스크를 사용하되, 예정된 정도로 쉬프트 시켜서 노광하고 현상함으로써 얻을 수 있다. 이어서, 감광막 패턴(8)을 식각 마스크로 사용하여 저온 실리콘질화막(5)을 선택적으로 식각한다. 일반적으로 저온 절연막과 고온 절연막의 식각률비는 10 이상이 된다. 따라서, 노출된 저온 실리콘질화막(7)이 선택적으로 식각 되고 패터닝된 고온 실리콘질화막(5)이 잔류하게 된다.Next, as shown in FIG. 1E, a photoresist film is applied over the entire structure and subjected to an electrothermal treatment, followed by an optical lithography process to form a photoresist pattern 8 for defining the head and leg portions of the gamma gate. . At this time, the photoresist film used is also suitable for the shape reversal photoresist, and the formed photoresist pattern 8 exposes a part of the region where the high temperature silicon nitride film 5 is removed (as much as the gamma gate bridge), thereby gamma after etching. The bridge area and head area of the type gate are defined. In addition, the photoresist pattern 8 can be obtained by using a photomask used for forming the photoresist pattern 6 used in the previous step, exposing and developing by shifting to a predetermined degree. Subsequently, the low temperature silicon nitride film 5 is selectively etched using the photoresist pattern 8 as an etching mask. In general, the etch rate ratio of the low temperature insulating film and the high temperature insulating film is 10 or more. Accordingly, the exposed low temperature silicon nitride film 7 is selectively etched and the patterned high temperature silicon nitride film 5 remains.

이어서, 도 1f에 도시된 바와 같이 전체 구조 상부에 게이트 금속막(예컨대, Ti/Pt/Au)(9)을 증착한다. 이때, 증착법으로는 전자빔 증착법을 사용하는 것이 바람직하다.Subsequently, as shown in FIG. 1F, a gate metal film (for example, Ti / Pt / Au) 9 is deposited over the entire structure. At this time, it is preferable to use the electron beam evaporation method as a vapor deposition method.

다음으로, 도 1g에 도시된 바와 같이 아세톤을 사용하여 리프트 오프 공정을 실시하여 감마형 게이트(9a)를 형성한다. 리프트 오프 공정 후 잔류 감광막을 디스컴(descum) 공정을 통해 약 100Å 타겟으로 하여 제거하고 표면을 순수(DI water)로 세정하여 감마형 게이트 형성 공정을 완료한다.Next, as shown in FIG. 1G, a lift off process is performed using acetone to form a gamma gate 9a. After the lift-off process, the residual photoresist film is removed by using a descum process as a target of about 100 microseconds, and the surface is washed with DI water to complete the gamma gate forming process.

첨부된 도면 도 2a 내지 도 2d는 본 발명의 다른 실시예에 따른 HEMT용 T형 게이트 형성 공정을 도시한 것으로, 우선 상기 일 실시예의 도 1a 내지 도 1e에 도시된 공정을 거친 후, 도 2a에 도시된 바와 같이 감광막 패턴(8)을 제거한다. 도면 부호는 상기 일 실시예의 것을 그대로 사용하였다.2A to 2D illustrate a process of forming a T-type gate for HEMT according to another embodiment of the present invention. First, after the process shown in FIGS. 1A to 1E of the embodiment is performed, FIG. As shown, the photoresist pattern 8 is removed. Reference numerals are used as the embodiment of the above.

다음으로, 도 2b에 도시된 바와 같이 전체 구조 상부에 감광막을 도포하고, 광 리소그래피 공정을 통해 T형 게이트의 머리 부분을 디파인하기 위한 감광막 패턴(10)을 형성한다.Next, as shown in FIG. 2B, a photoresist film is applied over the entire structure, and a photoresist pattern 10 for defining the head portion of the T-type gate is formed through an optical lithography process.

계속하여, 도 2c에 도시된 바와 같이 전체 구조 상부에 게이트 금속막(11)을증착한다.Subsequently, as shown in FIG. 2C, the gate metal film 11 is deposited on the entire structure.

이어서, 도 2d에 도시된 바와 같이 아세톤을 사용하여 리프트 오프를 실시하여 T형 게이트(11a)를 형성한다. 리프트 오프 공정 후 잔류 감광막을 디스컴(descum) 공정을 통해 약 100Å 타겟으로 하여 제거하고 표면을 순수(DI water)로 세정하여 T형 게이트 형성 공정을 완료한다.Then, lift-off is performed using acetone as shown in FIG. 2D to form the T-type gate 11a. After the lift-off process, the residual photoresist film is removed by using a descum process as a target of about 100 microseconds, and the surface is washed with DI water to complete the T-type gate formation process.

통상적으로, 전자빔을 사용하여 티형(또는 감마형) 게이트를 제작하고 있다. 본 발명에서는 웨이퍼 스테퍼를 사용하는 광 리소그래피 공정을 진행하기 때문에 공정 시간을 단축시킬 수 있다. 전자빔의 경우 3인치 1장당 3시간의 정렬 노광이 소요되는 반면 스테퍼를 사용하면 시간당 50장 정도의 노광을 할 수 있는 큰 장점이 있다. 한편, 본 발명을 실시하면 장비의 해상력 성능에 크게 관계 없는 일반적인 광 리소그라피 공정으로 매우 작은 선폭의 패턴을 희생절연막의 식각률 차이를 이용하는 공정과 결합시킴으로써 게이트 머리 및 다리의 모양 및 크기 제어가 용이하다. 즉, 본 발명에서는 감마형 또는 티형 게이트의 다리 영역을 한 번의 광 리소그래피 공정으로 디파인하지 않고 두 번에 걸친 광 리소그래피 공정에서 동일하게 적용되는 포토마스크의 쉬프트 정도에 따라 결정하므로 광 리소그래피 공정의 해상도 이하의 미세한 게이트 다리 부분을 용이하게 디파인할 수 있다. 또한, 게이트 다리 부분의 높이를 희생절연막의 두께 조절을 통해 이룰 수 있어 조절이 용이하다.Typically, a tee (or gamma) gate is manufactured using an electron beam. In the present invention, since the optical lithography process using the wafer stepper is performed, the process time can be shortened. In the case of an electron beam, it takes three hours of alignment exposure per sheet of 3 inches, while using a stepper has a great advantage of exposing about 50 sheets per hour. On the other hand, according to the present invention, it is easy to control the shape and size of the gate head and the leg by combining a pattern of a very small line width with a process using a difference in the etching rate of the sacrificial insulating layer in a general optical lithography process that is not significantly related to the resolution performance of the equipment. That is, in the present invention, the bridge region of the gamma-type or tee-type gate is not defined in one optical lithography process but is determined according to the degree of shift of the photomask applied in two optical lithography processes. The fine gate bridge portion of can be easily fine-defined. In addition, the height of the gate leg portion may be achieved by adjusting the thickness of the sacrificial insulating layer, thereby facilitating adjustment.

이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.The present invention described above is not limited to the above-described embodiments and the accompanying drawings, and various substitutions, modifications, and changes can be made in the art without departing from the technical spirit of the present invention. It will be clear to those of ordinary knowledge.

예컨대, 전술한 실시예에서는 HEMT 소자의 게이트를 형성하는 경우를 일례로 들어 설명하였으나, 본 발명은 MESFET 등과 같이 미세 게이트와 큰 단면적 게이트가 동시에 요구되는 다른 소자 제작시에도 적용된다.For example, in the above-described embodiment, the case of forming the gate of the HEMT device has been described as an example. However, the present invention is also applied to the fabrication of other devices in which a fine gate and a large cross-sectional gate are simultaneously required, such as an MESFET.

또한, 전술한 실시예에서는 희생절연막으로 고온 및 저온의 실리콘질화막을 사용하는 경우를 일례로 들어 설명하였으나, 본 발명은 이를 대신하여 식각 선택비를 가진 다른 절연막의 쌍을 사용하는 경우에도 적용된다.In addition, in the above-described embodiment, the case where a high-temperature and low-temperature silicon nitride film is used as the sacrificial insulating film is described as an example, but the present invention is applied to the case of using another pair of insulating films having an etching selectivity instead.

전술한 본 발명은 전체 게이트 형성 공정을 광 리소그래피화 하여 공정 단가를 낮추고 생산성을 향상시키는 효과가 있으며, 미세 게이트의 머리 및 다리 부분의 모양 및 크기 제어가 용이하여 공정 재현성을 확보하고 이로써 소자의 신뢰도를 향상시키는 효과를 기대할 수 있다.The above-described present invention has the effect of lowering the process cost and improving productivity by optical lithography of the entire gate forming process, and it is easy to control the shape and size of the head and leg of the fine gate to secure the process reproducibility and thereby the reliability of the device. You can expect the effect to improve.

Claims (4)

소정의 하부층이 형성된 기판 상에 제1 희생절연막을 형성하는 제1 단계;A first step of forming a first sacrificial insulating film on a substrate on which a predetermined lower layer is formed; 상기 제1 희생절연막 상에 제1 감광막을 도포하고, 제1 포토마스크를 사용한 마스크 공정을 실시하여 게이트 다리 영역을 포함하는 제1 영역을 노출시키는 제1 감광막 패턴을 형성하는 제2 단계;A second step of forming a first photoresist pattern on the first sacrificial insulating layer and forming a first photoresist pattern exposing a first region including a gate bridge region by performing a mask process using a first photomask; 상기 제1 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제1 희생절연막을 선택 식각하는 제3 단계;A third step of selectively etching the exposed first sacrificial insulating layer using the first photoresist pattern as an etching mask; 상기 제3 단계 수행 후 상기 제1 포토레지스트 패턴이 제거된 전체 구조 표면을 따라 상기 제1 희생절연막과 식각 선택비를 가지는 제2 희생절연막을 형성하는 제4 단계;A fourth step of forming a second sacrificial insulating film having an etch selectivity with the first sacrificial insulating film along the entire structure surface from which the first photoresist pattern is removed after performing the third step; 상기 제4 단계를 마친 전체 구조 상부에 제2 감광막을 도포하고, 상기 제1 포토마스크를 일정 선폭만큼 쉬프트 시킨 상태에서 마스크 공정을 실시하여 상기 제1 영역의 일부를 포함한 제2 영역을 노출시키는 제2 감광막 패턴을 형성하는 제5 단계;A second photoresist film is coated on the entire structure after the fourth step, and a mask process is performed while the first photomask is shifted by a predetermined line width to expose a second region including a part of the first region. A fifth step of forming a photosensitive film pattern; 상기 제2 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제2 희생절연막을 선택 식각하여 상기 게이트 다리 영역과 게이트 머리 영역을 디파인하는 제6 단계;Using the second photoresist pattern as an etching mask, selectively etching the exposed second sacrificial insulating layer to define the gate bridge region and the gate head region; 상기 제6 단계를 마친 전체 구조 상부에 게이트용 금속막을 형성하는 제7 단계; 및A seventh step of forming a gate metal film on the entire structure after the sixth step; And 상기 제2 감광막 패턴을 리프트 오프시켜 감마형 게이트를 형성하는 제8 단계An eighth step of lifting off the second photoresist pattern to form a gamma gate 를 포함하여 이루어진 미세 감마형 게이트 형성방법.Fine gamma-type gate forming method comprising a. 제1항에 있어서,The method of claim 1, 상기 제1 희생절연막이 고온 실리콘질화막이며, 상기 제2 희생절연막이 저온 실리콘질화막인 것을 특징으로 하는 미세 감마형 게이트 형성방법.And the first sacrificial insulating film is a high temperature silicon nitride film, and the second sacrificial insulating film is a low temperature silicon nitride film. 소정의 하부층이 형성된 기판 상에 제1 희생절연막을 형성하는 제1 단계;A first step of forming a first sacrificial insulating film on a substrate on which a predetermined lower layer is formed; 상기 제1 희생절연막 상에 제1 감광막을 도포하고, 제1 포토마스크를 사용한 마스크 공정을 실시하여 게이트 다리 영역을 포함하는 제1 영역을 노출시키는 제1 감광막 패턴을 형성하는 제2 단계;A second step of forming a first photoresist pattern on the first sacrificial insulating layer and forming a first photoresist pattern exposing a first region including a gate bridge region by performing a mask process using a first photomask; 상기 제1 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제1 희생절연막을 선택 식각하는 제3 단계;A third step of selectively etching the exposed first sacrificial insulating layer using the first photoresist pattern as an etching mask; 상기 제3 단계 수행 후 상기 제1 포토레지스트 패턴이 제거된 전체 구조 표면을 따라 상기 제1 희생절연막과 식각 선택비를 가지는 제2 희생절연막을 형성하는 제4 단계;A fourth step of forming a second sacrificial insulating film having an etch selectivity with the first sacrificial insulating film along the entire structure surface from which the first photoresist pattern is removed after performing the third step; 상기 제4 단계를 마친 전체 구조 상부에 제2 감광막을 도포하고, 상기 제1포토마스크를 일정 선폭만큼 쉬프트 시킨 상태에서 마스크 공정을 실시하여 상기 제1 영역의 일부를 포함한 제2 영역을 노출시키는 제2 감광막 패턴을 형성하는 제5 단계;A second photoresist film is coated on the entire structure after the fourth step, and a mask process is performed while the first photomask is shifted by a predetermined line width to expose a second region including a part of the first region. A fifth step of forming a photosensitive film pattern; 상기 제2 감광막 패턴을 식각 마스크로 사용하여 노출된 상기 제2 희생절연막을 선택 식각하여 상기 게이트 다리 영역을 디파인하는 제6 단계;Using the second photoresist pattern as an etching mask, selectively etching the exposed second sacrificial insulating layer to define the gate bridge region; 상기 제6 단계 수행 후 상기 제2 감광막 패턴이 제거된 전체 구조 상부에 제3 감광막을 도포하고, 마스크 공정을 실시하여 상기 게이트 다리 영역과 그 양측으로 소정 선폭을 가지는 게이트 머리 영역을 디파인하는 제3 감광막 패턴을 형성하는 제7 단계;After performing the sixth step, a third photoresist film is coated on the entire structure from which the second photoresist pattern is removed, and a mask process is performed to define a fine portion of the gate bridge region and a gate head region having a predetermined line width on both sides thereof. A seventh step of forming a photoresist pattern; 상기 제7 단계 수행 후 전체 구조 상에 게이트용 금속막을 형성하는 제8 단계; 및An eighth step of forming a gate metal film on the entire structure after performing the seventh step; And 상기 제2 감광막 패턴을 리프트 오프시켜 티형 게이트를 형성하는 제9 단계A ninth step of lifting off the second photoresist pattern to form a tee gate 를 포함하여 이루어진 미세 티형 게이트 형성방법.Fine tee-type gate forming method comprising a. 제3항에 있어서,The method of claim 3, 상기 제1 희생절연막이 고온 실리콘질화막이며, 상기 제2 희생절연막이 저온 실리콘질화막인 것을 특징으로 하는 미세 티형 게이트 형성방법.And the first sacrificial insulating film is a high temperature silicon nitride film and the second sacrificial insulating film is a low temperature silicon nitride film.
KR1019990060406A 1999-12-22 1999-12-22 Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film KR100315423B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990060406A KR100315423B1 (en) 1999-12-22 1999-12-22 Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990060406A KR100315423B1 (en) 1999-12-22 1999-12-22 Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film

Publications (2)

Publication Number Publication Date
KR20010063345A true KR20010063345A (en) 2001-07-09
KR100315423B1 KR100315423B1 (en) 2001-11-26

Family

ID=19628133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990060406A KR100315423B1 (en) 1999-12-22 1999-12-22 Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film

Country Status (1)

Country Link
KR (1) KR100315423B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400718B1 (en) * 2002-02-01 2003-10-08 한국전자통신연구원 Method for forming T-gate

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62237763A (en) * 1986-04-08 1987-10-17 Agency Of Ind Science & Technol Manufacture of semiconductor device
JPH0745816A (en) * 1993-07-27 1995-02-14 Toshiba Corp Semiconductor device and its manufacture
JPH09153608A (en) * 1995-09-28 1997-06-10 Matsushita Electron Corp Manufacture of semiconductor device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400718B1 (en) * 2002-02-01 2003-10-08 한국전자통신연구원 Method for forming T-gate

Also Published As

Publication number Publication date
KR100315423B1 (en) 2001-11-26

Similar Documents

Publication Publication Date Title
KR0130963B1 (en) Method for manufacturing field effect transistor
KR100647459B1 (en) Manufacturing method of t or gamma gate electrode
KR20080071249A (en) A method for the fabrication of hemt(high electron mobility transistor)
KR20060061627A (en) Manufacturing method of field effect transistor
US5587328A (en) Method for manufacturing semiconductor device
KR100315423B1 (en) Method of forming fine T(Γ)-gate by photo-lithography process and sacrificial dielectric film
JPH02271537A (en) Semiconductor device and its manufacture
KR100228385B1 (en) Method of forming gate electrode of semiconductor device
KR100303767B1 (en) Method for forming a minute resist pattern and method for forming a gate electrode
JP3106379B2 (en) Method for manufacturing semiconductor device
JPH0828380B2 (en) Method for manufacturing semiconductor device
KR100304869B1 (en) Method for manufacturing field effect transistor
KR100264532B1 (en) Method for forming fets having their respective mode or threshold voltage
KR100262941B1 (en) Method for forming t-type gate of semiconductor device
JP2798041B2 (en) Method for manufacturing semiconductor device
TWI226666B (en) Deep submicron T shaped gate semiconductor device and manufacturing the same
JP2607310B2 (en) Method for manufacturing field effect transistor
JPH03147338A (en) Manufacture of semiconductor device
JPS5852351B2 (en) Manufacturing method of semiconductor device
JPS616870A (en) Manufacture of field-effect transistor
KR100266560B1 (en) Fabrication method of thin-film transistor
KR100216592B1 (en) Method for fabricating multi-gate
KR19980014634A (en) T (T) -type gate fabrication method
JPH0427128A (en) Manufacture of semiconductor device
JPH05218092A (en) Manufacture of field-effect transistor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071024

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee