KR20010054649A - 다점 제어 신호처리용 영상 신호 제어 시스템 - Google Patents
다점 제어 신호처리용 영상 신호 제어 시스템 Download PDFInfo
- Publication number
- KR20010054649A KR20010054649A KR1019990055539A KR19990055539A KR20010054649A KR 20010054649 A KR20010054649 A KR 20010054649A KR 1019990055539 A KR1019990055539 A KR 1019990055539A KR 19990055539 A KR19990055539 A KR 19990055539A KR 20010054649 A KR20010054649 A KR 20010054649A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- image
- control signal
- memory
- control
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 8
- 239000002131 composite material Substances 0.000 claims description 6
- 238000005070 sampling Methods 0.000 abstract description 8
- 238000010586 diagram Methods 0.000 description 11
- 238000005516 engineering process Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 230000026676 system process Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
- H04N21/4402—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
- H04N21/440218—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by transcoding between formats or standards, e.g. from MPEG-2 to MPEG-4
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/77—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/124—Quantisation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Image Processing (AREA)
Abstract
본 발명은 다점 제어 신호처리용 영상 신호 제어 시스템에 관한 것이다.
본 발명의 다점 제어 신호처리용 영상 신호 제어 시스템은 입력되는 복합영상신호를 영상표준모드신호로 변환하고, 변환된 영상표준모드 신호에 외부 제어부를 이용하여 외부 인터페이스 신호를 처리하는 인터페이스 제어부, 상기 인터페이스 제어부에서 다점 제어신호를 양자화하는 아날로그 디지털 변환부, 상기 아날로그 디지털 변환부의 제어신호를 메모리에 저장하여 상기 인터페이스 제어부에 전송하는 메모리부, 상기 인터페이스 제어부의 제어신호에 의하여 영상표준모드를 영상프레임으로 변환하는 영상 데이터 포맷부와 상기 영상 데이터 포맷부를 통하여 출력되는 영상프레임을 메모리에 저장하는 메모리 제어부를 포함하여 구성된 것이다.
이러한 구성을 가진 다점 제어 신호처리용 영상 신호 제어 시스템은 다점의 외부신호를 입력받아 직접 영상표준모드를 제어하여 하드웨어의 부담을 줄이고, 제어신호의 왜곡을 방지하며, 제어신호의 수행시간을 단축함으로서 실시간으로 소정의 영상프레임을 얻을 수 있는 효과가 있다.
Description
본 발명은 다점 제어 신호처리용 영상신호 제어 시스템에 관한 것으로서, 특히 실시간으로 입력되는 영상 신호를 복수의 제어 신호에 의하여 영상을 캡처하는 시스템에 관한 것이다.
일반적으로 영상처리 시스템은 촬상 소자 (Charge Coupled Device : CCD) 카메라를 사용하여 입력되는 영상신호를 처리하여 아날로그 및 디지털 데이터로 모니터에 표출하거나 저장장치에 저장하여 멀티미디어 시스템, 화상회의, 자동화 검사장비, 전자상거래 및 보안시스템 등에 널리 사용되고 있는 시스템이다. 현재 통신 기술의 발달로 인하여 인터넷, 전용회선, 일반전화선 및 무선통신 등을 이용한 원격 화상 표출기술이 급속도로 발달하고 있는 실정이며, 이러한 표현 기술을 원활하게 하기 위하여 여러 종류의 인터페이스에 의한 영상신호 제어 방법이 요구된다.
종래의 영상신호 제어 시스템으로서, 미국 특허 제 4,897,717호를 참조하여 설명하면 다음과 같다.
제 1도는 종래 기술에 의한 제어용 영상신호 제어 시스템의 구성도로서, 도시된 바와 같이 상시 영상신호가 입력으로 들어오고, 필요시 제어용 신호에 의하여 소정의 영상을 획득함에 있어, 아날로그 입력신호를 디지털로 변환하는 A/D변환부(11)와; 변환된 신호를 메모리에 저장하는 제1램부(13)와; 저장된 신호를 RGB-YIQ로 변환하는 RGB-YIQ 변환부(14)와; 상기 RGB-YIQ 변환부(14)에서 휘도신호를 필터링하는 휘도부(15)와; 상기 RGB-YIQ 변환부(14)에서 색도신호를 필터링하는 색도부(16)와; 분리된 신호를 호스트버스로 전송하는 제1고속 전송부(17)와; 외부 제어용 신호를 입력받아 디지털 변환하는 A/D 변환부(21)와; 변환된 신호 특성을 구분하는 제어부(22)와; 제어신호를 호스트 버스로 전송하는 제2고속 전송부(23a)로 구성된다.
이와 같이 구성된 시스템(10)의 동작을 보다 상세히 설명하면 다음과 같다. 먼저, 입력된 아날로그 신호를 상기 A/D 변환부(11)에서 양자화를 거쳐 디지털 프레임으로 변환한다. 상기 A/D 변환부(11)는 실시간으로 입력된 아날로그 신호를 디지털 프레임으로 변환하여 상기 제1램(13)에 전송하며, 제1램(13)에 전송된 디지털 프레임은 제3고속전송부(23b)를 통하여 제어용 신호부(10b)의 신호에 의하여 소정의 처리 여부를 결정한다. 상기 제어용 신호부(10b)는 입력신호를 상기 A/D 변환부(11)에서 디지털 신호로 변환된다. 상기 A/D 변환부(11)에서 변환된 디지털 신호는 제어부(22)에서 소정의 제어신호로 변환되어 제2고속 전송부(23a)를 통하여 호스트 버스로 전송된다. 상기 제2고속 전송부(23a)에서 전송된 제어신호는 상기 영상신호처리부(10a)의 제3고속 전송부(23b)를 통하여 제1램(13)에 전송된 디지털 프레임의 소정의 처리 절차를 결정한다. 상기 제1램(13)에서 소정의 처리절차가 결정된 디지털 프레임은 RGB-YIQ 변환부(14)에서 색도 신호와 휘도 신호로 분리된다. 상기 RGB-YIQ 변환부(14)에서 분리된 색도 신호와 휘도 신호는 각각 상기 휘도부(15)와 상기 색도부(16)에서 필터링 되고 임의의 디지털 값으로 샘플링된다. 상기 휘도부(15) 및 상기 색도부(16)에서 샘플링된 신호는 제1고속 전송부(17)를통하여 호스트 버스로 전송되어 소정의 영상을 표출한다.
그러나, 이와 같은 종래 기술은 영상신호처리부(10a) 및 제어용 신호부(10b)를 별개의 모듈로 처리함으로써 하드웨어의 부담이 크고, 제어용 신호부(10b)의 신호가 반드시 호스트 버스를 통하여 영상신호처리부(10a)의 제3고속 전송부(23b)로 전송되어야 하므로 제어 신호가 왜곡될 수 있고, 호스트 버스에 여러개의 모듈이 삽입되었을 때 모듈간 충돌로 인하여 데이터의 전송에 어려움이 있다. 또한, 제어용 신호부(10b)는 1개의 입력신호를 받아야 하므로 여러 개의 외부 제어신호를 처리할 수 없다는 문제가 있다.
따라서, 본 발명은 상기한 종래 기술의 문제점을 개선하고자 하여 실시간으로 영상신호를 제어하기 위하여 영상신호 처리 모듈과 제어용 신호 처리 모듈을 별도로 동작시키지 않고, 복수개의 직렬 및 트리거 제어신호를 동시에 처리하여 복수 제어신호에 의한 복수개의 영상을 처리할 수 있도록 하며, 또한 단일 보드에 설계하여 하드웨어의 부담을 줄이도록 하는 다점 제어 신호처리용 영상 신호 시스템을 제공함에 목적이 있다.
도 1은 종래 기술에 의한 제어용 영상 신호 제어 시스템의 구성도.
도 2는 본 발명에 따른 다점 제어 신호처리용 영상 신호 제어 시스템의 구성도.
도 3은 본 발명에 따른 영상 표준모드 신호를 제어하는 외부 인터페이스 구성도.
도 4는 본 발명에 따른 영상 신호의 양자화 데이터를 메모리에 저장하는 메모리 제어부의 구성도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 디코더부 110 : 영상데이타 포맷부
120 : 메모리 제어부 130 : 외부인터페이스제어부
140 : 내부 집적 회로부 150 : 호스트 버스 제어부
160 : 아날로그-디지탈 변환부 170 : 메모리부
180 : 호스트 버스
이와 같은 목적을 달성하기 위한 본 발명의 다점 제어 신호처리용 영상 신호 제어 시스템은 영상입력장치를 통하여 복합 영상 신호를 통하여 샘플링 주파수에 의하여 디지털 데이터로 양자화 처리하여 영상 표준 모드로 변환하는 디코더부와; 상기 디코더부에서 처리된 영상 표준 모드 신호를 복수개의 직렬 신호 및 트리거신호에 의하여 제어하기 위한 인터페이스 제어부와; 복수 개의 외부 제어 신호를 입력으로 받아 샘플링 주파수에 의하여 디지털 데이터로 양자화 처리하는 아날로그 디지털 변환부와; 상기 아날로그 디지털 변환부에서 전송되는 양자화 데이터를 저장하는 메모리부와; 상기 메모리부에 저장된 양자화 데이터를 상기 인터페이스 제아부를 통하여 상기 디코더부로 출력하고, 영상 표준 모드 신호를 영상 프레임 데이터로 변환하는 영상 데이터 포맷부와; 상기 영상 데이터 포맷부를 통하여 출력되는 영상 프레임 데이터를 상기 메모리부에 저장하기 위한 메모리 제어부와; 상기 메모리 제어부를 통하여 출력되는 영상 데이터를 외부에 전달하는 호스트 버스를 포함하여 구성됨에 그 특징이 있다.
이하 첨부된 도면을 참조하여 본 발명에 따른 실시예를 상세히 설명한다.
도 1은 종래 기술에 의한 제어용 영상 신호 제어 시스템의 구성도로 도시한 것이고, 도 2는 본 발명에 따른 다점 제어 신호처리용 영상 신호 제어 시스템의 구성도이며, 도 3은 본 발명에 따른 영상 표준모드 신호를 제어하는 외부 인터페이스 구성도이고, 도 4는 본 발명에 따른 외부제어 신호처리의 구성도를 도시한 것이다.
본 발명의 다점 제어 신호처리용 영상신호 제어 시스템은, 도 2와 같이, 크게 영상입력장치를 통하여 복합 영상 신호를 통하여 샘플링 주파수에 의하여 디지털 데이터로 양자화 처리하여 영상 표준 모드로 변환하는 디코더부(100)와; 상기 디코더부(100)에서 처리된 영상 표준 모드 신호를 복수개의 직렬 신호 및 트리거 신호에 의하여 제어하기 위한 인터페이스 제어부(130)와; 복수 개의 외부 제어 신호를 입력으로 받아 샘플링 주파수에 의하여 디지털 데이터로 양자화 처리하는 아날로그 디지털 변환부(160)와; 상기 아날로그 디지털 변환부(160)에서 전송되는 양자화 데이터를 저장하는 메모리부(170)와; 상기 메모리부(170)에 저장된 양자화 데이터를 상기 인터페이스 제어부(130)를 통하여 상기 디코더부(100)로 출력되는 영상 표준 모드 신호를 영상 프레임 데이터로 변환하는 영상 데이터 포맷부(110)와; 상기 영상 데이터 포맷부(110)를 통하여 출력되는 영상 프레임 데이터를 상기 메모리부(170)에 저장하기 위한 메모리 제어부(120)와; 상기 메모리 제어부(120)를 통하여 출력되는 영상 데이터를 외부에 전달하는 호스트 버스(180)를 포함하여 구성된다.
실시간으로 입력되는 영상 신호는 상기 디코더부(100)에서 샘플링 주파수에 의하여 디지털 데이터로 양자화 처리된 영상 표준 모드 데이터를 외부에서 입력된 복수개의 제어 신호에 의해서 영상표준 모드의 데이터로 포맷화하여 상기의 메모리 제어부(120)에 의해서 상기 호스트 버스를 통하여 호스트 컴퓨터로 전송한다.
한편, 영상 모드 데이터를 처리하기 위한 외부에서 입력되는 복수개의 제어 신호는 트리거 신호 및 직렬 제어 신호는 아날로그 신호로서, 이러한 입력된 아날로그 제어신호는 상기의 아날로그 디지털 변환부(160)에서 디지털 제어 신호로 변환한 후 상기 메모리부(170)에 저장된다. 이러한 제어 신호는 상기 디코더부(100)를 통하여 디코딩 복합 영상 신호를 실시간으로 상기 영상 데이터 포맷부(110)에 입력되어 표준 영상 모드에 적합한 영상 데이터로 포맷된다.
또한, 상기 메모리부(170)에 저장된 변환되어진 제어 신호는 상기 인터페이스 제어부(130)를 통하여 상기 디코더부(100), 상기 영상데이타 포맷부(110) 및 내부 제어회로부(140) 등을 제어할 수 있도록 하며, 상기의 장치들은 내부의 로컬 레지스터에 의해서 구성되어 있다. 이러한 구성은 외부에서 입력된 상기의 제어 신호들은 상기 인터페이스 제어부(130)를 통하여 상기의 로컬 레지스터에 의해서 입력된 복합영상신호를 실시간으로 처리한다.
상기 디코더부(100)를 통하여 출력되는 영상 표준모드 신호를 제어하는 외부인터페이스 구성도는 첨부된 도 3과 같으며, 상기 다점 제어신호를 입력으로 받아 샘플링 주파수에 의하여 디지털 데이터로 양자화 하여 메모리에 저장하는 구성도는 첨부된 도 4 와 같다.
상기 디코더부(100)를 통하여 출력되는 영상 표준 모드 신호는, 도 3에 도시된 바와 같이, 외부에서 입력된 인터페이스 신호에 의해서 복합영상신호를 실시간으로 처리한다. 또한, 도 4에 도시된 바와 같이 원칩 마이크로컨트롤러를 사용하여 필요한 외부 인터페이스 신호로 변환한다.
이와 같이 구성된 본 발명의 작용, 효과를 첨부된 도 3 내지 도 4를 참조하여 상세히 설명하면 다음과 같다.
먼저, 본 발명은 도 2와 도 3에 도시된 바와 같이, 입력되는 다점제어신호를 상기 디코더부(100)에서 상기 인터페이스 제어부(130)을 통하여 외부 신호를 직접 받아 들여 양자화된 영상신호를 직접 제어하고, 상기 인터페이스 제어부(130)의 24개 포트를 이용하여 소정의 외부 인터페이스 신호와 접속하는 구성도를 도 3에 도시 하고 있다.
또한 도 4는 다점의 외부 컨트롤 신호인 직렬 신호와 트리거 신호를 입력받아 양자화 데이터로 변환하여 외부인터페이스 신호와 연결된 구성도를 도시하고 있다.
이상에서 설명한 바와 같이 본 발명에 따른 다점 제어 신호처리용 영상 신호 시스템은 다점의 외부신호를 입력받아 직접 영상표준모드를 제어하여 하드웨어의 부담을 줄이고, 제어신호의 왜곡을 방지하며, 제어신호의 수행시간을 단축함으로서 실시간으로 소정의 영상프레임을 얻을 수 있는 효과가 있다.
Claims (2)
- 입력되는 복합영상신호를 영상표준모드신호로 변환하고, 변환된 영상표준모드 신호에 외부 제어부를 이용하여 외부 인터페이스 신호를 처리하는 인터페이스 제어부;상기 인터페이스 제어부에서 다점 제어신호를 양자화하는 아날로그 디지털 변환부;상기 아날로그 디지털 변환부의 제어신호를 메모리에 저장하여 상기 인터페이스 제어부에 전송하는 메모리부;상기 인터페이스 제어부의 제어신호에 의하여 영상표준모드를 영상프레임으로 변환하는 영상 데이터 포맷부와;상기 영상 데이터 포맷부를 통하여 출력되는 영상프레임을 메모리에 저장하는 메모리 제어부를 포함하여 구성된 것을 특징으로 하는 다점 제어 신호처리용 영상신호 제어 시스템.
- 제 1 항에 있어서, 상기 인터페이스 제어부는 외부에서 입력된 아날로그 제어신호를 원칩 마이크로컨트롤러를 사용하여 디지털의 인터페이스 제어 신호를 변환하여 실시간으로 복합영상신호를 처리할 수 있는 것을 특징으로 하는 다점 제어 신호처리용 영상신호 제어 시스템.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990055539A KR20010054649A (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
KR2019990027363U KR200182043Y1 (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990055539A KR20010054649A (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019990027363U Division KR200182043Y1 (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20010054649A true KR20010054649A (ko) | 2001-07-02 |
Family
ID=19624053
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990055539A KR20010054649A (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
KR2019990027363U KR200182043Y1 (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019990027363U KR200182043Y1 (ko) | 1999-12-07 | 1999-12-07 | 다점 제어 신호처리용 영상 신호 제어 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (2) | KR20010054649A (ko) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0795510A (ja) * | 1993-09-24 | 1995-04-07 | Victor Co Of Japan Ltd | ビデオカメラ |
KR950030695A (ko) * | 1994-04-14 | 1995-11-24 | 임혁규 | 영상처리 시스템 및 그 방법 |
JPH0951457A (ja) * | 1995-08-03 | 1997-02-18 | Canon Inc | 映像入力装置 |
-
1999
- 1999-12-07 KR KR1019990055539A patent/KR20010054649A/ko not_active Application Discontinuation
- 1999-12-07 KR KR2019990027363U patent/KR200182043Y1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0795510A (ja) * | 1993-09-24 | 1995-04-07 | Victor Co Of Japan Ltd | ビデオカメラ |
KR950030695A (ko) * | 1994-04-14 | 1995-11-24 | 임혁규 | 영상처리 시스템 및 그 방법 |
JPH0951457A (ja) * | 1995-08-03 | 1997-02-18 | Canon Inc | 映像入力装置 |
Also Published As
Publication number | Publication date |
---|---|
KR200182043Y1 (ko) | 2000-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100476568C (zh) | 照相机模块 | |
US6446155B1 (en) | Resource bus interface | |
US8180398B2 (en) | Multimedia data communication method and system | |
US10762024B2 (en) | Signal transmission device and signal transmission method | |
CN104038711A (zh) | 图像传感器及包括它的监视系统 | |
CN209089130U (zh) | 一种车载环视监控装置及系统 | |
KR100650251B1 (ko) | 비디오 처리 기능을 갖는 단말기 및 그 처리 방법 | |
KR200182043Y1 (ko) | 다점 제어 신호처리용 영상 신호 제어 시스템 | |
US20230021901A1 (en) | Lossless ar video capture and transmission method, apparatus and system | |
US5896171A (en) | Video signal processing apparatus to multiplex a video and control signal | |
US7268334B2 (en) | Image sensor device and a method for outputting digital signals | |
CN100420283C (zh) | 图像传感器及应用该图像传感器的计算机系统 | |
JP2000083253A (ja) | 画像処理装置 | |
KR100320151B1 (ko) | 다중 영상신호저장 제어장치 | |
US20080036859A1 (en) | Digital surveillance camera | |
EP1374579A1 (en) | High resolution graphics side channel in video conference | |
KR20000052205A (ko) | 디지털 신호처리장치에서의 동화상 처리방법 | |
KR200182088Y1 (ko) | 다중 영상신호저장 제어장치 | |
US6389149B1 (en) | Method and apparatus to improve video processing in a computer system or the like | |
JP4055456B2 (ja) | カメラヘッドユニット、カメラコントロールユニットおよびカメラシステム | |
CN111756963A (zh) | 图像摄取模组及电子终端 | |
CN220653423U (zh) | 信号转换装置 | |
KR100285816B1 (ko) | 고속직렬통신기능을가지는촬영장치 | |
JPH02104080A (ja) | 静止画テレビ電話装置 | |
JPH11288030A (ja) | レンズ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |