KR20010046354A - 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치 - Google Patents

자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치 Download PDF

Info

Publication number
KR20010046354A
KR20010046354A KR1019990050079A KR19990050079A KR20010046354A KR 20010046354 A KR20010046354 A KR 20010046354A KR 1019990050079 A KR1019990050079 A KR 1019990050079A KR 19990050079 A KR19990050079 A KR 19990050079A KR 20010046354 A KR20010046354 A KR 20010046354A
Authority
KR
South Korea
Prior art keywords
demultiplexing
multiplexing
atm cell
mode cell
transmission mode
Prior art date
Application number
KR1019990050079A
Other languages
English (en)
Inventor
김영우
Original Assignee
김진찬
주식회사 머큐리
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김진찬, 주식회사 머큐리 filed Critical 김진찬
Priority to KR1019990050079A priority Critical patent/KR20010046354A/ko
Publication of KR20010046354A publication Critical patent/KR20010046354A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5619Network Node Interface, e.g. tandem connections, transit switching
    • H04L2012/5624Path aspects, e.g. path bundling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Abstract

본 발명은 자체적으로 내부의 입출력 경로에 대한 시험을 수행할 수 있는 비동기 전송모드(ATM) 셀 다중화 및 역다중화 장치를 제공하기 위한 것이다. 이를 위하여 본 발명에 따른 장치는, 시험을 원하는 입출력 경로를 통해 전송될 수 있는 ATM 셀을 송출하고, 일정 시간내에 역다중화 입력부(RX)를 통해 ATM셀이 수신되면, 비교하여 해당되는 입출력 경로에 대한 시험결과를 얻는 중앙제어부(201), 중앙제어부(201)로부터 수신된 ATM셀의 가상패스 식별자(VPI)가 자신에게 할당된 것과 동일하면 수신된 ATM셀을 직렬형태로 변환시켜 전송하는 역다중화 출력포트 수단(TX#m, 1≤m≤n), 역다중화 출력포트 수단(TX#m)을 통해 출력되는 ATM셀을 전송하는 전송로(203), 전송로(203)를 통해 전송되는 ATM셀에 실려 있는 VPI를 중앙제어부(201)에 할당된 VPI로 변경하여 출력하는 다중화 입력포트 수단(RX#m), 다증화 입력포트 수단(RX#m)으로부터 전송된 ATM셀의 VPI를 분석한 결과 루핑(Looping)되어야 하는 경우에 대응되는 역다중화 입력부(RX)로 전송하는 다중화 출력부(TX), 다중화 출력부(TX)로부터 전송되는 ATM셀을 CPU(201)로 전송하는 역다중화 입력부(RX)로 구성된다. 따라서 외부 기기를 연결하지 않는 상태에서 내부에 존재하는 입출력 경로에 대한 시험을 수행할 수 있다.

Description

자체 테스트가 가능한 비동기 전송모드 셀 다중화 및 역다중화 장치{THE ATM CELL MULTIPLEXING AND DEMULTIPLEXING APPARATUS CAPABLE OF SELF TESTING}
본 발명은 비동기 전송모드(Asynchronous Transfer Mode; 이하, ATM이라 약함) 셀 다중화 및 역다중화 장치에 관한 것으로서, 특히 ATM 교환기내에 구비되어 있는 프로세서들과 ATM 스위치간에 전송되는 ATM 셀을 다중화 및 역다중화하는 것으로 자체 테스트가 가능한 ATM 셀 다중화 및 역다중화 장치에 관한 것이다.
ATM은 통상 광대역 종합정보통신망(Broadband Integrated Services Digital Network; 이하 B-ISDN이라 약함)을 구현하기 위한 통신방식으로서, ATM 교환기는 미리 정한 가상채널(Virtual Channel, 이하 VC라고 약함)과 가상패스(Virtual Path, 이하 VP라고 약함) 식별자에 의해 통신경로나 타임슬롯을 하드웨어적으로 선택하면서 53바이트의 고정길이 셀을 전송할 수 있도록 구성되어 있다. 53바이트의 고정길이 셀은 수신처 레이블 정보 등의 제어정보나 라우팅 정보 등이 들어 있는 5바이트의 헤더와 48바이트의 정보로 구성되어 있다. 따라서 수신측 단말에 도착한 셀은 레이블 정보에 대한 검사를 받고 원래의 정보로 재구성된다. 상술한 가상채널은 데이터를 실제로 운반하는 회선 역할을 하고, 가상 패스는 상술한 가상채널을 여러 가닥 다발지은 것으로 대역용량을 시간적으로 가변시키는 역할을 한다.
이러한 ATM 교환기는 일반적으로 가입자와의 정합처리를 하는 입출력 회선 대응부, 자체 라우팅이 가능한 ATM 스위치, 주 프로세서(Main Processor, 이하 MP라고 약함)급 및 주변 프로세서(Peripheral Processor, 이하 PP라고 약함)급에 해당되는 다수의 프로세서 및 프로세서들과 ATM 스위치간에 송수신되는 ATM셀을 다중화 및 역다중화하여 전송하는 ATM 셀 다중화 및 역다중화 장치로 구성된다.
상술한 ATM 셀 다중화 및 역다중화장치는 연결되어 있는 프로세서들로부터 IPC(InterProcessor Communication) 메시지에 해당되는 ATM 셀이 송출되면 다중화하여 ATM 스위치로 전송하고, ATM 스위치로부터 전송되는 IPC 메시지에 해당되는 ATM 셀은 역다중화하여 해당되는 프로세서로 각각 전송하도록 구성된다.
즉, 도 1에 도시된 바와 같이 ATM 셀 다중화 및 역다중화 장치(110)는 ATM 교환기내에 구비되어 있는 각종 프로세서들(101_1∼101_n)과 ATM 스위치(120)간에 구비되어 IPC 메시지에 해당되는 ATM 셀을 다중화 및 역다중화하여 전송한다. 이를 위하여 ATM 셀 다중화 및 역다중화 장치(110)는 도 1에 도시된 바와 같이 ATM 교환기내의 MP 또는 PP들로부터 송출되는 ATM 셀을 각각 수신하는 n개의 다중화 입력포트 수단(RX#1∼RX#n), n개의 다중화 입력포트 수단(RX#1∼RX#n)으로부터 각각 출력되는 ATM셀을 ATM 스위치(120)로 송출하는 다중화 출력부(TX), ATM 스위치(120)로부터 송출되는 ATM셀을 수신하는 역다중화 입력부(RX), 역다중화 입력부(RX)로부터 전송되는 ATM셀을 해당되는 MP 또는 PP로 송출하는 n개의 역다중화 출력포트 수단(TX#1∼TX#n), ATM 셀 다중화 및 역다중화 장치(110)의 상태관리를 하는 CPU(Central Processor Unit, 이하 CPU라고 약함)(111)로 구성된다. CPU(111)는 RS-232C방식으로 외부에 구비되어 있는 PC(Personal Computer)(130)와 연결이 가능하도록 구성된다.
이와 같이 구성된 ATM 셀 다중화 및 역다중화 장치(110)에 구비되어 있는 다중화 입력포트 수단들(RX#1∼RX#n)과 역다중화 출력포트 수단들(TX#1∼TX#n)은 AMD사의 TAXI 칩으로 구성되어 해당되는 프로세서와 ATM 셀 다중화 및 역다중화 장치(110)간에 TAXI 프로토콜 방식으로 ATM 셀을 송수신할 수 있도록 하고, 다중화 출력부(TX)와 역다중화 입력부(RX)는 ATM 스위치(120)와 ATM 프로토콜 방식으로 ATM 셀을 송수신할 수 있도록 구성되어 ATM 정합부로서의 역할을 수행한다. 따라서 ATM 셀 다중화 및 역다중화 장치(110)와 ATM 교환기내의 프로세서들(101_1∼101_n)간에는 직렬형태로 데이타가 전송되고, ATM 스위치(120)와 ATM 셀 다중화 및 역다중화 장치(110)간에는 병렬형태로 데이타가 전송된다.
예를 들어 ATM MP(101_1)로부터 임의의 ATM 셀이 직렬형태로 송출되면, ATM 셀 다중화 및 역다중화 장치(110)내에 구비되어 있는 다중화 입력포트 수단들중 ATM MP(101_1)에 연결된 다중화 입력포트 수단(RX#1)이 수신처리를 하여 다중화 출력부(TX)로 전송한다. 즉, 다중화 입력포트 수단(RX#1)은 ATM MP(101_1)로부터 직렬형태의 ATM 셀이 수신되면, 수신된 ATM 셀내에 존재하는 VPI(Virtual Path Identifier, 이하 VPI라고 약함)를 분석한 결과에 따라 병렬형태로 변환시킨 ATM 셀을 다중화 출력부(TX)로 전송한다. 다중화 출력부(TX)는 인가된 ATM 셀을 ATM 스위치(120)로 전송한다.
반면에 ATM 스위치(120)로부터 임의의 ATM셀이 송출되어 역다중화 입력부(RX)에서 이를 수신하게 되면, 역다중화 입력부(RX)는 인가된 ATM셀의 VPI정보를 분석한 결과에 따라 역다중화 출력포트 수단들(TX#1∼TX#n)중 해당되는 출력포트 수단으로 ATM셀을 전송하게 된다. 이 때 수신된 ATM 셀의 VPI를 분석한 결과, 해당되는 출력포트 수단이 TX#1인 경우에 수신된 ATM셀을 역다중화 출력포트 수단(TX#1)으로 전송한다. 이에 따라 역다중화 출력포트 수단(TX#1)은 인가된 ATM셀을 직렬형태로 변환시켜 연결되어 있는 ATM_MP(101_1)로 전송한다.
기존의 ATM 셀 다중화 및 역다중화 장치는 상술한 바와 같이 동작되도록 구현됨에 따라, ATM 셀 다중화 및 역다중화 장치에 구비되어 있는 입출력 경로에 대한 성능을 시험하기 위해서는, 도 1에 도시된 바와 같이 ATM 교환기내의 임의의 프로세서와 ATM 스위치 사이에 상술한 ATM 셀 다중화 및 역다중화 장치를 설치하여야 한다.
본 발명은 상술한 시험환경의 제약을 해소하기 위하여 안출한 것으로, 자체적으로 입출력 경로를 시험할 수 있는 ATM 셀 다중화 및 역다중화장치를 제공하는데 그 목적이 있다.
본 발명의 다른 목적은, 성능 시험을 위한 ATM셀을 자체적으로 발생하고, 발생된 ATM 셀의 가상경로 식별자(Virtual Path Identifier) 변경 및 대응되는 입출력 포트간에 물리적인 경로를 제공하여 원하는 입출력 경로에 대한 성능을 자체적으로 테스트할 수 있도록 구현한 자체 테스트가 가능한 ATM 셀 다중화 및 역다중화 장치를 제공하는데 있다.
상기 목적들을 달성하기 위한 본 발명에 따른 장치는, 비동기 전송모드 셀 다중화 및 역다중화 장치에 있어서, 인가되는 비동기 전송모드 셀에 실려 있는 가상패스 식별자가 할당되어 있는 식별자와 동일하면, 인가된 비동기 전송모드 셀을 출력하는 역다중화 출력포트 수단을 1개 이상 구비한 역다중화 출력포트 군;인가되는 비동기 전송모드 셀에 실려 있는 가상패스 식별자를 소정의 가상패스 식별자로 변환시키고, 소정의 가상패스 식별자가 실린 비동기 전송모드 셀을 출력하는 다중화 입력포트 수단을 1개 이상 구비한 다중화 입력포트 군;역다중화 출력포트 군에 포함되어 있는 역다중화 출력포트 수단과 대응되는 다중화 입력포트 군내의 다중화 입력포트 수단간에 비동기 전송모드 셀을 전송할 수 있는 물리적인 경로를 각각 제공하는 제 1 전송수단; 다중화 입력포트 수단으로부터 비동기 전송모드 셀이 전송되면, 그대로 출력하는 다중화 출력부; 다중화 출력부로부터 전송되는 비동기 전송모드 셀에 실려 있는 가상패스 식별자를 분석하여 해당되는 가상패스 식별자를 갖는 수단으로 비동기 전송모드 셀을 전송하는 역다중화 입력부;시험을 원하는 역다중화 출력포트 수단의 가상패스 식별자가 실린 비동기 전송모드 셀을 발생한 후, 일정 시간내에 역다중화 입력부로부터 할당되어 있는 식별자와 동일한 가상패스 식별자가 실린 비동기 전송모드 셀이 수신되면, 발생한 비동기 전송모드 셀의 데이타와 수신된 비동기 전송모드 셀의 데이타를 비교하여 시험을 원하는 역다중화 출력포트 수단을 통해 형성되는 입출력 경로에 대한 시험결과를 얻는 중앙제어부를 포함하는 것을 특징한다.
도 1은 비동기 전송모드(ATM) 셀 다중화 및 역다중화장치를 구비한 비동기 전송모드 교환기의 개략적인 기능 블럭도이고,
도 2는 본 발명에 따른 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및 역다중화장치의 기능 블럭도이고,
도 3은 도 2에 도시된 다중화 입력포트 수단(RX#)의 상세 블럭도이고,
도 4는 도 3에 도시된 상세 블럭도를 통해 VPI가 변경되는 동작을 설명하기 위한 타이밍도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
201:중앙제어부(CPU) 202:역다중화 출력포트 군(TX#1∼TX#n)
203, 206:전송수단 204:다중화 입력포트 군(RX#1∼RX#n)
205:다중화 출력부(TX) 207:역다중화 입력부(RX)
301:선입선출기 302:시작신호 및 인에이블신호 발생부
303:카운터 304:가상패스 식별자 변경부
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 상세하게 설명한다.
도 2는 본 발명에 따른 비동기 전송모드(이하 ATM이라 약함) 셀 다중화 및 역다중화 장치의 기능 블럭도로서, 시험을 원하는 역다중화 출력포트 수단의 가상경로 식별자(Virtual Path Identifier, 이하 VPI라고 약함)가 실린 임의의 ATM 셀을 생성하고 일정 시간내에 역다중화 입력부(RX)로부터 수신된 ATM 셀과 생성하였던 셀을 비교하여 원하는 입출력 경로에 대한 시험결과를 얻는 중앙제어부(Central Processor Unit, 이하 CPU라고 약함)(201), 도 1에 도시된 역다중화 출력포트 수단(TX#1∼TX#n)과 동일하게 구성된 역다중화 출력포트 수단들(TX#1∼TX#n)로 구성된 역다중화 출력포트 군(202), 인가되는 ATM 셀에 실려 있는 VPI를 소정의 VPI로 변경하여 출력하는 다중화 입력포트 수단들(RX#1∼RX#n)로 구성된 다중화 입력포트 군(204), 역다중화 출력포트 군(202)에 존재하는 역다중화 출력포트 수단들(TX#1∼TX#n)에 대응되는 다중화 입력포트 군(204)에 존재하는 다중화 입력포트 수단들(RX#1∼RX#n)간에 ATM 셀을 전송할 수 있는 물리적인 경로를 각각 제공하는 전송수단(203), 다중화 입력포트 군(204)에 존재하는 다중화 입력포트 수단들(RX#1∼RX#n)로부터 출력되는 ATM셀의 VPI를 분석하여 전송하는 다중화 출력부(TX), 인가되는 ATM셀의 VPI를 분석하여 동일한 VPI를 갖는 수단으로 ATM 셀을 전송하는 역다중화 입력부(RX), 및 다중화 출력부(TX)와 역다중화 입력부(RX)간에 ATM 셀을 전송할 수 있는 물리적인 경로를 제공하는 전송수단(206)으로 구성된다. 상술한 전송수단(203)에는 n개의 물리적인 경로가 존재하고, 존재하는 각각의 물리적인 경로는 직렬형태로 데이타를 전송할 수 있도록 구성된다. 그리고 전송수단(206)은 병렬형태로 데이타를 전송할 수 있도록 구성된다.
이와 같이 구성된 ATM 셀 다중화 및 역다중화 장치는 다음과 같이 구동된다.
우선, CPU(201)에서 시험을 위한 임의의 ATM 셀을 생성하게 되는데, 이 때 생성되는 ATM 셀의 VPI는 시험을 원하는 입출력 경로에 포함되는 역다중화 출력포트 수단에 설정되어 있는 VPI가 실린다. 즉, 역다중화 출력포트 수단들(TX#1∼TX#n)에 할당되어 있는 VPI는 각기 상이하므로, CPU(201)는 시험을 원하는 입출력 경로에 포함되는 역다중화 출력포트 수단에 할당되어 있는 VPI가 실린 ATM 셀을 생성한다. 예를 들어 도 2에 도시된 TX#1이 해당되는 입출력 경로에 포함되는 역다중화 출력포트 수단인 경우에, CPU(201)는 TX#1에 할당되어 있는 VPI가 실린 임의의 ATM 셀을 생성한다.
이에 따라 CPU(201)에서 생성된 ATM셀은 역다중화 출력포트 군(202)중 생성된 ATM셀에 존재하는 VPI와 동일한 식별자가 할당된 역다중화 출력포트 수단(예를 들어 TX#1)으로 전송된다. 해당되는 역다중화 출력포트 수단(TX#1)은 인가되는 ATM셀에 존재하는 VPI가 자신에게 할당된 VPI와 일치하면 인가된 ATM셀을 직렬형태로 변환한 뒤, 물리적으로 연결되어 있는 전송로(203)를 통해 대응되는 다중화 입력포트 수단(RX#1)으로 전송한다.
다중화 입력포트 수단(RX#1)은 전송로(203)를 통해 인가된 ATM셀에 실려 있는 VPI를 사전에 설정되어 있던 VPI로 변경한다. 이 때 사전에 설정되어 있는 VPI는 CPU(201)에 할당되어 있는 식별자이다. VPI를 사전에 설정되어 있는 정보로 변경한 후, 다중화 입력포트 수단(RX#1)은 병렬형태로 변환된 ATM 셀을 출력한다.
이와 같이 동작하기 위하여 다중화 입력포트 군(203)내에 존재하는 다중화 입력포트 수단들(RX#1∼RX#n)은 도 3에 도시된 바와 같이 구성된다. 즉, 해당되는 전송로(203)로부터 ATM셀이 인가되면 선입선출방식에 의해 저장하고 출력하는 선입선출기(301), 선입선출기(301)에 새로운 ATM 셀에 대한 쓰기모드가 설정되면, 셀 시작을 알리는 신호(Start Of Cell, SOC라고 약함)와 53바이트로 이루어진 하나의 ATM 셀이 전송되는 기간동안 액티브상태로 유지되는 인에이블신호(EN)를 각각 발생하는 발생수단(302), 발생수단(302)으로부터 SOC신호와 인에이블신호가 동시에 액티브상태로 설정되면 카운트를 시작하는 카운터(303), 카운터(303)의 카운트 결과값과 VPI에 대한 위치정보에 따라 선입선출기(301)로부터 전송되는 ATM 셀에 실려 있는 VPI를 기설정되어 있는 VPI로 변경하는 VPI 변경부(304)로 구성된다.
도 4는 기존의 53바이트에 3바이트의 라우팅 태그(Routing Tag)가 더 부가된 ATM셀이 인가된 경우에 VPI가 변경되는 경우를 설명하기 위한 타이밍도로서, 도 3에 적용하여 설명하면 다음과 같다. 즉, 선입선출기(301)에 56바이트로 이루어진 새로운 ATM 셀이 쓰여지면, SOC 및 EN 발생수단(302)으로부터 도 4에 도시된 바와 같은 주기의 SOC와 EN신호가 발생한다. 이에 따라 카운터(303)는 EN이 액티브 로우로 설정되고, SOC가 액티브 로우로 설정된 지점에서 카운트를 시작하여 EN이 하이논리상태로 변경되기 전까지 계속 카운트 작업을 수행한다. EN은 하나의 ATM 셀이 56바이트로 구성된 경우에 56바이트동안 계속 액티브 로우상태를 유지한다.
VPI 정보 변경부(304)는 선입선출기(301)로부터 바이트단위로 전송되는 ATM셀에 실려 있는 VPI를 기설정되어 있는 VPI로 변경하게 되는데, 도 4에 도시된 바와 같이 해당되는 ATM셀이 56바이트단위로 전송되는 경우에, ATM셀의 4번째 바이트의 하위 4비트와 5번째 바이트의 상위 4비트를 통해 VPI가 실리므로, 카운터(303)의 카운트값이 4번째 바이트의 하위 4비트의 시작비트를 지정할 때부터 ATM 셀에 실린 8비트 정보를 기설정되어 있던 VPI로 변경한다.
만약 인가되는 ATM셀이 53바이트로 구성된 경우에, VPI정보 변경부(304)에서 인가되는 ATM셀의 첫번째 바이트의 하위 4비트와 두번째 바이트의 상위 4비트의 정보를 기설정되어 있는 VPI로 변경하도록 카운터(303)의 결과값을 고려하여야 한다. 변경된 VPI가 실린 ATM셀 데이타는 병렬형태로 출력된다.
출력된 ATM셀은 다중화 출력부(TX)로 전송된다. 다중화 출력부(TX)는 수신된 ATM셀에 실려 있는 VPI가 CPU(201)의 VPI이므로 인가된 ATM 셀이 CPU(201)로 전송될 수 있도록 처리한다. 즉, 다중화 출력부(TX)와 역다중화 입력부(RX)간에 해당되는 ATM셀이 루핑(Looping)되어야 하는 경우에 직접 송수신처리를 할 수 있도록 구성된 경우에, 다중화 출력부(TX)는 별도의 전송로를 경유하지 않고 해당되는 ATM셀을 역다중화 입력부(RX)로 바로 전송한다. 이 때, 루핑은 인가된 ATM셀을 ATM 셀 다중화 및 역다중화 장치(200)로 되돌려 보내는 것을 말한다. 그러나, 도 2에 도시된 바와 같이 다중화 출력부(TX)와 역다중화 입력부(RX)간에 ATM셀이 전송(또는 루핑)될 수 있는 물리적인 전송로(206)가 설치된 경우에 다중화 출력부(TX)는 해당되는 ATM셀을 전송로(206)를 통해 역다중화 입력부(RX)로 전송한다.
역다중화 입력부(RX)는 인가된 ATM셀의 VPI를 분석하여 해당되는 수단으로 ATM셀을 전송하게 되는데, 이 때, 인가된 ATM셀의 VPI는 CPU(201)의 식별자이므로 인가된 ATM셀을 CPU(201)로 전송하게 된다.
CPU(201)는 시험을 위한 ATM셀을 발생한 후, 일정 시간동안 역다중화 입력부(RX)로부터 ATM셀이 인가되는 지를 감시한다. 이 때, 일정 시간은 시험을 위해 발생한 ATM셀이 해당되는 역다중화 출력포트 수단, 전송로(203), 전송로(203)에 연결되어 있는 다중화 입력포트 수단, 다중화 출력부(TX) 및 역다중화 입력부(RX)를 거쳐 CPU(201)로 되돌아 올 때까지 걸리는 시간을 고려하여 설정한 시간이다. 따라서 CPU(201)는 상술한 일정 시간내에 역다중화 입력부(RX)로부터 ATM셀이 전송되면, 일정 시간전에 발생하였던 ATM셀의 데이타와 비교한다.
비교결과가 동일하면, CPU(201)는 해당되는 역다중화 출력포트 수단(TX#1)을 통해 형성된 입출력 경로가 정상이라는 시험결과를 얻는다. 그러나, 비교결과가 동일하지 않으면, 해당되는 역다중화 출력포트 수단(TX#1)을 통해 형성된 입출력 경로가 비정상이라는 시험결과를 얻는다. 다른 역다중화 출력포트 수단들을 통해 형성되는 입출력 경로에 대해서도 상술한 바와 동일한 방식으로 시험이 이루어진다.
이와 같이 얻어진 시험결과는 CPU(201)에 도 1에 도시된 바와 같이 RS-232C방식으로 연결되어 있는 PC(130)를 통해 출력될 수 있다.
이상에서와 같이 본 발명은 다중화 입력포트 수단과 대응되는 역다중화 출력포트 수단간에 루핑될 수 있는 물리적인 경로를 설정하고, 자체적으로 시험을 원하는 입출력 경로로 전송될 수 있는 ATM셀을 생성하고, 시험 대상이 되는 다중화 입력포트 수단은 인가된 ATM셀을 CPU에 할당되어 있는 VPI로 변경하여 전송하도록 구현함으로써, 별도의 외부기기를 장착하지 않고 자체적으로 원하는 입출력 경로에 대한 성능 시험을 할 수 있어 시험환경을 단순화시킨 이점이 있다.
이러한 시험환경의 단순화는 다른 주변장치의 개발여부에 관계없이 ATM 셀 다중화 및 역다중화 장치를 개발한 시점에서 장치내부에 구비되어 있는 입출력 경로에 대한 성능 시험을 가능하게 한다.

Claims (3)

  1. 비동기 전송모드 셀 다중화 및 역다중화 장치에 있어서,
    인가되는 비동기 전송모드 셀에 실려 있는 가상패스 식별자가 할당되어 있는 식별자와 동일하면, 상기 인가된 비동기 전송모드 셀을 출력하는 역다중화 출력포트 수단을 1개 이상 구비한 역다중화 출력포트 군;
    인가되는 비동기 전송모드 셀에 실려 있는 가상패스 식별자를 소정의 가상패스 식별자로 변환시키고, 상기 소정의 가상패스 식별자가 실린 비동기 전송모드 셀을 출력하는 다중화 입력포트 수단을 1개 이상 구비한 다중화 입력포트 군;
    상기 역다중화 출력포트 군에 포함되어 있는 역다중화 출력포트 수단과 대응되는 상기 다중화 입력포트 군내의 다중화 입력포트 수단간에 상기 비동기 전송모드 셀을 전송할 수 있는 물리적인 경로를 각각 제공하는 제 1 전송수단;
    상기 다중화 입력포트 수단으로부터 비동기 전송모드 셀이 전송되면, 그대로 출력하는 다중화 출력부;
    상기 다중화 출력부로부터 전송되는 상기 비동기 전송모드 셀에 실려 있는 가상패스 식별자를 분석하여 해당되는 가상패스 식별자를 갖는 수단으로 상기 비동기 전송모드 셀을 전송하는 역다중화 입력부;
    시험을 원하는 역다중화 출력포트 수단의 가상패스 식별자가 실린 비동기 전송모드 셀을 발생한 후, 일정 시간내에 상기 역다중화 입력부로부터 할당되어 있는 식별자와 동일한 가상패스 식별자가 실린 비동기 전송모드 셀이 수신되면, 상기 발생한 비동기 전송모드 셀의 데이타와 상기 수신된 비동기 전송모드 셀의 데이타를 비교하여 상기 시험을 원하는 역다중화 출력포트 수단을 통해 형성되는 입출력 경로에 대한 시험결과를 얻는 중앙제어부를 포함하는 것을 특징으로 하는 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및 역다중화 장치.
  2. 제 1 항에 있어서, 상기 비동기 전송모드 셀 다중화 및 역다중화 장치는, 상기 다중화 출력부와 상기 역다중화 입력부간에 상기 비동기 전송모드 셀을 전송할 수 있는 물리적인 경로를 제공하는 제 2 전송수단을 더 포함하는 것을 특징으로 하는 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및 역다중화 장치.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 다중화 입력포트 수단은, 상기 비동기 전송모드 셀이 인가되는 것이 감지되면 셀 시작을 알리는 신호(SOC)를 발생하는 수단; 상기 발생수단으로부터 상기 셀 시작을 알리는 신호(SOC)가 발생되면, 카운트를 시작하는 카운터; 상기 카운터의 카운트 결과값과 상기 가상패스 식별자가 실린 위치정보에 의해 인가되는 상기 비동기 전송모드 셀에 실려 있는 가상패스 식별자를 상기 소정의 가상패스 식별자로 변경하는 수단을 포함하는 것을 특징으로 하는 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및 역다중화 장치.
KR1019990050079A 1999-11-12 1999-11-12 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치 KR20010046354A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990050079A KR20010046354A (ko) 1999-11-12 1999-11-12 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990050079A KR20010046354A (ko) 1999-11-12 1999-11-12 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치

Publications (1)

Publication Number Publication Date
KR20010046354A true KR20010046354A (ko) 2001-06-15

Family

ID=19619701

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990050079A KR20010046354A (ko) 1999-11-12 1999-11-12 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치

Country Status (1)

Country Link
KR (1) KR20010046354A (ko)

Similar Documents

Publication Publication Date Title
US5764626A (en) Rate-matched cell identification and modification, replacement, or insertion for test and measurement of ATM network virtual connections
KR920010853B1 (ko) 네트워크에서의 수신패키트를 메시지로 재조립하기 위한 통신장치
US6862699B2 (en) Apparatus for testing functions of communication apparatus
US6002692A (en) Line interface unit for adapting broad bandwidth network to lower bandwidth network fabric
US20070171912A1 (en) Network relay method and device
KR0150522B1 (ko) 광대역 종합정보 통신망(b-isdn) 프로토콜 및 트래픽 시험 장치 및 그 방법
KR100241763B1 (ko) 에이티엠 셀 다중화/역다중화 장치
EP0861534B1 (en) Instrument for test and measurement of atm network virtual connections
KR20010046354A (ko) 자체 테스트가 가능한 비동기 전송모드 셀 다중화 및역다중화 장치
US20030072308A1 (en) Transmission line terminating apparatus that performs packet processing
KR0168918B1 (ko) 비동기 전달 모드 셀 송/수신 기능 시험방법
KR100236605B1 (ko) Atm 접속카드의 atm 망 접속을 위한 셀 다중화장치
US20040057388A1 (en) Method and device for monitoring a data transmission
KR20000031826A (ko) 셀 발생 속도 조절이 가능한 비동기전달모드 트래픽 발생 장치및 그 방법
KR100483546B1 (ko) 에이티엠 입력 셀 복제에 의한 멀티캐스트 스위칭 장치 및방법
KR0140782B1 (ko) 에이티엠 교환시스템의 셀 전달계 성능 측정 장치
KR100194607B1 (ko) Pstn 연동용 atm 스위치 정합장치
KR100333713B1 (ko) 비동기 전달 모드 스위치 정합 장치
KR200299294Y1 (ko) 비동기 전송 방식의 스위칭 장치
JPH1132016A (ja) パケット通信装置
KR100606341B1 (ko) 에이티엠 교환 시스템의 가입자 장치에서의 포트번호설정방법
KR100237403B1 (ko) Atm 교환기 ds1e 가입자 정합장치
KR20010045238A (ko) 통신 시스템에서 비동기전송모드 셀 모니터링 장치
CA2459468C (en) Instrument for test and measurement of atm network virtual connections
KR20000046393A (ko) 수요밀집형 광가입자 전송장치에서 공중전화망 정합 유니트의제어장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination