KR20010028128A - 선형증폭기의 이중 순방향 궤환 제어장치 - Google Patents

선형증폭기의 이중 순방향 궤환 제어장치 Download PDF

Info

Publication number
KR20010028128A
KR20010028128A KR1019990040197A KR19990040197A KR20010028128A KR 20010028128 A KR20010028128 A KR 20010028128A KR 1019990040197 A KR1019990040197 A KR 1019990040197A KR 19990040197 A KR19990040197 A KR 19990040197A KR 20010028128 A KR20010028128 A KR 20010028128A
Authority
KR
South Korea
Prior art keywords
output
feedback control
controlling
forward feedback
control circuit
Prior art date
Application number
KR1019990040197A
Other languages
English (en)
Inventor
천지영
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR1019990040197A priority Critical patent/KR20010028128A/ko
Publication of KR20010028128A publication Critical patent/KR20010028128A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 선형증폭기의 이중 순방향 궤환 제어장치를 제공하기 위한 것으로, 이러한 본 발명은 입력된 CDMA 방식의 신호가 주증폭부를 통과하여 발생하는 상호변조간섭 현상에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 1차 순방향 궤환 제어회로의 검출부와; 상기 1차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 1차 순방향 궤환 제어회로의 제어부와; 상기 1차 순방향 궤환 제어회로의 제어부에서의 증폭에 의해 발생하는 상호변조간섭에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 2차 순방향 궤환 제어회로의 검출부와; 상기 2차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 2차 순방향 궤환 제어회로의 제어부로 구성되어, 출력레벨이 높고 상호변조간섭 제거에 사용되는 선형증폭기의 용량이 낮을 경우에 발생하는 부가적인 상호변조간섭을 제거할 수 있게 되는 것이다.

Description

선형증폭기의 이중 순방향 궤환 제어장치{Apparatus for controlling double loop feed forward of low power amplifier}
본 발명은 선형증폭기(Linear Power Amplifier, LPA)를 구성하기 위한 순방향 궤환 제어장치에 관한 것으로, 특히 출력레벨이 높고 상호변조간섭(Inter Modulation Distortion, IMD) 제거에 사용되는 선형증폭기의 용량이 낮을 경우에 발생하는 부가적인 상호변조간섭을 제거하기에 적당하도록 한 선형증폭기의 이중 순방향 궤환 제어장치에 관한 것이다.
일반적으로 상호변조간섭은 입력량이 여러 가지 주파수 성분을 포함하고 있을 때 그들의 정수배가 되는 주파수의 합 또는 차와 같은 주파수를 가진 출력이 나타나는 비직선 일그러짐을 말한다. 입력의 한 성분의 고조파가 출력측에 나오는 경우도 있으나 이것은 상호변호간섭의 성분으로 보지 않는다.
그래서 종래에는 입력신호를 증폭하는 과정에서 발생하는 상호변조간섭 현상에 의하여 발생하는 오류성분을 제거하기 위하여 오류성분만을 추출한 후 크기와 지연시간은 같고 위상은 반대로 하여 오류가 발생된 신호에 더하게 되는데, 이렇게 하면 오류성분은 위상이 서로 반대이기 때문에 오류성분을 제거되고 원하는 신호만을 남게 된다.
도1은 종래 선형증폭기의 순방향 궤환 제어장치의 블록구성도이고, 도2는 도1의 간략한 구성과 파형을 보인 블록구성도이다.
이에 도시된 바와 같이, 입력된 신호에서 오류성분을 검출하는 제1 검출부(1)와; 입력된 신호를 증폭하는 주증폭부(2)와; 상기 주증폭부(2)의 출력에서 오류성분을 검출하는 제2 검출부(3)와; 상기 주증폭부(2)의 출력을 지연시키는 제1 지연부(4)와; 상기 제1 지연부(4)의 출력과 소출력 선형증폭부(12)의 출력을 결합시키는 결합부(5)와; 상기 제1 검출부(1)의 출력을 지연시키는 제2 지연부(6)와; 상기 제2 지연부(6)의 출력 신호의 위상을 제어하는 제1 위상제어부(7)와; 상기 제1 위상제어부(7)의 출력을 감쇄하는 제1 감쇄부(8)와; 상기 제2 검출부(3)의 출력에서 상기 제1 감쇄부(8)의 신호를 빼서 오류성분만을 출력하는 뺄셈부(9)와; 상기 뺄셈부(9)의 출력 신호의 위상을 제어하는 제2 위상제어부(10)와; 상기 제2 위상제어부(10)의 출력을 감쇄하는 제2 감쇄부(11)와; 상기 제2 감쇄부(11)의 출력을 소출력으로 선형증폭하는 소출력 선형증폭부(12)로 구성된다.
이와 같이 구성된 종래 장치의 동작을 설명하면 다음과 같다.
먼저, 선형증폭기가 도1과 같이 일반적인 순방향 궤환 제어 회로와 같이 구성되어 있을 때, 입력된 코드분할다중화방식(Code Division Multiple Access, CDMA) 신호가 주증폭부(2)를 통과하면 상호변조간섭 현상이 발생하게 된다.
이때 발생한 상호변조간섭 현상을 제거하기 위해서는 주증폭부(2)의 출력신호에서 상호변조간섭에서 발생된 오류성분만 제거하면 된다. 그렇게 하기 위해서는 오류성분만을 먼저 추출해야 한다.
그래서 상호변조간섭 현상에 의하여 생성된 오류성분을 추출하기 위해서는 주증폭부(2)의 출력단에서 제2 검출부(3)를 이용하여 검출한 오류성분이 포함된 신호에서, 신호 입력부분에서 제1 검출부(1)를 이용하여 검출한 오류성분이 없는 신호를 뺄셈부(9)를 이용하여 제거하면 오류성분만 남게 된다.
여기에서 신호가 주증폭부(2)를 통과하면서 시간지연과 위상변화가 발생하게 되는데, 시간지연은 같은 시간만큼의 제2 지연부(6)를 이용하여 더해주고, 위상변화는 제1 위상제어부(7)를 이용하여 180도 차이가 나도록 한다. 그리고 검출된 두 신호는 레벨 크기가 서로 다르므로 제1 감쇄부(8)를 이용하여 같은 레벨이 되도록 한다.
이렇게 주증폭부(2)에서 검출된 신호에서 시간지연, 위상, 크기가 조정된 입력단에서 검출된 신호를 빼면 증폭과정에서 발생한 상호변조간섭 현상에 의한 오류성분만을 얻을 수 있게 된다.(도2 참조)
이에 따라 얻어진 오류성분은 주증폭부(2)에서 발생한 오류성분과 레벨크기가 다르므로 같은 크기가 되도록 소출력 선형증폭부(12)와 제2 감쇄부(11)를 이용하여 같은 레벨크기가 되도록 한다. 소출력 선형증폭부(12)를 이용한 증폭과정에서도 시간지연과 위상변화가 발생하게 되는데, 시간지연은 같은 시간 만큼의 제1 지연부(4)를 이용하여 더해주고, 위상변화는 제2 위상제어부(10)를 이용하여 180도 차이가 나도록 한다.
최종적으로 오류성분이 포함된 주증폭부(2)의 출력신호와 여기에서 추출한 오류성분을 위상, 지연시간, 레벨크기 등을 조정하여 결합부(5)를 이용하여 더해주면 오류성분이 제거된 신호를 얻을 수 있게 된다.
그러나 종래의 장치를 이용하여 CDMA 방식의 신호를 증폭할 때 상호변조간섭에 의한 오류성분을 제거하기 위해 추출된 오류성분을 주증폭부(2)에서 발생한 오류성분과 같은 레벨크기로 증폭하는 과정에서도 오류성분이 단일 주파수 성분으로 이루어져 있지 않기 때문에 상호변조간섭 현상에 의하여 부가적인 오류성분이 발생하게 된다. 주증폭부(2)의 출력레벨이 낮을 경우에는 발생되는 오류성분이 크지 않기 때문에 소출력 선형증폭부(12)를 이용한 오류성분을 증폭하는 과정에서 발생하는 부가적인 오류성분을 무시할 수 있을 정도로 미약하다.
하지만 주증폭부(2)의 출력레벨이 높을 경우에는 상호변조간섭 현상에 의해 발생하는 오류성분이 출력레벨에 비례하여 커지기 때문에, 이때 발생한 오류성분을 소출력 선형증폭부(12)를 이용한 오류성분을 증폭하는 과정에서 발생하는 부가적인 오류성분도 무시할 수 없을 정도로 커지게 되므로, 소출력 선형증폭부(12)에서 발생하는 오류성분이 결합부(5)에 의해 더해지는 과정에서 제거되지 않고 출력신호에 함께 출력되어 출력특성을 나쁘게 하는 문제점이 있었다.
그래서 소출력 선형증폭부(12)에서 발생하는 부가적인 오류성분을 제거하기 위해서는 소출력 선형증폭부(12)를 고선형 특성의 고출력 증폭기를 사용하게 되는데, 고출력 증폭기를 사용하게 되면 성능은 개선되지만 회로가 복잡해지고 비용 및 기구면적에 크게 제약을 받게 되는 문제점이 있었다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은 출력레벨이 높고 상호변조간섭 제거에 사용되는 선형증폭기의 용량이 낮을 경우에 발생하는 부가적인 상호변조간섭을 제거할 수 있는 선형증폭기의 이중 순방향 궤환 제어장치를 제공하는 데 있다.
도1은 종래 선형증폭기의 순방향 궤환 제어장치의 블록구성도이고,
도2는 도1의 간략한 구성과 파형을 보인 블록구성도이며,
도3은 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치이고,
도4는 도3의 간략한 구성과 파형을 보인 블록구성도이며,
도5는 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치의 블록구성도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
21, 23, 33 : 검출부 22 : 주증폭부
24, 26, 34, 36 : 지연부 25, 35 : 결합부
27, 30, 37, 40 : 위상제어부 28, 31, 38, 41 : 감쇄부
29, 39 : 뺄셈부 32, 42 : 소출력 선형증폭부
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치는,
입력된 CDMA 방식의 신호가 주증폭부를 통과하여 발생하는 상호변조간섭 현상에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 1차 순방향 궤환 제어회로의 검출부와; 상기 1차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 1차 순방향 궤환 제어회로의 제어부와; 상기 1차 순방향 궤환 제어회로의 제어부에서의 증폭에 의해 발생하는 상호변조간섭에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 2차 순방향 궤환 제어회로의 검출부와; 상기 2차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 2차 순방향 궤환 제어회로의 제어부로 이루어짐을 그 기술적 구성상의 특징으로 한다.
이하, 상기와 같은 본 발명 선형증폭기의 이중 순방향 궤환 제어장치의 기술적 사상에 따른 일실시예를 설명하면 다음과 같다.
도3은 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치이고, 도4는 도3의 간략한 구성과 파형을 보인 블록구성도이다.
이에 도시된 바와 같이, 참조번호 21, 23, 33은 제1 내지 제3 검출부이고, 22는 주증폭부이며, 24, 26, 34, 36은 제1 내지 제4 지연부이고, 25, 35는 제1 및 제2 결합부이며, 27, 30, 37, 40은 제1 내지 제4 위상제어부이고, 28, 31, 38, 41은 제1 내지 제4 감쇄부이며, 29, 39는 제1 및 제2 뺄셈부이고, 32, 42는 제1 및 제2 소출력 선형증폭부이다.
도5는 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치의 블록구성도이다.
이에 도시된 바와 같이, 입력된 CDMA 방식의 신호가 주증폭부를 통과하여 발생하는 상호변조간섭 현상에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 1차 순방향 궤환 제어회로의 검출부(51)와; 상기 1차 순방향 궤환 제어회로의 검출부(51)에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 1차 순방향 궤환 제어회로의 제어부(52)와; 상기 1차 순방향 궤환 제어회로의 제어부(52)에서의 증폭에 의해 발생하는 상호변조간섭에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 2차 순방향 궤환 제어회로의 검출부(53)와; 상기 2차 순방향 궤환 제어회로의 검출부(53)에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 2차 순방향 궤환 제어회로의 제어부(54)로 구성된다.
상기에서 1차 순방향 궤환 제어회로의 검출부(51)는, 입력된 신호에서 오류성분을 검출하는 제1 검출부(21)와; 입력된 신호를 증폭하는 주증폭부(22)와; 상기 주증폭부(22)의 출력에서 오류성분을 검출하는 제2 검출부(23)와; 상기 제1 검출부(21)의 출력을 지연시키는 제2 지연부(26)와; 상기 제2 지연부(26)의 출력 신호의 위상을 제어하는 제1 위상제어부(27)와; 상기 제1 위상제어부(27)의 출력을 감쇄하는 제1 감쇄부(28)와; 상기 제2 검출부(23)의 출력에서 상기 제1 감쇄부(28)의 신호를 빼서 오류성분만을 출력하는 제1 뺄셈부(29)로 구성된다.
상기에서 1차 순방향 궤환 제어회로의 제어부(52)는, 상기 1차 순방향 궤환 제어회로의 검출부(51) 내의 상기 주증폭부(22)의 출력을 지연시키는 제1 지연부(24)와; 상기 제1 지연부(24)의 출력과 상기 2차 순방향 궤환 제어회로의 제어부(54) 내의 제2 결합부(35)의 출력을 결합시키는 제1 결합부(25)와; 상기 1차 순방향 궤환 제어회로의 검출부(51) 내의 상기 제1 뺄셈부(29)의 출력 신호의 위상을 제어하는 제2 위상제어부(30)와; 상기 제2 위상제어부(30)의 출력을 감쇄하는 제2 감쇄부(31)와; 상기 제2 감쇄부(31)의 출력을 소출력으로 선형증폭하는 제1 소출력 선형증폭부(32)로 구성된다.
상기에서 2차 순방향 궤환 제어회로의 검출부(53)는, 상기 1차 순방향 궤환 제어회로의 제어부(52) 내의 제1 소출력 선형증폭부(32)의 출력에서 오류성분을 검출하는 제3 검출부(33)와; 상기 1차 순방향 궤환 제어회로의 검출부(51) 내의 제1 뺄셈부(29)의 출력을 지연시키는 제4 지연부(36)와; 상기 제4 지연부의 출력 신호의 위상을 제어하는 제3 위상제어부(37)와; 상기 제3 위상제어부(37)의 출력을 감쇄하는 제3 감쇄부(38)와; 상기 제3 검출부(33)의 출력에서 상기 제3 감쇄부(38)의 신호를 빼서 오류성분만을 출력하는 제2 뺄셈부(39)로 구성된다.
상기에서 2차 순방향 궤환 제어회로의 제어부(54)는, 상기 2차 순방향 궤환 제어회로의 검출부(53) 내의 상기 제1 뺄셈부(39)의 출력 신호의 위상을 제어하는 제4 위상제어부(40)와; 상기 제4 위상제어부(40)의 출력을 감쇄하는 제4 감쇄부(41)와; 상기 제4 감쇄부(41)의 출력을 소출력으로 선형증폭하는 제2 소출력 선형증폭부(42)와; 상기 1차 순방향 궤환 제어회로의 제어부(52) 내의 제3 지연부(34)의 출력과 상기 제2 소출력 선형증폭부(42)의 출력을 결합시키는 제2 결합부(35)로 구성된다.
이와 같이 구성된 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치의 동작을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 본 발명은 입력신호를 증폭하는 과정에서 상호변조간섭 현상에 의한 오류성분을 제거하기 위한 순방향 궤환 제어회로의 오류성분을 증폭하는 과정에서 발생하는 부가적인 오류성분을 제거하기 위해 또 다른 순방향 궤환 증폭회로를 추가하였다.
선형증폭기가 도3과 같이 이중 순방향 궤환 제어 회로와 같이 구성되어 있을 때, 입력된 CDMA 신호가 주증폭부(22)를 통과하면 상호변조간섭 현상이 발생하게 된다.
이때 발생한 상호변조간섭(IMD) 현상을 제거하기 위해서는 주증폭부(22)의 출력신호에서 상호변조간섭에서 발생된 오류성분만 제거하면 된다. 그렇게 하기 위해서는 오류성분만을 먼저 추출한 후 오류신호가 포함된 신호와 위상이 180도 차이가 나도록 하여 더해주면 오류성분만 제거된다.
그래서 상호변조간섭 현상에 의하여 생성된 오류성분을 추출하기 위해서는 주증폭부(22)의 출력단에서 제2 검출부(23)를 이용하여 검출한 오류성분이 포함된 신호에서, 신호 입력부분에서 제1 검출부(21)를 이용하여 검출한 오류성분이 없는 신호를 제1 뺄셈부(29)를 이용하여 제거하면 오류성분만 남게 된다.
여기에서 신호가 주증폭부(22)를 통과하면서 시간지연과 위상변화가 발생하게 되는데, 시간지연은 같은 시간 만큼의 제2 지연부(26)를 이용하여 더해주고, 위상변화는 제1 위상제어부(27)를 이용하여 180도 차이가 나도록 한다. 그리고 검출된 두 신호는 레벨 크기가 서로 다르므로 제1 감쇄부(28)를 이용하여 같은 레벨이 되도록 한다.
이렇게 주증폭부(22)에서 검출된 신호에서 시간지연, 위상, 크기가 조정된 입력단에서 검출된 신호를 빼면 증폭과정에서 발생한 상호변조간섭 현상에 의한 오류성분만을 얻을 수 있게 된다.
이에 따라 얻어진 오류성분은 주증폭부(22)에서 발생한 오류성분과 레벨크기가 다르므로 같은 크기가 되도록 제1 소출력 선형증폭부(32)와 제2 감쇄부(21)를 이용하여 같은 레벨크기가 되도록 한다. 제1 소출력 선형증폭부(32)를 이용한 증폭과정에서도 시간지연과 위상변화가 발생하게 되는데, 시간지연은 같은 시간 만큼의 제1 지연부(24)를 이용하여 더해주고, 위상변화는 제2 위상제어부(30)를 이용하여 180도 차이가 나도록 한다.
여기에서 제1 소출력 선형증폭부(32)를 이용하여 오류성분을 증폭하는 과정에서도 상호변조간섭 현상에 의해 부가적인 오류성분이 발생한다. 이 부가적인 오류성분은 출력레벨이 낮을 경우에는 무시할 수 있을 정도로 미약하지만, 출력레벨이 높을 경우 제거하지 않으면 출력신호에 그대로 출력되어 출력 특성을 나쁘게 하므로, 이 부가적인 오류성분도 앞에서와 같은 방법으로 제거한다.
따라서 주증폭부(22)에서 발생한 오류성분의 증폭과정에서 발생하는 부가적인 오류성분을 제거하기 위해 부가적인 오류성분만을 추출하기 위해서는 제1 소출력 선형증폭부(32)의 출력신호에서 제3 검출부(33)를 이용하여 검출한 신호에서 주증폭부(22)에서 발생한 오류성분을 추출한 신호인 제1 뺄셈부(29)의 출력신호를 제2 뺄셈부(39)를 이용하여 제거하면 부가적인 오류성분만 남게 된다.
여기에서 두 신호가 지나는 경로가 다르고 제1 소출력 선형증폭부(32)를 이용한 증폭과정에서 시간지연, 위상변화, 그리고 레벨크기가 서로 차이가 발생하므로, 시간지연은 같은 시간지연이 되도록 제4 지연부(36)를 이용하여 더해주고, 위상변화는 제3 위상제어부(37)를 이용하여 180도 차이가 나도록 한다. 또한 검출된 두 신호는 레벨크기가 서로 다르므로 제3 감쇄부(38)를 이용하여 같은 레벨이 되도록 한다.
이렇게 제1 소출력 선형증폭부(32)의 출력단에서 제3 검출부(33)를 이용하여 검출된 신호에서 지연시간, 위상, 크기가 조정된 주증폭부(22)에서 발생된 오류성분 신호를 빼면 제1 소출력 선형증폭부(32)의 증폭과정에서 발생한 상호변조간섭 현상에 의한 부가적인 오류성분만 얻을 수 있다.
이때 추출된 부가적인 오류성분도 제1 소출력 선형증폭부(32)에서 발생한 부가적인 오류성분과 레벨크기가 같지 않으므로, 제2 소출력 선형증폭부(43)와 제4 감쇄부(41)를 이용하여 같은 레벨크기가 되도록 한다.
그리고 제2 소출력 선형증폭부(42)를 이용한 증폭과정에서도 시간지연과 위상변화가 발생하므로, 시간지연은 같은 시간지연이 되도록 제3 지연부(34)를 이용하여 더해주고, 위상변화는 제4 위상제어부(40)를 이용하여 180도 차이가 나도록 한다.
부가적인 오류성분을 증폭하기 위한 소출력 선형증폭부를 이용한 증폭과정에서도 상호변조간섭 현상이 발생하지만 부가적인 오류성분은 주 입력신호에 비하여 상대적으로 작은 레벨이므로 이때 발생하는 오류성분은 무시할 수 있다.
최종적으로 제2 결합부(35)를 이용하여 부가적인 오류성분이 포함된 오류신호와 부가적인 오류성분을 더하면 부가적인 오류성분이 제거된 주증폭부(22)에서 발생한 오류성분만 남는다.
그리고 제1 결합부(25)를 이용하여 주증폭부(22)의 출력신호인 상호변조간섭(IMD)에 의한 오류성분이 포함된 신호와 오류성분 신호를 더하면 오류성분만 제거된 신호를 얻을 수 있다.
이러한 방법으로 신호를 증폭하는 과정에서 발생하는 상호변조간섭 현상에 의한 오류성분을 효과적으로 제거하여 양질의 출력특성을 얻을 수 있다.
이처럼 본 발명은 출력레벨이 높고 상호변조간섭 제거에 사용되는 선형증폭기의 용량이 낮을 경우에 발생하는 부가적인 상호변조간섭을 제거하게 되는 것이다.
이상에서 본 발명의 바람직한 실시예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수 있다. 본 발명은 상기 실시예를 적절히 변형하여 동일하게 응용할 수 있음이 명확하다. 따라서 상기 기재 내용은 하기 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 살펴본 바와 같이, 본 발명에 의한 선형증폭기의 이중 순방향 궤환 제어장치는 선형증폭기가 순방향 궤환 제어회로로 구성되어 있을 때 주증폭기의 출력레벨이 높을 경우 발생되는 상호변조간섭 현상에 의한 오류성분을 추출하고 증폭하는 과정에서 발생하는 부가적인 오류성분을 효과적으로 제거할 수 있는 효과가 있게 된다.
또한 종래의 순방향 궤환 제어장치를 사용하면서 부가적인 오류성분을 제거하기 위해서는 고가의 고선형의 고출력 증폭기를 사용하기 때문에 비효율적인데 비해, 본 발명은 좀더 효율적인 방법으로 부가적인 오류성분을 제거하여 좋은 출력특성을 얻을 수 있는 효과도 있게 된다.

Claims (3)

  1. 선형증폭기의 순방향 궤환 제어장치에 있어서,
    입력된 CDMA 방식의 신호가 주증폭부를 통과하여 발생하는 상호변조간섭 현상에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 1차 순방향 궤환 제어회로의 검출부와;
    상기 1차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 1차 순방향 궤환 제어회로의 제어부와;
    상기 1차 순방향 궤환 제어회로의 제어부에서의 증폭에 의해 발생하는 상호변조간섭에 의한 오류신호를 검출하도록 지연과 위상제어와 감쇄를 수행하는 2차 순방향 궤환 제어회로의 검출부와;
    상기 2차 순방향 궤환 제어회로의 검출부에서 검출된 오류신호를 이용하여 상호변조간섭 현상을 제거하도록 지연과 위상제어와 감쇄와 증폭을 수행하는 2차 순방향 궤환 제어회로의 제어부로 구성된 것을 특징으로 하는 선형증폭기의 이중 순방향 궤환 제어장치.
  2. 제1항에 있어서, 상기 2차 순방향 궤환 제어회로의 검출부는,
    상기 1차 순방향 궤환 제어회로의 제어부 내의 제1 소출력 선형증폭부의 출력에서 오류성분을 검출하는 제3 검출부와;
    상기 1차 순방향 궤환 제어회로의 검출부 내의 제1 뺄셈부의 출력을 지연시키는 제4 지연부와;
    상기 제4 지연부의 출력 신호의 위상을 제어하는 제3 위상제어부와;
    상기 제3 위상제어부의 출력을 감쇄하는 제3 감쇄부와;
    상기 제3 검출부의 출력에서 상기 제3 감쇄부의 신호를 빼서 오류성분만을 출력하는 제2 뺄셈부로 구성된 것을 특징으로 하는 선형증폭기의 이중 순방향 궤환 제어장치.
  3. 제1항에서 있어서, 상기 2차 순방향 궤환 제어회로의 제어부는,
    상기 2차 순방향 궤환 제어회로의 검출부 내의 상기 제1 뺄셈부의 출력 신호의 위상을 제어하는 제4 위상제어부와;
    상기 제4 위상제어부의 출력을 감쇄하는 제4 감쇄부와;
    상기 제4 감쇄부의 출력을 소출력으로 선형증폭하는 제2 소출력 선형증폭부와;
    상기 1차 순방향 궤환 제어회로의 제어부 내의 제3 지연부의 출력과 상기 제2 소출력 선형증폭부의 출력을 결합시키는 제2 결합부로 구성된 것을 특징으로 하는 선형증폭기의 이중 순방향 궤환 제어장치.
KR1019990040197A 1999-09-17 1999-09-17 선형증폭기의 이중 순방향 궤환 제어장치 KR20010028128A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990040197A KR20010028128A (ko) 1999-09-17 1999-09-17 선형증폭기의 이중 순방향 궤환 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990040197A KR20010028128A (ko) 1999-09-17 1999-09-17 선형증폭기의 이중 순방향 궤환 제어장치

Publications (1)

Publication Number Publication Date
KR20010028128A true KR20010028128A (ko) 2001-04-06

Family

ID=19612113

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990040197A KR20010028128A (ko) 1999-09-17 1999-09-17 선형증폭기의 이중 순방향 궤환 제어장치

Country Status (1)

Country Link
KR (1) KR20010028128A (ko)

Similar Documents

Publication Publication Date Title
KR20010056500A (ko) 전력증폭기의 왜곡 성분 검출장치
US6211734B1 (en) Active distortion signal generating circuit for a line-distortion type power amplifier
CN107579716B (zh) 基于模拟对消的线性功率放大器
JP2006340166A (ja) 歪補償増幅器
JP2006237925A (ja) 無線送信増幅装置
JPH0537248A (ja) 線形補償回路
JP4709446B2 (ja) フィードフォワード非線型歪補償増幅器
US8866545B2 (en) Linearity power amplification device
JPH0785523B2 (ja) 非線形歪補償回路
KR20010028128A (ko) 선형증폭기의 이중 순방향 궤환 제어장치
JP3186113B2 (ja) 電力増幅器
KR100309720B1 (ko) 지연보상을 위한 증폭기를 가지는 피드포워드 방식의 선형 전력증폭기
US6191652B1 (en) Amplifier distortion correction using cross-modulation
JP2002135062A (ja) 歪み補償電力増幅装置
JP3513138B2 (ja) 通信端末およびその制御回路
KR100639238B1 (ko) 선형 전력 증폭기의 멀티 증폭 장치 및 그 방법
KR100313919B1 (ko) 이득및위상보상기능을갖는선왜곡전력증폭기
JPH10233629A (ja) 入力制限機能付き歪補償増幅器
KR20020054150A (ko) 선형화기의 왜곡 보정 회로
EP1025637B1 (en) Adaptation method and amplifier arrangement
JP2006304229A (ja) 非線形変換回路
WO2017144106A1 (en) Rf-amplifier linearization using baseband replica feedback loops
KR19980069488A (ko) 선형증폭 장치 및 방법
KR100395502B1 (ko) 적응형 피드포워드 선형 증폭 장치
KR100338556B1 (ko) 고전력 증폭기의 동작 영역 제어 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination