KR20010010212A - 메인 컨트롤러 리셋회로 - Google Patents

메인 컨트롤러 리셋회로 Download PDF

Info

Publication number
KR20010010212A
KR20010010212A KR1019990028955A KR19990028955A KR20010010212A KR 20010010212 A KR20010010212 A KR 20010010212A KR 1019990028955 A KR1019990028955 A KR 1019990028955A KR 19990028955 A KR19990028955 A KR 19990028955A KR 20010010212 A KR20010010212 A KR 20010010212A
Authority
KR
South Korea
Prior art keywords
reset
main controller
transistor
reset pulse
microcomputer
Prior art date
Application number
KR1019990028955A
Other languages
English (en)
Inventor
정창주
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990028955A priority Critical patent/KR20010010212A/ko
Publication of KR20010010212A publication Critical patent/KR20010010212A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • G06F1/305Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations in the event of power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 메인 컨트롤러 리셋회로에 관한 것으로, 외란에 의해 메인 컨트롤러에 인가되는 대기전압이 비정상적으로 강하되는 경우 이를 감지하여 메인 컨트롤러를 자동 리셋시킬 수 있는 회로를 제공함을 목적으로 한다. 이를 위해 본 발명에서는 리셋펄스 입력시 초기화상태로 리셋되는 메인 컨트롤러와, 소정 레벨의 외부입력전압으로부터 대기전압 및 2차전압을 포함하는 복수개의 규정레벨 전압을 발생하여 출력하는 전원공급부와, 상기 전원공급부로부터 상기 컨트롤러로 출력되는 대기전압이 규정 레벨 이하로 강하하면 상기 리셋펄스를 발생시켜 상기 컨트롤러로 출력하는 리셋펄스 발생부로 구성함으로써, 메인 컨트롤러를 전원장애로부터 보호함을 특징으로 한다.

Description

메인 컨트롤러 리셋회로{MAIN CONTROLLER RESET CIRCUIT}
본 발명은 메인 컨트롤러 리셋회로에 관한 것으로, 특히 메인 컨트롤러에 인가되는 전압 강하시에 다운될 수 있는 메인 컨트롤러를 리셋시키기 위한 회로에 관한 것이다.
반도체 공학의 비약적인 발달의 결과, 집적회로의 집적도는 크게 향상 되었으며 대규모의 회로가 단일 기관상에 집적될 수 있게 되었다. 이러한 집적기술에 의해 컴퓨터의 기본 기능(산술연산, 논리연산, 데이터전송 등)을 하나의 집적회로로 형성시킨 마이크로 프로세서가 개발되기에 이르렀으며, 아울러 마이크로 프로세서에 컴퓨터의 기본구성(기억장치, 입출력장치)을 부가한 범용 디지털 컴퓨터(마이크로 컴퓨터라함)가 개발되기에 이르렀다. 그리고 디지털 시대의 도래와 함께 오늘날 널리 사용되고 있는 가전 및 사무용 기기들에는 시스템의 제반적인 동작을 제어하기 위한 메인 컨트롤러로써 상술한 마이크로 컴퓨터가 일반적으로 내장되어 사용되고 있다.
도 1은 메인 컨트롤러인 마이컴(100)의 동작전압 인가 예시도를 도시한 것이다. 일반적으로 마이컴(100)은 세트 정상동작시(텔레비젼을 예로 들면 픽쳐-온 모드시)에 전원공급부(200)로부터 5V의 동작전압(이를 2차 전압이라 표기하였음)을 공급받으며, 대기모드시(픽쳐-오프 모드)에 전원공급부(200)로부터 5V의 동작전압(이를 대기전압이라 표기하였음)을 공급받는다. 그러나 세트의 출하공정에서 고온수명 테스트 혹은 정전기 테스트를 하는 경우 상기 대기전압이 순간적으로 3.5V 정도로 강하될 수 있는데, 이러한 경우 마이컴(100)은 동작전압의 순간 강하로 인하여 다운(down)되는 경우가 발생하고, 다운된 마이컴(100)은 무한 루프 상태로 유지됨으로써 고열로 인해 파괴될 수 있다.
따라서 본 발명의 목적은 외란에 의해 메인 컨트롤러에 인가되는 대기전압이 비정상적으로 강하되는 경우 이를 감지하여 메인 컨트롤러를 자동 리셋시킬 수 있는 리셋회로를 제공함에 있다.
본 발명의 또 다른 목적은 전압강하에 의한 메인 컨트롤러의 손상을 방지할 수 있는 메인 컨트롤러 리셋회로를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 메인 컨트롤러 리셋회로에 있어서,
리셋펄스 입력시 초기화상태로 리셋되는 메인 컨트롤러와,
소정 레벨의 외부입력전압으로부터 대기전압 및 2차전압을 포함하는 복수개의 규정레벨 전압을 발생하여 출력하는 전원공급부와,
상기 전원공급부로부터 상기 컨트롤러로 출력되는 대기전압이 규정 레벨 이하로 강하하면 상기 리셋펄스를 발생시켜 상기 컨트롤러로 출력하는 리셋펄스 발생부로 구성함을 특징으로 한다.
도 1은 메인 컨트롤러인 마이컴(100)의 동작전압 인가 예시도.
도 2는 본 발명의 실시예에 따른 메인 컨트롤러 리셋회로의 상세 회로도.
이하 첨부한 도면을 참조하여 본 발명의 실시예에 따른 메인 컨트롤러 리셋회로의 구성과 동작을 상세히 설명하기로 한다.
도 2는 본 발명의 실시예에 따른 메인 컨트롤러 리셋회로의 상세 회로도를 도시한 것이다. 도 2를 참조하면 본 발명의 실시예에 따른 메인 컨트롤러 리셋회로는 크게 메인 컨트롤러인 마이컴(100)과, 리셋펄스 발생부(300) 및 전원공급부(도 1의 200)로 구성된다. 상기 마이컴(100)은 세트의 전반적인 동작을 제어하며 리셋펄스 입력시 초기화상태로 리셋된다. 도 1에 도시한 전원공급부(200)는 소정 레벨의 외부입력전압으로부터 대기전압 및 2차전압을 포함하는 복수개의 규정레벨 전압을 발생하여 출력하는 마이컴(100)과 세트 각 부로 공급한다. 리셋펄스 발생부(300)는 상기 전원공급부(200)로부터 상기 마이컴(100)으로 출력되는 대기전압이 규정 레벨 이하로 강하하면 리셋펄스를 발생시켜 상기 마이컴(100)으로 출력한다.
한편 상기 리셋펄스 발생부는 도 2에 도시한 바와 같이 마이컴(100)의 리셋단자(P1)와 접지단에 접속되어 상기 리셋단자(P1)로 인가되는 대기전압을 분압하는 저항들(R1,R2)과, 상기 저항들(R1,R2)의 접속점과 상기 2차전압 입력단에 각각 베이스와 에미터가 접속되어 베이스전압에 의해 스위칭 온/오프 동작하는 제1트랜지스터(Q1)와, 상기 제1트랜지스터(Q1)의 콜렉터와 상기 리셋단자(P1)에 각각 베이스와 콜렉터가 접속되어 상기 제1트랜지스터(Q1)의 스위칭 동작시에 상기 대기전압을 접지시키는 제2트랜지스터(Q2)로 이루어진다.
상술한 구성을 갖는 리셋펄스 발생부(300)의 동작을 설명하면, 우선 정전기와 같은 외란에 의해 대기전압 5V가 약 3.5V로 강하되면 스위칭 오프상태인 제1트랜지스터(Q1)는 스위칭 온 상태로 전환됨에 따라 제2트랜지스터(Q2) 역시 스위칭 오프 상태에서 스위칭 온 상태로 전환된다. 이러한 경우 대기전압은 접지되고, 그 결과 리셋단자(P1)에는 "로우"레벨의 리셋펄스가 인가되어 마이컴(100)은 자동 리셋된다. 이후 외란의 제거로 정상적인 대기전압이 공급된다면 마이컴(100)은 다시 일련의 초기화과정을 마친후 정상적인 동작을 수행함으로써 전원장애에 의한 손상으로부터 자유로울 수 있다.
상술한 바와 같이 본 발명은 외란에 의해 메인 컨트롤러에 인가되는 대기전압이 비정상적으로 강하되는 경우에 이를 감지하여 메인 컨트롤러를 자동 리셋시킴으로써 메인 컨트롤러를 보호할 수 있는 장점이 있고, 메인 컨트롤러 보호에 의해 시스템을 정상적으로 이용할 수 있는 장점이 있다.

Claims (2)

  1. 메인 컨트롤러 리셋회로에 있어서,
    리셋펄스 입력시 시스템 각 부를 리셋시키는 메인 컨트롤러와,
    소정 레벨의 외부입력전압으로부터 대기전압 및 2차전압을 포함하는 복수개의 규정레벨 전압을 발생하여 출력하는 전원공급부와,
    상기 전원공급부로부터 상기 컨트롤러로 출력되는 대기전압이 규정 레벨 이하로 강하하면 상기 리셋펄스를 발생시켜 상기 컨트롤러로 출력하는 리셋펄스 발생부로 구성함을 특징으로 하는 메인 컨트롤러 리셋회로.
  2. 제1항에 있어서, 상기 리셋펄스 발생부는;
    상기 컨트롤러의 리셋단자와 접지단에 접속되어 상기 리셋단자로 인가되는 대기전압을 분압출력하는 저항들과;
    상기 저항들의 접속점과 상기 2차전압 입력단에 각각 베이스와 에미터가 접속되어 베이스전압에 의해 스위칭 온/오프 동작하는 제1트랜지스터와,
    상기 제1트랜지스터의 콜렉터와 상기 리셋단자에 각각 베이스와 콜렉터가 접속되어 상기 제1트랜지스터의 스위칭 동작시에 상기 대기전압을 접지시키는 제2트랜지스터로 구성함을 특징으로 하는 메인 컨트롤러 리셋회로.
KR1019990028955A 1999-07-16 1999-07-16 메인 컨트롤러 리셋회로 KR20010010212A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990028955A KR20010010212A (ko) 1999-07-16 1999-07-16 메인 컨트롤러 리셋회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990028955A KR20010010212A (ko) 1999-07-16 1999-07-16 메인 컨트롤러 리셋회로

Publications (1)

Publication Number Publication Date
KR20010010212A true KR20010010212A (ko) 2001-02-05

Family

ID=19602450

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990028955A KR20010010212A (ko) 1999-07-16 1999-07-16 메인 컨트롤러 리셋회로

Country Status (1)

Country Link
KR (1) KR20010010212A (ko)

Similar Documents

Publication Publication Date Title
JP3821304B2 (ja) グリッチ・センサー付きパワーオン・リセット回路を集積したチップを有する電子システム
US10856438B2 (en) Fan control circuit and fan control system
US20190120515A1 (en) Overvoltage recovery circuit and a controller and hvac system including the same
KR20010010212A (ko) 메인 컨트롤러 리셋회로
JP3535520B2 (ja) リセット回路
US6667868B2 (en) Thermal shutdown control for multi-channel integrated circuit boards
JP3009236B2 (ja) デバイスの活性保守方式
KR100919980B1 (ko) 휴대용 전자기기에 있어서 안정된 리셋기능을 갖는전원장치
CN116225771B (zh) 一种系统外部监控复位电路、芯片、电子设备及相关设备
US11968801B2 (en) Fan control system and method
CN219552891U (zh) 一种时序延时控制电路及终端设备
CN115940908A (zh) 复位电路、芯片及电子设备
KR20000001274A (ko) 휴대용 전자 장치의 서지/돌입 전류 제한 회로
JPS62157955A (ja) メモリプロテクト回路
JPS5836197Y2 (ja) パツケ−ジの給電回路
KR20000014181U (ko) 이이피롬의 데이터 오류 발생 방지장치
CN112366671A (zh) 一种电源漏电保护电路、保护方法及电子设备
JPH0576127A (ja) 電子装置
CN101387973B (zh) 系统误操作的防止装置
JPH02264317A (ja) データ処理装置
JP2880929B2 (ja) マイクロコンピュータ開発支援装置内蔵用の電源回路
CN115333042A (zh) 一种风扇热插拔过压保护装置及交换机风扇板
JP2002041319A (ja) 電源異常検出回路及びインサーキット・エミュレータ
KR100344803B1 (ko) 티브이 시스템에서 주변 집적회로부의 리세트 방법
CN117331424A (zh) 一种计算设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application