KR20000046529A - 디바이스 제어보드의 이중화 상태 보고 방법 - Google Patents

디바이스 제어보드의 이중화 상태 보고 방법 Download PDF

Info

Publication number
KR20000046529A
KR20000046529A KR1019980063216A KR19980063216A KR20000046529A KR 20000046529 A KR20000046529 A KR 20000046529A KR 1019980063216 A KR1019980063216 A KR 1019980063216A KR 19980063216 A KR19980063216 A KR 19980063216A KR 20000046529 A KR20000046529 A KR 20000046529A
Authority
KR
South Korea
Prior art keywords
device control
control board
bus
processor
standby
Prior art date
Application number
KR1019980063216A
Other languages
English (en)
Other versions
KR100291099B1 (ko
Inventor
이석란
Original Assignee
강병호
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신 주식회사 filed Critical 강병호
Priority to KR1019980063216A priority Critical patent/KR100291099B1/ko
Publication of KR20000046529A publication Critical patent/KR20000046529A/ko
Application granted granted Critical
Publication of KR100291099B1 publication Critical patent/KR100291099B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/542Event management; Broadcasting; Multicasting; Notifications
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Hardware Redundancy (AREA)

Abstract

본 발명은 디바이스 제어보드의 이중화 상태 보고 방법에 관한 것으로, 디바이스 제어보드(40)가 액티브 상태일 경우, 액티브측 디바이스 제어보드(42)내의 폼웨어 코어(b)에서 디바이스 제어 응용 소프트웨어(a) 블록을 수행하고, 채널 세팅을 위하여 히트-버스(B) 채널을 텔레포니 프로세서(30)로부터 수신한후, 동일한 채널로 세팅시킨 상기 세팅 신호를 텔레포니 프로세서(30)로 송신한다. 한편, 디바이스 제어보드(40)가 스탠바이 상태일 경우, 액티브측 디바이스 제어보드(42)로부터 히트-버스 타임슬롯 정보를 수신한후, 스탠바이측 응용 소프트웨어(a) 블록에서 액티브측 응용 소프트웨어(a) 블록으로 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 액티브측 디바이스 제어 응용 소프트웨어 블록을 통하여 상기 텔레포니 프로세서(30)로 전송한다. 따라서, 액티브/스탠바이측의 히트-버스 타임슬롯이 맞지 않아 이중화 절체시 디바이스 제어보드가 재시작되는 것을 방지할 수 있는 효과가 있다.

Description

디바이스 제어보드의 이중화 상태 보고 방법(METHOD FOR REPORTING A DUPLEXING STATE IN A DEVICE CONTROL BOARD)
본 발명은 디바이스 제어보드의 이중화 구성시 상태 관리 기능에 관한 것으로, 특히 교환 시스템을 운용중인 운용자에게 디바이스 제어보드의 정확한 상태를 알려줄 수 있도록 한 디바이스 제어보드의 이중화 상태 보고 방법에 관한 것이다.
통상적으로, 디바이스 제어보드는 디바이스와 텔레포니 프로세서간에 연결되어 디바이스에 관한 각종 정보를 텔레포니 프로세서로 전송하도록 제어하는 보드로서, 이중화된 디바이스 제어보드의 상태 관리를 디바이스 제어보드에 탑재된 펌웨어 코어 블록에 의하여 수행된후, 수행된 결과 메시지를 텔레포니 프로세서로 전송하는 것이다.
상술한 바와 같이, 디바이스 제어보드내의 폼웨어 코어 블록에 의하여 디바이스 제어보드의 상태 관리를 수행할 경우, 디바이스 제어보드 내에서 실질적으로 디바이스를 제어하는 디바이스 제어 응용 스프트웨어 블록의 수행이 비정상적으로 동작되면서 이중화 절체가 수행되면, 이중화 절체에 있어서, 액티브 및 스탠바이로의 정확한 이중화 절체를 수행할 수 없었다.
이에 따라, 교환 시스템을 운용중인 운용자는 디바이스 제어보드의 상태가 정상이라고 판단되어 이중화 절체를 수행하지만, 이중화 절체 결과는 실질적으로 비정상임을 나타낸다.
본 발명은 상술한 비정상적인 문제를 해결하기 위하여 안출한 것으로서, 그 목적은 디바이스 제어보드에 탑재된 디바이스 제어 응용 스프트웨어 블록에서 디바이스 제어보드의 이중화 상태에 대하여 정확한 상태관리 기능을 수행한후, 상기 수행된 상태관리 결과 메시지를 운용자에게 통보할 수 있도록 한 디바이스 제어보드의 이중화 상태 보고 방법에 관한 것이다.
이러한 목적을 달성하기 위한 본 발명에서 디바이스 제어보드의 이중화 상태 보고 방법은 두개의 제어보드가 이중화되어 액티브 및 스탠바이 상태로 동작하는 디바이스 제어보드의 이중화 상태 보고 방법에 있어서, 디바이스 제어보드의 상태가 액티브 상태인지 스탠바이 상태인지를 판단하는 단계와; 상기 판단 단계에서 디바이스 제어보드가 액티브 상태일 경우, 액티브측 디바이스 제어보드내의 폼웨어 코어에서 디바이스 제어 응용 소프트웨어 블록을 수행한후, 채널 세팅을 위하여 히트-버스 채널 요구 메시지를 텔레포니 프로세서로 전송하는 단계와; 텔레포니 프로세서로부터 히트-버스 채널 응답 메시지를 수신한후, 상기 수신된 히트-버스 채널을 텔레포니 프로세서의 채널과 동일하게 세팅시킨후, 세팅 신호를 텔레포니 프로세서로 송신하는 단계와; 상기 판단 단계에서 디바이스 제어보드가 스탠바이 상태일 경우, 스탠바이측 디바이스 제어보드에 의하여 액티브측 디바이스 제어보드로부터 크로스-버스를 통하여 히트-버스 타임슬롯 정보가 수신되었는가를 체크하는 단계와; 상기 체크 단계에서 히트-버스 타임슬롯 정보가 수신되면, 스탠바이측 응용 소프트웨어 블록에서 액티브측 응용 소프트웨어 블록으로 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 송신하는 단계와; 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 수신한 액티브측 디바이스 제어 응용 소프트웨어 블록은 스탠바이측 디바이스 제어보드의 상태관리 정보를 텔레포니 프로세서로 전송하는 단계를 포함한다.
도 1은 본 발명에 따른 디바이스 제어보드의 이중화 상태 보고 방법이 적용되는 블록 구성도이며,
도 2는 본 발명에 따른 디바이스 제어보드의 이중화 상태 보고 방법에 대한 상세 흐름도이며,
도 3은 본 발명이 적용되는 디바이스 제어보드의 소프트웨어 구성도이다.
〈도면의 주요부분에 대한 부호의 설명〉
10:운용자 터미널 20:중앙제어 프로세서
30:텔레포니 프로세서 40:디바이스 제어보드
50:디바이스
A:크로스(CROSS)-버스
B:히트(HIT)-버스
이하, 첨부된 도면을 참조하여 본 발명의 구성 및 동작을 상세히 설명하기로 한다.
도 1은 본 발명의 바람직한 실시예에 따른 디바이스 제어보드의 이중화 상태 보고 방법이 적용되는 블록 구성도로서, 운용자 터미널(10)과, 중앙제어 프로세서(20)와, 텔레포니 프로세서(30)과, 디바이스 제어보드(40)와, 디바이스(50)를 포함한다.
운용자 터미널(10)은 교환 시스템을 운용중인 운용자에 의하여 동작되며, 디바이스 제어보드(40)로부터 텔레포니 프로세서(30) 및 중앙제어 프로세서(20)를 통하여 전송된 디바이스 제어보드의 이중화 상태에 관련된 각종 정보를 출력한다.
중앙제어 프로세서(20)는 운용, 보존, 호처리 관련 블록들이 탑재되어 텔레포니 프로세서(30)로부터 전송된 디바이스 제어보드의 이중화 상태에 관련된 각종 정보를 운용자 터미널(10)로 전송한다.
텔레포니 프로세서(30)는 액티브 및 스탠바이측의 이중화로 구성되어 있으며, 디바이스 제어보드(40)로부터 각 디바이스(50)에 대한 정보, 즉 가입자, 스위치, NO.7, 링에 관련된 정보 등을 전송받아 프로세서간 통신 경로를 통하여 중앙제어 프로세서(20)로 전송한다. 또한 텔레포니 프로세서(30)는 디바이스 제어보드(40)의 이중화 상태에 관련된 각종 정보를 전송받아 중앙제어 프로세서(20)로 전송한다.
디바이스 제어보드(40)는 크로스-버스(CROSS-BUS)(A)를 이용한 액티브 및 스탠바이측의 이중화로 구성되어 있으며, 히트-버스(HIT-BUS)(B)를 통하여 텔레포니 프로세서(30)와 각종 메시지를 송/수신하고, 디바이스 제어보드(40)에 연결된 디바이스(50)를 제어하여 각 디비이스(50)에서 수집된 정보를 텔레포니 프로세서(30)에 전달하며, 텔레포니 프로세서(30)에서 히트-버스를 통하여 수신된 메시지를 분석하여 디바이스(50)를 제어한다.
도 2의 플로우챠트를 참조하여, 상술한 구성을 갖는 본 발명에서 디바이스 제어보드의 이중화 상태 보고 방법에 대하여 보다 상세하게 설명한다.
먼저, 디바이스 제어보드(40)가 파워 온(power on)되었을 경우, 도 3에 도시된 바와 같이, 디바이스 제어보드(40)내에 탑재된 디바이스 제어 폼웨어 코어(b)에서 현 디바이스 제어보드(40)의 상태를 확인하여 액티브 상태인지 스탠바이 상태인지를 판단한다(단계 200).
상기 판단 단계(200)에서 디바이스 제어보드(40)가 액티브 상태이면, 디바이스 제어 폼웨어 코어(b)에서 도 3에 도시된 바와 같이, 디바이스 제어 응용 소프트웨어(a) 블록을 수행한다(단계 201). 상기 디바이스 제어 응용 소프트웨어(a) 블록은 디바이스 제어 폼웨어 코어(b) 기능을 사용하기 위하여 시스템 호출을 사용하며, 현재 디바이스 제어보드(40)의 상태가 액티브이고 디폴트 채널이 2채널인 것을 확인한후(단계 202), 채널 세팅을 위하여 히트-버스(HIT-BUS) 채널 요구 메시지를 액티브측 텔레포니 프로세서(32)로 전송한다(단계 203).
액티브측 텔레포니 프로세서(32)는 채널 세팅을 위한 히트-버스 채널 요구 메시지에 상응하는 히트-버스 채널 응답 메시지를 액티브측 디바이스 제어보드(42)로 전송한다(단계 204).
액티브측 디바이스 제어보드(42)내에 탑재된 디바이스 제어 응용 소프트웨어(a) 블록에서 히트-버스(HIT-BUS)(B) 채널을 액티브측 텔레포니 프로세서(32)와 동일하게 세팅한후(단계 205), 액티브측 디바이스 제어보드(42)는 정상적인 채널로 세팅되었다는 액티브 세팅 신호를 액티브측 텔레포니 프로세서(32)로 송신한다(단계 206). 이때, 액티브측 디바이스 제어보드(42)에서의 채널 세팅은 특정 메모리내에 하드웨어를 인식할 수 있는 어드레스에 채널값을 세팅시켜 저장한다.
상기 판단 단계(200)에서 디바이스 제어보드(40)가 스탠바이 상태일 경우, 스탠바이측 디바이스 제어보드(46)는 크로스-버스(CROSS-BUS)(A)를 통하여 액티브측 디바이스 제어보드(42)로부터 히트-버스(HIT-BUS)(B) 타임슬롯(timeslot) 정보가 수신되었는가를 체크한다(단계 207). 이때, 스탠바이측 디바이스 제어보드(46)는 히트-버스(B)를 통해 직접 텔레포니 프로세서(30)와 히트-버스(B) 통신을 할 수 없고, 단지 액티브측 디바이스 제어보드(42)를 통하여 히트-버스(B) 통신을 수행하게 된다.
상기 체크 단계(207)에서 히트-버스(B) 타임슬롯 정보가 수신되지 않으면, 스탠바이측 디바이스 제어보드(46) 자신이 정상동작 상태라는 메시지를 크로스-버스(A)를 통하여 텔레포니 프로세서(30)로 통보하지 않음에 따라 교환 시스템을 운용중인 운용자에 의하여 스탠바이측 디바이스 제어보드(46) 상태가 비정상임을 확인할 수 있는 것이다(단계 208).
반면에, 상기 체크 단계(207)에서 히트-버스(B) 타임슬롯 정보가 수신되면, 스탠바이측 디바이스 제어 응용 소프트웨어(a) 블록에서는 크로스-버스(A)를 통하여 액티브측 디바이스 제어 응용 소프트웨어(a) 블록으로 자신이 정상 동작하고 있다는 정상 동작 메시지를 송신한다(단계 209). 이를 수신한 액티브측 디바이스 제어 응용 소프트웨어(a) 블록은 스탠바이측 디바이스 제어보드(46)의 상태관리 정보를 텔레포니 프로세서(30)로 전송한다(단계 210).
따라서, 이중화된 디바이스 제어보드(40)의 크로스-버스(A) 통신이 비정상일 경우, 스탠바이측 디바이스 제어보드(46)의 상태가 비정상이라는 메시지를 텔레포니 프로세서(30)를 통하여 교환 시스템을 운용중인 운용자에게 보고되는 것이다.
상기와 같이 설명한 본 발명은 디바이스 제어보드에 탑재된 디바이스 제어 응용 스프트웨어 블록에서 디바이스 제어보드의 이중화 상태에 대하여 정확한 상태관리 기능을 수행한후, 상기 수행된 상태관리 결과 메시지를 운용자에게 통보함으로써, 액티브/스탠바이측의 히트-버스 타임슬롯이 맞지 않아 이중화 절체시 디바이스 제어보드가 재시작되는 것을 방지할 수 있는 효과가 있다.

Claims (2)

  1. 두개의 제어보드가 이중화되어 액티브 및 스탠바이 상태로 동작하는 디바이스 제어보드의 이중화 상태 보고 방법에 있어서,
    상기 디바이스 제어보드의 상태가 액티브 상태인지 스탠바이 상태인지를 판단하는 단계;
    상기 판단 단계에서 상기 디바이스 제어보드가 액티브 상태일 경우, 상기 액티브측 디바이스 제어보드내의 폼웨어 코어에서 디바이스 제어 응용 소프트웨어 블록을 수행한후, 채널 세팅을 위하여 히트-버스 채널 요구 메시지를 텔레포니 프로세서로 전송하는 단계;
    상기 텔레포니 프로세서로부터 히트-버스 채널 응답 메시지를 수신한후, 상기 수신된 히트-버스 채널을 상기 텔레포니 프로세서의 채널과 동일하게 세팅시킨후, 상기 세팅 신호를 텔레포니 프로세서로 송신하는 단계;
    상기 판단 단계에서 상기 디바이스 제어보드가 스탠바이 상태일 경우, 상기 스탠바이측 디바이스 제어보드에 의하여 상기 액티브측 디바이스 제어보드로부터 크로스-버스를 통하여 히트-버스 타임슬롯 정보가 수신되었는가를 체크하는 단계;
    상기 체크 단계에서 히트-버스 타임슬롯 정보가 수신되면, 상기 스탠바이측 응용 소프트웨어 블록에서 액티브측 응용 소프트웨어 블록으로 상기 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 송신하는 단계;
    상기 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 수신한 액티브측 디바이스 제어 응용 소프트웨어 블록은 상기 스탠바이측 디바이스 제어보드의 상태관리 정보를 상기 텔레포니 프로세서로 전송하는 단계를 포함하는 것을 특징으로 하는 디바이스 제어보드의 이중화 상태 보고 방법.
  2. 제 1 항에 있어서, 스탠바이측 디바이스 제어보드는 :
    상기 액티브측 디바이스 제어보드로부터 크로스-버스를 통하여 히트-버스 타임슬롯 정보가 수신되지 않으면, 상기 스탠바이측 디바이스 제어보드의 상태가 정상이라는 메시지를 크로스-버스를 통하여 액티브측 디바이스 제어보드로 통보하지 않는 것을 특징으로 하는 디바이스 제어보드의 이중화 상태 보고 방법.
KR1019980063216A 1998-12-31 1998-12-31 디바이스 제어보드의 이중화 상태 보고 방법 KR100291099B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980063216A KR100291099B1 (ko) 1998-12-31 1998-12-31 디바이스 제어보드의 이중화 상태 보고 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980063216A KR100291099B1 (ko) 1998-12-31 1998-12-31 디바이스 제어보드의 이중화 상태 보고 방법

Publications (2)

Publication Number Publication Date
KR20000046529A true KR20000046529A (ko) 2000-07-25
KR100291099B1 KR100291099B1 (ko) 2001-07-12

Family

ID=19569821

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980063216A KR100291099B1 (ko) 1998-12-31 1998-12-31 디바이스 제어보드의 이중화 상태 보고 방법

Country Status (1)

Country Link
KR (1) KR100291099B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100895463B1 (ko) * 2006-12-01 2009-05-06 한국전자통신연구원 Atca 플랫폼에서의 이중화 장치의 제어 방법 및 이를이용하여 구현된 atca 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100895463B1 (ko) * 2006-12-01 2009-05-06 한국전자통신연구원 Atca 플랫폼에서의 이중화 장치의 제어 방법 및 이를이용하여 구현된 atca 시스템

Also Published As

Publication number Publication date
KR100291099B1 (ko) 2001-07-12

Similar Documents

Publication Publication Date Title
CN101247213A (zh) 一种主备倒换的方法及系统
KR100291099B1 (ko) 디바이스 제어보드의 이중화 상태 보고 방법
KR100258254B1 (ko) 브이5.2를 이용한 프로텍션 프로토콜 처리 방법
JP3105432B2 (ja) 電話システム、電話システムを構成する主装置および無線電話機
KR100277830B1 (ko) 이동통신 시스템에서 기지국의 이중화 관리 장치 및 그 동작 변경 방법
KR0155335B1 (ko) 데이타 통신용 보드에서의 이중화 접속 구조 및 그 제어방법
KR100488423B1 (ko) 무선가입자망가입자정합장치내의전화기접속장치
KR100277840B1 (ko) 개인 휴대 통신 교환기의 장애 처리 방법
JP2666849B2 (ja) 遠隔監視装置
KR100645509B1 (ko) 국설 교환기의 원격 메시지 모니터링 방법 및 그 시스템
KR100239062B1 (ko) 전전자 교환기내 디바이스 제어 보드의 이중화 상태 보고 방법
KR20030023086A (ko) 이동통신 시스템에서의 오버헤드 채널 셋 이중화 방법
KR960025162A (ko) 고도지능망 서비스교환기용 지능망 서비스 호 제어방법
KR100260079B1 (ko) 전전자 교환기의 망동기 리셋 방법
JPH10327215A (ja) 監視制御システム
JP2007124256A (ja) 交換システム及びこの交換システムで使用される保守処理結果提供方法
JPH02181528A (ja) 単一無線電話システム監視方式
JPH0470299A (ja) 多方向多重通信システム
KR19990061638A (ko) 주파수도약 방식 주파수 공용 통신 시스템 교환국의 제어기이중화 장치
KR19980014837A (ko) 페이징 송신기의 장애 상황 알림 방법
JPH11341547A (ja) 無線基地局制御装置
JP2000102054A (ja) 通信システムと該通信システムの外部送信出力停止方法
KR19990010982A (ko) 네트워크 관리 시스템의 이중화를 위한 액티브/스탠바이 상태 결정 방법
JPH02230837A (ja) 通信システム
JPH05268262A (ja) ファクシミリ蓄積交換装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee