KR19990078429A - 매립 장치층의 개선된 제어방법 - Google Patents
매립 장치층의 개선된 제어방법 Download PDFInfo
- Publication number
- KR19990078429A KR19990078429A KR1019990011139A KR19990011139A KR19990078429A KR 19990078429 A KR19990078429 A KR 19990078429A KR 1019990011139 A KR1019990011139 A KR 1019990011139A KR 19990011139 A KR19990011139 A KR 19990011139A KR 19990078429 A KR19990078429 A KR 19990078429A
- Authority
- KR
- South Korea
- Prior art keywords
- buried
- layer
- trench
- liner
- buried layer
- Prior art date
Links
- 238000000034 method Methods 0.000 claims abstract description 19
- 239000000463 material Substances 0.000 claims description 23
- 239000000758 substrate Substances 0.000 claims description 16
- 239000004065 semiconductor Substances 0.000 claims description 12
- 230000002093 peripheral effect Effects 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 2
- 239000003990 capacitor Substances 0.000 description 16
- 238000005530 etching Methods 0.000 description 12
- 239000002019 doping agent Substances 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 150000004767 nitrides Chemical class 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 239000000047 product Substances 0.000 description 2
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 description 2
- 229910021342 tungsten silicide Inorganic materials 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910019001 CoSi Inorganic materials 0.000 description 1
- 229910016006 MoSi Inorganic materials 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910018540 Si C Inorganic materials 0.000 description 1
- 229910008484 TiSi Inorganic materials 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- YXTPWUNVHCYOSP-UHFFFAOYSA-N bis($l^{2}-silanylidene)molybdenum Chemical compound [Si]=[Mo]=[Si] YXTPWUNVHCYOSP-UHFFFAOYSA-N 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 229910021344 molybdenum silicide Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/038—Making the capacitor or connections thereto the capacitor being in a trench in the substrate
- H10B12/0385—Making a connection between the transistor and the capacitor, e.g. buried strap
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Abstract
칩내부의 매립층에서의 편차를 감소시키는 방법에 관한 것이다. 편차의 감소는 매립층의 윗표면을 구성하고 그후 매립층의 하부 표면을 구성함으로써 이루어진다. 이에 따라 매립된 스트랩 편차의 향상된 제어가 가능하고 IC 의 성능도 개선되었다.
Description
본 발명은 일반적으로 집적 회로(IC)와 관련되며, 부분적으로는, IC내의 매립층의 공간적인 위치를 제어하는 것에 관련된다.
반도체 제작 방법에서, 절연층, 반도체층, 및 도체층들은 기판상에 퇴적되고 패턴화되어 트랜지스터, 커패시터, 또는 저항기와 같은 소자 구조를 형성한다. 상기 소자 구조는 계획한 전기적인 기능을 얻기위해 그후 연계되고, IC를 구성한다. 상기의 다양한 소자층들의 생성및 패턴화는 예를 들면, 산화(oxidation), 주입(implantation), 퇴적(deposition), 실리콘의 에피텍셜 성장(eptaxial growth), 리소그라피(lithography), 및 에칭(etching)과 같은 통상적인 제작 기술을 사용해 이루어진다. 상기 기술들은 본 명세서에서 참조로 인용된 문헌("VLSI Technology", 2nd ed., New York, McGraw-Hill, 1988)에 기술되어 있다.
고속이며 고밀도의 IC에 대한 요구가 증가됨에 따라, 매립된 소자층의 공간적인 위치를 제어하는 능력이 더욱 중요해졌다. 예를 들면, 매립 스트랩(strap)은 트랜지스터를 커패시터에 연결시켜 다이나믹 RAM(dynamic random access memory) 셀을 형성한다. 최소한의 매립 스트랩 두께가 성능과 설계 명세서에 따라 요구된다.
매립 스트랩을 형성하는 통상의 기술은 최소한 3 번의 에칭 공정을 포함한다. 첫번째 에칭은 다결정질부(polycrystalline)(하기에서 폴리로 통칭) 및 트렌치 커패시터(trench capacitor)의 상부를 라이닝하는(lining) 칼라부(collar)에 함몰부(recess)를 형성한다. 두번째 에칭은 상기 폴리 하부의 칼라부를 더 함몰시켜 매립층의 기부(bottom)를 형성한다. 폴리부는 퇴적되어 상기 트렌치를 채우고 세번째 에칭은 폴리부를 함몰시켜 매립층의 윗면을 형성한다. 상기 기술들은 매립된 스트립 두께에 있어서 예를 들면, 약 +/- 50 nm의 큰 편차를 야기한다. 상기 매립 스트랩이 최소한의 매립 스트랩 두께를 가지도록 하기 위해, 상기 매립 스트랩은 적어도 최소한의 두께와 편차의 절대값을 합한 두께를 가져야 한다.
상기 매립 스트랩 두께는 설계 요구조건에 달려 있다. 전형적으로, 상기 두께는 약 100 nm 인데 이것은, 매립 스트랩 두께의 변위가 100 ∼ 200 nm이고 최소한의 두께는 150 nm 임을 뜻한다. 상기와 같이 IC 를 가로지르는 매립 스트랩 두께의 큰 편차는 소자의 성능을 역으로 저하시키므로 바람직하지 않다. 덧붙여, 상기와 같은 큰 편차로 더욱 두꺼운 매립 스트랩이 요구되어 공정상 어려움을 가중시킨다. 예를 들면, 가능한 최대로 얕은 트렌치 분리(shallow trench isolation;STI)가 바람직하다. 그러나, 더욱 두꺼운 매립 스트랩은 상기 매립 스트랩의 기저를 기판 표면아래로 더욱 깊게 위치하도록하여 더욱 깊은 STI를 필요로 하게 된다.
상기에서와 같이, 두께에 있어서 적은 편차를 가지는 개선된 매립 스트랩의 필요성이 있어왔다.
본 발명의 목적은 매몰층의 상부를 효과적으로 구성하여 매립층 두께의 효과적 제어가 가능하게 하는 것이다.
도 1은 DRAM 셀에 관한 단면도이다.
도 2a∼f는 본 발명의 실시예의 단면도이다.
*도면의 주요 부분에 대한 부호의 설명*
110 트랜지스터 113 소스
114 드레인 160 트렌치 커패시터
161 폴리실리콘 165 플레이트
200 기판 211 패드 스팩
212 패드 산화층 227 평면 표면
250 매립층 상부 표면 255 함몰 영역
260 라이너 270 매립층
본 발명은 개선된 매립층 형성과 관련이 있다. 상기 매립층은 트렌치 커패시터내부의 매립 스트랩으로 작용한다. 실시예에서, 트렌치 커패시터는, 트렌치내에서 트렌치부의 상부를 라이닝하고, 기판과 도핑된 폴리부와 같은 반도체 물질을 분리시키는 유전체 칼라부를 가지는 기판상에 형성된다. 반도체 물질은 함몰되어, 효과적으로 매립 스트랩의 윗면을 구성한다. 상기 칼라부는 반도체 물질의 윗표면 아래로 함몰되어 반도체 물질을 감싸는 함몰 영역을 형성한다. 상기 함몰 영역의 기저 표면은 매립 스트랩의 기저를 구성한다. 라이너(liner) 물질은 퇴적되어 상기 함몰된 영역을 채운다. 실시예에서, 상기 라이너는 실리콘으로 구성된다. 상기 라이너의 과잉 물질은 제거되어, 상기 매립 스트랩의 윗표면에 채워진 함몰 영역을 형성한다.
본 발명은 매립층(buried layer)의 개선된 공간적 제어에 관련된 것이다. 설명의 목적으로, 본 발명은 DRAM 셀과 관련해 기술되어질 것이다. 그러나, 본 발명의 범위는 매우 광범위하여 일반적인 IC의 제조에까지 해당된다. 상기 IC는 예를 들면, DRAM, 동기성 DRAM(synchronous DRAM;SDRAM), 정적 RAM(static RAM;SRAM), 또는 ROM(read only memory)고 같은 다양한 형태의 메로리 회로를 포함한다. 물론, 상기 IC는 프로그래머블 로직 어레이(programmable logic arrays;PLA), 어플리케이션 스페시픽 IC(application specific IC;ASIC), 병합된 DRAM-로직 IC(임베디드 DRAM), 또는 다른 회로 소자과 같은 논리 소자를 포함한다.
전형적으로, 수많은 IC들이 실리콘 웨이퍼와 같은 기판상에 병렬로 제작된다. 공정이 끝나면, 상기 웨이퍼는 IC를 복수의 개별 칩들로 분리하기 위해 절삭된다. 상기 칩들은 그후 예를 들면, 컴퓨터 시스템, 이동 전화기, PDA(personal digital assistants), 및 다른 전자 제품과 같은 소비제에 사용되도록 최종 제품으로 패키지화된다.
도 1에, 트렌치 커패시터 DRAM 셀이 도시되어 있다. 도시된 상기 DRAM 셀은 예를 들면, 본 명세서에서 참조로 인용되는 문헌(Nesbit et al., A 0.6㎛2256Mb Trench DRAM Cell With Self-Aligned Buried Strap(BEST), IEDM 93-627)에 기술되어 있다.
도시한 것과 같이, 상기 DRAM 셀은 기판[101]내에 형성된 트렌치 커패시터[160]을 포함한다. 상기 트렌치는 n 도펀트(dopant)로 많이 도핑(doping)된 폴리실리콘(polysilicon;하기에서 폴리로 표기)[161]으로 채워져 있다. 상기 폴리는 커패시터의 전극(electrode)으로 작용을 하고, "저장 노드(storage node)"로 칭해진다. n 타입의 도펀트로 도핑된 매립된 플레이트[165]는 상기 트렌치부의 하부를 감싸고 있다. 상기 매립층은 커패시터의 두번째 전극으로 작용을 한다. 상기 트렌치부의 상부내의 안쪽 주위벽을 경계짓는 것은 칼라부로서 깊은 트렌치주위의 수직적 기생 전류를 감소시킨다. 전형적으로, 상기 칼라부는 약 1nm 깊이이다. 상기 트렌치부의 하부에서, 노드(node) 유전체[163]은 상기 커패시터의 두개의 플레이트(plate)를 분리시킨다. n 타입 도펀트를 포함하는 매립 웰(buried well)[170]은 어레이내의 DRAM 셀의 매립된 플레이트를 연결시킨다. 상기 매립 웰의 상부는 p-웰[173]이다. 상기 p-웰은 수직 누설을 감소시키는 작용을 한다.
DRAM 셀은 또한 트랜지스터[110]을 포함한다. 상기 트랜지스터는 게이트[112] 및 n 타입 도펀트를 포함하는 확산 영역(diffusion region)[113] 및 [114]를 포함한다. 상기 확산 영역은 소스와 드레인으로 불리워진다. 소스와 드레인으로 지정되는 것은 트랜지스터의 동작에 달려 있다. 트랜지스터를 커패시터로 연결하는 것은 "노드 확산"으로 불리는 확산 영역[125]를 통해 이루어진다. "워드 라인"으로 불리는 상기 게이트는 전형적으로 폴리층[366] 및 질화물층[368]을 포함한다. 별법으로, 층[357]은 워드 라인 저항을 감소시키는 폴리 층상부의, 몰리브덴 규화물(MoSix), 탈탄 규화물(TiSix), 텅스텐 규화물(WSix), 또는 코발트 규화물(CoSix)와 같은 규화물을 포함하는 폴리사이드(polycide) 층이다
한 실시예에서 상기 폴리사이드층은 폴리위로 텅스텐 규화물(Wsix)을 포함한다. 질화물 라이너(nitride liner)[369]는 게이트 스택(gate stack) 및 기판을 커버한다. 상기 질화물층[368] 및 질화물 라이너는 후속의 공정에 대한 에칭 또는 마모 정지(etch or polish stop)층으로서의 역할을 한다. 얕은 트렌치 분리(shallow trench isolation;STI)[180]는 다른 셀이나 소자로부터 DRAM 셀을 분리하기 위해 제공된다. 도시한 바와 같이, 워드 라인(wordline)[120]은 트렌치 위로 형성되고 STI에 의해 분리된다. 워드 라인[120]은 "통과(passing) 워드라인"으로 기술된다. 상기와 같은 구성은 폴디드 비트 라인 구조(folded bitline architecture)로 통칭된다. 오픈 또는 오픈-폴디드 비트 라인 구조, 또는 셀 설계가 또한 가능하다.
인터레벨 유전층(interlevel dielectric layer)[189]은 워드 라인위에 형성된다. 비트 라인을 나타내는 도전층은 인터레벨 유전층위에 형성된다. 비트 라인 접촉 오프닝(bitline contact opening)[186]은 인터레벨 유전층에 제공되어 소스[113]을 비트 라인[190]에 접촉시킨다.
상기 셀들을 복수로 구성하여 메로리 IC 의 어레이(array)를 형성한다. 셀들의 어레이는 워드 라인과 비트 라인으로 연계된다. 셀로의 억세스(access)는 각셀의 상응하는 워드 라인 및 비트 라인을 활성화시켜 이루어진다.
도 2a는, IC 의 절단면을 도시한 것이다. 상기 IC는 예를 들면 실리콘으로 구성된 기판을 포함한다. 절연체 또는 에피텍셜(epitaxial)상의 실리콘과 같은, 다른 반도체 기판도 또한 사용가능하다. 기판[200]은 패드 스택(pad stack)[211]을 가지고 있다. 패드 스택은 IC 의 공정을 용이하게 하는 다양한 층으로 구성된다. 전형적으로, 패드 스택은 예를 들면, 열산화법(thermal oxidation)으로 형성된 패드 산화층[212]을 포함한다. 패드 산화층 상부는 패드 에칭 정지층[211]이다. 패드 에칭 정지층은 다른 소자 층들이 선택적으로 에칭되거나 연마될수 있도록 하는 물질로 구성되어 IC 제조 공정을 용이하게 한다. 예를 들면, 에칭 정지부는 폴리 또는 유전체 칼라부(poly or dielectric collar)가 선택적으로 제거될수 있는 물질로 구성된다. 한 실시예에서 , 패드 정지층은 예를 들면, 저압 화학적 증착법(low pressure chemical vapor deposition;LPCVD) 또는 플라즈마 강화 화학적 증착법(plasma enheanced chemical vapor deposition;PECVD)와 같은 화학적 증착법(chemical vapor deposition;CVD)을 포함하는 통상의 기술을 사용하여 형성된다. 다른 타입의 에칭 정지층도 사용 가능하다. 패드 스택은 깊은 트렌치[205]를 에칭하기 위해 사용되는 하드 마스크층(hard mask layer)(미도시)과 같은 부가적인 층이나 층들을 포함할수도 있다. 통상적으로, 상기 하드 마스크층은 트렌치 형성후 제거된다.
기판은 미완성의 트렌치 커패시터를 포함한다. 설명의 목적으로, 상기 트렌치 커패시터의 상부만을 도시하였다. 하부는 도 1에 도시된 트렌치 커패시터와 유사할 것이다. 칼라부[110]는 트렌치 주위벽(sidewall)을 라이닝하면서, 트렌치 커패시터의 상부에 형성된다. 상기 칼라부는 예를 들면, 테트레시로소실란(tetraethyloxosilane;TEOS)에서 형성된 산화물과 같은 유전체 물질로 구성된다. 질화물층은 상기 산화물 칼라부위에 제공되어 칼라부 분리 특성을 개선시킨다. 폴리[220]은 전형적으로 트렌치를 채우는데 사용된다. 상기 폴리는 도펀트(dopant)로 도핑된다. 실시예에서, 상기 폴리는 인(P) 또는 비소(As)와 같은 n 타입 도펀트로 도핑된다. 별법으로, p 타입 도펀트는 p 타입 어레이 셀에 사용될 것이다. 기판의 표면은 패드 정지층에 선택적으로 연마된다. 화학적 기계 연마법(chemical mechanical polish;CMP)같은 연마는 패드층의 물질보다 상기 폴리를 더 빠른 속도로 연마한다. 그래서 상기 CMP는 평면 표면(planar surface)[227]을 생성하는데 있어, 패드 정지층을 제거하지 않고 표면에서 과잉 폴리 물질을 제거하게 된다.
도 2b를 보면, 에칭은 매립층(buried layer)을 형성하는데 사용된다. 예를 들면, 패드 정지부와 칼라부에 선택적인 반응성 이온 에칭법(reactive ion etch;RIE)을 사용한다. 상기 에칭은 기판의 표면[208] 아래로 함몰 영역[240]을 형성한다. 본 발명에 따라, 에칭은 트렌치내부의 폴리를 함몰시켜 매립층의 상부 표면[250]을 구성한다. 후속의 공정은 적은 양의 물질을 제거하여 트렌치를 추가로 함몰시키지만, 추가적인 물질의 제거량은 무시할만 한 양이다. 따라서, 상기 에칭은 매립층의 상부 표면을 효과적으로 구성한다. 매립 스트랩(strap) 상부 표면의 깊이는, 트렌치 상부에 위치하는 소자층과의 분리와 같은 설계 요구에 따라 달라진다. 예를 들면, 폴디드 비트 라인 구조에서 통과 워드 라인은 상기 트렌치 상부에 위치된다. 소자층과 매립 스트랩 상부간의 거리(전형적으로 기판의 표면에서)는 분리 물질이 상기 두 구조 사이의 분리를 제공하기에 충분하게 커야 한다. 전형적으로, 매립된 스트립의 상부 표면의 깊이는 약 50 nm이다. 물론, 함몰 깊이는 변할수 있으며, 소망의 전기적 특성을 달성하기 위한 특별한 적용예에 맞게 최적화될 것이다.
도 2c를 보면, 표면[250] 상부의 유전체 칼라부는 제거되어 있다. 칼라부의 제거는 예를 들면, 화학적 건식 에칭(chemical dry ethc) 또는 습식 에칭(wet etch)과 같은 등방성 에칭(isotropic etch)에 의해 이루어진다. 상기 에칭은 패드 정지부 및 폴리에 대해 선택적이다. 본 발명에 따라, 에칭을 통해, 표면[250]하부의 칼라부를 함몰시키고 매립층의 기부(bottom)를 구성한다. 따라서, 함몰 영역[255]은 트렌치를 둘러싸고 있는 표면[250]의 아래에 제공된다. 전형적으로, 에칭은 상기 칼라부를 표면[250]아래로 약 50 ∼ 100 nm 깊이로 함몰시켜 매립된 스트립층 두께가 약 50 ∼ 100 nm 가 되도록 한다. 물론, 상기 에칭의 깊이는 저항값등과 같은 설계상 요구에 따라 변할수 있다.
도 2d에서 라이너[260]은 패드 정지층의 표면, 트렌치 주위벽, 및 표면[250]을 커버하도록 퇴적된다. 실시예에서, 라이너는 폴리 실리콘 또는 비정질(amorphous) 실리콘과 같은 도핑되지 않은 실리콘으로 구성된다. 게르마늄(Ge), 탄소(C), 또는 Ge-Si 또는 Si-C 화합물을 포함하는 화합물은 라이너를 형성하는데 사용될수 있을 것이다. 라이너는 예를 들면, LPCVD 과 같은 통상의 기술로 형성될수 있다.
상기 라이너는 함몰 영역[255]을 채울만클 충분히 두껍다. 라이너의 두께는 칼라부의 두께에 달려 있다. 상기 라이너는 적어도 칼라부의 두께의 반이 된다. 전형적으로, 칼라부 두께는 약 30 nm이다. 20 ∼ 40 nm 두께의 라이너는 함몰 지역[225]을 채우는데 충분하다.
별법으로, 도 2e에서 도시한 바와 같이, 라이너[260]은 선택적 에피텍셜 기술에 의해 퇴적된 실리콘으로 구성된다. 상기 기술들은 본 명세서에서 참조로 인용되는 문헌(S.M. Sze, "VLSI Technology", 2nd ed., New York, McGraw-Hill, 1998)에 기술되어 있다. 선택적 에피텍셜 기술은 함몰 영역[255]을 채우면서, 트렌치 주위벽[20] 및 표면[250]상에 라이너를 용이하게 퇴적시킨다.
도 2f를 보면, 라이너에서 과잉 물질은 제거되고 함몰 영역[255]을 채우는 라이너 물질은 남아 있다. 과잉 라이너 물질의 제거는 예를 들면, 화학적 건식 에칭 또는 습식 에칭과 같은 등방성 에칭에 의해 이루어진다. 따라서, 두께 T를 가지는 매립층[270]이 생성된다.
어떤 경우에 있어서, 상기 에피텍셜층은 충분히 얇아서 트렌치 주위벽[20]과 표면[250]을 라이닝하는 과잉 물질은 열산화 고정에 의해 소모되고, 에피텍셜층으로 채워진 함몰 영역만 남는다. 전형적으로, 상기 에피텍셜층은 약 20 ∼ 40 nm 두께일 것이다. 상기로 인해 과잉 라이너 물질의 제거에 사용된 에칭이 편리하게 생략될수 있다. 산화 공정은 IC 제작 과정중 후속 열공정의 일부로서 통합된 또는 분리된 공정이 될수 있다.
매몰층의 상부를 효과적으로 구성함으로써 먼저, 매립층 두께의 효과적 제어가 가능해진다. 이것은 개선된 집적 설계 및 소자 성능을 가져온다.
예를 들면, 도 1에 도시된 DRAM 셀을 생산하기 위한 활성화 영역(active region)의 구성, 비활성화 영역(non-active region)내의 분리 형성, 활성화 영역내의 트랜지스터 형성, 및 그외 공정들이 계속되어 IC를 완성하게 된다. 연계(interconnect)가 그후 형성되어, 전자 제품에 사용되는 패키지화된 IC가 만들어진다.
매립층의 윗표면을 구성하고 그후 매립층의 하부 표면을 구성함으로써 칩내부의 편차가 감소한다. 매몰층의 상부를 효과적으로 구성함으로써 매립층 두께의 효과적 제어가 가능하고 IC 의 성능도 개선된다. 이것은 개선된 집적 설계 및 소자 성능을 가져온다.
Claims (1)
- 매립층을 형성하는 방법에 있어서,반도체 물질로 채워진 트렌치부로서, 트렌치부 상부에서 트렌치부 주위벽과 상기 반도체 물질을 격리시키고 트렌치부의 상부 주위벽에 라이닝된 유전체 칼라부를 가지는 상기 트렌치부를 기판에 형성하는 단계 ;매립층의 윗표면을 구성하도록, 기판의 표면아래로 반도체 물질을 함몰시키는 단계 ;반도체 물질의 윗표면을 감싸는 함몰 영역을 형성해 함몰 영역의 기저 표면이 매립층의 하부 표면을 구성하도록 매립층의 윗표면 아래로 상기 칼라부를 함몰시키는 단계 ;상기 함몰 영역을 채우도록 라이너를 퇴적시키는 단계 ; 및라이너로 채워진 함몰 영역을 형성하도록, 상기 트렌치부의 주위벽과 상기 반도체 물질의 윗표면을 라이닝하는 상기 라이너에서, 과잉 물질을 제거하는 단계를 포함하는 것을 특징으로 하는 매립층 형성 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/052,683 US6080618A (en) | 1998-03-31 | 1998-03-31 | Controllability of a buried device layer |
US9/052,683 | 1998-03-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR19990078429A true KR19990078429A (ko) | 1999-10-25 |
Family
ID=21979225
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990011139A KR19990078429A (ko) | 1998-03-31 | 1999-03-31 | 매립 장치층의 개선된 제어방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6080618A (ko) |
EP (1) | EP0948043B1 (ko) |
JP (1) | JPH11312794A (ko) |
KR (1) | KR19990078429A (ko) |
CN (1) | CN1238899C (ko) |
DE (1) | DE69910293T2 (ko) |
TW (1) | TW404046B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100954416B1 (ko) * | 2002-11-12 | 2010-04-26 | 매그나칩 반도체 유한회사 | 트렌치형 커패시터의 제조방법 |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6074909A (en) * | 1998-07-31 | 2000-06-13 | Siemens Aktiengesellschaft | Apparatus and method for forming controlled deep trench top isolation layers |
US6180480B1 (en) * | 1998-09-28 | 2001-01-30 | International Business Machines Corporation | Germanium or silicon-germanium deep trench fill by melt-flow process |
GB9915589D0 (en) * | 1999-07-02 | 1999-09-01 | Smithkline Beecham Plc | Novel compounds |
US6225234B1 (en) | 2000-03-30 | 2001-05-01 | Lam Research Corporation | In situ and ex situ hardmask process for STI with oxide collar application |
US6573137B1 (en) * | 2000-06-23 | 2003-06-03 | International Business Machines Corporation | Single sided buried strap |
US6809368B2 (en) * | 2001-04-11 | 2004-10-26 | International Business Machines Corporation | TTO nitride liner for improved collar protection and TTO reliability |
US6528367B1 (en) | 2001-11-30 | 2003-03-04 | Promos Technologies, Inc. | Self-aligned active array along the length direction to form un-biased buried strap formation for sub-150 NM BEST DRAM devices |
US6759335B2 (en) | 2001-12-12 | 2004-07-06 | Promos Technologies, Inc. | Buried strap formation method for sub-150 nm best DRAM devices |
KR100493025B1 (ko) | 2002-08-07 | 2005-06-07 | 삼성전자주식회사 | 반도체 메모리 장치의 제조 방법 |
FR2845522A1 (fr) * | 2002-10-03 | 2004-04-09 | St Microelectronics Sa | Circuit integre a couche enterree fortement conductrice |
US6962857B1 (en) | 2003-02-05 | 2005-11-08 | Advanced Micro Devices, Inc. | Shallow trench isolation process using oxide deposition and anneal |
US7238588B2 (en) * | 2003-01-14 | 2007-07-03 | Advanced Micro Devices, Inc. | Silicon buffered shallow trench isolation |
US7648886B2 (en) * | 2003-01-14 | 2010-01-19 | Globalfoundries Inc. | Shallow trench isolation process |
US6673696B1 (en) * | 2003-01-14 | 2004-01-06 | Advanced Micro Devices, Inc. | Post trench fill oxidation process for strained silicon processes |
US7422961B2 (en) * | 2003-03-14 | 2008-09-09 | Advanced Micro Devices, Inc. | Method of forming isolation regions for integrated circuits |
JP4483179B2 (ja) * | 2003-03-03 | 2010-06-16 | 株式会社デンソー | 半導体装置の製造方法 |
US6921709B1 (en) | 2003-07-15 | 2005-07-26 | Advanced Micro Devices, Inc. | Front side seal to prevent germanium outgassing |
US7033885B2 (en) * | 2003-09-29 | 2006-04-25 | Nanya Technology Corporation | Deep trench structure manufacturing process |
US7462549B2 (en) * | 2004-01-12 | 2008-12-09 | Advanced Micro Devices, Inc. | Shallow trench isolation process and structure with minimized strained silicon consumption |
US7034352B2 (en) * | 2004-02-11 | 2006-04-25 | Infineon Technologies Ag | DRAM with very shallow trench isolation |
US20060166433A1 (en) * | 2005-01-26 | 2006-07-27 | Min-Soo Kim | Recessed collar etch for buried strap window formation without poly2 |
DE102005039667A1 (de) * | 2005-08-22 | 2007-03-01 | Infineon Technologies Ag | Verfahren zum Herstellen einer Struktur mit geringem Aspektverhältnis |
DE102007035832B4 (de) * | 2007-07-31 | 2012-03-29 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Verfahren zur Herstellung eines SOI-Halbleiterbauelements und Halbleiterbauelement mit Grabenkondensator |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5389559A (en) * | 1993-12-02 | 1995-02-14 | International Business Machines Corporation | Method of forming integrated interconnect for very high density DRAMs |
US5395786A (en) * | 1994-06-30 | 1995-03-07 | International Business Machines Corporation | Method of making a DRAM cell with trench capacitor |
US5792685A (en) * | 1996-02-22 | 1998-08-11 | Siemens Aktiengesellschaft | Three-dimensional device layout having a trench capacitor |
US5717628A (en) * | 1996-03-04 | 1998-02-10 | Siemens Aktiengesellschaft | Nitride cap formation in a DRAM trench capacitor |
TW425718B (en) * | 1997-06-11 | 2001-03-11 | Siemens Ag | Vertical transistor |
-
1998
- 1998-03-31 US US09/052,683 patent/US6080618A/en not_active Expired - Fee Related
-
1999
- 1999-03-09 TW TW088103608A patent/TW404046B/zh active
- 1999-03-10 DE DE69910293T patent/DE69910293T2/de not_active Expired - Fee Related
- 1999-03-10 EP EP99104721A patent/EP0948043B1/en not_active Expired - Lifetime
- 1999-03-29 JP JP11086314A patent/JPH11312794A/ja not_active Withdrawn
- 1999-03-31 KR KR1019990011139A patent/KR19990078429A/ko not_active Application Discontinuation
- 1999-03-31 CN CNB991046188A patent/CN1238899C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100954416B1 (ko) * | 2002-11-12 | 2010-04-26 | 매그나칩 반도체 유한회사 | 트렌치형 커패시터의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
TW404046B (en) | 2000-09-01 |
DE69910293D1 (de) | 2003-09-18 |
DE69910293T2 (de) | 2004-06-09 |
JPH11312794A (ja) | 1999-11-09 |
EP0948043A3 (en) | 2000-02-09 |
US6080618A (en) | 2000-06-27 |
CN1248797A (zh) | 2000-03-29 |
EP0948043B1 (en) | 2003-08-13 |
CN1238899C (zh) | 2006-01-25 |
EP0948043A2 (en) | 1999-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6080618A (en) | Controllability of a buried device layer | |
KR100587782B1 (ko) | 에피 매설층을 갖는 병 형상의 트렌치 커패시터 | |
EP1199745B1 (en) | Method of forming vertical transistor trench capacitor DRAM with SOI logic devices | |
US5945704A (en) | Trench capacitor with epi buried layer | |
US6426253B1 (en) | Method of forming a vertically oriented device in an integrated circuit | |
US6163045A (en) | Reduced parasitic leakage in semiconductor devices | |
US6806137B2 (en) | Trench buried bit line memory devices and methods thereof | |
US6008513A (en) | Dynamic random access memory (DRAM) cells with minimum active cell areas using sidewall-space bit lines | |
US6184549B1 (en) | Trench storage dynamic random access memory cell with vertical transfer device | |
US5065273A (en) | High capacity DRAM trench capacitor and methods of fabricating same | |
KR100598301B1 (ko) | 절연 칼라를 가진 트렌치 커패시터 | |
KR100659810B1 (ko) | Dram 셀 및 dram 셀 제조 프로세스 | |
KR100399269B1 (ko) | 절연 칼라를 가진 트렌치 커패시터 및 그 제조 방법 | |
EP1396010B1 (en) | A method of fabricating embedded vertical dram cells and dual workfunction logic gates | |
US6309924B1 (en) | Method of forming self-limiting polysilicon LOCOS for DRAM cell | |
KR20000005862A (ko) | 반도체칩제조를위한워드라인측벽에인접하여형성되는수직형소자및그제조방법 | |
KR19990030047A (ko) | 산화 응력이 감소된 소자를 사용하는 컴퓨터시스템 | |
KR100481035B1 (ko) | 수직형트랜지스터 | |
US6812091B1 (en) | Trench capacitor memory cell | |
US6638812B2 (en) | Method for producing a memory cell for a semiconductor memory | |
US20020167045A1 (en) | Increase in deep trench capacitance by a central ground electrode | |
EP0905783B1 (en) | Vertical transistor implemented in a memory cell comprising a trench capacitor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |