KR19990074559A - 액정 표시 장치용 박막 트랜지스터 기판 - Google Patents

액정 표시 장치용 박막 트랜지스터 기판 Download PDF

Info

Publication number
KR19990074559A
KR19990074559A KR1019980008236A KR19980008236A KR19990074559A KR 19990074559 A KR19990074559 A KR 19990074559A KR 1019980008236 A KR1019980008236 A KR 1019980008236A KR 19980008236 A KR19980008236 A KR 19980008236A KR 19990074559 A KR19990074559 A KR 19990074559A
Authority
KR
South Korea
Prior art keywords
line
gate
gate line
data line
liquid crystal
Prior art date
Application number
KR1019980008236A
Other languages
English (en)
Other versions
KR100543025B1 (ko
Inventor
김양선
김진석
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980008236A priority Critical patent/KR100543025B1/ko
Publication of KR19990074559A publication Critical patent/KR19990074559A/ko
Application granted granted Critical
Publication of KR100543025B1 publication Critical patent/KR100543025B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Liquid Crystal (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

액정 표시 장치용 박막 트랜지스터 기판 위에 형성하는 게이트선을 부분적으로 굴곡지게 형성하고, 게이트선 위에 게이트 절연막을 적층하고, 게이트선의 굴곡진 부분 상부에서 게이트선과 교차하도록 데이터선을 형성한다. 이 때, 게이트선의 굴곡은 사인파나 삼각파 모양으로 형성할 수 있다. 이렇게 하면, 데이터선을 형성하는 과정에서 게이트선에 의한 단차로 인해 형성될 수 있는 데이터선 금속층과 감광제 사이의 틈으로 식각제가 침투하는 것이 지연됨으로써, 데이터선이 단선되는 것을 방지할 수 있다.

Description

액정 표시 장치용 박막 트랜지스터 기판
이 발명은 액정 표시 장치용 박막 트랜지스터 기판에 관한 것으로서, 더 자세하게는 데이터선과 교차하는 부분의 게이트선을 굴곡지게 형성하여 데이터선이 단선되는 것을 방지한 액정 표시 장치용 박막 트랜지스터 기판에 관한 것이다.
이제, 도면을 참고로 하여 종래의 액정 표시 장치용 박막 트랜지스터 기판에 대하여 설명한다.
도 1은 종래의 기술에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이다.
절연 기판 위에 게이트선(20)이 가로로 뻗어 있고, 게이트 전극(210)이 게이트선(20)의 분지(分枝)로서 형성되어 있으며, 게이트선(20) 및 게이트 전극(210)의 위에는 게이트 절연막(도시하지 않음)이 적층되어 있다. 게이트 절연막 위에는 세로로 데이터선(60)이 뻗어 있어서 게이트 절연막을 사이에 두고 게이트선(20)과 데이터선(60)이 교차하는 지역(90)이 존재한다. 게이트 전극(210) 상부의 게이트 절연막 위에는 비정질 규소 등으로 이루어진 반도체층(40)이 형성되어 있고, 반도체층(40)의 위에는 게이트 전극(40)을 중심으로 하여 양쪽으로 드레인 전극(620)과 소스 전극(610)이 형성되어 있는데, 소스 전극(610)은 데이터선(60)의 분지이다. 소스 및 드레인 전극(610, 620)과 데이터선(60)의 위에는 보호막(도시하지 않음)이 적층되어 있는데, 보호막에는 드레인 전극(620)을 노출시키는 접촉구(710)가 형성되어 있다. 보호막 위에는 화소 전극(80)이 형성되어서 접촉구(710)를 통해 드레인 전극(620)과 전기적으로 연결되어 있다.
이러한 액정 표시 장치용 박막 트랜지스터 기판에서는 게이트선(20)의 두께로 인해 게이트 절연막에 단차가 발생한다. 그런데 습식 식각을 이용하여 게이트 절연막 위에 데이터선(60)을 형성하는 경우에는, 금속층을 적층하고 사진 공정을 통해 금속층 위에 데이터선(60) 모양으로 감광제 패턴을 형성한 다음 액체인 식각제를 기판 위에 흘려줌으로써 감광제로 덮여 있지 않은 금속층을 깎아 낸다. 이 때, 게이트선(20)에 의해 발생한 단차는 게이트 절연막 위의 금속층과 금속층 위의 감광제층에도 존재하고, 단차가 존재하는 부분에서는 감광제층이 금속층에 완전히 밀착되지 못하여 틈이 생기게 된다. 그런데 종래의 액정 표시 장치용 박막 트랜지스터 기판에서는 게이트선(20)이 데이터선(60)과의 교차 지역(90)에서도 직선형으로 형성되어 있어서 단차로 인한 금속층과 감광제층 사이의 틈도 게이트선을 따라 직선으로 형성된다. 이러한 직선형 틈을 통해서는 습식 식각제가 침투하기 용이하여 틈을 따라 식각제가 침투하면서 감광제로 덮여 있는 부분까지 식각하여 데이터선(60)을 단선시키는 경우가 자주 발생한다.
본 발명이 이루고자 하는 기술적 과제는 액정 표시 장치용 박막 트랜지스터 기판의 게이트선과 데이터선과의 교차 지역에서 데이터선이 단선되는 것을 방지하는 것이다.
도 1은 종래의 기술에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고,
도 2는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고,
도 3은 도 2에서 Ⅲ-Ⅲ'선을 따라 절단한 단면도이다.
위와 같은 과제를 해결하기 위하여 본 발명에서는 절연 기판 위에 형성하는 게이트선을 부분적으로 굴곡지게 형성하고, 게이트선 위에 게이트 절연막을 적층하고, 게이트선의 굴곡진 부분 상부에서 게이트선과 교차하도록 데이터선을 형성한다.
이 때, 게이트선이 이루는 굴곡은 2주기 이상의 사인파(sine wave) 모양이거나 삼각파 모양일 수 있다.
이렇게 하면, 데이터선을 형성하는 과정에서 게이트선에 의한 단차로 인해 형성될 수 있는 데이터선 금속층과 감광제 사이의 틈으로 식각제가 침투하는 것을 지연시킴으로써, 데이터선이 단선되는 것을 방지할 수 있다.
이제 첨부한 도면을 참고로 하여, 본 발명의 실시예에 대하여 상세히 설명한다.
도 2는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고, 도 3은 도 2에서 Ⅲ-Ⅲ'선을 따라 절단한 단면도이며, 도 3에서 세로로 그어진 점선은 도 2에서 Ⅲ-Ⅲ'선이 꺾인 지점을 나타낸다.
절연 기판(1) 위에 알루미늄 합금 등으로 이루어져 있으며, 두께가 2000Å에서 3000Å 정도인 게이트선(2)이 가로 방향으로 뻗어 있고, 게이트선(2)의 분지(分枝)인 게이트 전극(21)이 세로로 형성되어 있다. 이 때, 게이트선(2)은 이후에 형성될 데이터선(6)과 교차되는 부분(9)에서 굴곡을 이루도록 형성되어 있는데, 굴곡은 사인파(sine wave)나 삼각파 등 다양한 모양으로 형성할 수 있다. 게이트선(2)과 게이트 전극(21)의 위에는 질화 규소(SiNx) 등으로 이루어져 있으며, 두께가 4000Å 정도인 게이트 절연막(3)이 적층되어 있고, 게이트 전극(21) 상부의 게이트 절연막(3) 위에는 비정질 규소 등으로 이루어져 있으며, 두께가 2000Å 정도인 반도체층(4)이 형성되어 있으며, 반도체층(4) 위에는 게이트 전극(21)을 중심으로 하여 양쪽으로 분리되어 있으며, 두께가 500Å 정도인 n+ 로 고농도로 도핑된 비정질 규소층(51, 52)이 형성되어 있다. 도핑된 비정질 규소층(51, 52)의 위에는 알루미늄 합금 등으로 이루어져 있으며, 두께가 1500Å에서 3000Å 정도인 소스 전극(61)과 드레인 전극(62)이 형성되어 있는데, 소스 전극(61)은 연장되어 게이트 절연막(3) 위에 세로 방향으로 뻗어 있는 데이터선(6)에 연결되어 있다. 데이터선(6), 소스 전극(61) 및 드레인 전극(62)의 위에는 2000Å에서 3000Å 정도 두께의 보호막(7)이 적층되어 있는데, 보호막(7)에는 드레인 전극(62)을 노출시키는 접촉구(71)가 형성되어 있다. 보호막(7) 위에는 ITO(indium tin oxide) 등으로 이루어져 있으며, 두께가 500Å 정도인 화소 전극(8)이 형성되어 있다.
이렇게 게이트선(2)과 데이터선(6)의 교차 부분(9)에서 게이트선(2)을 굴곡지게 형성하면, 게이트 절연막(3) 위에 데이터선(6) 금속을 증착하고 데이터선(6) 금속층 위에 감광제를 도포하고, 노광, 현상하여 데이터선(6) 모양으로 감광제 패턴을 형성한 다음 습식 식각을 통해 데이터선(6)을 형성하는 과정에서, 게이트선(2)과 데이터선(6)의 교차 부분(9)에서 게이트선(2)에 의해 발생하는 단차로 인해 데이터선(6) 금속층과 감광제 사이에 틈이 형성되더라도 그 모양이 구불구불하게 되므로 식각제가 이 틈을 통해 침투하는 것을 지연시킬 수 있다. 식각제가 침투하는 것을 효과적으로 지연시키기 위해서는 굴곡의 빈도가 높을수록 유리할 것이므로 사인파나 삼각파 모양의 경우에는 2주기 이상의 파형이 나타나도록 하는 것이 좋다.
본 발명의 실시예에서는 게이트선의 양쪽을 모두 굴곡진 형태로 형성하였지만 한쪽만을 굴곡지게 형성하고 다른 한쪽은 직선으로 형성할 수도 있다.
본 발명과 같이 게이트선과 데이터선이 교차하는 부분에서 게이트선을 구불구불하게 형성하면, 데이터선을 형성하는 과정에서 식각제가 데이터선 금속층과 감광제 사이로 침투하여 데이터선을 식각함으로 인해 데이터선이 단선되는 것을 방지할 수 있다.

Claims (3)

  1. 절연 기판,
    상기 기판 위에 형성되어 있으며, 일정 부분에서 굴곡지게 형성되어 있는 게이트선,
    상기 게이트선 위에 적층되어 있는 게이트 절연막,
    상기 게이트 절연막 위에 형성되어 있으며, 상기 게이트선의 굴곡진 부분 상부에서 상기 게이트선과 교차하는 데이터선을 포함하는 액정 표시 장치용 박막 트랜지스터 기판.
  2. 제1항에서,
    상기 게이트선의 굴곡은 2주기 이상의 사인파 모양인 액정 표시 장치용 박막 트랜지스터 기판.
  3. 제1항에서,
    상기 게이트선의 굴곡은 2주기 이상의 삼각파 모양인 액정 표시 장치용 박막 트랜지스터 기판.
KR1019980008236A 1998-03-12 1998-03-12 액정 표시 장치용 박막 트랜지스터 기판 KR100543025B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980008236A KR100543025B1 (ko) 1998-03-12 1998-03-12 액정 표시 장치용 박막 트랜지스터 기판

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980008236A KR100543025B1 (ko) 1998-03-12 1998-03-12 액정 표시 장치용 박막 트랜지스터 기판

Publications (2)

Publication Number Publication Date
KR19990074559A true KR19990074559A (ko) 1999-10-05
KR100543025B1 KR100543025B1 (ko) 2006-05-12

Family

ID=37181307

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980008236A KR100543025B1 (ko) 1998-03-12 1998-03-12 액정 표시 장치용 박막 트랜지스터 기판

Country Status (1)

Country Link
KR (1) KR100543025B1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100527085B1 (ko) * 2001-05-30 2005-11-09 비오이 하이디스 테크놀로지 주식회사 프린지 필드 스위칭 액정표시장치의 제조방법
KR100776503B1 (ko) * 2002-12-02 2007-11-15 엘지.필립스 엘시디 주식회사 액정표시장치의 화소구조
KR100835971B1 (ko) * 2001-12-24 2008-06-09 엘지디스플레이 주식회사 횡전계방식 액정표시장치용 어레이기판과 그 제조방법
US7453538B2 (en) 2002-12-31 2008-11-18 Lg Display Co., Ltd. Liquid crystal display device with notched gate line and gate electrode
KR100900361B1 (ko) * 2002-10-14 2009-06-02 하이디스 테크놀로지 주식회사 액정표시장치의 제조방법

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100249191B1 (ko) * 1992-08-11 2000-03-15 구본준 표시소자의 액정표시장치 제조방법

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100527085B1 (ko) * 2001-05-30 2005-11-09 비오이 하이디스 테크놀로지 주식회사 프린지 필드 스위칭 액정표시장치의 제조방법
KR100835971B1 (ko) * 2001-12-24 2008-06-09 엘지디스플레이 주식회사 횡전계방식 액정표시장치용 어레이기판과 그 제조방법
KR100900361B1 (ko) * 2002-10-14 2009-06-02 하이디스 테크놀로지 주식회사 액정표시장치의 제조방법
KR100776503B1 (ko) * 2002-12-02 2007-11-15 엘지.필립스 엘시디 주식회사 액정표시장치의 화소구조
US7453538B2 (en) 2002-12-31 2008-11-18 Lg Display Co., Ltd. Liquid crystal display device with notched gate line and gate electrode
US8305510B2 (en) 2002-12-31 2012-11-06 Lg Display Co., Ltd. Liquid crystal display device with notched gate line and gate electrode

Also Published As

Publication number Publication date
KR100543025B1 (ko) 2006-05-12

Similar Documents

Publication Publication Date Title
KR100299381B1 (ko) 고개구율 및 고투과율을 갖는 액정표시장치 및 그 제조방법
KR100333983B1 (ko) 광시야각 액정 표시 장치용 박막 트랜지스터 어레이 기판 및그의 제조 방법
KR101002338B1 (ko) 금속 배선의 형성방법 및 이를 이용한 액정표시장치의제조방법
KR100543025B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판
KR100288150B1 (ko) 액정표시장치의 제조방법
KR100476045B1 (ko) 프린지 필드 스위칭 모드 액정표시장치
TW584908B (en) Method of manufacturing IPS-LCD by using 4-mask process
KR100552297B1 (ko) 액정 표시 장치 및 그 제조 방법
KR100341126B1 (ko) 고개구율 및 고투과율 액정 표시 장치 및 그 제조방법
KR20010091686A (ko) 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법
KR100271040B1 (ko) 액정표시장치의 배선구조 및 그 제조방법(the line structure of the lcd and the method of manufacturing the same)
KR100668136B1 (ko) 박막 트랜지스터 액정 표시 장치의 제조 방법
KR100646780B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법
KR100580390B1 (ko) 액정 표시 장치
KR100580400B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법
KR100330096B1 (ko) 액정표시장치
JP2643022B2 (ja) アクティブマトリクス液晶表示装置及びその製造方法
KR19990040307A (ko) 몰리브데늄-텅스텐 합금을 이용한 액정표시장치와 그 제조방법
KR100502813B1 (ko) 박막트랜지스터의제조방법,박막트랜지스터기판및그제조방법
KR100309922B1 (ko) 액정표시장치의제조방법
KR100315913B1 (ko) 액정표시장치및그제조방법
KR20020028005A (ko) 배선의 구조 및 그 형성 방법과 이를 이용한 박막트랜지스터 기판 및 그 제조 방법
KR100543037B1 (ko) 평면 구동 방식의 액정 표시 장치 및 그 제조방법
KR100569272B1 (ko) 프린지 필드 구동 액정표시장치의 제조방법
KR100268307B1 (ko) 액정표시장치 액티브패널의 구조 및 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111214

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee