KR19990051851A - 디스크 재생 장치의 리드 회로 - Google Patents

디스크 재생 장치의 리드 회로 Download PDF

Info

Publication number
KR19990051851A
KR19990051851A KR1019970071264A KR19970071264A KR19990051851A KR 19990051851 A KR19990051851 A KR 19990051851A KR 1019970071264 A KR1019970071264 A KR 1019970071264A KR 19970071264 A KR19970071264 A KR 19970071264A KR 19990051851 A KR19990051851 A KR 19990051851A
Authority
KR
South Korea
Prior art keywords
output signal
signal
equalizer
analog
digital
Prior art date
Application number
KR1019970071264A
Other languages
English (en)
Inventor
전기
Original Assignee
구본준
엘지반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 엘지반도체 주식회사 filed Critical 구본준
Priority to KR1019970071264A priority Critical patent/KR19990051851A/ko
Priority to US09/143,689 priority patent/US5999511A/en
Priority to DE19843153A priority patent/DE19843153C2/de
Priority to JP10319676A priority patent/JPH11345461A/ja
Publication of KR19990051851A publication Critical patent/KR19990051851A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/08Disposition or mounting of heads or light sources relatively to record carriers
    • G11B7/09Disposition or mounting of heads or light sources relatively to record carriers with provision for moving the light beam or focus plane for the purpose of maintaining alignment of the light beam relative to the record carrier during transducing operation, e.g. to compensate for surface irregularities of the latter or for track following
    • G11B7/0941Methods and circuits for servo gain or phase compensation during operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10037A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/004Recording, reproducing or erasing methods; Read, write or erase circuits therefor
    • G11B7/005Reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/007Arrangement of the information on the record carrier, e.g. form of tracks, actual track shape, e.g. wobbled, or cross-section, e.g. v-shaped; Sequential information structures, e.g. sectoring or header formats within a track
    • G11B7/00736Auxiliary data, e.g. lead-in, lead-out, Power Calibration Area [PCA], Burst Cutting Area [BCA], control information

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

본 발명은 디스크 재생 장치의 리드 회로에 관한 것으로 특히, 적응적 디지털 등화기를 구비하여 전력 소모를 줄이면서 고배속에 적용 가능하도록 창안한 것이다. 이러한 본 발명은 디스크에서 검출된 고주파 신호(RFSUM)를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부(201)와, 이 자동 이득 제어부(201)의 출력 신호(RFOUT)의 대역폭을 샘플링 주파수의 1/2 이하로 줄이는 저역 통과 필터(202)와, 이 저역 통과 필터(202)의 출력 신호를 디지털 신호(DOUT)로 변환하는 6비트 아날로그/디지털 변환기(203)와, 이 아날로그/디지털 변환기(203)의 출력 신호(DOUT)를 입력받아 고주파 감쇄 성분을 보상하는 등화기(204)와, 상기 아날로그/디지털 변환기(203)의 출력 신호(DOUT)와 오프셋 전압(OFFSET)을 비교하여 그 비교 결과값을 상기 자동 이득 제어부(101)에 궤환함에 의해 상기 아날로그/디지털 변환기(203)의 출력 신호(DOUT)가 스윙(swing)의 중심이 되도록 하는 레벨 보상부(205)와, 상기 등화기(204)의 출력 신호(EQOUT)의 피크치를 구하여 소정 기준값(PEAK)과 비교함에 따라 상기 자동 이득 제어부(201)의 이득을 조정하는 이득 보상부(206)와, 상기 등화기(204)의 출력 신호(EQOUT)의 위상을 검출하여 그 검출 결과에 따라 상기 아날로그/디지털 변환기(203)의 샘플링 주파수를 조정하는 타이밍 제어부(207)로 구성한다.

Description

디스크 재생 장치의 리드 회로
본 발명은 디스크 재생 장치에 관한 것으로 특히, 적응적 디지털 등화기를 구비한 디스크 재생 장치의 리드 회로에 관한 것이다.
일반적으로 디스크 재생 장치는 픽업 유니트에서 데이터를 기록한 CD, DVD 등의 디스크에 레이저 광을 주사하여 그때의 광신호를 포토 센서(광 검출기)를 통해 전기적 신호로 변환하는데, 상기 광검출기가 4개의 영역으로 분할된 경우 각각의 전기적 신호는 최대 '0.2Vpp'가 되지 않으므로 프리 앰프를 이용하여 증폭한 후 그 증폭된 신호를 합하여 고주파 처리를 위한 회로에 입력시킨다.
이 후, 고주파 처리를 위한 회로에서 출력 신호는 DSP, 디코더 등의 프로세서를 통해 복원됨으로써 표시 장치의 화면에 영상으로 표시되거나 오디오 기기를 통해 음으로 재생된다.
도1 은 종래의 아날로그 등화기를 구비한 리드 회로의 블럭도로서 이에 도시된 바와 같이, 전치 증폭된 고주파 신호(RFSUM)를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부(AGC)(101)와, 이 자동 이득 제어부(101)의 출력 신호(RFOUT)을 입력받아 주파수 특성의 변형 즉, 고주파수 감쇄 성분을 보상하는 등화기(102)와, 이 등화기(102)의 출력 신호(EQOUT)를 디지털 신호로 변환하는 6비트 아날로그/디지털 변환기(103)와, 상기 등화기(103)의 출력 신호(EQOUT)의 중심값을 구하여 소정 기준값(VCM)과 비교함에 따라 상기 자동 이득 제어부(101)의 출력 신호의 중심 레벨을 보상하는 레벨 보상부(104)와, 상기 등화기(102)의 출력 신호(EQOUT)의 피크치를 구하여 소정 기준값(Vpeak)과 비교함에 따라 상기 자동 이득 제어부(101)의 이득을 조정하는 이득 보상부(105)와, 상기 아날로그/디지털 변환기(103)의 출력 신호(DOUT)의 속도를 검출하여 그 검출 결과에 따라 상기 아날로그/디지털 변환기(103)의 샘플링 주파수를 조정하는 타이밍 제어부(106)로 구성된다.
상기 레벨 보상부(104)는 등화기(102)의 출력 신호(EQOUT)의 중심값을 구하기 위한 저항(R1)과 캐패시터(C1)로 이루어진 미분회로와, 이 미분 회로의 출력값과 기준값(VCM)을 비교하여 기준값(VCM)이 큰 경우 자동 이득 조정부(101)의 출력 신호(RFOUT)의 중심값의 레벨을 높이고 기준값(VCM)이 작은 경우 그 출력신호(RFOUT)의 중심값의 레벨을 낮추는 비교기(AMP1)로 구성된다.
상기 이득 보상부(105)는 등화기(102)의 출력 신호(EQOUT)의 피크치를 구하는 피크치 검출기(111)와, 기준 피크치(Vpeak)와 상기 피크치 검출기(111)의 출력값을 비교하여 기준 피크치가 큰 경우 자동 이득 조정부(101)의 증폭 이득을 높이고 작은 경우 증폭 이득을 낮추는 비교기(AMP2)로 구성된다.
상기 타이밍 제어부(106)는 아날로그/디지털 변환기(103)의 출력 신호(DOUT)의 주파수를 검출하여 그 검출 결과에 따라 제어신호(PU/PD)를 출력하는 타이밍 검출기(112)과, 이 타이밍 검출기(112)의 출력 신호(PU/PD)를 직류 전압으로 변환하는 저역 통과 필터(113)와, 이 저역 통과 필터(113)의 출력 전압에 제어되어 샘플링 주파수를 발진시킴에 의해 아날로그/디지털 변환기(103)에 전송하는 전압 제어 발진기(114)로 구성된다.
도면의 미설명 부호 C2 는 비교기(AMP2)의 출력 신호를 안정시키기 위한 캐패시터이다.
이와같은 종래 기술의 동작 과정을 설명하면 다음과 같다.
광픽업 유니트로부터 전기적 신호로 변환되어 프리 앰프에서 증폭된 신호(RFSUM)는 자동 이득 제어부(101)에서 증폭되어 일정 레벨의 신호(RFOUT)로 출력된다.
이때, 자동 이득 제어부(101)의 출력 신호(RFOUT)는 등화기(102)로 입력됨과 동시에 트래킹 및 포커싱 제어를 위하여 서보 블럭(도면 미도시)로 입력된다.
이에 따라, 등화기(102)가 자동 이득 제어부(101)의 출력 신호를 입력받아 주파수 특성의 변형을 보상하면 아날로그/디지털 변환기(103)에서 디지털 신호로 변환하여 디지털 신호 처리를 위한 회로로 출력한다.
상기 등화기(102)는 아날로그 회로로 구성된 필터로서 필터의 특성은 도2 의 파형도에 도시된 바와 같이 저주파수에서 평탄하다가 특정 주파수 영역에서 이득이 부스트(boost)되는 형태를 갖는다.
이는 픽업 유니트에서 변환된 4개의 전기적 신호가 고주파수 성분이 감쇄되어 들어 오기 때문에 이를 보상하기 위한 것이다.
상기 등화기(102)의 주파수 특성 및 부스트 특성은 외부로부터 입력되는 계수 데이터(k)에 의해 제어된다.
이때, 레벨 보상부(104)는 저항(R1)과 캐패시터(C1)로 이루어진 미분회로에서 등화기(102)의 출력 신호(EQOUT)의 중심값을 검출하면 비교기(AMP1)가 기설정된 기준값(VCM)과 상기에서 검출된 평균값을 비교하여 기준값(VCM)이 큰 경우 자동 이득 제어부(101)의 출력 신호(RFOUT)의 중심값을 높이고 기준값(VCM)이 작은 경우 상기 출력 신호(RFOUT)의 중심값을 낮춘다.
이에 따라, 등화기(102)의 출력 신호(EQOUT)의 중심값이 기준값(VCM)이 되도록 함으로써 자동 이득 제어부(101)와 등화기(102)내에 구비된 많은 증폭기의 오프셋을 제거한다.
상기 캐패시터(C1)는 네거티브 피드백 루프의 안정성을 유지하는데 필요한 수 μ F 정도의 용량을 갖는다.
또한, 이득 보상부(105)는 피크치 검출기(111)가 등화기(102)의 출력 신호(EQOUT)의 피크치를 검출하면 비교기(AMP2)가 기설정된 기준값(Vpeak)과 비교하여 기준값(Vpeak)이 큰 경우 자동 이득 제어부(101)의 이득을 높이고 기준값(Vpeak)이 작은 경우 이득을 낮춘다.
따라서, 자동 이득 제어부(101)는 고주파 신호(RFSUM)를 증폭하여 항상 일정 레벨의 신호(RFOUT)를 출력한다.
상기 비교기(AMP2)의 출력 단자에 접속된 캐패시터(C2)는 네거티브 피드백 루프의 안정성을 유지하는데 필요한 수 μ F 정도의 용량을 갖는다.
한편, 타이밍 제어부(106)는 아날로그/디지털 변환기(103)에 샘플링 클럭을 공급하기 위하여 타이밍 검출기(112), 저역 통과 필터(113) 및 전압 제어 발진기(114)가 PLL 루프를 형성하여 아날로그/디지털 변환기(103)에 샘플링 클럭을 공급한다.
즉, 타이밍 제어부(106)는 타이밍 검출기(112)이 아날로그/디지털 변환기(103)가 등화기(102)의 출력 신호(EQOUT)의 피크치에 샘플링되도록 정확한 샘플링 타이밍을 찾기 위하여 상기 아날로그/디지털 변환기(103)의 출력 신호(DOUT)를 점검함에 의해 위상의 빠름 또는 늦음을 검출한다.
이에 따라, 타이밍 검출기(112)은 아날로그/디지털 변환기(103)의 출력 신호(DOUT)의 위상 업 또는 다운을 위한 제어 신호(PU/PD)를 출력한다.
이때, 저역 통과 필터(113)는 타이밍 검출기(112)의 출력 신호(PU/PD)에 비례하는 전압을 출력한다.
따라서, 전압 제어 발진기(114)가 저역 통과 필터(113)의 출력 전압에 제어되어 발진 주파수를 빠르게 또는 느리게 하면서 '240MHz'가 되도록 함으로써 아날로그/디지털 변환기(103)의 샘플링 주파수 및 위상을 가변하여 정확한 샘플링 타이밍이 되록 한다.
그러나, 종래의 회로는 아날로그 등화기가 많은 전력을 소모하는데 배속이 올라갈수록 전력 소모가 상승하여 등화기의 이상적인 특성을 구현하기 어려운 문제점이 있다.
예로, 현재 3배속에서 1W 이상의 전력이 소모되는데 4배속 이상에서는 아날로그 방식으로 등화기를 구현하기 어렵다.
따라서, 본 발명은 종래의 문제점을 개선하기 위하여 적응적 디지털 등화기를 구비하여 전력 소모를 줄이면서 고배속에 적용 가능하도록 창안한 디스크 재생 장치의 리드 회로를 제공함에 목적이 있다.
도 1은 종래의 리드 회로의 블럭도.
도 2는 등화기의 특성을 보인 파형도.
도 3은 본 발명의 실시예를 보인 블럭도.
* 도면의 주요부분에 대한 부호 설명 *
201 : 이득 자동 제어부 202,213 : 저역 통과 필터
203 : 아날로그/디지털 변환기 204 : 등화기
205 : 레벨 보상부 206 : 이득 보상부
207 : 타이밍 제어부 211 : 피크치 검출기
212 : 타이밍 검출기 214 : 전압 제어 발진기
본 발명은 상기의 목적을 달성하기 위하여 디스크에서 검출된 고주파 신호를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부(AGC)와, 샘플링시 겹칩 방지를 위하여 상기 자동 이득 제어부의 출력 신호의 대역폭을 샘플링 주파수의 1/2 이하로 줄이는 저역 통과 필터(LPF)와, 이 저역 통과 필터의 출력 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기와, 이 아날로그/디지털 변환기의 출력 신호를 입력받아 고주파수 감쇄 성분을 보상하는 디지털 등화기와, 상기 아날로그/디지털 변환기의 출력 신호이 기설정된 전압 레벨이 되도록 상기 자동 이득 제어부의 출력 신호의 중심값을 보상하는 레벨 보상부와, 상기 디지털 등화기의 출력 신호의 스윙 피크치가 일정 레벨이 되도록 상기 자동 이득 제어부의 이득을 조정하는 이득 보상부와, 상기 등화기의 출력 신호의 위상을 검출하여 그 검출 결과에 따라 상기 아날로그/디지털 변환기의 샘플링 주파수를 조정하는 타이밍 제어부로 구성함을 특징으로 한다.
이하, 본 발명을 도면에 의거 상세히 설명하면 다음과 같다.
도3 은 본 발명의 실시예를 보인 블록도로서 이에 도시한 바와 같이, 디스크로부터 검출되어 전치 증폭된 고주파 신호(RFSUM)를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부(AGC)(201)와, 샘플링시 겹칩 방지를 위하여 상기 자동 이득 제어부(201)의 출력 신호(RFOUT)의 대역폭을 샘플링 주파수의 1/2 이하로 줄이는 저역 통과 필터(202)와, 이 저역 통과 필터(202)의 출력 신호를 디지털 신호(DOUT)로 변환하는 6비트 아날로그/디지털 변환기(203)와, 이 아날로그/디지털 변환기(203)의 출력 신호(DOUT)를 입력받아 고주파수 감쇄 성분을 보상하는 등화기(204)와, 상기 아날로그/디지털 변환기(203)의 출력 신호(DOUT)와 오프셋 전압(OFFSET)을 비교하여 그 비교 결과값을 상기 자동 이득 제어부(101)에 궤환함에 의해 상기 아날로그/디지털 변환기(203)의 출력 신호(DOUT)가 스윙(swing)의 중심이 되도록 하는 레벨 보상부(205)와, 상기 등화기(204)의 출력 신호(EQOUT)의 피크치를 구하여 소정 기준값(PEAK)과 비교함에 따라 상기 자동 이득 제어부(201)의 이득을 조정하는 이득 보상부(206)와, 상기 등화기(204)의 출력 신호(EQOUT)의 위상을 검출하여 그 검출 결과에 따라 상기 아날로그/디지털 변환기(203)의 샘플링 주파수를 조정하는 타이밍 제어부(207)로 구성한다.
상기 레벨 보상부(205)는 오프셋 전압(OFFSET)과 아날로그/디지털 변환기(203)의 출력 신호(DOUT)를 비반전,반전 입력 단자에 각기 입력받아 그 비교 결과를 자동 이득 제어부(201)로 궤환시키는 디지털 비교기(COMP1)로 구성한다.
상기 이득 보상부(206)는 등화기(204)의 출력 신호(EQOUT)의 피크치를 검출하는 피크치 검출기(211)와, 기설정된 기준값(PEAK)과 상기 피크치 검출기(211)의 출력 신호를 비반전,반전 입력 단자에 각기 입력받아 그 비교 결과에 따라 자동 이득 제어부(201)의 증폭 이득을 보상하는 디지털 비교기(COMP2)로 구성한다.
상기 타이밍 제어부(207)는 등화기(204)의 출력 신호(EQOUT)의 위상을 검출하여 그 검출 결과에 따라 제어신호(PU/PD)를 출력하는 타이밍 검출기(212)과, 이 타이밍 검출기(212)의 출력 신호(PU/PD)를 직류 전압으로 변환하는 저역 통과 필터(213)와, 이 저역 통과 필터(213)의 출력 전압에 제어되어 샘플링 주파수를 발진시킴에 의해 아날로그/디지털 변환기(203)에 전송하는 전압 제어 발진기(214)로 구성된다.
이와같이 구성한 본 발명의 실시예에 대한 동작 및 작용 효과를 설명하면 다음과 같다.
광픽업 유니트로부터 전기적 신호로 변환되어 프리 앰프에서 증폭된 신호(RFSUM)는 자동 이득 제어부(201)에서 증폭되어 일정 레벨의 신호(RFOUT)로 출력된다.
이때, 자동 이득 제어부(201)의 출력 신호(RFOUT)는 저역 통과 필터(202)로 입력됨과 동시에 트래킹 및 포커싱 제어를 위하여 서보 블럭(도면 미도시)로 입력되는데, 상기 저역 통과 필터(202)는 샘플링시 겹칩 방지를 위하여 상기 자동 이득 제어부(201)의 출력 신호(RFOUT)의 대역폭을 샘플링 주파수의 1/2 이하로 줄인다.
이에 따라, 아날로그/디지털 변환기(203)는 저역 통과 필터(202)의 출력 신호를 샘플링 클럭에 의해 샘플링하여 디지털 신호로 변환하며 이 디지털 신호를 입력받은 등화기(204)는 자동 이득 제어부(201)에서 감쇄된 고주파수 성분을 보상한다.
상기 등화기(202)는 디지털 회로로 구성된 FIR 필터로서 최적의 필터 특성을 갖도록 적응적으로 계수 데이터(k)를 변경할 수 있다.
이때, 레벨 보상부(205)는 디지털 회로로 구성된 비교기(COMP1)가 기설정된 기준값(OFFSET)과 아날로그/디지털 변환기(203)의 출력 신호(DOUT)를 비교하여 기준값(OFFSET)이 큰 경우 자동 이득 제어부(201)의 출력 신호(RFOUT)의 중심값을 높이고 기준값(OFFSET)이 작은 경우 상기 출력 신호(RFOUT)의 중심값을 낮춘다.
이에 따라, 아날로그/디지털 변환기(203)의 출력 신호(DOUT)이 '0∼63'에서 스윙하는 경우 상기 출력 신호(DOUT)의 중심값이 '32'가 되도록 함으로써 자동 이득 제어부(201)와 상기 아날로그/디지털 변환기(203)에서 발생하는 오프셋을 제거한다.
또한, 이득 보상부(206)는 피크치 검출기(211)가 등화기(204)의 출력 신호(EQOUT)의 피크치를 검출하면 비교기(AMP2)가 기설정된 기준값(PEAK)과 비교하여 기준값(PEAK)이 큰 경우 자동 이득 제어부(201)의 이득을 높이고 기준값(PEAK)이 작은 경우 이득을 낮춘다.
따라서, 자동 이득 제어부(201)는 고주파 신호(RFSUM)를 증폭하여 항상 일정 레벨의 신호(RFOUT)를 출력함으로써 등화기(204)의 출력 신호(EQOUT)의 스윙의 피크치가 일정 레벨이 되도록 한다.
상기에서 비교기(COMP1)(COMP2)는 디지털 비교기(Digital Comparator)로 구성한다.
한편, 타이밍 제어부(207)는 타이밍 검출기(212), 저역 통과 필터(213) 및 전압 제어 발진기(214)가 PLL 루프를 형성하여 아날로그/디지털 변환기(203) 및 등화기(204)에 샘플링 클럭을 공급한다.
즉, 타이밍 제어부(207)는 타이밍 검출기(212)이 아날로그/디지털 변환기(203)가 저역 통과 필터(202)의 출력 신호의 피크치에 정확히 샘플링되도록 등화기(204)의 출력 신호(EQOUT)를 점검함에 의해 위상의 빠름 또는 늦음을 검출한다.
이에 따라, 타이밍 검출기(212)은 아날로그/디지털 변환기(203)의 정확한 샘플링 타이밍에 의해 등화기(204)의 출력 신호(EQOUT)의 위상 업 또는 다운을 위한 제어 신호(PU/PD)를 출력한다.
이때, 저역 통과 필터(213)는 타이밍 검출기(212)의 출력 신호(PU/PD)에 비례하는 전압을 출력한다.
따라서, 전압 제어 발진기(214)가 저역 통과 필터(213)의 출력 전압에 제어되어 발진 주파수를 빠르게 또는 느리게 하면서 '240MHz'가 되도록 함으로써 아날로그/디지털 변환기(203) 및 등화기(204)의 동작 주파수 및 그 주파수의 위상을 가변하여 정확한 동작을 수행하도록 한다.
상기에서 상세히 설명한 바와 같이 본 발명은 적응적 디지털 등화기를 사용하여 전력 소모를 줄이고 고배속에 적용할 수 있는 효과가 있다.
특히, 종래에는 배속이 올라갈 때마다 아날로그 등화기를 다시 설계하여야 하지만 본 발명에 적용한 디지털 등화기는 클럭 속도만을 올리면 됨으로 설계 시간을 줄일 수 있는 효과가 있다.

Claims (10)

  1. 고주파 입력 신호를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부와, 이 자동 이득 제어부의 출력 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기와, 이 아날로그/디지털 변환기의 출력 신호를 입력받아 고주파 감쇄 성분을 보상하는 디지털 등화기와, 상기 아날로그/디지털 변환기의 출력 신호가 기설정된 전압 레벨이 되도록 상기 자동 이득 제어부에서 출력되는 신호의 중심값을 보상하는 레벨 보상부와, 상기 디지털 등화기에서 출력되는 신호의 스윙 피크치가 일정 레벨이 되도록 상기 자동 이득 제어부의 이득을 조정하는 이득 보상부와, 상기 등화기의 출력 신호의 위상을 검출하여 상기 아날로그/디지털 변환기의 샘플링 주파수를 조정하는 타이밍 제어부로 구성함을 특징으로 하는 디스크 재생 장치의 리드 회로.
  2. 제1항에 있어서, 디지털 등화기는 FIR 필터임을 특징으로 하는 디스크 재생 장치의 리드 회로.
  3. 제1항 또는 제2항에 있어서, 디지털 등화기는 최적의 필터 특성을 갖도록 계수 데이터를 적응적으로 변경함을 특징으로 하는 디스크 재생 장치의 리드 회로.
  4. 고주파 입력 신호를 증폭하여 일정 레벨의 신호를 출력하는 자동 이득 제어부(AGC)와, 이 자동 이득 제어부의 출력 신호의 대역폭을 샘플링 주파수의 1/2 이하로 줄이는 겹침 방지 필터와, 이 겹침 방지 필터의 출력 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기와, 이 아날로그/디지털 변환기의 출력 신호를 입력받아 고주파 감쇄 성분을 보상하는 디지털 등화기와, 상기 아날로그/디지털 변환기의 출력 신호와 기설정된 전압 레벨의 차값만큼 상기 자동 이득 제어부에서 출력되는 신호의 중심값을 보상하는 레벨 보상부와, 상기 디지털 등화기에서 출력되는 신호의 피크치와 기설정된 전압의 차값만큼 상기 자동 이득 제어부의 이득을 조정하는 이득 보상부와, 상기 디지털 등화기에서 출력되는 신호의 위상을 검출하여 그 검출 결과에 따라 상기 아날로그/디지털 변환기의 샘플링 주파수를 조정하는 타이밍 제어부로 구성함을 특징으로 하는 디스크 재생 장치의 리드 회로.
  5. 제4항에 있어서, 레벨 보상부는 기설정된 전압과 아날로그/디지털 변환기의 출력 신호를 비반전, 반전 입력 단자에 각기 인가받아 그 비교 결과에 따라 자동 이득 제어부의 출력 신호의 중심값을 보상하는 비교기로 구성함을 특징으로 하는 디스크 재생 장치의 리드 회로.
  6. 제5항에 있어서, 비교기는 디지털 회로로 구성한 차동 증폭기임을 특징으로 하는 디스크 재생 장치의 리드 회로.
  7. 제4항에 있어서, 이득 보상부는 기설정된 피크치와 등화기에서 출력되는 신호의 피크치를 비반전, 반전 입력 단자에 각기 인가받아 그 비교 결과에 따라 자동 이득 제어부의 증폭 이득을 보상하는 비교기로 구성함을 특징으로 하는 디스크 재생 장치의 리드 회로.
  8. 제7항에 있어서, 비교기는 디지털 회로로 구성한 차동 증폭기임을 특징으로 하는 디스크 재생 장치의 리드 회로.
  9. 제4항에 있어서, 디지털 등화기는 FIR 필터임을 특징으로 하는 디스크 재생 장치의 리드 회로.
  10. 제4항에 있어서, 타이밍 제어부는 PLL 회로임을 특징으로 하는 디스크 재생 장치의 리드 회로.
KR1019970071264A 1997-12-20 1997-12-20 디스크 재생 장치의 리드 회로 KR19990051851A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019970071264A KR19990051851A (ko) 1997-12-20 1997-12-20 디스크 재생 장치의 리드 회로
US09/143,689 US5999511A (en) 1997-12-20 1998-09-03 Read circuit for disc player
DE19843153A DE19843153C2 (de) 1997-12-20 1998-09-21 Leseschaltung für Plattenspieler
JP10319676A JPH11345461A (ja) 1997-12-20 1998-11-11 ディスク再生装置のリード回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970071264A KR19990051851A (ko) 1997-12-20 1997-12-20 디스크 재생 장치의 리드 회로

Publications (1)

Publication Number Publication Date
KR19990051851A true KR19990051851A (ko) 1999-07-05

Family

ID=19527984

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970071264A KR19990051851A (ko) 1997-12-20 1997-12-20 디스크 재생 장치의 리드 회로

Country Status (4)

Country Link
US (1) US5999511A (ko)
JP (1) JPH11345461A (ko)
KR (1) KR19990051851A (ko)
DE (1) DE19843153C2 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100790967B1 (ko) * 2005-07-27 2008-01-02 삼성전자주식회사 자동이득 조절기의 제어전압을 디지털적으로 제어할 수있는 자동이득 조절기 및 제어방법
KR20220013286A (ko) * 2020-07-24 2022-02-04 엘지전자 주식회사 신호 수신 장치 및 신호 수신 장치의 신호 처리 방법
US11411781B2 (en) 2020-07-24 2022-08-09 Lg Electronics Inc. Signal receiving apparatus and signal processing method thereof

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3415398B2 (ja) * 1997-08-07 2003-06-09 パイオニア株式会社 音声信号処理装置
EP1670233A1 (en) * 1999-12-28 2006-06-14 Sony Corporation A photographic image commercial transaction system using a portable music player
JP4081018B2 (ja) * 2002-03-11 2008-04-23 松下電器産業株式会社 信号処理装置および信号処理方法
US20040233829A1 (en) * 2002-11-18 2004-11-25 Mitsumi Electric Co., Ltd. Optical disc drive having a function for estimating double refraction in disc
US7572423B2 (en) * 2002-11-26 2009-08-11 Cabot Corporation Fumed metal oxide particles and process for producing the same
US20060126478A1 (en) * 2003-06-11 2006-06-15 Koninklijke Philips Electronics N.V. Optical disc drive apparatus
JP4837781B2 (ja) * 2007-10-11 2011-12-14 富士通株式会社 受信回路、受信方法、信号伝送システム
US10230384B2 (en) * 2016-12-09 2019-03-12 Rambus Inc. Variable resolution digital equalization
US10177945B1 (en) * 2017-07-26 2019-01-08 Apple Inc. Joint adaptation of high and low frequency gains of a linear equalizer

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701598A (en) * 1990-09-14 1997-12-23 Atkinson; Noel D. Scanning receiver with direct digital frequency synthesis and digital signal processing
CA2066851C (en) * 1991-06-13 1996-08-06 Edwin A. Kelley Multiple user digital receiver apparatus and method with combined multiple frequency channels
JPH0676477A (ja) * 1992-08-26 1994-03-18 Hitachi Ltd 適応等化回路を有するデータ再生装置
US5566152A (en) * 1992-10-21 1996-10-15 Matsushita Electric Industrial Co., Ltd. Tracking control system with correction capabilities for correcting disagreement between optical axes
JP3046515B2 (ja) * 1994-12-16 2000-05-29 シャープ株式会社 光情報記録再生装置の再生回路
JP3871358B2 (ja) * 1994-12-22 2007-01-24 ソニー株式会社 光ディスク再生装置及び光ディスク再生方法
JP3360990B2 (ja) * 1995-09-20 2003-01-07 株式会社東芝 ディスク記録再生装置のデータ再生処理装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100790967B1 (ko) * 2005-07-27 2008-01-02 삼성전자주식회사 자동이득 조절기의 제어전압을 디지털적으로 제어할 수있는 자동이득 조절기 및 제어방법
US7701833B2 (en) 2005-07-27 2010-04-20 Samsung Electronics Co., Ltd. Automatic gain controllers and methods for controlling voltage of control gain amplifiers
KR20220013286A (ko) * 2020-07-24 2022-02-04 엘지전자 주식회사 신호 수신 장치 및 신호 수신 장치의 신호 처리 방법
US11411781B2 (en) 2020-07-24 2022-08-09 Lg Electronics Inc. Signal receiving apparatus and signal processing method thereof
US11777766B2 (en) 2020-07-24 2023-10-03 Lg Electronics Inc. Signal receiving apparatus and signal processing method thereof

Also Published As

Publication number Publication date
DE19843153A1 (de) 1999-07-01
JPH11345461A (ja) 1999-12-14
DE19843153C2 (de) 2001-05-31
US5999511A (en) 1999-12-07

Similar Documents

Publication Publication Date Title
JP4727524B2 (ja) 自動利得調節器の電圧を制御できる自動利得調節器及び制御方法
KR870000755B1 (ko) 디지탈 변조신호 판독장치
US6693863B2 (en) Asymmetry correcting circuit and information reproducing apparatus using the same
EP0771000B1 (en) Optical disk reproducing apparatus equipped with variable gain amplifier capable of adjusting amplitude of reproduction signal
KR19990051851A (ko) 디스크 재생 장치의 리드 회로
US5548570A (en) Optical reproducing circuit having, a binarized signal pulse compensation circuit
US7688692B2 (en) Optical storage apparatus, preamplifier and method of generating tracking error signal thereof
KR100393213B1 (ko) 디스크 드라이브의 자동 파워 제어 장치
US6845134B2 (en) Arrangement for receiving a digital signal from a transmission medium
KR100206334B1 (ko) 신호처리를 위한 광디스크의 프리앰프
KR100246795B1 (ko) 필터 및 부스트회로를 내장하는 칩의 설계변수 오차보상회로
JPH076384A (ja) トラッキング誤差信号のオフセットの補正方法および、これを採用した光記録再生装置
KR200147519Y1 (ko) 고주파 안정화 회로
JP3075353B2 (ja) 情報記録再生装置および情報記録再生方法
JP3381655B2 (ja) 光ディスクドライブ装置
US20050118972A1 (en) RF circuit for disc playing apparatus
KR19980021855A (ko) Cdp의 서버증 포커스 옵셋의 자동조정장치 및 그 방법
JPH0982031A (ja) 利得調整装置、利得調整方法及び再生装置
KR100246796B1 (ko) 서보루프의 오프셋 보상 방법 및 장치
KR100195252B1 (ko) 광학 시스템의 결점 보상장치 및 방법
JP2000311350A (ja) 自動利得制御装置、自動利得制御方法及び光ディスク装置
KR100242234B1 (ko) 서보메카니즘의 자동이득제어 장치
JPH0997440A (ja) 光学情報記録再生装置
JPH09115142A (ja) 光ディスク再生装置
JPH0567332A (ja) 情報記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
SUBM Surrender of laid-open application requested