KR19990051462A - 고속무선호출 단말기의 에스피아이 회로 - Google Patents

고속무선호출 단말기의 에스피아이 회로 Download PDF

Info

Publication number
KR19990051462A
KR19990051462A KR1019970070782A KR19970070782A KR19990051462A KR 19990051462 A KR19990051462 A KR 19990051462A KR 1019970070782 A KR1019970070782 A KR 1019970070782A KR 19970070782 A KR19970070782 A KR 19970070782A KR 19990051462 A KR19990051462 A KR 19990051462A
Authority
KR
South Korea
Prior art keywords
registers
register
data
stored
circular buffer
Prior art date
Application number
KR1019970070782A
Other languages
English (en)
Inventor
심종윤
함승재
이준동
이성진
Original Assignee
이봉훈
서울이동통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이봉훈, 서울이동통신 주식회사 filed Critical 이봉훈
Priority to KR1019970070782A priority Critical patent/KR19990051462A/ko
Publication of KR19990051462A publication Critical patent/KR19990051462A/ko

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 고속무선호출 단말기의 에스피아이(SPI) 회로에 관한 것으로, 특히 32비트의 16개 레지스터로 구성되어 소프트웨어 콘트롤부(2)의 제어를 받아 데이타의 저장 및 전송은 0번 레지스터부터 15번 레지스터까지 순차적으로 저장 및 전송된 후 다시 0번으로 귀환되는 하나의 순환 버퍼(1)와; 상기 순환 버퍼(1)내의 레지스터들 중 몇 번째 레지스터에 데이타가 저장되어야 하는지 또는 몇 번째 레지스터내에 저장되어 있는 데이타까지 MCU(3)에 순차적으로 전송시켜야 하는지의 여부를 제어하는 소프트웨어 콘트롤부(2)로 구성하여 많은 숫자의 레지스터와 멀티플렉스등의 사용을 배제하므로써, 레지스터의 사용효율을 높일 수 있고, 또 하드웨어의 크기를 대폭 축소시킬 수 있어 제품의 생산원가를 줄일 수 있음은 물론 보다 효율적인 SPI 패킷 통신이 이루어질 수 있어 제품의 신뢰도를 대폭 향상시킬 수 있는 등 매우 유용한 발명인 것이다.

Description

고속무선호출 단말기의 에스피아이 회로
본 발명은 고속무선호출 단말기의 에스피아이(SPI : Serial Peripheral Interface : 디코더와 MCU간 데이터 전송라인) 회로에 관한 것으로, 좀 더 상세하게는 순환 버퍼(Circular Buffer)를 이용하여 많은 숫자의 레지스터와 멀티플렉스 등의 사용을 배제할 수 있음은 물론 레지스터의 사용효율을 높일 수 있고, 또 하드웨어의 크기를 대폭 축소시켜 보다 효율적인 SPI 패킷 통신이 이루어질 수 있도록 발명한 것이다.
일반적으로, 고속무선호출 단말기에서는 디코더에서 MCU로 데이타를 전송하기 위하여 레지스터를 사용하고 있는데, 이때 상기 레지스터는 총 6블럭으로 구성된 37개의 레지스터와 멀티플렉스로 구성된다.
즉, 종래 고속무선호출 단말기의 SPI 회로는 도 1에 나타낸 바와 같이, 디코더의 작동여부(인에이블 또는 디스에이블)를 나타내는 데이타가 저장되는 파트 ID 레지스터(11)와; 단말기 RF단의 온/오프에 대한 정보가 저장되는 수신 Shut-down 레지스터(12)와; 단말기 사용자가 지역을 이동함에 따라 이동한 지역에서 데이타를 받을 수 있도록 이동관련 데이타가 저장되는 로밍(Roaming) 상태 레지스터(13)와; 32개의 레지스터로 구성되어 정보에 대한 데이타를 저장하고 있다가 데이타를 MCU로 전송할시 선입선출(FIFO) 방식으로 순차 전송하는 데이타 패킷 레지스터(14)와; 디코더의 상태가 변할 때마다 이에 데한 데이타가 저장되는 상태 레지스터(15)와; 상기 레지스터들에서 출력되는 데이타들 중 어느 하나의 레지스터 출력데이타를 선택하여 SPI 전송 레지스터(17)로 출력시켜 주는 멀티플렉서(16)와; 디코더의 리드신호와 MCU의 슬레이브 선택 인에이블신호(SS)가 발생되면 이에 대한 데이타를 MCU로 전송하는 SPI 전송 레지스터(17)로 구성되어 있었다.
이때, 상기한 각각의 레지스터는 모두 32비트로 구성된 것이다.
이와같이 37개의 레지스터를 사용하는 종래의 SPI 회로는 각 기능별로 레지스터가 구성되어 있으므로 그 기능이 작동되지 않을 경우 불필요한 레지스터가 발생되어 레지스터의 사용효율이 저하되고, 또 하드웨어 자체의 크기가 커지게 됨은 물론 제품의 생산원가가 상승하게 되는 문제점이 있었다.
이에 본 발명은 상기와 같은 종래 기술의 제반 문제점을 해결하기 위해서 제안된 것으로, 레지스터의 사용효율을 높일 수 있고, 또 하드웨어의 크기를 대폭 축소시켜 제품의 생산원가를 줄일 수 있음은 물론 보다 효율적인 SPI 패킷 통신이 이루어질 수 있도록 하여 제품의 신뢰도를 대폭 향상시킬 수 있는 고속무선호출 단말기의 에스피아이(SPI) 회로를 제공하는 데 그 목적이 있다.
상기한 본 발명의 목적은, 32비트의 16개 레지스터로 구성되어 데이타의 저장 및 전송은 0번 부터 15번까지 순차적으로 저장 및 전송된 후 다시 0번으로 귀환되는 순환 버퍼와; 상기 순환 버퍼내의 레지스터들 중 몇 번째 레지스터에 데이타가 저장되어야 하는지 또는 몇 번째 레지스터내에 저장되어 있는 데이타 까지 MCU에 순차적으로 전송시켜야 하는지의 여부를 제어하는 소프트웨어 콘트롤부로 구성하므로써 달성할 수 있다.
따라서, 기존에 비하여 레지스터를 크게 줄이고도 동일한 기능을 수행할 수 있으므로 레지스터의 사용효율을 높일 수 있고, 또 하드웨어의 크기를 대폭 축소시킬 수 있으므로 제품의 생산원가를 줄일 수 있음은 물론 보다 효율적인 SPI 패킷 통신이 이루어질 수 있어 제품의 신뢰도를 대폭 향상시킬 수 있는 것이다.
이하, 본 발명의 바람직한 실시예를 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
도 1은 종래 고속무선호출 단말기에서의 SPI 회로도
도 2는 본 발명의 회로도.
<도면의 주요 부분에 대한 부호의 설명>
1 : 순환 버퍼
2 : 소프트웨어 콘트롤부
3 : MCU
도 2는 본 발명의 회로도를 나타낸 것으로써, 이에 따라면 32비트의 16개 레지스터로 구성되어 소프트웨어 콘트롤부의 제어를 받아 데이타의 저장 및 전송은 0번 레지스터 부터 15번 레지스터까지 순차적으로 저장 및 전송된 후 다시 0번으로 귀환되는 하나의 순환 버퍼(1)와;
상기 순환 버퍼(1)내의 레지스터들 중 몇 번째 레지스터에 데이타가 저장되어야 하는지 또는 몇 번째 레지스터내에 저장되어 있는 데이타까지 MCU(3)에 순차적으로 전송시켜야 하는지의 여부를 제어하는 소프트웨어 콘트롤부(2)로 구성한 것을 특징으로 한다.
여기서, MISO(Master Input Slave Output)는 디코더에서 MCU쪽으로 데이터를 전송하는 단자이다.
본 발명은 기존에 사용되던 32비트의 파트 ID 레지스터, 수신 셧다운 레지스터, 로밍 상태 레지스터와, 32개의 레지스터로 구성된 32비트의 데이타 패킷 레지스터, 32비트의 상태 레지스터, 멀티플렉서 및 SPI 전송 레지스터 대신 32비트의 16개 레지스터로 구성된 하나의 순환 버퍼(1)와 상기 순환 버퍼(1)를 제어하기 위한 소프트웨어 콘트롤부(2)로 구성하므로써, 레지스터의 수를 기존에 비해 크게 줄일 수 있어 레지스터의 사용효율이 그만큼 높아질 뿐만 아니라, 하드웨어의 크기 자체를 축소시킬 수 있어 제품의 생산원가를 줄일 수 있는 것이다.
이때, 상기 순환 버퍼(1)는 32비트를 갖는 16개의 레지스터로 구성된 것으로, 이와같은 순환 버퍼(1)는 소프트웨어 콘트롤부(2)의 제어를 받아 로컬 메세지 필터를 통해 입력되는 데이타를 저장할시 또는 데이타를 MCU(3)로 전송할시 0번 레지스터 부터 15번 레지스터 까지 순차적으로 저장 및 전송한 후 다시 0번 레지스터로 귀환되는 과정을 반복하게 되므로 적은 숫자(즉, 16개)의 레지스터를 이용하여 37개의 레지스터와 멀티플렉서 및 SPI 전송 레지스터로 구성된 종래의 SPI회로와 동일한 기능을 수행할 수 있는 것이다.
뿐만 아니라, 소트웨어 콘트롤부(2)내에는 상기 순환 버퍼(1)내의 레지스터들 중 몇 번째 레지스터에 데이타가 저장되어야 하는지 또는 몇 번째 레지스터내에 저장되어 있는 데이타 까지 MCU(3)에 순차적으로 전송시켜야 하는지의 여부를 제어하는 프로그램이 내장되어 있으므로 필요한 데이타를 정확한 위치의 레지스터에 저장할 수 있음은 물론 MCU(3)에서 필요로 하는 데이타를 정확한 위치의 레지스터로 부터 추출하여 순차적으로 전송할 수 있어 보다 효율적인 SPI 패킷 통신이 이루어질 수 있는 것이다.
이상에서 설명한 바와 같이 본 발명에 의하면, 순환 버퍼를 이용하므로써 많은 숫자의 레지스터와 멀티플렉스등의 사용을 배제할 수 있어 레지스터의 사용효율을 높일 수 있고, 또 하드웨어의 크기를 대폭 축소시킬 수 있어 제품의 생산원가를 줄일 수 있음은 물론 보다 효율적인 SPI 패킷 통신이 이루어질 수 있어 제품의 신뢰도를 대폭 향상시킬 수 있는 등 매우 유용한 발명인 것이다.

Claims (1)

  1. 32비트의 16개 레지스터로 구성되어 소프트웨어 콘트롤부(2)의 제어를 받아 데이타의 저장 및 전송은 0번 레지스터부터 15번 레지스터까지 순차적으로 저장 및 전송된 후 다시 0번으로 귀환되는 하나의 순환 버퍼(1)와;
    상기 순환 버퍼(1)내의 레지스터들 중 몇 번째 레지스터에 데이타가 저장되어야 하는지 또는 몇 번째 레지스터내에 저장되어 있는 데이타까지 MCU(3)에 순차적으로 전송시켜야 하는지의 여부를 제어하는 소프트웨어 콘트롤부(2)로 구성한 것을 특징으로 하는 고속무선호출 단말기의 에스피아이 회로.
KR1019970070782A 1997-12-19 1997-12-19 고속무선호출 단말기의 에스피아이 회로 KR19990051462A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970070782A KR19990051462A (ko) 1997-12-19 1997-12-19 고속무선호출 단말기의 에스피아이 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970070782A KR19990051462A (ko) 1997-12-19 1997-12-19 고속무선호출 단말기의 에스피아이 회로

Publications (1)

Publication Number Publication Date
KR19990051462A true KR19990051462A (ko) 1999-07-05

Family

ID=66091318

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970070782A KR19990051462A (ko) 1997-12-19 1997-12-19 고속무선호출 단말기의 에스피아이 회로

Country Status (1)

Country Link
KR (1) KR19990051462A (ko)

Similar Documents

Publication Publication Date Title
US5524007A (en) Network interface architecture for a packet switch communication system
EP1213657A2 (en) Dual interface serial bus
WO2008129364A1 (en) Transferring data between asynchronous clock domains
KR100614638B1 (ko) 고속의 무선 통신에 적합한 하이브리드형 직렬 주변 장치 인터페이스 회로 및 그 방법
US6125410A (en) D.M.A. controller that determines whether the mode of operation as either interrupt or D.M.A. via single control line
CN113468092A (zh) 高速spi通信装置
US6138188A (en) Buffer management device and method for improving buffer usage and access performance in data processing system
KR19990051462A (ko) 고속무선호출 단말기의 에스피아이 회로
CN115934614A (zh) 基于apb总线带有fifo缓存功能的uart通讯接口
EP1422628B1 (en) Host apparatus, electronic device, and transmission system control method
EP0725352B1 (en) Communication system and relay thereof
CN114880270B (zh) Spi设备及其数据传输方法
EP0446335B1 (en) Packet/fast packet switch for voice and data
JP2003022248A (ja) バスブリッジ回路及びデータ転送方法
JP2590743B2 (ja) データ通信機能付き無線選択呼出受信機
WO2008001433A1 (fr) Appareil de communication de données
KR20010084862A (ko) 다기능 직렬 통신 인터페이스 장치
KR100962306B1 (ko) 임베디드 시스템의 양방향 데이터 통신장치 및 그 방법
JP2619167B2 (ja) 入出力制御回路
KR0148568B1 (ko) 데이타 처리장치
JPH02252046A (ja) データ転送装置
JPS61246863A (ja) デ−タ転送方式
JPH11242651A (ja) インターフェース
KR20010061328A (ko) 데이터 전송속도를 향상시키기 위한 라인 보드
JP2005251095A (ja) Usb装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee