KR19990008938A - 박막 트랜지스터형 액정 표시 장치 - Google Patents

박막 트랜지스터형 액정 표시 장치 Download PDF

Info

Publication number
KR19990008938A
KR19990008938A KR1019970031158A KR19970031158A KR19990008938A KR 19990008938 A KR19990008938 A KR 19990008938A KR 1019970031158 A KR1019970031158 A KR 1019970031158A KR 19970031158 A KR19970031158 A KR 19970031158A KR 19990008938 A KR19990008938 A KR 19990008938A
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
liquid crystal
crystal display
type liquid
Prior art date
Application number
KR1019970031158A
Other languages
English (en)
Other versions
KR100265782B1 (ko
Inventor
장용규
유한성
Original Assignee
손욱
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 손욱, 삼성전관 주식회사 filed Critical 손욱
Priority to KR1019970031158A priority Critical patent/KR100265782B1/ko
Publication of KR19990008938A publication Critical patent/KR19990008938A/ko
Application granted granted Critical
Publication of KR100265782B1 publication Critical patent/KR100265782B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 박막 트랜지스터형 액정 표시 장치는 박막 트랜지스터 어레이, 화소 전극들, 공통 전극, 액정 및 구동 회로를 갖춘 박막 트랜지스터형 액정 표시 장치이다. 공통 전극은 각 분할 구역 별로 노광되어 형성된다. 구동 회로에 의하여 공통 전극에 인가되는 공통 전압은, 박막 트랜지스터 어레이의 각 분할 구역 별로 측정된 게이트와 소오스 사이의 평균 정전 용량에 반비례한다.

Description

박막 트랜지스터형 액정 표시 장치
본 발명은 박막 트랜지스터형 액정 표시 패널의 구동 방법에 관한 것이다.
액정 표시 장치는 낮은 소비 전력 및 높은 집적성으로 인해 다양한 분야에 적용된다. 이와 같은 액정 표시 장치에 있어서, 각 액정 셀이 각 박막 트랜지스터(TFT : Thin Film Transistor)를 통하여 구동되는 박막 트랜지스터형 액정 표시 패널이 널리 사용된다.
일반적인 박막 트랜지스터형 액정 표시 패널은, 분할 노광되어 형성된 박막 트랜지스터 어레이층을 갖추고 있다. 도 1에는 일반적인 박막 트랜지스터형 액정 표시 패널(1)의 단면이 도시되어 있다. 도면을 참조하면, 일반적인 박막 트랜지스터형 액정 표시 패널(1)은 하부 편광판(10), 하부 글라스 기판(11), 박막 트랜지스터 어레이(12), 화소 전극(13), 액정(14), 공통 전극(15), 색 필터(16) 상부 글라스 기판(17) 및 상부 편광판(18)을 포함한다. 여기서 박막 트랜지스터 어레이(12)층은 스테퍼(Stepper)라는 장비로써 소정의 구역 별로 분할 노광된다.
도 2에는 도 1의 패널(1)의 등가 회로가 도시되어 있다. 화소 전극(13)과 공통 전극(15) 사이에는 액정(14)이 존재한다. 박막 트랜지스터(121)의 소오스(Source)는 화소 전극(13)과, 게이트(Gate)는 게이트 전극(Gn)과, 드레인(Drain)은 드레인 전극(Dn)과 연결된다. 드레인 전극(Dn)에는 데이터 전압(Vd)이, 게이트 전극(Gn)에는 게이트 전압(Vg)이, 그리고 공통 전극(15)에는 공통 전압(Vcom)이 인가된다. 박막 트랜지스터(121)가 N-채널 전계 효과 트랜지스터(N-channel Field Effect Transistor)인 경우에는 하이(High) 상태의 게이트 전압(Vg)이, 그리고 P-채널 전계 효과 트랜지스터인 경우에는 로우(Low) 상태의 게이트 전압(Vg)이 인가된다. 박막 트랜지스터 어레이(12)층의 하부에는 접지층이 형성되어, 소정의 접지 전압(Vcs)이 인가된다. 한편, 화소 전극(13)과 게이트 전극(Gn) 사이, 화소 전극(13)과 공통 전극(15) 사이, 화소 전극(13)과 접지 전극 사이에는 정전 용량(Cgs, Cl, Cst)이 형성된다. 소정의 게이트 전압(Vg) 및 접지 전압(Vcs)이 인가된 상태에서 소정의 데이터 전압(Vd) 및 공통 전압(Vcom)이 인가되면, 박막 트랜지스터(121)가 도통되어 화소 전극(13)과 공통 전극(15) 사이에 구동 전압이 인가된다. 이에 따라 해당되는 화소의 액정은, 예를 들어, 정극성 액정은, 전기장(electric field) 방향과 나란하게 배열됨으로써, 백 라이트(back light)가 투과되어 밝아진다. 이때, 해당되는 화소의 투과율은 상기 구동 전압의 실효값 즉, 제곱 평균값에 비례한다.
상기한 바와 같이, 박막 트랜지스터 어레이(12)층은 스테퍼(Stepper)라는 장비로써 소정의 구역 별로 분할 노광됨에 따라, 각 분할 구역 별로 공정상의 편차가 존재한다. 이러한 공정상의 편차는 해상도가 높아질수록 즉, 화소들의 크기가 적어질수록 심해진다. 그럼에도 불구하고, 종래의 박막 트랜지스터형 액정 표시 장치에서는, 도 3에 도시된 바와 같이, 공통 전극(15)이 전면 노광에 의하여 형성되고, 그 인가 전압(Vcom)이 일정하게 유지된다. 이와 같은 경우, 각 분할 영역 별로 화소 전극(도 1의 13)과 게이트 전극(도 2의 Gn) 사이의 정전 용량(Cgs)이 다르므로, 데이터 전압(Vp)의 공통 전압(Vcom)에 대한 양극 전압 에너지와 음극 전압 에너지가 균일하지 못하게 된다. 이에 따라, 각 분할 영역 별로 화소의 밝기가 균일하지 못한 현상, 플리커(flicker) 현상, 및 잔상 현상 등이 발생될 수 있다. 여기서, 플리커 현상이란, 화면의 수평선이 위 또는 아래로 이동하는 것처럼 보이는 현상을 말한다.
본 발명이 이루고자 하는 목적은, 박막 트랜지스터 어레이층의 모든 영역에 대하여, 데이터 전압의 공통 전압에 대한 양극 전압 에너지와 음극 전압 에너지가 균일해질 수 있는 박막 트랜지스터형 액정 표시 장치를 제공하는 것이다.
도 1은 일반적인 박막 트랜지스터형 액정 표시 패널의 단면도이다.
도 2는 도 1의 등가 회로도이다.
도 3은 종래의 박막 트랜지스터형 액정 표시 장치에서의 공통 전극 및 그 인가 전압의 파형을 나타낸 도면이다.
도 4는 본 발명에 따른 박막 트랜지스터형 액정 표시 장치에서의 공통 전극 및 그 인가 전압의 파형을 나타낸 도면이다.
도 5는 도 4의 인가 전압을 발생시키는 구동 회로의 전체 블록도이다.
도면의 주요 부분에 대한 부호의 설명
1...박막 트랜지스터형 액정 표시 패널, 10...하부 편광판,
11...하부 글라스 기판, 12...박막 트랜지스터 어레이,
13...화소 전극, 14...액정,
15...공통 전극, 16...색 필터,
17...상부 글라스 기판, 18...하부 편광판,
Dn...드레인 전극, Vd...데이터 전압,
Gn...게이트 전극, Vg...게이트 전압(Vg),
Vcom...공통 전압, Vcs...접지 전압,
Cgs, Cl, Cst...정전 용량.
상기 목적을 이루기 위한 본 발명의 박막 트랜지스터형 액정 표시 장치는, 하부 글라스 기판 위에 분할 노광되어 형성된 박막 트랜지스터 어레이; 상기 박막 트랜지스터 어레이층 위에 형성된 화소 전극들; 상부 글라스 기판 아래에 형성된 공통 전극; 상기 화소 전극들과 공통 전극 사이에 밀봉된 액정; 및 상기 화소 전극들과 공통 전극에 인가될 신호들을 발생시키는 구동 회로;를 갖춘다. 상기 공통 전극은, 상기 박막 트랜지스터 어레이와 동일하게 분할 노광되어 형성된다. 상기 구동 회로에 의하여 상기 공통 전극에 인가되는 공통 전압은, 상기 박막 트랜지스터 어레이의 각 분할 구역 별로 측정된 게이트와 소오스 사이의 평균 정전 용량에 반비례한다.
이에 따라, 박막 트랜지스터 어레이층의 모든 영역에 대하여, 데이터 전압의 공통 전압에 대한 양극 전압 에너지와 음극 전압 에너지를 균일하게 유지시킬 수 있다.
바람직하게는, 상기 박막 트랜지스터 어레이층은 전계 효과 트랜지스터들의 어레이로 되어 있다. 상기 상부 글라스 기판과 공통 전극 사이에는 색 필터들이 형성된다. 상기 상부 글라스 기판 위에는, 소정 방향으로 빛이 투과되게 하는 상부 편광판이 설치된다. 상기 하부 글라스 기판 아래에는, 소정 방향으로 빛이 투과되게 하는 하부 편광판이 설치된다.
이하 본 발명에 따른 바람직한 실시예를 상세히 설명한다.
도 4에는 본 발명에 따른 박막 트랜지스터형 액정 표시 장치에서의 공통 전극(도 1의 15) 및 그 인가 전압(도 2의 Vcom)의 파형이 도시되어 있다. 도 5에는 도 4의 인가 전압을 발생시키는 구동 회로가 도시되어 있다.
본 발명에 따른 박막 트랜지스터형 액정 표시 장치는 박막 트랜지스터 어레이(도 1의 12), 화소 전극(도 1의 13)들, 공통 전극(도 1 및 4의 15), 액정(도 1의 14) 및 구동 회로(도 5의 51, 52, 53)를 갖춘다. 박막 트랜지스터 어레이(12)는 하부 글라스 기판(도 1의 11) 위에 분할 노광되어 형성된다. 화소 전극(13)들은 박막 트랜지스터 어레이(12)층 위에 형성된다. 공통 전극(15)은 색 필터(도 1의 16)를 사이에 두고 상부 글라스 기판(도 1의 17) 아래에 각 분할 구역 별로 노광되어 형성된다. 액정(도 1의 14)은 화소 전극(13)들과 공통 전극(15) 사이에 밀봉된다. 구동 회로(51, 52, 53)는 화소 전극(13)들과 공통 전극(15)에 인가될 신호들을 발생시킨다. 상부 글라스 기판(17) 위에는, 소정 방향으로 빛이 투과되게 하는 상부 편광판(18)이 설치된다. 하부 글라스 기판(11) 아래에는, 소정 방향으로 빛이 투과되게 하는 하부 편광판(10)이 설치된다.
여기서 박막 트랜지스터 어레이(12)는 구동 회로(51, 52, 53)에 의하여 동작된다. 구동 회로(51, 52, 53)의 공통 구동부(52)에 의하여 공통 전극(15)에 인가되는 공통 전압(도 2의 Vcom)은, 박막 트랜지스터 어레이(12)의 각 분할 구역 별로 측정된 게이트와 소오스 사이의 평균 정전 용량(Cgs)에 반비례한다.
도 5를 참조하면, 데이터 신호(DATA), 시프트 클럭 신호(SHIFT CK), 프레임 신호(FRM) 및 래치 클럭 신호(LATCH CK)는 호스트 예를 들어, 노트북 PC(Notebook Personal Computer)로부터 공급받는다. 프레임 신호(FRM)는 화면의 각 프레임의 개시점을 가리키고, 시프트 클럭 신호(SHIFT CK)는 데이터 신호(DATA)가 화면상에서 왼쪽으로부터 오른쪽으로 순차적 이동이 되게 한다. 래치 클럭 신호(LATCH CK)는 입력된 데이터 신호(DATA)를 수평선의 단위로 래치시킨다. 한편, 변조 신호 발생부(53)에서 래치 클럭 신호(LATCH CK)가 분주된 변조 신호(M SIG)는, 액정 표시 패널(1)에 인가되는 데이터 전압(도 2의 Vd)과 공통 전압(도 2의 Vcom)의 극성을 제어한다. 예를 들어, 변조 신호(M SIG)가 하이(High) 상태이면 구동되는 화소의 극성이 플러스(+)로, 로우(Low) 상태이면 마이너스(-)로 되게 한다.
화소 구동부(51)는, 시프트 클럭 신호(SHIFT CK), 프레임 신호(FRM), 래치 클럭 신호(LATCH CK) 및 변조 신호(M SIG)의 제어에 따라, 데이터 신호(DATA)를 액정 표시 패널(1)의 드레인 전극(도 2의 Dn)에 인가한다. 공통 구동부(52)는, 프레임 신호(FRM), 래치 클럭 신호(LATCH CK) 및 변조 신호(M SIG)의 제어에 따라, 공통 전압(도 2의 Vcom)을 액정 표시 패널(1)의 공통 전극(도 1의 15)에 인가한다.
도 4를 참조하면, 공통 전극(15)의 층이 분할 노광에 의하여 형성된 6 영역으로 이루어져 있다. 여기서 각 분할 영역 별로 측정된 화소 전극(도 1의 13)과 게이트 전극(도 2의 Gn) 사이의 평균 정전 용량(도 2의 Cgs의 평균값)은 다음과 같이 비교된다. 즉, [제3 영역의 정전 용량 = 제4 영역의 정전 용량] [제1 영역의 정전 용량 = 제5 영역의 정전 용량] [제2 영역의 정전 용량 = 제6 영역의 정전 용량]이라 가정한다. 여기서 화소 전극(13)과 게이트 전극(도 2의 Gn) 사이의 평균 정전 용량(Cgs의 평균값)은 박막 트랜지스터(도 2의 121)의 소오스와 게이트 사이의 평균 정전 용량과 같다.
일반적으로, 데이터 전압(Vp)의 신호는, 공통 전압(Vcom)을 기준으로 양(+)과 음(-)의 극성이 교호하는 펄스 신호들로 되어 있다. 한편, 도 2의 등가 회로에서, 데이터 전압(Vp)의 파형이 왜곡되게 하는 킥백 전압(Kickback voltage)V는 아래의 수학식 1로써 구해진다.
이에 따라, 박막 트랜지스터(도 2의 121)의 소오스와 게이트 사이의 정전 용량이 보다 커진 경우, 데이터 전압(도 2의 Vp) 내에서 작용하는 킥백 전압(V )이 높아진다. 이러한 경우에 데이터 전압(Vp)의 단위 펄스 파형을 살펴 보면, 공통 전압(Vcom)에 대한 양극 전압 에너지가 음극 전압 에너지보다 적게 된다. 이러한 경우, 공통 구동부(도 5의 51)로부터 인가되는 공통 전압(Vcom)을 상대적으로 낮춤으로써, 공통 전압(Vcom)에 대한 양극 전압 에너지와 음극 전압 에너지를 균일하게 유지시킬 수 있다.
이와 마찬가지로, 박막 트랜지스터(121)의 소오스와 게이트 사이의 정전 용량이 보다 적어진 경우, 데이터 전압(Vp) 내에서 작용하는 킥백 전압(V )이 낮아진다. 이러한 경우에 데이터 전압(Vp)의 단위 펄스 파형을 살펴 보면, 공통 전압(Vcom)에 대한 양극 전압 에너지가 음극 전압 에너지에 대하여 상대적으로 크게 된다. 이러한 경우, 공통 구동부(도 5의 51)로부터 인가되는 공통 전압(Vcom)을 상대적으로 높임으로써, 공통 전압(Vcom)에 대한 양극 전압 에너지와 음극 전압 에너지를 균일하게 유지시킬 수 있다.
따라서, 각 분할 구역 별 평균 정전 용량(도 2의 Cgs의 평균값)이 상기와 같은 경우, 공통 전압(Vcom)을 다음과 같은 조건으로 인가함으로써, 박막 트랜지스터 어레이(도 1의 12)층의 모든 영역에 대하여 공통 전압(Vcom)에 대한 양극 전압 에너지와 음극 전압 에너지가 서로 균일해질 수 있다. 즉, 도 4에 도시된 바와 같이, [제3 영역의 공통 전압 = 제4 영역의 공통 전압] [제1 영역의 공통 전압 = 제5 영역의 공통 전압] [제2 영역의 공통 전압 = 제6 영역의 공통 전압]의 관계가 성립하도록 공통 구동부(도 5의 51)로부터 인가되는 공통 전압(Vcom)을 제어하면 된다. 예를 들어, 가변 저항기와 같은 전기적 소자를 사용함으로써 그 실현이 가능하다.
이상 설명된 바와 같이, 본 발명에 따른 박막 트랜지스터형 액정 표시 패널의 구동 방법에 의하면, 박막 트랜지스터 어레이층의 모든 영역에 대하여 데이터 전압의 공통 전압에 대한 양극 전압 에너지와 음극 전압 에너지가 균일해지므로, 각 분할 영역 별로 화소의 밝기가 균일하지 못한 현상, 플리커(flicker) 현상, 및 잔상 현상 등을 방지할 수 있다.
본 발명은 상기 실시예에 한정되지 않고, 당업자의 수준에서 그 변형 및 개량이 가능하다.

Claims (5)

  1. 하부 글라스 기판 위에 분할 노광되어 형성된 박막 트랜지스터 어레이; 상기 박막 트랜지스터 어레이층 위에 형성된 화소 전극들; 상부 글라스 기판 아래에 형성된 공통 전극; 상기 화소 전극들과 공통 전극 사이에 밀봉된 액정; 및 상기 화소 전극들과 공통 전극에 인가될 신호들을 발생시키는 구동 회로;를 갖춘 박막 트랜지스터형 액정 표시 장치에 있어서,
    상기 공통 전극은,
    각 분할 구역 별로 노광되어 형성되고,
    상기 구동 회로에 의하여 상기 공통 전극에 인가되는 공통 전압은,
    상기 박막 트랜지스터 어레이의 각 분할 구역 별로 측정된 게이트와 소오스 사이의 평균 정전 용량에 반비례하는 것을 그 특징으로 하는 박막 트랜지스터형 액정 표시 장치.
  2. 제1항에 있어서, 상기 박막 트랜지스터 어레이층은,
    전계 효과 트랜지스터들의 어레이로 된 것을 그 특징으로 하는 박막 트랜지스터형 액정 표시 장치.
  3. 제1항에 있어서, 상기 상부 글라스 기판과 공통 전극 사이에는,
    색 필터들이 형성된 것을 그 특징으로 하는 박막 트랜지스터형 액정 표시 장치.
  4. 제1항에 있어서, 상기 상부 글라스 기판 위에는,
    소정 방향으로 빛이 투과되게 하는 상부 편광판이 설치된 것을 그 특징으로 하는 박막 트랜지스터형 액정 표시 장치.
  5. 제4항에 있어서, 상기 하부 글라스 기판 아래에는,
    소정 방향으로 빛이 투과되게 하는 하부 편광판이 설치된 것을 그 특징으로 하는 박막 트랜지스터형 액정 표시 장치.
KR1019970031158A 1997-07-04 1997-07-04 박막트랜지스터형액정표시장치 KR100265782B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970031158A KR100265782B1 (ko) 1997-07-04 1997-07-04 박막트랜지스터형액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970031158A KR100265782B1 (ko) 1997-07-04 1997-07-04 박막트랜지스터형액정표시장치

Publications (2)

Publication Number Publication Date
KR19990008938A true KR19990008938A (ko) 1999-02-05
KR100265782B1 KR100265782B1 (ko) 2000-09-15

Family

ID=19513466

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970031158A KR100265782B1 (ko) 1997-07-04 1997-07-04 박막트랜지스터형액정표시장치

Country Status (1)

Country Link
KR (1) KR100265782B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000003747A (ko) * 1998-06-29 2000-01-25 김영환 액정표시소자

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2772405B2 (ja) * 1990-11-22 1998-07-02 株式会社日立製作所 液晶表示装置
JPH06214213A (ja) * 1993-01-14 1994-08-05 Hitachi Ltd 液晶表示装置及びその共通電極電圧設定装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000003747A (ko) * 1998-06-29 2000-01-25 김영환 액정표시소자

Also Published As

Publication number Publication date
KR100265782B1 (ko) 2000-09-15

Similar Documents

Publication Publication Date Title
US7233304B1 (en) Liquid crystal display apparatus
US7800579B2 (en) Liquid crystal display
KR100567424B1 (ko) 액정표시장치
KR100438521B1 (ko) 광셔터를 가지는 액정표시장치와 그 구동장치 및 방법
JP2008065333A (ja) アレイパネル及びその駆動方法
US8054393B2 (en) Liquid crystal display device
KR100239013B1 (ko) 스위칭 소자용 박막 트랜지스터를 갖는 액정 디스플레이 디바이 스
JP4480821B2 (ja) 液晶表示装置
KR20040051417A (ko) 강유전성 액정의 전계배향방법과 이를 이용한 액정표시장치
KR100220435B1 (ko) 액티브 매트릭스 액정 디스플레이의 구동방법 및 그 방법에 적합한 액정 디스플레이
KR101108155B1 (ko) 액정 표시 장치 및 그의 구동 방법
JP4112415B2 (ja) 液晶表示装置の駆動方法
KR100949499B1 (ko) 액정표시장치의 구동방법 및 그의 구동회로
KR101202588B1 (ko) 액정표시장치 및 그의 구동 방법
JP4326242B2 (ja) 液晶表示装置
KR100218041B1 (ko) 액정표시소자 및 액정표시소자의 구동방법
KR100265782B1 (ko) 박막트랜지스터형액정표시장치
US20070085817A1 (en) Method for driving active matrix liquid crystal display
KR19990008937A (ko) 박막 트랜지스터형 액정 표시 패널의 구동 방법
KR20000006515A (ko) 액정표시소자의구동방법
KR20040062048A (ko) 액정표시장치
US20030128177A1 (en) Driving method of liquid crystal display device and liquid crystal display device
KR100778843B1 (ko) 액정표시장치
KR100879214B1 (ko) 액정표시소자
KR20030056526A (ko) 액정 표시 장치의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130530

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee