KR19990008499A - 저 콘택저항을 가지는 반도체 장치의 제조 방법 - Google Patents

저 콘택저항을 가지는 반도체 장치의 제조 방법 Download PDF

Info

Publication number
KR19990008499A
KR19990008499A KR1019970030457A KR19970030457A KR19990008499A KR 19990008499 A KR19990008499 A KR 19990008499A KR 1019970030457 A KR1019970030457 A KR 1019970030457A KR 19970030457 A KR19970030457 A KR 19970030457A KR 19990008499 A KR19990008499 A KR 19990008499A
Authority
KR
South Korea
Prior art keywords
contact resistance
semiconductor device
manufacturing
contact
interlayer insulating
Prior art date
Application number
KR1019970030457A
Other languages
English (en)
Other versions
KR100475727B1 (ko
Inventor
유현기
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019970030457A priority Critical patent/KR100475727B1/ko
Publication of KR19990008499A publication Critical patent/KR19990008499A/ko
Application granted granted Critical
Publication of KR100475727B1 publication Critical patent/KR100475727B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

본 발명은 저 콘택저항을 가지는 반도체 장치의 제조 방법에 관한 것으로서, 특히 사진 및 식각 공정을 이용하여 반도체 기판의 층간 절연막에 콘택홀을 형성한 후에 상기 결과물에 콘택저항을 낮추기 위한 도전형 불순물을 이온 주입하는 것을 특징으로 한다. 따라서, 본 발명은 배리어 금속 형성 전 내지 후에 저농도의 도전형 불순물을 이온 주입하여 실리사이드층 밖으로 확산되는 도펀트들을 보충하므로서 안정된 콘택저항과 도펀트 분포를 확보할 수 있다.

Description

저 콘택저항을 가지는 반도체 장치의 제조 방법
본 발명은 반도체 장치의 콘택 제조 방법에 관한 것으로서, 특히 반도체 장치의 콘택저항을 감소시켜 디바이스 수행능력을 향상시키는 저 콘택저항을 가지는 반도체 장치의 제조 방법에 관한 것이다.
반도체 소자의 집적도가 높아지면서 배선 공정의 중요성도 동시에 높아지고 있다. 일반적으로 다층 배선을 위해서는 IMD(inter metal dieletric), ILD(inter layer dieletric) 및 PMD(poly metal dieletric)의 평탄화가 요구된다. 이에 따라 현재 반도체 소자의 평탄화 공정은 CMP(chmecal mechanical polishing) 방법을 주로 사용하고 있는데 이러한 평탄화 공정을 수행하기 위해서는 필수적으로 층간 절연막의 두께를 증가시켜야만 한다. 그러나, 층간 절연막의 두께가 증가될수록 콘택 크기도 감소되어 콘택의 종횡비(aspect ratio)를 증가시킨다. 이 때문에 정상적인 알루미늄 스퍼트 내지 알루미늄 플로우 공정으로는 안정된 콘택을 제조하기 어려우므로 미세 콘택에 안정된 텅스텐 플러그 공정으로 대체되고 있다.
도 1a 내지 도 1d 는 종래의 반도체 장치의 콘택 제조 공정을 순서적으로 나타낸 단면도들로서, 이를 참조하면 다음과 같다.
도 1a와 같이 실리콘 기판(10)에 소자간 분리를 위한 필드 산화막(12)을 형성하고, 이어서 상기 필드 산화막(12) 사이의 실리콘 기판(10) 상부에 게이트 전극(14)과 상기 필드 산화막(12) 상부에 레지스트 전극(16)을 형성하고, 상기 게이트 전극(14)을 마스크로 하여 도전형 불순물이 이온 주입된 소스/드레인 영역(18)을 형성한다. 이어서, 상기 결과물 상부면에 층간 절연막(20)을 형성한 후에 콘택 마스크 및 식각 공정을 이용하여 상기 층간 절연막(20)을 식각한다. 이로 인해 상기 층간 절연막(20)의 상부면부터 상기 레지스트 전극(16) 및 소스/드레인 영역(18) 상부면까지 이어지는 콘택홀(22)이 형성된다.
이어서, 도 1b와 같이 상기 결과물에 스퍼터 방법으로 Ti 내지 TiN 등의 배리어 금속(24)을 증착한 후에 열처리 공정을 실시하여 상기 레지스트 전극(16) 및 소스/드레인 영역(18) 상부면에 오믹 콘택되도록 한다.
그 다음 도 1c와 같이 상기 콘택홀(22)내에 화학 기상증착법으로 텅스텐(26)을 증착한 후에 CMP 방법을 이용하여 불필요한 텅스텐(26)과 배리어 금속(24)을 식각해서 상기 결과물의 상부면을 평탄화한다.
이후, 도 1d와 같이 상기 결과물 상부에 Ti/Al:Cu:Si 등을 순차적으로 증착한 후에 금속 전극 마스크 및 식각 공정을 이용하여 상기 콘택홀(22)의 상부 영역에 금속 전극(28)을 형성한다.
상기와 같은 제조 공정에 따른 반도체 장치는 텅스텐 플러그 공정을 실시할 경우 텅스텐이 알루미늄보다 비저항값이 5∼10배 정도 높기 때문에 반도체 장치의 콘택저항이 높아지게 된다.
또한, 상기 실리콘 기판(10)이 n형 일 경우 n-형 도펀트들이 상기 실리콘 기판(10)과 층간 절연막(20) 표면에 채워져 있기 때문에 후속 배리어 금속(24) 형성시 상기 레지스트 전극(16) 및 소스/드레인 영역(18) 상부면에 오믹 콘택되어 자연적으로 형성되는 실리사이드층 내로 고용되는 도펀트를 충분하게 공급하므로 상기 도펀트의 농도 감소는 크게 변함이 없다. 그러나, 상기 실리콘 기판(10)이 p형일 경우 p형 도펀트들은 상기 실리콘 기판(10)과 층간 절연막(20) 사이에서 비워져 있기 때문에 후속 배리어 금속(24) 형성시 상기 실리사이드층 밖으로 상기 도펀트들이 확산되므로 상기 콘택홀(22) 내의 도펀트 농도가 적어져서 결국, 콘택저항이 높아지게 된다.
이를 해결하기 위해 배리어 금속의 종류를 최대한 활용하거나 열처리 조건 및 콘택의 프로파일을 개선하고 있지만 상기와 같은 해결 방안에도 불구하고 콘택의 크기가 감소됨에 따라 전류 경로가 좁아져 텅스텐 플러그의 비저항을 증가시키기 때문에 디바이스의 수행능력을 저하시키는 문제점이 있었다.
본 발명의 목적은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 금속 배선 공정 전에 도전형 불순물을 이온 주입하여 콘택 내의 부족한 도펀트량을 보충할 수 있으므로 디바이스의 수행 능력을 향상시킬 수 있는 저 콘택저항을 가지는 반도체 장치의 제조 방법을 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명은 반도체 기판 하부 근방에 불순물층을 구비한 반도체 장치의 콘택홀 제조 방법에 있어서, 반도체 기판 상부에 층간 절연막에 형성하는 단계; 사진 및 식각 공정을 이용하여 상기 층간 절연막 상부면부터 상기 불순물층 표면까지 이르도록 콘택홀을 형성하는 단계; 및 상기 결과물에 저농도의 불순물을 이온 주입하는 단계를 포함하는 것을 특징으로 한다.
도 1a 내지 도 1d 는 종래 반도체 장치의 콘택 제조 공정에 따른 단면도들.
도 2a 내지 도 2e 는 본 발명에 따른 저 콘택저항을 가지는 반도체 장치의 제조 방법을 설명하기 위한 단면도들.
도 3은 종래와 본 발명의 제조 방법에 따른 콘택저항의 비교 그래프.
*도면의 주요 부분에 대한 부호의 설명*
100: 실리콘 기판 102: 필드 산화막
104: 게이트 전극 106: 레지스트 전극
108: 소스/드레인 영역 110: 층간 절연막
112: 콘택홀 114: 배리어 금속
116: 텅스텐 118: 금속 전극
이하, 첨부한 도면을 참조하여 본 발명을 상세하게 설명하고자 한다.
도 2a 내지 도 2e 는 본 발명에 따른 저 콘택저항을 가지는 반도체 장치를 형성하기 위한 일 실시예의 제조 공정을 설명하기 위한 단면도들이다.
우선, 도 2a와 같이 n형 실리콘 기판(100)에 소자간 분리를 위한 필드 산화막(102)을 형성하고, 이어서 상기 필드 산화막(102) 사이의 실리콘 기판(100) 상부에 게이트 전극(104)과 상기 필드 산화막(102) 상부에 레지스트(106)를 형성한다. 이어서 상기 게이트 전극(104)을 마스크로 하여 p+ 형 불순물을 이온 주입하여 소스/드레인 영역(108)을 형성한다. 이어서 상기 게이트 전극(104)과 금속을 분리시키기 위해 ILD 공정을 진행하여 상기 결과물의 상부면에 층간 절연막(110)을 형성다. 이때, 상기 층간 절연막(110)은 USG, BPSG 내지 HTO 등으로 형성된다. 이후, 상기 결과물에 콘택 마스크를 이용하고 건식 식각 공정을 실시해서 상기 층간 절연막(110)의 상부면부터 상기 레지스트(106) 및 소스/드레인 영역(108)의 상부면까지 이어지는 콘택홀(112)을 형성한다.
그 다음 도 2b와 같이 상기 결과물 전면에 p형 불순물인 BF2를 1E12∼1E15 정도로 이온 주입한다. 이에 따라 상기 콘택홀(112) 면에 BF2가주입되면 후속 배리어 금속 형성시 상기 실리콘 기판(100)의 불순물층과 층간 절연막(110)의 표면으로 확산되는 부족한 도펀트량을 보충해 줄 수 있다.
도 2c와 같이 상기 결과물 상부면에 스퍼터 방법으로 Ti 내지 TiN 등의 배리어 금속(114)을 증착한 후에 열처리 공정을 실시해서 상기 레지스트(106) 및 소스/드레인 영역(108)의 상부면에 오믹콘택되도록 한다.
그 다음 도 2d와 같이 상기 결과물 상부면에 화학 기상증착법으로 텅스텐(116)을 증착한 후에 CMP 방법을 이용하여 불필요한 텅스텐(116) 및 배리어 금속(114)을 제거하여 상기 결과물의 상부면을 평탄화한다.
이후, 도 2e와 같이 상기 결과물 상부에 Ti/Al:Cu:Si 등을 순차적으로 증착한 후에 금속 전극 마스크 및 식각 공정을 이용하여 상기 콘택홀(112)의 상부 영역에 금속 전극(118)을 형성한다.
상기와 같은 제조 공정에 따른 본 발명은 배리어 금속 형성 전 또는 후에 저농도의 불순물을 이온 주입하여 상기 레지스트(106) 및 소스/드레인 영역(108)의 상부면에 오믹콘택되어 자연적으로 형성되는 실리사이드층 밖으로 확산되는 도펀트들를 보충할 수 있게 된다. 이로 인해 상기 실리사이드층과 실리콘막이 접촉하는 부위의 도펀트 농도가 증가되어 콘택저항을 감소시킨다. 이때, 저농도 n형 불순물이 주입된 접합층의 콘택저항의 변화를 우려할 수 있으나 이온 주입되는 p 형 불순물을 위한 열처리 공정을 하지 않기 때문에 후속 처리시 온도가 낮아 도펀트의 역할을 제대로 하지 못하므로 콘택저항의 변화에 큰 영향을 끼치지 않게 된다. 그러나, 많은 양의 이온 주입은 콘택저항에 변화를 가져오므로서 적정한 양을 주입해야만 한다.
도 3은 종래와 본 발명의 제조 방법에 따른 콘택저항의 비교 그래프로서, 종래에는 CDF(%)의 증가에 따라 콘택저항이 증가되었으나 본 발명에서는 콘택저항이 일정하게 되므로 결국, 본 발명에 따른 제조 방법에 의해 콘택저항의 특성이 양호해지는 것을 알 수 있다.
본 발명은 배리어 금속 형성 전 내지 후에 저농도의 불순물을 이온 주입하여 실리사이드층 밖으로 확산되는 도펀트들을 보충하므로서 안정된 콘택저항과 도펀트 분포를 확보할 수 있어 디바이스의 신뢰성을 향상시킬 수 있는 효과가 있다.

Claims (2)

  1. 반도체 기판 하부 근방에 불순물층을 구비한 반도체 장치의 콘택홀 제조 방법에 있어서, 반도체 기판 상부에 층간 절연막에 형성하는 단계;
    사진 및 식각 공정을 이용하여 상기 층간 절연막 상부면부터 상기 불순물층 표면까지 이르도록 콘택홀을 형성하는 단계; 및
    상기 결과물에 저농도의 불순물을 이온 주입하는 단계를 포함하는 것을 특징으로 하는 저 콘택저항을 가지는 반도체 장치의 제조 방법.
  2. 제 1 항에 있어서, 상기 불순물 이온 주입은 1E12∼5E15로 실시하는 것을 특징으로 하는 저 콘택저항을 가지는 반도체 장치의 제조 방법.
KR1019970030457A 1997-07-01 1997-07-01 저콘택저항을가지는반도체장치의제조방법 KR100475727B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970030457A KR100475727B1 (ko) 1997-07-01 1997-07-01 저콘택저항을가지는반도체장치의제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970030457A KR100475727B1 (ko) 1997-07-01 1997-07-01 저콘택저항을가지는반도체장치의제조방법

Publications (2)

Publication Number Publication Date
KR19990008499A true KR19990008499A (ko) 1999-02-05
KR100475727B1 KR100475727B1 (ko) 2005-07-21

Family

ID=37303676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970030457A KR100475727B1 (ko) 1997-07-01 1997-07-01 저콘택저항을가지는반도체장치의제조방법

Country Status (1)

Country Link
KR (1) KR100475727B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100373362B1 (ko) * 2000-06-30 2003-02-25 주식회사 하이닉스반도체 반도체 소자의 콘택 형성방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180862A (ja) * 1984-09-27 1986-04-24 Toshiba Corp 半導体装置の製造方法
JPH02266547A (ja) * 1989-04-06 1990-10-31 Matsushita Electron Corp 半導体装置の製造方法
KR960039143A (ko) * 1995-04-07 1996-11-21 김주용 반도체 소자의 콘택 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100373362B1 (ko) * 2000-06-30 2003-02-25 주식회사 하이닉스반도체 반도체 소자의 콘택 형성방법

Also Published As

Publication number Publication date
KR100475727B1 (ko) 2005-07-21

Similar Documents

Publication Publication Date Title
EP0680077B1 (en) Integrated circuit with improved contact barrier
US4384301A (en) High performance submicron metal-oxide-semiconductor field effect transistor device structure
US5828130A (en) Method of forming a landing pad structure in an integrated circuit
US5817562A (en) Method for making improved polysilicon FET gate electrode structures and sidewall spacers for more reliable self-aligned contacts (SAC)
US4589928A (en) Method of making semiconductor integrated circuits having backside gettered with phosphorus
US6429105B1 (en) Method of manufacturing semiconductor device
EP0718879B1 (en) Method of forming a landing pad structure in an integrated circuit
KR19980070636A (ko) 반도체 장치 및 그의 제조 방법
US6391750B1 (en) Method of selectively controlling contact resistance by controlling impurity concentration and silicide thickness
US5956615A (en) Method of forming a metal contact to landing pad structure in an integrated circuit
US5397910A (en) Semiconductor integrated circuit device with wiring microstructure formed on gates and method of manufacturing the same
US20070096260A1 (en) Reduced parasitic and high value resistor and method of manufacture
US5683920A (en) Method for fabricating semiconductor devices
KR100330468B1 (ko) 반도체 장치의 제조 방법 및 반도체 장치
KR100314715B1 (ko) 고저항막상에열질화막을가지는반도체장치및그제조방법
US20090140352A1 (en) Method of forming interlayer dielectric for semiconductor device
KR100433509B1 (ko) 전계 효과 트랜지스터, 집적 회로, 전계 효과 트랜지스터 형성 방법, 그리고 집적 회로 형성 방법
KR100475727B1 (ko) 저콘택저항을가지는반도체장치의제조방법
US6521517B1 (en) Method of fabricating a gate electrode using a second conductive layer as a mask in the formation of an insulating layer by oxidation of a first conductive layer
KR100827499B1 (ko) 반도체 소자의 제조방법
KR100246625B1 (ko) 커패시터와 자기 정렬된 이중 게이트 전극을 갖는 반도체 소자의 제조 방법
KR100341588B1 (ko) 실리사이드층의 저항 및 누설전류 감소를 위한 반도체소자 제조 방법
KR100354278B1 (ko) 반도체 장치 및 그 제조 방법
US20080067612A1 (en) Semiconductor Device Including Nickel Alloy Silicide Layer Having Uniform Thickness and Method of Manufacturing the Same
US7407884B2 (en) Method for forming an aluminum contact

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B90T Transfer of trial file for re-examination
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee