KR19980701298A - 온도 보정용 구동회로(driver circuit for correcting the temperature) - Google Patents

온도 보정용 구동회로(driver circuit for correcting the temperature) Download PDF

Info

Publication number
KR19980701298A
KR19980701298A KR1019970704687A KR19970704687A KR19980701298A KR 19980701298 A KR19980701298 A KR 19980701298A KR 1019970704687 A KR1019970704687 A KR 1019970704687A KR 19970704687 A KR19970704687 A KR 19970704687A KR 19980701298 A KR19980701298 A KR 19980701298A
Authority
KR
South Korea
Prior art keywords
output
temperature
signal
correction
detecting
Prior art date
Application number
KR1019970704687A
Other languages
English (en)
Other versions
KR100252721B1 (ko
Inventor
도시유키 오카야스
사토시 이와모토
Original Assignee
오우라 히로시
가부시키가이샤 아드반테스트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오우라 히로시, 가부시키가이샤 아드반테스트 filed Critical 오우라 히로시
Publication of KR19980701298A publication Critical patent/KR19980701298A/ko
Application granted granted Critical
Publication of KR100252721B1 publication Critical patent/KR100252721B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31924Voltage or current aspects, e.g. driver, receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • H03K17/145Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Amplifiers (AREA)
  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 출력단의 구동회로의 소비 전력을 검출하여 보정 제어함으로써, 비교적 안정된 파형 진폭, 출력 타이밍의 온도 보정용 구동회로를 실현한다. 이를 위해서, 출력 소자(31, 32)의 온도 변화를 검출하는 온도 검출 수단을 설치하고, 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍을 온도 보정하는 출력 타이밍 온도 보정 수단을 설치하고, 온도 검출 수단으로부터의 온도 검출 신호를 받아서, 출력 신호(3)의 출력 진폭 및 출력 임피던스의 온도 보정을 행하는 출력 진폭 및 출력 임피던스 온도 보정 수단을 설치한다.

Description

온도 보정용 구동회로
도 4는 종래 기술에 의한 상보형(complementary) 구성의 최종단 구동회로의 블록도이며, 바이어스 회로(40)와, 출력 소자(31, 32)와, 출력 임피던스 정합용 출력 저항(4)으로 이루어진다. 도 5는 IC 시험 장치에 있어서의 피시험 디바이스(DUT)의 디바이스 핀을 구동시키는 1 채널분의 핀 구동 기본 회로이고, 온도 보정이 없는 구동회로의 구체적인 회로예이다.
본 예의 출력 소자(31, 32)는 CM0S 트랜스퍼·게이트를 사용하고 있다.
최종단의 출력 소자(31, 32)는 펄스 파형이나 동작 속도에 따라 전력 소비가 변하고, 소자 접합 온도도 변화하여 출력 특성이 변화되어 버린다. 이 결과, 당초의 출력 파형, 전파(轉播) 지연의 변동에 따른 출력 타이밍이 변동되어 간다.
도 6에 온도 상승에 의한 출력 소자의 게이트 전압에 대한 드레인 전류 특성도의 일례를 나타낸다. 일반적으로 MOSFET에서는 온도가 상승하면, Vt(10)에서 보인 임계치 전압 및 드레인 전류가 저하한다. 이 결과, 당초의 바이어스점(9)의 드레인 전류 Id(7)가 저하된다. 이 영향을 받아, 도 7의 (a)의 출력 신호(3)에 나타난 바와 같이 출력 레벨이 시간의 경과와 함께 저하되어 버리는 난점이 있다.
단, 출력에 부하 저항 등이 접속되어 있는 경우, 무부하인 경우에는 출력 레벨의 변동은 없다. 단, 스위칭·타이밍, 출력 임피던스는 변동한다.
본 발명은 그 출력 임피던스를 일정하게 유지하는 것을 목적으로 한다. 또, 도 7의 (b)∼(d)에 출력 신호(3)의 타이밍 변화의 발생예를 나타낸다. 즉 입력 신호(1)에 대하여, 도 7의 (c)에 나타내는 당초의 출력 신호(3)의 소정 지연량(11)이 도 7의 (d)에 도시한 바와 같이, 온도 변화에 따라 Δt(6) 시간의 지연 변동을 가져온다. 즉 타이밍이 어긋나는 불합리함을 초래하는 난점이 있다.
다른 한편, 고정밀도가 요구되는 구동회로에 있어서는 강제 공냉과 공기 조절 장치에 의해 일정한 회로 주위 온도를 유지하는 외부 장치를 설치하여 대처할 필요가 있어, 이용상의 난점으로 되는 경우가 있다.
상기한 설명과 같이, 온도 보정이 없는 구동회로에 있어서는 출력 소자(31, 32)에서의 전력 소비에 따른 발열 변동에 따라서, 당초의 출력 진폭이나 출력 타이밍에서 변화해 버려, 그 결과 정밀도가 좋은 파형 진폭, 정밀도가 좋은 타이밍의 구동회로라고는 말할 수 없어서, 이용상의 난점으로 되고 있다.
그래서 본 발명은 출력단의 구동회로의 소비 전력이 주된 발열원(發熱源)인 점에 착안하여, 이것을 검출하여 바이어스 회로를 보정 제어함으로써, 비교적 안정된 파형 진폭, 출력 타이밍의 온도 보정을 할 수 있는 구동회로를 실현하는 것을 목적으로 한다.
본 발명은 전자 기기에 적용되는 펄스파 신호를 출력하는 구동회로에 있어서, 온도 변화에 대해서도 안정된 소정 파형 및 소정 타이밍의 신호 출력을 구현하는 구동회로의 온도 보정 회로에 관한 것이다.
도 1은 본 발명에 의한 온도 보정용 구동회로의 블록도.
도 2는 본 발명에 의한 실시예의 일례를 나타내는 구체적인 온도 보정용 구동회로도.
도 3은 본 발명에 있어서의 온도 보정의 원리를 설명하기 위한 입출력 특성 보정 설명도.
도 4는 종래의 온도 보정이 없는 구동회로의 구성 블록도.
도 5는 종래의 온도 보정이 없는 구동회로의 구체적 회로예.
도 6은 온도 상승에 의한 출력 소자의 게이트 전압에 대한 드레인 전류 특성도의 예를 나타낸 도면.
도 7의 (a)는 온도 상승에 의한 출력 레벨의 경과 변동을 설명하는 도면.
도 7의 (b) ∼ (d)는 온도 상승에 의한 출력 신호의 출력 타이밍의 변동을 설명하는 도면.
본 발명의 구성에서는 출력 소자(31, 32)의 온도 변화나 칩의 온도 변화를 검출하는 온도 검출 수단을 설치하여, 이 온도 검출 수단으로부터 온도 검출 신호를 받아, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍을 온도 보정하는 출력 타이밍 온도 보정 수단을 설치하여, 온도 검출 수단으로부터의 온도 검출 신호를 받아, 출력 신호(3)의 출력 진폭의 온도를 보정하는 출력 진폭 온도 보정 수단을 설치하는 구성 수단으로 한다.
이에 따라, 상보형 구성의 출력 소자(31, 32)를 지니어, 입력 신호(1)를 수신하고, 소정 진폭, 소정 출력 타이밍의 출력 신호(3)를 출력하는 구동회로의 온도 보정 회로에 있어서, 출력단의 구동회로인 출력 소자(31, 32)의 소비 전력에 대응하여 안정된 파형 진폭과 출력 타이밍을 발생하는 구동회로가 구현된다.
온도 검출 수단으로서는 출력 소자(31, 32) 자체에 흐르는 전류를 검출하는 것으로 온도 검출 수단으로 하거나, 혹은 출력 소자(31, 32)에 접한 온도 센서에 의한 온도 검출 수단으로 하거나, 혹은 칩 전체의 온도를 검출하는 온도 검출 수단으로 하는 온도 보정용 구동회로의 구성 수단이 있다.
또, 출력 타이밍 온도 보정 수단으로서는 온도 검출 수단으로부터의 온도 검출 신호를 받아서, 가변 지연 수단인 직렬 접속된 복수 게이트에 공급하는 정부(正負) 전원 전압을 제어하여, 이 전원 전압 제어에 의해 입출력 신호의 전파 지연을 제어하여 출력 타이밍의 온도 보정 수단으로 하는 온도 보정용 구동회로의 구성 수단이 있다.
또한, 출력 진폭 및 출력 임피던스 온도 보정 수단으로서는 온도 검출 수단으로부터의 온도 검출 신호를 받아서, 가변 진폭 수단인 버퍼 회로에 공급하는 정부 전원 전압을 제어하여, 이 전원 전압 제어에 의해 입력 신호에 대한 출력 신호의 진폭을 제어하여 출력 진폭의 온도 보정 수단으로 하는 온도 보정용 구동회로의 구성 수단이 있다.
보다 구체적 해결 수단의 구성으로서는 출력 최종단의 출력 소자(31, 32)에 흐르는 전류를 검출하는 저항(33, 34)을 설치하여, 양단의 전압 신호로부터 출력 소자(31, 32)의 온도를 검출하는 수단인 전력 모니터 회로(H35, L36)를 각각 설치하고, 전력 모니터 회로(H35, L36)로부터의 온도 검출 신호(H22, L23)를 받아서, 타이밍 조정 회로(39)와 바이어스 회로(40)에 부여하는 보정 신호(51, 52, 53, 54)를 생성하는 보정 회로(37, 38)를 설치하고, 보정 회로(37, 38)로부터의 보정 신호(53, 54)를 받아서, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍 온도 보정 수단으로 하는 타이밍 조정 회로(39)를 설치하며, 보정 회로(37, 38)로부터의 보정 신호(51, 52)를 받고, 타이밍 조정 회로(39)로부터의 구동신호(H41, L42)를 받아서, 출력 소자(31, 32)에의 출력 진폭을 온도 보정한 구동 신호를 출력하는 출력 진폭 및 출력 임피던스 온도 보정 수단으로 하는 바이어스 회로(40)를 설치하는 온도 보정용 구동회로의 구성 수단이 있다.
도 1은 본 발명에 의한 온도 보정용 구동회로의 블록도이다. 도 2는 본 발명에 의한 실시예의 일례를 나타내는 구체적인 온도 보정용 구동회로도이다. 도 3은 본 발명에 의한 보정의 원리를 설명하기 위한 설명도이다.
(1) 우선 도 3에 본 발명에 있어서의 온도 보정의 원리를 설명하기 위한 입출력 특성 보정 설명도를 나타내어, 온도 보정의 기본 원리를 설명한다. 도 3의 (A)는 출력 전압으로서 요구되는 이상 특성을 나타내며, 입력 레벨과 출력 레벨이 당초의 비례 관계 상태에 있다. 도 3의 (B)는 출력 소자(31, 32)의 소자 접합 발열에 따라, 비직선 특성으로 변화한 후의 특성 상태이다. 이 비직선 특성을 받아서, 도 3(C)에 도시한 바와 같이 본 발명에서는 보정 회로에서 역특성의 비직선 특성 보정을 보정 회로에 부여한다. 이 결과, 도 3의 (D)에 도시한 바와 같이, 거의 원래의 직선성(直線性)으로 보정되어 온도 변화의 영향이 저감된 구동회로로 하는 원리이다.
(2) 이어서 본 발명의 온도 보정용 구동회로의 블록도를 도 1에 나타내어 이하에 설명한다.
구성은 출력 소자(31, 32)와, 전류 검출 저항(33, 34)과, 차동 앰프(33b, 34b)와, 전력 모니터 회로(H35, L36)와, 보정 회로(37, 38)와, 타이밍 조정 회로(39)와, 바이어스 회로(40)로 이루어진다.
전류 검출 저항(33, 34)은 각 출력 소자(31, 32)에 흐르는 소비 전류를 검출하는 저항이고, 차동 앰프(33b, 34b)는 각각 출력 소자(31, 32)의 전원단에 공급하는 전원을 안정되게 하기 위한 것이다.
전력 모니터 회로(H35, L36)는 각각 전류 검출 저항(33, 34) 양단의 전위차를 검출하여, 대응하는 보정 회로(37, 38)에 온도 검출 신호(H22, L23)를 공급한다.
보정 회로(37, 38)는 전력 모니터 회로(H35, L36)로부터의 온도 검출 신호(H22, L23)를 각각 받아서, 타이밍 조정 회로(39)와 바이어스 회로(40)에 부여하는 (ViH, ViL) 보정용 공급 전원 신호(51, 52, 53, 54)를 생성한다.
타이밍 조정 회로(39)는 내부에 가변 지연 수단이 설치되어 있어서, 보정 회로(37, 38)로부터의 지연 보정 신호(53, 54)를 받아서, 출력 소자(31, 32)에 부여하는 구동 신호(H41, L42)의 타이밍 지연량을 보정 조정하는 회로이다.
바이어스 회로(40)는 내부에 가변 진폭 수단이 설치되어 있어서, 상기 구동 신호(H41, L42)를 받고, 보정 회로(37, 38)로부터의 지연 보정 신호(51, 52)를 받아서, 출력 진폭을 보정한 구동 신호를 대응하는 출력 소자(31, 32)의 입력단에 각각 공급하는 회로이다.
(3) 이어서, 도 1의 구성 블록에 대응하는 구체적 구동회로의 일례를 도 2에 나타낸다.
타이밍 조정 회로(39)는 레벨 시프터(2)와 가변 지연 게이트의 회로 구성예이다. 이 가변 지연 수단예에서는 복수 게이트를 직렬 접속하여, 보정용 공급 전원 신호(53, 54)를 받아서, 이 복수 게이트의 전원 전압을 변화시키는 것으로 입출력간의 전파 지연 시간이 미조정 가변 기능으로 된 지연 수단을 갖고 있다. 레벨 시프터(2)는 입력 신호(1)를 받아서 차동 신호를 생성하여 소정 전압 레벨로 시프트하는 회로이다.
전력 모니터 회로(H35, L36)내의 적분 회로(fH20, fL21)는 전류 검출 저항(33, 34)에서 검출한 맥류(脈流) 전압을 적분하여 평균화한 신호로서 보정 회로에 공급한다.
보정 회로(37, 38)는 보정 계수 회로와 가산기와 감산기의 회로 구성예이다. 전력 모니터 회로(H35, L36)로부터의 온도 검출 신호(H22, L23)를 각각 받아서, 타이밍 조정 회로(39)와 바이어스 회로(40)에 부여하는 (ViH, ViL) 보정용 공급 전원 신호(51, 52, 53, 54)를 생성하여 출력한다.
여기서 보정 회로(37, 38)내에 있는 보정 계수 회로(K43, K44, K45, K46)는 전력 모니터 회로(H35, L36)로부터의 신호를 받아서, 출력 소자(31, 32)의 진폭 온도 특성이나 출력 타이밍 온도 특성의 온도 변화 곡선에 대응하여 하나하나 보정하는 이득 조정이나 커브 조정을 미조정하는 부분이며, 미리 조정된 상태에 있다. 여기서 커브 조정 수단으로서는 반도체의 비직선 특성을 이용하여 커브를 피트시키는 예가 있다. 이에 의해서 이득/커브가 보정된 신호가 가산기와 감산기의 일단에 각각 공급된다. 각 가산기와 감산기는 이에 따라 대응하는 타이밍 조정 회로(39)나 바이어스 회로(40)에의 공급 전원(ViH, ViL)을 미조정한 후 공급한다. 이 결과, 타이밍 조정 회로(39)측에서는 복수 게이트단수에 의한 전파 지연을 미조정 가변하는 기능을 실현하고, 또 바이어스 회로(40)측에서는 출력 소자(31, 32)를 구동하는 진폭을 미조정 가변하는 기능이 실현되게 된다.
이와 같이 구성 함으로써, 출력 소자(31, 32)에서의 전력 소비에 따른 발열 변동에 따라서, 당초의 출력 진폭 및 출력 임피던스나 출력 타이밍의 변동을 보정할 수 있고, 이 결과, 정밀도 좋은 안정된 파형 진폭, 정밀도 좋은 타이밍의 구동회로가 실현된다.
(4) 상기 도 2에 나타내는 실시예에서는 CM0S 트랜스퍼·게이트를 이용한 구체적 구동회로를 나타내었지만, 양극형 회로로 구성하여도 좋고, 이것에 대응한 주변 회로로 구성함으로써 마찬가지로 실시가 가능하다.
(5) 상기 실시예의 설명에서는 출력 소자(31, 32)의 온도 변화의 검출을 전력 모니터 회로(H35, L36)에서 검출하는 구성예로 설명하였지만, 소망에 따라, 서미스터나 포지스터 등의 온도 센서를 출력 소자(31, 32)에 접해서 설치하거나, 혹은 칩 전체의 온도를 온도 센서에 의해 검출하여, 이것을 가산하여도 좋다.
이와 같이, 이들 온도 검출 신호를 보정 회로(37, 38)에 공급하는 구성 수단으로 하여도 좋으며, 마찬가지로 실시가 가능하다.
(6) 상기 실시예의 설명에서는 타이밍 조정 회로(39)는 입력 신호(1)가 1개의 단일 신호 입력인 경우로 설명하였지만, 입력 신호(1)가 차동 입력 신호인 경우에는 레벨 시프터(2)를 삭제한 타이밍 조정 회로(39)로 실현하여도 좋다.
(7) 상기 실시예의 설명에서는 온도 보정 대상을 출력 소자(31, 32)에 주목하여 실시하는 예로 설명하였지만, 소망에 따라, 타이밍 조정 회로(39)나, 바이어스 회로(40)나, 보정 회로(37, 38)나 전력 모니터 회로(H35, L36)의 구동회로계 전체의 온도 특성을 포함시켜, 종합적인 온도 보정을 행하는 식으로 보정 계수 회로(K43, K44, K45, K46)를 설정, 조정하여 사용하는 형태라도 좋다.
(8) 상기 실시예의 설명에서는 출력 소자(31, 32)의 온도 변화의 검출을 전력 모니터 회로(H35, L36)로 검출하는 구성예를 나타내거나, 서미스터나 포지스터 등의 온도 센서를 출력 소자(31, 32)에 접해서 설치하는 구성예를 나타내고 있다. 그러나, 양자를 병용, 가산하여 이용하여 온도 검출 신호로 하고, 이 온도 검출 신호를 보정 회로(37, 38)에 공급하는 구성 수단으로 하여도 좋으며, 마찬가지로 실시가 가능하다.
(9) 상기 실시예의 설명에서는 출력 소자(31, 32)의 온도 변화 검출을 전력 모니터 회로(H35, L36)로 검출하거나, 서미스터나 포지스터 등의 온도 센서로 검출하여, 이들의 각 검출 신호를 보정 회로(37, 38)에 공급하여서 구성하고 있다. 즉, 검출 신호를 2계통 설치하여, 2계통의 보정 회로에 각각 피드백하여서 구성하고 있다. 그러나, 출력 소자(31, 32)의 안, 한쪽에만 주목하여, 검출 신호를 1계통 설치하고, 보정 회로를 1계통 설치하여 피드백하여서 구성하여도 좋다. 이에 따라, 하이측 또는 로우측의 안, 한쪽만이 지배적으로 되는 동작 조건인 경우에, 회로 구성을 간단하게 할 수 있는 이점이 있다.
(10) 상기 실시예의 설명에서는 출력 소자(31, 32)의 온도 변화 검출을 전력 모니터 회로(H35, L36)로 검출하거나, 서미스터나 포지스터 등의 온도 센서로 검출하고 있다. 즉, 검출 신호를 2계통 설치하고 있다. 그러나, 대표적인 검출 신호를 1계통 이용하여, 이 신호를 보정 회로에 부여하는 식으로 구성하여도 좋다. 예컨대, 출력 소자(31, 32)에 공통된 센스 포인트에 온도 센서를 배치하여 대표적인 검출 신호를 취출하여 실시하여도 좋다. 또한, 전력 모니터 회로(H35, L36)의 출력 신호를 평균화하여, 대표적인 검출 신호로서 이용하여 실시하여도 좋다. 이에 따라, 하이측과 로우측이 실용상 공통적인 온도 조건으로 동작하는 경우에, 회로 구성을 간단하게 할 수 있는 이점이 있다.
본 발명은 이상 설명한 바와 같이 구성되어 있기 때문에, 이하에 기재되는 것과 같은 효과를 발휘한다.
보정 회로(37, 38)와 타이밍 조정 회로(39)에 의해, 보정 회로(37, 38)로부터의 온도 보정용 전원의 공급을 받아서, 직렬 접속된 복수 게이트의 입출력간의 전파 지연 시간의 미조정 가변 기능, 즉 출력 타이밍 온도 보정 수단를 얻을 수 있어, 이 결과, 출력 신호(3)의 출력 타이밍의 온도 의존성을 대폭 개선하는 효과를 얻을 수 있다.
보정 회로(37, 38)와 바이어스 회로(40)에 의해, 가변 진폭 수단 기능, 즉 출력 진폭 및 출력 임피던스 온도 보정 수단이 실현되어, 이 결과 출력 신호의 진폭의 온도 의존성을 대폭 개선하는 효과를 얻을 수 있다.
이들의 결과, 출력 소자(31, 32)에서의 전력 소비에 따른 발열 변동에 따라, 당초의 출력 진폭이나 출력 임피던스나 출력 타이밍의 변동이 보정되어, 정밀도 좋은 안정된 파형 진폭, 정밀도 좋은 타이밍의 구동회로가 실현된다.
또, 이에 따라 종래와 같이, 강제 공냉과 공기 조절 장치에 의해 일정한 회로의 주위 온도를 유지할 필요를 해소할 수 있는 이점도 얻을 수 있다.

Claims (10)

  1. 상보형 구성의 출력 소자(31, 32)를 지니어, 입력 신호(1)를 수신하고, 소정 진폭, 소정 출력 타이밍의 출력 신호(3)를 출력하는 구동회로의 온도 보정 회로에 있어서,
    상기 출력 소자(31, 32)의 온도 변화를 검출하는 온도 검출 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍을 온도 보정하는 출력 타이밍 온도 보정 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 출력 신호(3)의 출력 진폭 및 출력 임피던스의 온도 보정을 행하는 출력 진폭 및 출력 임피던스 온도 보정 수단을 구비하는 것을 특징으로 하는 온도 보정용 구동회로.
  2. 상보형 구성의 출력 소자(31, 32)를 지니어, 입력 신호(1)를 수신하고, 소정 진폭, 소정 출력 타이밍의 출력 신호(3)를 출력하는 구동회로의 온도 보정 회로에 있어서,
    상기 출력 소자(31, 32)중 한쪽의 출력 소자의 온도 변화를 검출하는 온도 검출 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍을 온도 보정하는 출력 타이밍의 온도 보정 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 출력 신호(3)의 출력 진폭 및 출력 임피던스의 온도 보정을 행하는 출력 진폭 및 출력 임피던스 온도 보정 수단을 구비하는 것을 특징으로 하는 온도 보정용 구동회로.
  3. 상보형 구성의 출력 소자(31, 32)를 지니어, 입력 신호(1)를 수신하고, 소정 진폭, 소정 출력 타이밍의 출력 신호(3)를 출력하는 구동회로의 온도 보정 회로에 있어서,
    상기 출력 소자(31, 32)의 공통된 온도 변화를 검출하는 온도 검출 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍을 온도 보정하는 출력 타이밍 온도 보정 수단과,
    상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 출력 신호(3)의 출력 진폭 및 출력 임피던스의 온도 보정을 행하는 출력 진폭 및 출력 임피던스 온도 보정 수단을 구비하는 것을 특징으로 하는 온도 보정용 구동회로.
  4. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 온도 검출 수단은 상기 출력 소자(31, 32) 자체에 흐르는 전류를 검출함으로써 온도를 검출하는 수단인 것을 특징으로 하는 온도 보정용 구동회로.
  5. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 온도 검출 수단은 상기 출력 소자(31, 32)에 접한 온도 센서에 의한 온도 검출 수단인 것을 특징으로 하는 온도 보정용 구동회로.
  6. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 온도 검출 수단은 상기 출력 소자(31, 32) 자체에 흐르는 전류를 검출한 검출 신호와, 상기 출력 소자(31, 32)에 접한 온도 센서에 의한 온도를 검출한 검출 신호를 가산하는 것을 특징으로 하는 온도 보정용 구동회로.
  7. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 온도 검출 수단은 상기 출력 소자(31, 32) 자체에 흐르는 전류를 검출한 검출 신호와, 상기 출력 소자(31, 32)에 접한 온도 센서에 의한 온도를 검출한 검출 신호와, 칩 전체의 온도를 검출한 검출 신호를 가산하는 것을 특징으로 하는 온도 보정용 구동회로.
  8. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 출력 타이밍 온도 보정 수단은 상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 가변 지연 수단인 직렬 접속된 복수 게이트에 공급하는 정부 전원 전압을 제어하고, 이 전원 전압의 제어에 의해 입출력 신호의 전파 지연을 제어하는 것을 특징으로 하는 온도 보정용 구동회로.
  9. 제 1 항 내지 제 3 항중 어느 한 항에 있어서, 상기 출력 진폭 및 출력 임피던스 온도 보정 수단은 상기 온도 검출 수단으로부터 온도 검출 신호를 수신하여, 가변 진폭 수단인 버퍼 회로에 공급하는 정부 전원 전압을 제어하고, 이 전원 전압의 제어에 의해 입력 신호에 대한 출력 신호의 진폭을 제어하는 것을 특징으로 하는 온도 보정용 구동회로.
  10. 상보형 구성의 출력 소자(31, 32)를 지니어, 입력 신호(1)를 수신하고, 소정 진폭, 소정 출력 타이밍의 출력 신호(3)를 출력하는 구동회로의 온도 보정 회로에 있어서,
    출력 최종단의 출력 소자(31, 32)로 흐르는 전류를 검출하는 저항(33, 34)을 설치하여, 양단의 전압 신호로부터 출력 소자(31, 32)의 각각의 온도를 검출하는 수단인 전력 모니터 회로(H35, L36)와,
    상기 전력 모니터 회로(H35, L36)로부터 온도 검출 신호(H22, L23)를 수신하고, 타이밍 조정 회로(39)와 바이어스 회로(40)에 부여하는 보정 신호(51, 52, 53, 54)를 생성하는 보정 회로(37, 38)와,
    상기 보정 회로(37, 38)로부터 보정 신호(53, 54)를 수신하여, 입력 신호(1)에 대한 출력 신호(3)의 출력 타이밍의 온도 보정 수단인 타이밍 조정 회로(39)와,
    상기 보정 회로(37, 38)로부터 보정 신호(51, 52)를 수신하여, 타이밍 조정 회로(39)로부터 구동 신호(H41, L42)을 수신하고, 출력 소자(31, 32)에의 출력 진폭 및 출력 임피던스를 온도 보정한 구동 신호를 출력하는 출력 진폭 및 출력 임피던스 온도 보정 수단인 바이어스 회로(40)를 구비하는 것을 특징으로 하는 온도 보정용 구동회로.
KR1019970704687A 1996-03-06 1997-01-20 온도보정용구동회로 KR100252721B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP07822896A JP3650460B2 (ja) 1996-03-06 1996-03-06 温度補正付きドライバ回路
JP96-078228 1996-03-06

Publications (2)

Publication Number Publication Date
KR19980701298A true KR19980701298A (ko) 1998-05-15
KR100252721B1 KR100252721B1 (ko) 2000-04-15

Family

ID=13656199

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970704687A KR100252721B1 (ko) 1996-03-06 1997-01-20 온도보정용구동회로

Country Status (8)

Country Link
US (1) US5973542A (ko)
JP (1) JP3650460B2 (ko)
KR (1) KR100252721B1 (ko)
CN (1) CN1098561C (ko)
DE (1) DE19780296C2 (ko)
GB (1) GB2316559B (ko)
TW (1) TW320684B (ko)
WO (1) WO1997033370A1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204720B1 (en) * 1998-10-09 2001-03-20 Elantec Semiconductor, Inc. Load current control circuitry for power supplies driving a common load for providing a uniform temperature distribution
US6415388B1 (en) * 1998-10-30 2002-07-02 Intel Corporation Method and apparatus for power throttling in a microprocessor using a closed loop feedback system
DE69900308T2 (de) 1999-02-10 2002-04-25 Agilent Technologies Inc Ausgleich von Zeitfehlern , die verursacht sind durch dynamische thermische Fehlpaarungen
US20030076154A1 (en) * 2001-10-17 2003-04-24 Kaveh Shakeri Controlling circuit power consumption through supply voltage control
US7395527B2 (en) 2003-09-30 2008-07-01 International Business Machines Corporation Method and apparatus for counting instruction execution and data accesses
US8381037B2 (en) 2003-10-09 2013-02-19 International Business Machines Corporation Method and system for autonomic execution path selection in an application
US7415705B2 (en) 2004-01-14 2008-08-19 International Business Machines Corporation Autonomic method and apparatus for hardware assist for patching code
US7895382B2 (en) 2004-01-14 2011-02-22 International Business Machines Corporation Method and apparatus for qualifying collection of performance monitoring events by types of interrupt when interrupt occurs
US7323898B2 (en) * 2005-07-18 2008-01-29 Teradyne, Inc. Pin electronics driver
US7342407B2 (en) 2006-01-31 2008-03-11 Advantest Corporation Temperature compensation circuit and testing apparatus
CN102938650A (zh) * 2012-11-09 2013-02-20 华为技术有限公司 对信号进行补偿的方法、串行器以及解串器
US9322719B2 (en) * 2013-05-29 2016-04-26 Intel IP Corporation Input stage for temperature measurement system
US9885685B2 (en) 2014-10-10 2018-02-06 Ford Global Technologies, Llc Compensating oxygen sensor aging
US11493220B2 (en) 2015-02-06 2022-11-08 Johnson Controls Technology Company Systems and methods for heat rise compensation
US10082308B2 (en) 2015-02-06 2018-09-25 Johnson Controls Technology Company Thermostat with heat rise compensation based on wireless data transmission
US10317862B2 (en) 2015-02-06 2019-06-11 Johnson Controls Technology Company Systems and methods for heat rise compensation
CN115250124B (zh) * 2021-04-26 2024-01-19 瑞昱半导体股份有限公司 收发器电路与传送功率偏差补偿方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4523154A (en) * 1983-05-18 1985-06-11 Genrad, Inc. Enhanced-accuracy semiconductor power amplifier
NZ216904A (en) * 1985-07-22 1989-01-06 Beale David George Audio amplifier with overload limiting
US4924112A (en) * 1988-10-31 1990-05-08 Motorola Inc. Microprocessor having high current drive and feedback for temperature control
US4975598A (en) * 1988-12-21 1990-12-04 Intel Corporation Temperature, voltage, and process compensated output driver
US4952818A (en) * 1989-05-17 1990-08-28 International Business Machines Corporation Transmission line driver circuits
US5021684A (en) * 1989-11-09 1991-06-04 Intel Corporation Process, supply, temperature compensating CMOS output buffer
US5066873A (en) * 1989-12-04 1991-11-19 Altera Corporation Integrated circuits with reduced switching noise
US5017807A (en) * 1990-07-05 1991-05-21 At&T Bell Laboratories Output buffer having capacitive drive shunt for reduced noise
JP3288727B2 (ja) * 1991-05-24 2002-06-04 株式会社東芝 出力回路
JPH0579481A (ja) * 1991-09-19 1993-03-30 Daikin Ind Ltd ロータリ圧縮機
JP2688035B2 (ja) * 1992-02-14 1997-12-08 テキサス インスツルメンツ インコーポレイテッド 温度補償回路及び動作方法
JPH0579481U (ja) * 1992-03-30 1993-10-29 横河電機株式会社 Lsiテスタ
US5311084A (en) * 1992-06-23 1994-05-10 At&T Bell Laboratories Integrated circuit buffer with controlled rise/fall time
JPH0786900A (ja) * 1993-09-17 1995-03-31 Fujitsu Ltd 半導体装置
JPH0897693A (ja) * 1994-09-20 1996-04-12 Mazda Motor Corp 出力バッファ補償回路

Also Published As

Publication number Publication date
DE19780296T1 (de) 1998-05-07
JP3650460B2 (ja) 2005-05-18
CN1178041A (zh) 1998-04-01
CN1098561C (zh) 2003-01-08
TW320684B (ko) 1997-11-21
GB2316559A8 (en) 1998-03-12
GB9722767D0 (en) 1997-12-24
GB2316559B (en) 2000-12-13
US5973542A (en) 1999-10-26
DE19780296C2 (de) 2002-10-10
GB2316559A (en) 1998-02-25
JPH09246944A (ja) 1997-09-19
KR100252721B1 (ko) 2000-04-15
WO1997033370A1 (fr) 1997-09-12

Similar Documents

Publication Publication Date Title
KR100252721B1 (ko) 온도보정용구동회로
US7405594B1 (en) Current mode driver with constant voltage swing
US7562569B2 (en) Thermal flow sensor having an amplifier section for adjusting the temperature of the heating element
US20100066433A1 (en) Bias controller
US7154351B2 (en) Approximate n-th order function generating device and temperature compensation crystal oscillation circuit
KR100212348B1 (ko) 전위검출회로 및 반도체 집적회로
US9733284B2 (en) Current detection circuit
US7625118B2 (en) Circuit for correcting sensor temperature characteristics
US6028467A (en) Differential output circuit
CN111384906A (zh) 功率放大电路
US20070030013A1 (en) Noise measurement semiconductor apparatus
JP2000244251A (ja) 補償回路
EP0953891A1 (en) Current mirrors
US6094085A (en) Driver circuit with temperature correction circuit
US7180358B2 (en) CMOS exponential function generating circuit with temperature compensation technique
US9780736B1 (en) Temperature compensated offset cancellation for high-speed amplifiers
KR19980702516A (ko) 지연오차보정회로를 구비한 반도체집적회로장치
WO2023018667A1 (en) Variable gain amplifier with temperature compensated gain
EP0610064B1 (en) Transistor switching
JP2868115B2 (ja) 半導体集積回路駆動用電源回路
JP2702407B2 (ja) 温度補償回路
KR100376483B1 (ko) 3차원 곡선 발생회로
KR20210148929A (ko) 제어 회로
KR100344635B1 (ko) 3차원 함수 전압 발생기 회로
EP3639367A2 (en) A supply circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101223

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee