KR19980058195A - 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 - Google Patents
소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 Download PDFInfo
- Publication number
- KR19980058195A KR19980058195A KR1019960077507A KR19960077507A KR19980058195A KR 19980058195 A KR19980058195 A KR 19980058195A KR 1019960077507 A KR1019960077507 A KR 1019960077507A KR 19960077507 A KR19960077507 A KR 19960077507A KR 19980058195 A KR19980058195 A KR 19980058195A
- Authority
- KR
- South Korea
- Prior art keywords
- scsi
- output
- buffer
- data
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/2221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
본 발명은 SCSI 콘트롤러의 진단 테스트 장치에 관한 것으로, SCSI 제어 데이타 및 SCSI 테스트 데이터를 입출력하는 호스트 컴퓨터와, 그 호스트 컴퓨터로부터 출력된 SCSI 제어 데이타 및 SCSI 테스트 데이터를 입력받아 일시적으로 저장한 후 호스트 컴퓨터로 출력함으로써 테스트되는 SCSI 콘트롤러를 포함한다. 본 발명은 타겟 장치를 SCSI 콘트롤러에 부착하지 않고 SCSI 페이즈들에 관한 테스트를 수행할 수 있다.
Description
본 발명은 소형 컴퓨터 시스템 인터페이스(Small Computer System Interface; 이하 SCSI라 칭함) 콘트롤러의 진단 테스트(diagnostic test) 장치에 관한 것으로, 특히 마더 보드(mother board) 상에서 SCSI 컨트롤러만으로 진단 테스트할 수 있는 SCSI 콘트롤러의 진단 장치에 관한 것이다.
일반적으로 SCSI는 워크스태이션이나 미니 컴퓨터급 이상에서 주변장치의 설치를 용이하게 하기 위해 만든 인터페이스이다. SCSI는 SCSI호스트 어댑터 또는 SC인 콘트롤러라고 불리우는 카드가 타겟(target)의 주변장치이다.
일반적인 SCSI 시스템은 도 1에 도시된 바와 같이, 입출력 명령을 발생하는 이니시에이터(initiator)(10)와, 그 이니시에이터(10)의 제어에 따라 입출력 명령을 수행하는 타겟(20)과, 상기 이니시에이터와 상기 타겟사이에 전송로를 형성하는 SCSI버스로 이루어진다.
여기서 상기 이니시에이터(10)는 호스트 컴퓨터(12a),(12b)와, SCSI 콘트롤러(14a),(14b)로 구성되고, 상기 타겟(20)은 프린터(22a), CD_롬(22b), 스캐너(22c)와 같은 다수의 주변 장치로 구성된다.
상기 SCSI 버스에 의한 데이터 전송에 있어서, 버스 프리(free), 아비트레이션(arbitration), 셀렉션(selection), 리셀렉션(reselection), 코맨드(command ), 데이터, 스데이터스(status) 및 메시지 페이즈(message phase)와 같은 8개의 페이즈가 있고, 동시에 2개 이상의 페이즈는 있을 수 없다. 이와 같은 페이즈들의 조합에 의해 통신이 수행된다.
여기서, 코맨드 페이즈, 스테이터스 페이즈 및 메시지 페이즈를 정보전송 페이즈라 하고, 상기 SCSI 콘트롤러(l4a),(l4b)는 이러한 정보전송 페이즈의 SCSI 프로토콜을 제어하고 SCSI 버스를 구동한다.
상기 SCS1 프로토콜에서 SCSI 제어신호는 SCSI 버스를 동하여 상기 이니시에이터(10)의 호스트 컴퓨터들(12a),(12b) 중에서 하나의 호스트 컴퓨터와 상기 타겟(20)의 주변장치(22a),(22b),(22c),(22d) 중에서 하나의 주변장치 사이에서만 전달되고, 신호전달의 방향은 타겟(20)에 의해 제어된다.
상기 SCSI 제어신호는 일반적으로 다음과 같은 18개의 신호(BSY),(SEL),(C/D),(I/O),(MSG),(REQ),(ACK),(ATN),(RST),(DB7:0,P)로 구성된다.
여기서, BSY : SCSI 버스가 사용증인 상태를 나타내는 신호.
SEL : 이니시에이터가 타겟을 또는 타겟이 이니시에이터를 선택할 때 사용되는 신호.
C/D : 데이터 버스의 데이터의 콘트롤/데이터 여부를 표시하는 신호로서 타겟에 의하여 주어진다.
I/O : 데이터의 방향을 지시하는 신호로서 타겟에 의하여 주어진다.
MSG : 메시지 페이즈동안 타겟에 의하여 주어지는 신호.
REQ : REQ/ACK 핸드세이크(handshake)신호로서 타겟에 의하여 주어진다.
ACK : REQ/ACK 핸드세이크신호로서 이너시에이터에 의하여 주어진다.
ATN : 어탠션(attention) 상태를 지시하기 위하여 이니시에이터에 의하여 주어진다.
RST : 리세트 신호.
DB7:0,P : 데이터 버스와 페리터(parity) 비트.
그러나, 상기와 같은 종래의 SCSI 시스템에서 호스트 컴퓨터(12a),(12b)가 SCSI콘트롤러(14a),(14b)를 테스트할 경우, SCSI 콘트롤러(14a),(14b)에 반드시 타겟(20)을 부착하여야 하고, 이에 따라 테스트시에 셋업(set up) 시간 및 비용이 많이 소요되는 단점이 있다.
상기와 같은 종래의 단점을 해결하기 위하여, 본 발명은 주변장치를 사용하지 않고 호스트 컴퓨터가 SCSI 테스트 데이터 및 SCSI 신호 데이타를 발생하고 그 발생된 테스트 데이터 및 SCSI 신호 데이타의 입출력을 제어하는 SCSI 콘트롤러의 진단 테스트 장치를 제공한다.
상기 목적을 달성하기 위한 본 발명은 SCSI 제어 데이타 및 SCSI 테스트 데이터를 입출력하는 호스트 컴퓨터와, 그 호스트 컴퓨터로부터 출력된 SCSI 제어 데이타 및 SCSI 테스트 데이터를 입력받아 일시적으로 저장한 후 호스트 컴퓨터로 출력함으로써 테스트되는 SCSI 콘트롤러로 구성됨을 특징으로 한다.
도 1은 일반적인 소형 컴퓨터 시스템 인터페이스(이하,SCSI) 시스템의 블럭도.
도 2는 본 발명에 따른 SCSI 콘트롤러를 테스트하기 위한 장치의 블럭도.
도 3은 도 2의 SCSI 신호 제어부의 상세 블럭도.
도 4는 도 2의 SCSI 테스트 데이터 제어부의 상세 블럭도.
도 5는 도 2 및 도 3의 SCSI 입출력 버퍼의 상세 회로도.
도면의 주요 부분에 대한 부호의 설명
30 : 호스트 컴퓨터 40 : SCSI 콘트롤러
42 : SCSI 신호 제어부 44,48 : SCSI 입출력 버퍼
46 : SCSI 테스트 데이터 제어부
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 설명한다.
본 발명에 따른 SCSI 콘트롤러를 테스트하기 위한 장치는 도 2에 도시된 바와 같이, SCSI 제어 데이타(SCSI _ CTL) 및 SCSI 테스트 데이터(HOST _ DTA)를 입출력하는 호스트 컴퓨터(30)와, 그 호스트 컴퓨터(30)로부터 출력된 SCSI 제어 데이타(SCSI _ CTL) 및 SCSI 테스트 데이터(HOST_ DTA)를 입력받아 일시적으로 저장한 후 호스트 컴퓨터(30)로 출력함으로써 테스트되는 SCSI 콘트롤러(40)로 구성된다.
도 2를 참조하면, 상기 SCSI 콘트롤러(40)는 상기 호스트 컴퓨터(30)로부터 출력된 SCSI 제어 데이터(SCSI_CTL)를 클럭신호(CTL) 및 테스트 모드신호(TSTMD)에 따라 일시적으로 저장한 후 출력하는 SCSI 신호제어부(42)와, 그 SCSI 신호 제어부(42)로부터 출력된 SCSI 제어 데이터를 버퍼링하여 상기 SCSI 신호 제어부(42)를 거쳐 상기 호스트 컴퓨터(30)로 출력하는 SCSI 입출력 버퍼(44)와, 상기 호스트컴퓨터(30)로부터 출력된 SCSI 테스트 데이터(HOST_DTA)를 입력받아 일시적으로 저장한 후 출력하는 SCSI 테스트 데이터 제어부(46)와, 그 SCSI 테스트 데이터 제어부(46)로부터 출력된 데이터를 버퍼링하여 상기 SCSI 테스트 데이터 제어부(46)를 거쳐 상기 호스트 컴퓨터(30)로 출력하는 SCSI 입출력 버퍼(48)로 구성된다.
상기 SCSI 신호 제어부(42)는 도 3에 도시된 바와 같이, 호스트 컴퓨터(30)로부터 출력된 SCSI 제어 데이타(SCSI_CTL)를 클럭신호(CTL)에 따라 입력받아 저장한 후, 그 저장된 SCSI 제어 데이타(SCSI_CTL)를 테스트 모드신호(TSTMD)에 따라 출력하는 SCSI 신호 기록 레지스터(42a)와, 정상모드신호(NMLMD)에 따라 정상데이타(NMLDT)를 래치하여 SCSI 입출력 버퍼(44)로 출력하는 플립플롭(42b)과, 상기 SCSI 신호 기록 레지스터(42a)로부터 출력되는 SCSI 제어 데이터(ACK_i),(REO_i)에 따라 SCSI 입출력 버퍼(44)로부터 출력된 SCSI 제어 데이타(REO_o),(ACK_o)를 저장하여 상기 호스트 컴퓨터(30)로 출력하는 SCSI 신호 판독 레지스터(42c)를 포함한다.
상기 SCSI 신호 기록 레지스터(42a)는 클럭신호(CTL)에 따라 상기 SCSI 제어 데이터(SCSI_CTL)를 래치하는 플립플롭(FF1)과, 그 플리플롭(FF1)에 의해 래치된 데이터를 테스트 모드신호(TSTMD)에 따라 래치하여 SCSI 입출력 버퍼(44)로 출력하는 플립플롭(FF2)으로 구성된다.
상기 SCSI 제어 데이터(SCSI_CTL)는 8개의 신호(BSY), (SEL), (C/D), (l/O), (MSG), (REQ), (ACK), (ATN)를 포함한다.
도 3의 상기 SCSI 신호 기록 레지스터(42a)에 있어서,2개의 플립플롭(FF1),(FF2)만이 표시되었지만, 8비트의 데이터를 래치할 수 있도록 8개의 플립플롭이 포함된다. 상기 SCSI 신호 기록 레지스터(42a)로부터 SCSI 입출력 버퍼(44)로 출력되는 SCSI 제어 데이터(ACK_i),(REO_i)는 8비트의 데이터 중에서 일부 데이터를 예로써 표시한 것이다.
도 1 및 도 3의 SCSI 입출력 버퍼(44)는 도 5에 도시된 바와 같이, 이니시에이터 인에이블 신호(ei) 및 테스트 모드신호(TSTMD)를 앤딩하는 앤드게이트(44a)와, 그 앤드게이트(44a)의 출력 및 이니시에이터 인에이블 신호(ei)를 노아링하는 노아게이트(44b)와, 그 노아게이트(44b)의 출력에 따라 SCSI 제어 데이터(REQ_i)를 버퍼링하는 버퍼(44c)와, 그 버퍼(44c)의 출력단 및 SCSI 버스와 연결된 패드(44d)와, 상기 버퍼(44c)의 출력을 버퍼링하여 SCSI 제어 데이터(REO_o)를 SCSI 신호제어부(42)의 SCSI 신호 판독 레지스터(42c)로 출력하는 버퍼(44e)와,타겟인에이블 신호(et) 및 테스트 모드신호(TSTMD)를 앤딩하는 앤드게이트(44f)와, 그 앤드게이트(44f)의 출력 및 타겟 인에이블 신호(et)를 노아링하는 노아게이트(44g)와, 그 노아게이트(44g)의 출력에 따라 SCSI 제어 데이터(ACK_i)를 버퍼링하는 버퍼(44h)와, 그 버퍼(44h)의 출력단 및 SCSI 버스와 연결된 패드(44i)와, 상기 버퍼(44h)의 출력을 버퍼링하여 SCSI 제어 데이터(ACK_ㅇ)를 SCSI 신호 제어부(42)의 SCSI 신호 판독 레지스터(42c)로 출력하는 버퍼(44j)를 포함한다.
상기 SCSI 테스트 데이터 제어부(46)는 도 4에 도시된 바와 같이, 호스트 컴퓨터(30)로부터 수동으로 입력된 데이터(HOST_DTA), 제어신호/데이터 패스(46e)로부터 인가된 데이터(RISC_DTA), SCSI 선입선출 메모리(46d)로부터 입력된 데이터(SC_FIFO)를 버퍼링하여 데이터(SCSI_DTA) 및 인에이블 신호(OEN)를 SCSI 입출력 버퍼(48)로 출력하는 데이터버퍼(46a)와, 그 데이터버퍼(46a)로부터 출력된 데이터(SCS1_DTA)를 SCSI 입출력 버퍼(48)를 거쳐 입력받아 래치하는 플립플롭(46b)과, 제어신호(IO_i)에 의해 인에이블되어 상기 플립플롭(46b)에 의해 래치된 데이터를 패스(IN)를 통해 입력받거나 또는 상기 데이터버퍼(46a)로부터 출력된 데이터(SCSI_DTA)를 패스(OUT)를 통해 입력받아 저장한 후 상기 호스트 컴퓨터(30)로 출력하는 판독전용 레지스터(46f)를 포함한다.
상기 SCSI 테스트 데이터 제어부(46)는 도 2의 SCSI 신호 제어부(42)로부터 출력되는 SCSI 제어 데이터(REQ_i),(ACK_i)에 따라 상기 플립플롭(46b)에 클럭신호를 공급하는 패스(46c)를 포함한다.
도 4를 참조하면, 상기 SCSI 입출력 버퍼(48)는 데이터버퍼(46a)로부터 출력된 데이터(SCSI_DTA)를_인에이블 신호(OEN)에 따라 버퍼링하는 버퍼(48a)와, 그 버퍼(48a)의 출력단 및 SCSI 버스와 연결된 패드(48b)와, 상기 버퍼(48a)의 출력을 버퍼링하여 플립플롭(46b)으로 출력하는 버퍼(48c)를 포함한다.
이와 같이 구성된 본 발명의 동작을 첨부된 도면을 참조하여 설명하면 다음과 같다.
먼저, 테스트 모드신호(TSTMD), 이니시에이터 인에이블 신호(ei), 타겟 인에이블신호(et) 그리고 제어신호(IO_i)는 테스트 모드시에 호스트 컴퓨터(30)로부터 출력되고, 정상모드신호(NMLMD),정상데이타(NMLDT)는 테스트 모드가 아닌 정상모드에서 호스트 컴퓨터(30)로부터 출력된다.
본 발명은 호스트 컴퓨터(30)가 직접 SCSI 신호 데이터(BSY),(SEL),(C/D),(I/O),(MSG),(REQ),(ACK),(ATN)를 조정하고, SCSI 입출력 버퍼(44),(48)가 양방향의 버스임을 이용하여 SCSI 콘트롤러(40)를 제어한다.
SCSI 신호 데이터(REQ),(ACK)의 제어에 관하여 설명하면 다음과 같다.
일반적으로 타겟이 데이터를 요구하기 위하여 SCSI 신호 데이터(REQ)를 발생시키지만, 본 발명에서는 호스트 컴퓨터(30)가 테스트 모드에서 SCSI 신호 데이터(REQ)를 출력한다.
즉, 호스트 컴퓨터(30)가 SCSI 신호 데이터(REQ)를 SCSI 신호 제어부(42)의 SCCI신호 기록 레지스터(42a)로 출력하면, SCSI 신호 기록 게지스터(42a)는 이를 테스트 모드신호(TSTMD)에 따라 래치하여 SCSI 신호 데이터(REO_i)를 SCSI 입출력 버퍼(44)로 출력한다.
이때, SCSI 입출력 버퍼(44)의 버퍼(44c)는 도 5와 같이, SCSI 신호 데이터(REQ_i)를 패드(44d)를 거처 SCSI 버스로 출력하지 않고 버퍼(44e)로 출력한다.
버퍼(44e)는 버퍼(44c)의 출력을 버퍼링하여 SCSI 신호 데이터(REQ_o)를 SCSI 신호 제어부(42)의 SCSI 신호 판독 레지스터(42c)로 출력한다.
이어서, 호스트 컴퓨터(30)는 SCSI 신호 판독 레지스터(42c)에 저장된 SCSI 신호 데이터(REQ_o)를 읽고, 그 읽혀진 SCSI 신호 데이터(REQ_o)가 타겟으로부터 인가된 것으로 간주하여 SCSI 신호 데이터(ACK)를 SCSI 신호 제어부(42)의 SCSI 신호기록 레지스터(42a)로 출력한다.
이에 따라 SCSI 신호 기록 레지스터(42a)는 SCSI 신호 데이터(ACK)를 테스트 모드신호(TSTMD)에 따라 래치하여 SCSI 신호 데이터(REQ_i)를 SCSI 입출력 버퍼(44)로 출력한다. 이어서, 상기와 같은 방식으로 SCSI 신호 데이터(ACK_o)가 SCSI 신호 판독 레지스터(42c)에 저장되고, 호스트 컴퓨터(30)는 SCSI 신호 판독 레지스터(42c)에 저장된 SCSI 신호 데이터(ACK_o)를 인지하게 된다.
다음으로, 도 4를 참조하여 테스트 데이터의 제어에 관하여 설명하면 다음과 같다.
테스트용 데이터(H0ST_DTA)가 호스트 컴퓨터(30)로부터 SCSI 테스트 데이터 제어부(46)의 데이터 버퍼(46a)에 인가되면, 데이터 버퍼(46a)는 데이터(SCSI_DTA)를 판독전용 레지스터(46f) 및 SCSI 입출력 버퍼(48)로 출력한다. 데이터(SCSI_DTA)는 SCSI 입출력 버퍼(48)를 거쳐 플립플롭(46b)에 인가되고, 플립플롭(46b)은 입력된 데이터를 래치하여 SCSI 선입선출 메모리(46d) 및 판독전용 레지스터(46f)로 출력한다.
데이터 입력 페이즈시에 판독전용 레지스터(46f)는 패스(IN)를 거쳐 플립플롭(46b)으로부터 입력된 데이터를 제어신호(I0_i)에 따라 저장하고, 데이터 출력 페이즈시에 패스(0UT)를 거쳐 데이터 버퍼(46a)로부터 입력된 데이터를 제어신호(IO_i)에 따라 저장한다.
그러므로, 호스트 컴퓨터(30)는 판독전용 레지스터(46f)에 저장된 데이터를 읽어 데이터 버퍼(46a)로 출력한 데이터(HOST_DTA)와 비교함으로써, 데이터 페이즈에 관한 테스트를 수행하게 된다.
상기와 같이, 일반적으로 타겟에서 발생되는 신호를 호스트 컴퓨터(30)가 출력하고 양방향의 입출력 버퍼를 거쳐 피드백된 데이터를 입력받으므로써, 데이터 페이즈 이외의 다른 페이즈에 관한 테스트도 수행될 수 있다.
즉, 예를 들어 셀렉션 페시즈의 경우, 호스트 컴퓨터(30)가 타겟 장치의 식별번호를 명시(assert)한 후 해당 타겟의 신호(BSY)의 응답을 기다리는 시간동안, 해당 타겟이 응답하는 것처럼 호스트 컴퓨터(30)가 신호(BSY)를 SCSI 신호 제어부(42)로 출력한다. SCSI 신호 제어부(42) 및 SCSI 입출력 버퍼(28)는 상기와 같은 방식으로 동작되어 신호(BSY)를 호스트 컴퓨터(30)로 피드백하고, 호스트 컴퓨터(30)가 이를 인지하므로써 셀렉션 페시즈에 관한 테스트가 수행될 수 있다.
본 발명은 주변장치를 사용하지 않고 호스트 컴퓨터가 SCSI 테스트 데이터 및 SCSI 신호 데이타를 발생하여 각 SCSI 페이즈에 관한 테스트를 수항하므로써 테스트시에 셋업(set up) 시간 및 비용을 줄일 수 있는 효과를 갖는다.
Claims (7)
- SCSI 제어 데이타 및 SCSI 테스트 데이터를 입출력하는 호스트 컴퓨터와, 그 호스트 컴퓨터로부터 출력된 SCS1 제어 데이타 및 SCSI 테스트 데이터를 입력받아 일시적으로 저장한 후 호스트 컴퓨터로 출력함으로써 테스트되는 SCSI 콘트롤러로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
- 제1항에 있어서, 상기 SCSI 콘트롤러는 상기 호스트 컴퓨터로부터 출력된 SCSI 제어 데이터를 클럭신호 및 테스트 모드신호에 따라 일시적으로 저장한 후 출력하는 SCSI 신호제어부와, 그 SCSI 신호 제어부로부터 출력된 SCSI 제어 데이터를 버퍼링하여 상기 SCSI 신호 제어부를 거쳐 상기 호스트 컴퓨터로 출력하는 제1 SCSI 입출력 버퍼와, 상기 호스트 컴퓨터로부터 출력된 SCSI 테스트 데이터를 입력받아 일시적으로 저장한 후 출력하는 SCSI 테스트 데이터 제어부와, 그 SCSI 테스트 데이터 제어부로부터 출력된 데이터를 버퍼링하여 상기 SCSI 테스트 데이터 제어부를 거쳐 상기 호스트 컴퓨터로 출력하는 제2 SCSI 입출력 버퍼로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
- 게2항에 있어서, 상기 SCSI 신호 제어부는 상기 호스트 컴퓨터로부터 출력된 SCSI 제어 데이타를 클럭신호에 따라 입력받아 저장한 후, 그 저장된 SCSI 제어 데이타를 테스트 모드신호에 따라 출력하는 SCSI 신호 기록 레지스터와, 정상모드신호에 따라 정상데이타를 래치하여 SCSI 입출력 버퍼로 출력하는 플립플롭과, 상ㄱl SCSI 신호 기록 레지스터로부터 출력되는 SCSI 제어 데이터에 따라 SCSI 입출력 버퍼로부터 출력된 SCSI 제어 데이타를 저장하여 상기 호스트 컴퓨터로 출력하는 SCSI 신호 판독 레지스터로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
- 제3항에 있어서, 상기 SCSI 신호 기록 레지스터는 클럭신호 및 테스트 모드신호에 따라 입력된 데이터를 래치하여 출력하는 복수개의 플립플롭들로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
- 제2항에 있어서, 상기 제1 SCSI 입출력 버퍼는 이니시에이터 인에이블 신호 및 테스트 모드신호를 앤딩하는 제1 앤드게이트(44a)와, 그 제1 앤드게이트(44a)의 출력 및 이니시에이터 인에이블 신호를 노아링하는 제1 노아게이트(44b)와, 그 제1 노아게이트(44b)의 출력에 따라 SCSI 제어 데이터를 버퍼링하는 제l 버퍼(44c)와, 그 제1 버퍼(44c)의 출력단 및 SCSI 버스와 연결된 제1 패드(44d)와, 상기 제1 버퍼(44c)의 출력을 버퍼링하여 SCSI 제어 데이터를 SCSI 신호제어부의 SCSI 신호 판독 레지스터로 출력하는 제2 버퍼(44e)와, 타겟 인에이블 신호 및 테스트 모드신호를 앤딩하는 제2 앤드게이트(44f)와, 그 제2 앤드게이트(44f)의 출력 및 타겟 인에이블 신호를 노아링하는 게2 노아게이트(44g)와, 그 제2 노아게이트(44g)의 출력에 따라 SCSI 제어 데이터를 버퍼링하는 제3 버퍼(44h)와, 그 제3버퍼(44h)의 출력단 및 SCSI 버스와 연결된 제2 패드(44i)와, 상기 제3 버퍼(44h)의 출력을 버퍼링하여 SCSI 제어 데이터를 SCSI 신호 제어부의 SCSI 신호판독 레지스터로 출력하는 제4 버퍼(44j)로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
- 제2항에 있어서, 상기 SCSI 테스트 데이터 제어부는 호스트 컴퓨터로부터 수동으로 입력된 데이터를 버퍼링하여 데이터 및 인에이블 신호를 SCSI 입출력 버퍼로 출력하는 데이터버퍼와, 그 데이터버퍼로부터 출력된 데이터를 SCSI 입출력 버퍼를 거쳐 입력받아 래치하는 플립플롭과, 제어신호에 의해 인에이블되어 상기 플립플롭에 의해 래치된 데이터를 패스(IN)를 통해 입력받거나 또는 상기 데이터버퍼로부터 출력된 데이터를 패스(OUT)를 통해 입력받아 저장한 후 상기 호스트 컴퓨터로 출력하는 판독전용 레지스터로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 전단 테스트 장치.
- 제2항에 있어서, 상기 게2 SCS1 입출력 버퍼는 데이터버퍼로부터 출력된 데이터를 인에이블 신호에 따라 버퍼링하는 제l 버퍼와, 그 제1 버퍼의 출력단 및 SCSI 버스와 연결된 패드와, 상기 제1 버퍼의 출력을 버퍼링하여 상기 SCS1 신호 제어부로 출력하는 제2 버퍼로 구성되는 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960077507A KR100239716B1 (ko) | 1996-12-30 | 1996-12-30 | 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 |
US08/968,039 US6038687A (en) | 1996-12-30 | 1997-11-12 | Loop back test apparatus for small computer system interface |
DE19753455A DE19753455C2 (de) | 1996-12-30 | 1997-12-02 | SCSI-Controller |
JP9353817A JPH10198609A (ja) | 1996-12-30 | 1997-12-22 | 小型コンピューターシステムインターフェースコントローラーの診断テスト装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960077507A KR100239716B1 (ko) | 1996-12-30 | 1996-12-30 | 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980058195A true KR19980058195A (ko) | 1998-09-25 |
KR100239716B1 KR100239716B1 (ko) | 2000-01-15 |
Family
ID=19492545
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960077507A KR100239716B1 (ko) | 1996-12-30 | 1996-12-30 | 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6038687A (ko) |
JP (1) | JPH10198609A (ko) |
KR (1) | KR100239716B1 (ko) |
DE (1) | DE19753455C2 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69831332T2 (de) | 1998-10-15 | 2006-08-03 | Hewlett-Packard Development Co., L.P., Houston | Lokales Bus und/oder-Schnittstellenerfassungsmodul für einen Diagnoseanalysator |
US6950968B1 (en) * | 2001-07-31 | 2005-09-27 | Alcatel | System and method for conducting diagnostics in a telecommunications node |
US6938188B1 (en) * | 2002-01-29 | 2005-08-30 | Advanced Digital Information Corporation | Method for verifying functional integrity of computer hardware, particularly data storage devices |
US7003617B2 (en) * | 2003-02-11 | 2006-02-21 | Dell Products L.P. | System and method for managing target resets |
US7788451B2 (en) * | 2004-02-05 | 2010-08-31 | Micron Technology, Inc. | Apparatus and method for data bypass for a bi-directional data bus in a hub-based memory sub-system |
US7412574B2 (en) * | 2004-02-05 | 2008-08-12 | Micron Technology, Inc. | System and method for arbitration of memory responses in a hub-based memory system |
US7257683B2 (en) | 2004-03-24 | 2007-08-14 | Micron Technology, Inc. | Memory arbitration system and method having an arbitration packet protocol |
CN104679620A (zh) * | 2013-11-28 | 2015-06-03 | 英业达科技有限公司 | 自动切换协议以建立并测试数据通道的热插拔装置及方法 |
CN110941518B (zh) * | 2019-11-22 | 2023-02-28 | 重庆电力高等专科学校 | 一种计算机硬件检测台 |
CN111475398A (zh) * | 2020-03-08 | 2020-07-31 | 苏州浪潮智能科技有限公司 | 一种服务器nic诊断方法、系统、终端及存储介质 |
CN113806147B (zh) * | 2020-06-15 | 2023-07-14 | 英业达科技有限公司 | 背板测试系统及其方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3531901A1 (de) * | 1985-09-04 | 1987-03-12 | Siemens Ag | Verfahren zur ueberpruefung der funktionstuechtigkeit einer datenausgabeeinheit eines mikroprozessors |
US4965801A (en) * | 1987-09-28 | 1990-10-23 | Ncr Corporation | Architectural arrangement for a SCSI disk controller integrated circuit |
US5033049A (en) * | 1989-06-12 | 1991-07-16 | International Business Machines Corporation | On-board diagnostic sub-system for SCSI interface |
US5204951A (en) * | 1989-10-02 | 1993-04-20 | International Business Machines Corporation | Apparatus and method for improving the communication efficiency between a host processor and peripheral devices connected by an scsi bus |
US5421014A (en) * | 1990-07-13 | 1995-05-30 | I-Tech Corporation | Method for controlling multi-thread operations issued by an initiator-type device to one or more target-type peripheral devices |
JPH05303539A (ja) * | 1992-04-24 | 1993-11-16 | Nec Corp | ディスク制御装置 |
US5802327A (en) * | 1995-11-13 | 1998-09-01 | Luminex Software Incorporated | Device for SCSI expansion |
-
1996
- 1996-12-30 KR KR1019960077507A patent/KR100239716B1/ko not_active IP Right Cessation
-
1997
- 1997-11-12 US US08/968,039 patent/US6038687A/en not_active Expired - Lifetime
- 1997-12-02 DE DE19753455A patent/DE19753455C2/de not_active Expired - Fee Related
- 1997-12-22 JP JP9353817A patent/JPH10198609A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
DE19753455C2 (de) | 2003-03-27 |
KR100239716B1 (ko) | 2000-01-15 |
US6038687A (en) | 2000-03-14 |
JPH10198609A (ja) | 1998-07-31 |
DE19753455A1 (de) | 1998-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970076286A (ko) | 시스템 버스를 포함하는 컴퓨터 시스템 및 시스템 버스에 의한 장치 연결 방법 | |
KR100352224B1 (ko) | 핀-총수가 적은 버스 상에서의 직접 메모리 억세스 트랜잭션 | |
KR100225215B1 (ko) | Pcmcia 카드를 위한 인터럽트 분배 기술 | |
KR100239716B1 (ko) | 소형 컴퓨터 시스템 인터페이스 콘트롤러의 진단 테스트 장치 | |
KR100291409B1 (ko) | 컴퓨터 시스템내의 동일 버스상에 두 개의 부 디코드 에이전트를 지원하는 방법 및 장치 | |
KR100579203B1 (ko) | 능률화된 ata 장치 초기화 방법 및 장치 | |
US4949246A (en) | Adapter for transmission of data words of different lengths | |
KR100449721B1 (ko) | 서로 다른 데이터 버스 폭을 갖는 장치들을 위한인터페이스 및 이를 이용한 데이터 전송방법 | |
US7054979B2 (en) | Method and apparatus for routing configuration accesses from a primary port to a plurality of secondary ports | |
JP2988443B2 (ja) | データ転送方式 | |
EP0382342B1 (en) | Computer system DMA transfer | |
US5454083A (en) | Target selection response circuit for a small computer system interface | |
US6557064B1 (en) | Set up time adjust | |
US7412624B1 (en) | Methods and apparatus for debugging a system with a hung data bus | |
KR970002400B1 (ko) | 다중프로세서 인터럽트 요청기에서의 인터럽트 송신 및 완료 제어방법(Control scheme of interrupt go and done in a multiprocessor interrupt requester) | |
US9047987B2 (en) | Multiple access test architecture for memory storage devices | |
JPS63228856A (ja) | 通信制御装置 | |
RU2018944C1 (ru) | Устройство для сопряжения эвм с внешними объектами | |
KR200446071Y1 (ko) | 다중 인터럽트요청 신호를 지원하는 버스의 로직게이트웨이 회로 | |
JP2820054B2 (ja) | バスインタフェース装置 | |
CN114925013A (zh) | 一种基于cpld的i2c信号透传方法、设备及介质 | |
JPH07281999A (ja) | データ転送方法及び受信回路 | |
CN117539324A (zh) | 时钟多路选择器设备、控制器以及存储设备 | |
CN118069561A (zh) | 计算机系统 | |
US5768571A (en) | System and method for altering the clock frequency to a logic controller controlling a logic device running at a fixed frequency slower than a computer system running the logic device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050923 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |