KR19980053223A - Dvdp의 목표 섹터 어드레스 비교/감지기 - Google Patents

Dvdp의 목표 섹터 어드레스 비교/감지기 Download PDF

Info

Publication number
KR19980053223A
KR19980053223A KR1019960072294A KR19960072294A KR19980053223A KR 19980053223 A KR19980053223 A KR 19980053223A KR 1019960072294 A KR1019960072294 A KR 1019960072294A KR 19960072294 A KR19960072294 A KR 19960072294A KR 19980053223 A KR19980053223 A KR 19980053223A
Authority
KR
South Korea
Prior art keywords
sector address
target
sector
detection
data
Prior art date
Application number
KR1019960072294A
Other languages
English (en)
Inventor
우경찬
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019960072294A priority Critical patent/KR19980053223A/ko
Publication of KR19980053223A publication Critical patent/KR19980053223A/ko

Links

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

본 발명은 종래에는 목표 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU부에서 제어하였기 때문에, CPU부가 다른 동작을 제어하고 있을 동안에는 목표 섹터 어드레스의 스타트 섹터 어드레스와 스톱 섹터 어드레스를 비교/감지하여 접근할 수 없어 시간 지연으로 인한 처리 속도가 늦어지는 문제점이 있었음으로써, 상기의 문제점을 해결하기 위하여 본 발명 DVDP에 목표 섹터 어드레스 비교/감지기를 구현하여 목표하는 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU부 대신 목표 섹터 어드레스 비교/감지기에서 제어함으로, CPU의 다른 동작을 제어함으로 인한 시간 지연이 없어져서 빠른 처리 속도를 실현하는 효과가 있다.

Description

DVDP의 목표 섹터 어드레스 비교/감지기
제 1 도는 본 발명 DVDP의 목표 섹터 어드레스 비교/감지기의 구성을 보여주는 블럭도이다.
*도면의 주요 부분에 대한 부호의 설명*
1 : 섹터 선두 감지부2 : 인풋 섹터 어드레스 레지스터부
3 : 데이타 바이패스 온-오프 회로부4 : CPU부
5 : CPU 인터페이스부6 : 목표 섹터 어드레스 비교/감지부
7 : 목표 섹터 어드레스 검출부
본 발명은 DVDP의 목표 섹터 어드레스 비교/감지기에 관한 것으로, 특히 디지탈 비디오 디스크 플레이어(Digtal Video Disk Player; 이하 DVDP라 칭한다.)에 기록되어 있는 여러 가지 데이타들 중에 재생하려고 하는 데이타의 스타트 섹터 어드레스와 스톱 섹터 어드레서를 비교/감지하여 정확한 목표 섹터 어드레스를 재생하기 위한 DVDP의 목표 섹터 어드레스 비교/감지기에 관한 것이다.
종래에는 목표 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU(Central Process Unit; 이하 CPU라 칭한다.)부에서 제어하였기 때문에, CPU부가 다른 동작을 제어하고 있을 동안에는 목표 섹터 어드레스의 스타트 섹터 어드레스와 스톱 섹터 어드레스를 비교/감지하여 접근할 수 없어 시간 지연으로 인한 처리 속도가 늦어지는 문제점이 있었다.
본 발명은 상기의 문제점을 해결하기 위하여, DVDP에 목표 섹터 어드레스 비교/감지기를 구현하여 목표하는 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU부 대신 목표 섹터 어드레스 비교/감지기에서 제어함으로, CPU의 다른 동작을 제어함으로 인한 시간 지연이 없어져서 빠른 처리 속도를 실현하는데 목적이 있다.
즉, 입력 데이타의 섹터 선두를 감지하는 섹터 선두 감지부와, 섹터 선두 감지된 데이타를 저장하는 인풋 섹터 어드레스 레지스터부와, 데이타를 다음단으로 출력하거나 차단하는 데이타 바이패스 온-오프 회로부와, 목표 섹터 어드레스 비교/감지기를 제어하는 CPU부와, CPU부에서 출력된 스타트 섹터 어드레스와 스톱 섹터 어드레스를 목표 섹터 어드레스 레지스터에 라이트(Write)하는 CPU 인터페이스부와, 스타트 섹터 어드레스와 스톱 섹터 어드레스를 저장하는 목표 섹터 어드레스 레지스터와, 목표 섹터 어드레스의 스타트 섹터 어드레스와 스톱 섹터 어드레스를 검출하는 목표 섹터 어드레스 검출부로 구성되어 CPU의 다른 동작을 제어함으로 인한 시간 지연을 없애고, 빠른 속도로 데이타를 처리하여 출력하는 효과를 거둘 수 있다.
이하 본 발명의 첨부된 도면을 참조하여 설명하면 다음과 같다.
본 발명의 구성을 보여주는 블럭도는 제 1 도와 같이 도시할 수 있는바, 입력 데이타의 섹터 선두를 감지하는 섹터 선두 감지부(1)와; 섹터 선두 감지부(1)에서 섹터 선두 감지된 데이타를 저장하는 인풋 섹터 어드레스 레지스터부(2)와; 인풋 섹터 어드레스 레지스터부(2)에 저장되어 있는 데이타를 목표 섹터 어드레스 검출부(7)에서 스타트 섹터 어드레스가 검출된 경우에는 데이타를 다음단으로 출력하고, 스톱 섹터 어드레스가 검출되었을 때에는 데이타를 차단해 주는 데이타 바이패스 온-오프 회로부(3)와; 목표 섹터 어드레스 비교/감지기를 제어하는 CPU부(4)와; CPU부(4)에서 출력된 스타트 섹터 어드레스와 스톱 섹터 어드레스를 목표 섹터 어드레스 레지스터부(6)에 라이트(Write)하는 CPU 인터페이스부(5)와; CPU 인터페이스부(5)에서 라이트(Write)한 스타트 섹터 어드레스와 스톱 섹터 어드레스를 저장하는 목표 섹터 어드레스 레지스터(6)와; 인풋 섹터 어드레스 레지스터부(2)에 저장되어 있는 데이타의 섹터 어드레스를 감지하여 목표 섹터 어드레스 레지스터부(6)에 저장되어 있는 스타트/스톱 섹터 어드레스와 비교하여 스타트 섹터 어드레스가 검출된 경우에는 데이타 바이패스 온-오프 회로부(3)와 CPU부(4)에 스타트 섹터 어드레스 검출신호를 출력하고, 스톱 섹터 어드레스가 검출된 경우에는 데이타 바이패스 온-오프 회로부(3)와 CPU부(4)에 스톱 섹터 어드레스 검출신호를 출력하는 목표 섹터 어드레스 검출부(7)로 구성된다.
상기와 같이 구성된 DVDP의 목표 섹터 어드레스 비교/감지기의 동작 과정을 설명하면 다음과 같다.
섹터 선두 감지부(1)는 입력 데이타의 섹터 선두를 감지하여 인풋 섹터 어드레스 레지스터부(2)에 출력하고, 인풋 섹터 어드레스 레지스터부(2)에는 섹터 선두 감지부(1)에서 섹터 선두 감지된 데이타를 저장하였다가 데이타 바이패스 온-오프 회로부(3)에 출력하며, 이때 CPU부(4)에서는 CPU 인터페이스부(5)를 통하여 목표 섹터 레지스터부(6)에 스타트 섹터 어드레스와 스톱 섹터 어드레스를 라이트(Write)하고, 목표 섹터 어드레스 검출부(7)에서는 인풋 섹터 어드레스 레지스터부(2)에 저장되어 있는 데이타의 섹터 어드레스와 목표 섹터 레지스터부(6)에 스타트 섹터 어드레스와 스톱 섹터 어드레스를 비교하여 스타트 섹터 어드레가 검출된 경우에는 스타트 섹터 어드레스 검출신호를 바이패스 온-오프 회로부(3)에 출력하여 데이타를 다음단으로 출력시키게 하며, 스톱 섹터 어드레스가 검출되었을 때에는 바이패스 온-오프 회로부(3)에 스톱 어드레스 검출신호를 출력하여 데이타를 차단해 주도록 한다.
이상에서 상세히 설명한 바와 같이 종래에는 목표 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU부에서 제어하였기 때문에, CPU부가 다른 동작을 제어하고 있을 동안에는 목표 섹터 어드레스의 스타트 섹터 어드레스와 스톱 섹터 어드레스를 비교/감지하여 접근할 수 없어 시간 지연으로 인한 처리 속도가 늦어지는 문제점이 있었음으로, 상기의 문제점을 해결하기 위하여 본 발명 DVDP에 목표 섹터 어드레스 비교/감지기를 구현하여, 목표하는 섹터 어드레스의 데이타를 정확하게 재생하기 위한 스타트 섹터 어드레스와 스톱 섹터 어드레스의 비교/감지를 CPU부 대신 목표 섹터 어드레스 비교/감지기에서 제어함으로, CPU의 다른 동작을 제어함으로 인한 시간 지연이 없어져서 빠른 처리 속도를 실현하는 효과가 있다.

Claims (1)

  1. 입력 데이타의 섹터 선두를 감지하는 섹터 선두 감지부(1)와; 섹터 선두 감지된 데이타를 저장하는 인풋 섹터 어드레스 레지스터부(2)와; 데이타를 다음단으로 출력하거나 차단하는 데이타 바이패스 온-오프 회로부(3)와; 목표 섹터 어드레스 비교/감지기를 제어하는 CPU부(4)와; CPU부에서 출력된 스타트 섹터 어드레스와 스톱 섹터 어드레스를 목표 섹터 어드레스 레지스터에 라이트(Write)하는 CPU 인터페이스부(5)와; 스타트 섹터 어드레스와 스톱 섹터 어드레스를 저장하는 목표 섹터 어드레스 레지스터(6)와; 목표 섹터 어드레스의 스타트 섹터 어드레스와 스톱 섹터 어드레스를 검출하는 목표 섹터 어드레스 검출부(7)로 구성되는 것을 특징으로 하는 DVDP의 목표 섹터 어드레스 비교/감지기.
KR1019960072294A 1996-12-26 1996-12-26 Dvdp의 목표 섹터 어드레스 비교/감지기 KR19980053223A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960072294A KR19980053223A (ko) 1996-12-26 1996-12-26 Dvdp의 목표 섹터 어드레스 비교/감지기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960072294A KR19980053223A (ko) 1996-12-26 1996-12-26 Dvdp의 목표 섹터 어드레스 비교/감지기

Publications (1)

Publication Number Publication Date
KR19980053223A true KR19980053223A (ko) 1998-09-25

Family

ID=66381839

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960072294A KR19980053223A (ko) 1996-12-26 1996-12-26 Dvdp의 목표 섹터 어드레스 비교/감지기

Country Status (1)

Country Link
KR (1) KR19980053223A (ko)

Similar Documents

Publication Publication Date Title
KR900018931A (ko) 광 디스크 재생 장치
KR950009435A (ko) 프로그램된 디바이스의 동작 조종 방법 및 장치
KR950006750A (ko) 디스크 구동 장치 및 데이타 재생 장치
KR880008295A (ko) 데이터 레코더 및 그 방법
KR870005377A (ko) 기록 데이타 재생장치
KR910013193A (ko) 디지탈 신호처리 회로
KR870010483A (ko) 자기 디스크 장치의 기록 재생 방법 및 장치
JP3674872B2 (ja) オーディオ信号録音装置およびオーディオ信号録音方法
KR950034108A (ko) 서보 어드레스 마크 검출 보상 회로
KR19980053223A (ko) Dvdp의 목표 섹터 어드레스 비교/감지기
KR970008064A (ko) 컴팩트 디스크 플레이어의 흠집부분 재생방지방법
US6587973B1 (en) Method and apparatus for implementing fault tolerant logic in a storage system
KR0150597B1 (ko) 서로 다른 압축율로 저장되어 있는 디지탈 오디오신호를 재생하기 위한 어드레스 지정방법
KR920015266A (ko) 데이타 기록장치 및 방법
KR100478646B1 (ko) 섹터어드레스에러감지기
JP2567763B2 (ja) ディスク再生装置の再生速度可変回路
JPS6488964A (en) Disk player device
KR100192437B1 (ko) 광 기록 재생기의 기록에러 위치 검출장치
KR100636907B1 (ko) 광기록재생기의 서보이상 상태 판별 방법
KR970000196Y1 (ko) 8미리 브이씨알의 변속모드시의 재생모드판별회로
JPH0233755A (ja) スタートid記録装置
JP2763079B2 (ja) セクタマーク検出方法及び回路
JP2527313B2 (ja) 光学デイスク再生装置
JPH0423347B2 (ko)
JPH05128730A (ja) デイスク再生装置の再生制御回路

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination