KR19980044026U - Switch decoding device using oscillator - Google Patents

Switch decoding device using oscillator Download PDF

Info

Publication number
KR19980044026U
KR19980044026U KR2019960057152U KR19960057152U KR19980044026U KR 19980044026 U KR19980044026 U KR 19980044026U KR 2019960057152 U KR2019960057152 U KR 2019960057152U KR 19960057152 U KR19960057152 U KR 19960057152U KR 19980044026 U KR19980044026 U KR 19980044026U
Authority
KR
South Korea
Prior art keywords
oscillator
inverter
microcomputer
differentiator
switch
Prior art date
Application number
KR2019960057152U
Other languages
Korean (ko)
Inventor
정세훈
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR2019960057152U priority Critical patent/KR19980044026U/en
Publication of KR19980044026U publication Critical patent/KR19980044026U/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 고안은 스위치 디코딩 장치에 관한 것으로, 특히, 미분기와 접속하여 마이컴에 인가되는 클럭 신호를 발생하는 발진기와; 상기 발진기와 인버터의 사이에 접속하여 발진기로부터 발생된 클럭신호를 미분하는 미분기와; 상기 미분기와 마이컴의 사이에 접속되어 미분기로부터 미분된 신호를 반전 시키는 인버터와; 상기 인버터와 타이머의 사이에 접속되어 인터럽트 신호를 입력받고 타이머의 시간을 체크하여 인터럽트 걸린 주기를 체크하여 숫자로 나타내기 위한 마이컴과 타이머를 포함하여 구성됨을 특징으로 하는 발진기를 이용한 스위치 디코딩 장치이다.The present invention relates to a switch decoding apparatus, and in particular, an oscillator for generating a clock signal applied to the microcomputer in connection with the differentiator; A differentiator connected between the oscillator and the inverter to differentiate the clock signal generated from the oscillator; An inverter connected between the differentiator and the microcomputer to invert the differential signal from the differentiator; A switch decoding device using an oscillator connected between the inverter and the timer is configured to include a microcomputer and a timer for receiving an interrupt signal, checking the time of the timer, checking the interrupted period, and indicating the number.

이러한 본 고안은 여러개의 마이컴 신호 입력포트단을 하나의 입력포트단으로 구성하므로 인해 경비의 절감을 가져오는 효과가 있다.The present invention has the effect of reducing the cost due to the configuration of a plurality of microcomputer signal input port stage to a single input port stage.

Description

발진기를 이용한 스위치 디코딩 장치Switch decoding device using oscillator

제 1 도는 종래 스위치 디코딩 장치의 회로도.1 is a circuit diagram of a conventional switch decoding apparatus.

제 2 도는 본 고안 발진기를 이용한 스위치 디코딩 장치의 회로도.2 is a circuit diagram of a switch decoding apparatus using an oscillator of the present invention.

제 3 도는 본 고안 각부의 파형도이다.3 is a waveform diagram of each part of the present invention.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

1 : 발진기2 : 미분기1: Oscillator 2: Differentiator

3 : 인버터4 : 마이컴3: inverter 4: microcomputer

5 : 타이머11 : 저항R15: timer 11: resistance R1

12 : 콘덴서C113 : 인버터A12: Capacitor C113: Inverter A

14 : 인버터B15 : N개의 스위치(SW1,SW2......SWn)14: Inverter B15: N switches (SW1, SW2 ...... SWn)

16 : N개의 스위치 저항(RS1,RS2.......RSn)16: N switch resistors (RS1, RS2 ....... RSn)

본 고안은 스위치 디코딩 장치에 관한 것으로, 특히 발진기의 주파수 변화률 이용하여 마이컴과 연결되는 라인의 수를 하나로 하기 위한 것이다.The present invention relates to a switch decoding apparatus, and in particular, to unite the number of lines connected to the microcomputer by using the frequency change rate of the oscillator.

종래의 장치는 한정된 N개의 저항과 N개의 스위치와 N개의 입력포트를 갖는 마이컴으로 구성되었다.The conventional device consists of a microcomputer with limited N resistors, N switches, and N input ports.

이러한 종래의 장치는 해당 스위치를 누르면 상기 스위치와 연결되어 있는 라인을 통해 마이컴의 해당되는 입력포트로 신호가 입력되고 상기 마이컴으로 신호를 제어하여 해당되는 제어신호를 보내게끔 동작 되었다.Such a conventional device is operated to transmit a control signal by pressing a corresponding switch and inputting a signal to a corresponding input port of a microcomputer through a line connected to the switch and controlling the signal to the microcomputer.

그러나, 상기와 같이 구성된 종래의 장치는 스위치의 수가 적을때는 문제가 없으나 스위치의 수가 증가하게 되면 마이컴에 연결되는 라인의 수가 많아지게 되어 시스템이 복잡해지는 문제점이 있었다.However, the conventional apparatus configured as described above does not have a problem when the number of switches is small, but when the number of switches increases, the number of lines connected to the microcomputer increases, which causes a problem of complicated system.

본 고안의 목적은 상기와 같은 종래의 문제점을 해소하기 위한 것으로, 특히, 마이컴의 입력포트 단자를 하나로 줄이며 발진기와 미분회로를 구성하여 디코딩 스위치의 회로구성을 보다 간편하게 하기 위한 발진기를 이용한 스위치 디코딩 장치를 제공하는데 있다.An object of the present invention is to solve the conventional problems as described above, in particular, the switch decoding device using an oscillator for reducing the circuit configuration of the decoding switch by reducing the input port terminal of the microcomputer to one, and configuring the oscillator and the differential circuit To provide.

상기와 같은 목적을 달성하기 위해 본 고안 발진기를 이용한 스위치 디코딩 장치는 마이컴에 인가되는 클럭 신호를 발생하는 발진기와; 상기 발진기로부터 발생된 클럭 신호를 미분하는 미분기와; 상기 미분기에서 미분된 신호를 반전 시키는 인버터와; 인터럽트 신호를 입력받아 타이머의 시간을 체크하여, 인터럽트 걸린 주기를 체크하여 숫자로 나타내기 위한 마이컴과 타이머를 포함하여 구성됨을 그 기술적 구성상의 특징으로 한다.In order to achieve the above object, a switch decoding apparatus using an oscillator of the present invention includes: an oscillator for generating a clock signal applied to a microcomputer; A differentiator for differentiating a clock signal generated from the oscillator; An inverter for inverting the differential signal at the differentiator; Technical features of the present invention include a microcomputer and a timer configured to receive an interrupt signal, check a timer's time, and check a interrupted cycle and indicate the number.

이러한 본 고안 발진기를 이용한 스위치 디코딩 장치는 발진기에서 발생한 신호가 미분기에서 미분되어 인버터를 통해 반전되어 마이컴에 인터럽트를 걸면 마이컴에서는 인터럽트 주기를 체크하는 동작으로 여러개의 마이컴 입력포트를 하나의 입력 포트로 구성하여 경비의 절감을 가져오는 효과가 있다.The switch decoding device using the oscillator of the present invention has a signal generated from the oscillator is differentiated from the differentiator and is inverted through the inverter to interrupt the microcomputer. Then, the microcomputer checks the interrupt cycle. It is effective in bringing down the expenses.

이하 상기와 같이 구성된 본 고안 발진기를 이용한 스위치 디코딩 장치의 기술적 사상에 따른 일 실시예를 들어, 첨부된 도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, an embodiment according to the technical idea of the switch decoding apparatus using the inventive oscillator configured as described above will be described in detail with reference to the accompanying drawings.

[실시예]EXAMPLE

제 2 도에서 보는 바와 같이, 발진기(10)의 신호출력단을 미분기(20)의 신호 입력단에 접속하고, 인버터(30)의 신호 입력단에 상기 미분기(20)의 신호 출력단을 접속하고, 마이컴(40)의 신호 입력단에 상기 인버터(30)의 신호 출력단을 접속하고, 타이머(50)의 제어신호 입력단에 상기 마이컴(40)의 신호출력단을 접속한다.As shown in FIG. 2, the signal output terminal of the oscillator 10 is connected to the signal input terminal of the differentiator 20, the signal output terminal of the differentiator 20 is connected to the signal input terminal of the inverter 30, and the microcomputer 40 Is connected to the signal output terminal of the inverter 30, and the signal output terminal of the microcomputer 40 is connected to the control signal input terminal of the timer 50.

이하, 어떤 스위치가 눌리면 발진기(10)에서 발진이 시작되어 클럭신호가 발생되며, 미분기(20)와 인버터(30)를 거쳐 제 2도의 (다)파형이 발생되어, 마이컴(40)의 신호입력단에 인터럽트를 걸게되며 상기 마이컴(40)에 인터럽트가 걸릴때 마다 마이컴(40)에 접속되어 있는 타이머(50)의 시간을 체크하여 인터럽트가 걸린 주기를 숫자로 체크하여 그 숫자로 어떤 스위치가 접속 되었는지를 인식할 수 있다.Hereinafter, when any switch is pressed, oscillation starts from the oscillator 10 to generate a clock signal, and the (C) waveform of FIG. 2 is generated through the differentiator 20 and the inverter 30, and the signal input terminal of the microcomputer 40 is generated. Whenever an interrupt is applied to the microcomputer 40, the time of the timer 50 connected to the microcomputer 40 is checked, and the period in which the interrupt is performed is checked numerically to determine which switch is connected by the number. Can be recognized.

이상에서 살펴본 바와 같이 본 고안 발진기를 이용한 스위치 디코딩 장치는, 특히 여러개의 마이컴 신호 입력 포트단을 하나의 입력 포트단으로 구성 가능함과 그러므로 인한 경비의 절감을 가져오는 효과가 있다.As described above, the switch decoding apparatus using the oscillator of the present invention, in particular, it is possible to configure a plurality of microcomputer signal input port stages into a single input port stage, and therefore, there is an effect of reducing the cost.

Claims (2)

미분기(20)와 접속하여 마이컴(40)에 인가되는 클럭 신호를 발생하는 발진기(10)와; 상기 발진기(10)와 인버터(30)의 사이에 접속하여 발진기(10)로부터 발생된 클럭신호를 미분하는 미분기(30)와; 상기 미분기(20)와 마이컴(40)의 사이에 접속되어 미분기로부터 미분된 신호를 반전 시키는 인버터(30)와; 상기 인버터(30)와 타이머(50)의 사이에 접속되어 인터럽트 신호를 입력받고 타이머의 시간을 체크하여 인터럽트 걸린 주기를 체크하여 숫자로 나타내기 위한 마이컴(40)과 타이머(50)를 포함하여 구성됨을 특징으로 하는 발진기를 이용한 스위치 디코딩 장치.An oscillator 10 connected to the differentiator 20 to generate a clock signal applied to the microcomputer 40; A differentiator 30 connected between the oscillator 10 and the inverter 30 to differentiate the clock signal generated from the oscillator 10; An inverter (30) connected between the differentiator (20) and the microcomputer (40) to invert the differential signal from the differentiator; It is connected between the inverter 30 and the timer 50 is configured to include a microcomputer 40 and a timer 50 for receiving an interrupt signal and checking the time of the timer to check the interrupted period and indicate the number by a number. Switch decoding apparatus using an oscillator characterized in that. 제 1 항에 있어서, 상기 발진기는 저항R1(11)과 콘덴서C1(12)가 직렬로 접속되며, 저항R1(11)의 다른 한 단자는 직렬로 접속된 2개의 인버터(인버터A와 인버터B)신호 입력단에 접속되고, 콘덴서C1(12)의 다른 한 단자는 직렬로 접속된 2개의 인버터 신호 출력단에 접속되며, N개의 스위치(SW1,SW2......SWn)와 N개의 스위치 저항(RS1,RS2.......RSn)은 병렬로 접속되며, 스위치의 한 단자는 직렬로 접속된 2개의 인버터 신호 입력단에 접속되고, 다른 한 단자는 직렬로 접속된 2개의 인버터 사이에 접속된 스위치 저항을 포함하여 구성됨을 특징으로 하는 발진기를 이용한 스위치 디코딩 장치.2. The oscillator according to claim 1, wherein the oscillator has two inverters (inverter A and inverter B) in which a resistor R1 (11) and a capacitor C1 (12) are connected in series, and the other terminal of the resistor R1 (11) is connected in series. The other terminal of the capacitor C1 (12) is connected to two inverter signal output terminals connected in series, and has N switches (SW1, SW2 ... SWn) and N switch resistors ( RS1, RS2 .... RSn) are connected in parallel, one terminal of the switch is connected to two inverter signal inputs connected in series, and the other terminal is connected between two inverters connected in series Switch decoding apparatus using an oscillator, characterized in that configured to include a switch resistor.
KR2019960057152U 1996-12-26 1996-12-26 Switch decoding device using oscillator KR19980044026U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960057152U KR19980044026U (en) 1996-12-26 1996-12-26 Switch decoding device using oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960057152U KR19980044026U (en) 1996-12-26 1996-12-26 Switch decoding device using oscillator

Publications (1)

Publication Number Publication Date
KR19980044026U true KR19980044026U (en) 1998-09-25

Family

ID=53996474

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960057152U KR19980044026U (en) 1996-12-26 1996-12-26 Switch decoding device using oscillator

Country Status (1)

Country Link
KR (1) KR19980044026U (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471547B1 (en) * 2002-09-17 2005-03-10 현대모비스 주식회사 Circuit for expanding ports number of micom

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471547B1 (en) * 2002-09-17 2005-03-10 현대모비스 주식회사 Circuit for expanding ports number of micom

Similar Documents

Publication Publication Date Title
KR19980044026U (en) Switch decoding device using oscillator
KR19980061837A (en) IPC's Redundant Bus Clock Supervisory Circuits
SU725217A1 (en) Contact bounce preventing device
SU1173467A1 (en) Frequency-to-number converter
SU1679504A1 (en) Keyboard terminals checker
JPS6222874Y2 (en)
SU1256184A1 (en) Device for checking alternation sequence of pulse signals
SU1152084A1 (en) Sensory switch
SU1185600A1 (en) Controlled frequency divider
JPS6473859A (en) Power unit
JPS5745741A (en) Signal transmitter
SU1001477A1 (en) Switching-over device with sensory control
SU595860A1 (en) Switch
SU1231504A1 (en) Device for checking logic units
SU1187107A1 (en) Apparatus for checking two-wire communication lines
KR950003921Y1 (en) Electric cooker
SU651447A1 (en) Zero beat discriminator
KR850001246Y1 (en) Electronic lock
SU1275416A1 (en) Information input-output device
SU1688200A1 (en) The phases alternation tester
JPS56115170A (en) Controlling device of cycle for three phase
SU1285499A1 (en) Device for determining party estimation
SU1045388A1 (en) Switching device
SU1043632A1 (en) Code comparison device
SU1117656A2 (en) Element with adjustable conductance

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid