SU1173467A1 - Frequency-to-number converter - Google Patents

Frequency-to-number converter Download PDF

Info

Publication number
SU1173467A1
SU1173467A1 SU823474052A SU3474052A SU1173467A1 SU 1173467 A1 SU1173467 A1 SU 1173467A1 SU 823474052 A SU823474052 A SU 823474052A SU 3474052 A SU3474052 A SU 3474052A SU 1173467 A1 SU1173467 A1 SU 1173467A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
elements
inverter
Prior art date
Application number
SU823474052A
Other languages
Russian (ru)
Inventor
Виктор Борисович Гаевский
Владимир Сергеевич Сесковский
Леонид Григорьевич Смирнов
Михаил Алексович Тучин
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU823474052A priority Critical patent/SU1173467A1/en
Application granted granted Critical
Publication of SU1173467A1 publication Critical patent/SU1173467A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД, содержащий генератор тактовых импульсов, инвертор, подключенный к входу устройства, два счетчика, от.личающийс  тем, что, с целью расширени  функциональных возможностей, в него введены посто нный программируемый запоминающий блок, два формировател  импульсов. два элемента И и два многовходовых ключа, причем вход устройства через формирователи импульсов соединен с входами обнулени  счетчиков, счетные входы которых подключены к выходам элементов И, выходы счетчиков соединены с входами соответствуюпщх . многовходовых ключей, попарно соединенные выходы которых подключены к посто нному программируемому запоминающему блоку, первый вход первого элемента И подключен к входу устройства , первый вход второго элемента И соединен с выходом инвертора I многовходового ключа, вторые входы элементов И подключены к выходу ге (Л нератора тактовых импульсов, а вход управлени  второго многовходового ключа подключен к входу устройства.A FREQUENCY CONVERTER To the CODE, which contains a clock pulse generator, an inverter connected to the device input, two counters, distinguished by the fact that, in order to expand its functionality, a permanent programmable memory block, two pulse shapers, are introduced into it. two And elements and two multi-input keys, the device input through pulse shapers connected to zero reset inputs, the counting inputs of which are connected to the outputs of the And elements, the outputs of the counters connected to the inputs of the corresponding ones. multi-input keys, pairwise connected outputs of which are connected to a permanent programmable storage unit, the first input of the first element I is connected to the input of the device, the first input of the second element I is connected to the output of the inverter I of the multi-input key, the second inputs of the elements I are connected to the output of the r (L clock clock) pulses, and the control input of the second multi-input key is connected to the input of the device.

Description

Изобретение относитс  к измерительной технике и может быть использовано в устройствах демодул ции час тотно-импульсных сигналов с автоматической обработкой данных на электронной вычислительной машине. Цель изобретени  - расширение функциональных возможностей за счет того, что реализован отсчет частоты з.а каждый полупериод входного сигнала и формируетс  код, пр мопропорциональный входной частоте или требу мой функциональной зависимости. При этом упрощаетс  схемна  реализаци  устройства. На чертеже представлена функциональна  схема предлагаемого устройст ва . Устройство содержит генератор 1 тактовьк импульсов, инвертор 2, формирователи 3 и 4 Импульсов по положительному 3 и отрицательному 4 фрон ту, элементы 5 и 6 И, счетчики 7 и 8, многовходовые ключи 9 и 10 посто нный пpoгpaм иpyeмый запоминаю щий блок (ГШЗБ) 11, причем вход преобразовател  соединен с входом инвертора 2, с входом управлени  второго многовходового ключа tO, входа ми формирователей 3 и 4 импульсов, первым входом первого элемента 5 И и через инвертор 2-е входом управлени  первого многовходового ключа 9, первым входом второго элемента 6 И, вторые входы элементов 5и 6И подключены к генератору 1 тактовых импульсов , а выходы - к счефным входам соответствующих счетчиков 7 и 8, пр чем вход обнулени  первого счетчика 7 соединен с выходом формировател  импульсов по положительному фронту, вход обнулени  второго счетчика 8 с выходом формировател  4 по отрицательному фронту, выходы счетчиков соединены с соответствующими многовходрвыми ключами 9 и 10, попарно соединенные выходы которых подключены к ППЗБ 11. Устройство работает следующим образом. На выход преобразовател  поступают пр моугольные импульсы, промодулированные по частоте (ЧИМ сигнал). При по влении положительного импульса счетчик 7 сбрасываетс  в О импульсом от формировател  3 (сформированным из положительного фронта входного сигнала), элемент 5 И открьгоаетс . 1 72 и счетчик 7 начинает отсчет тактовых импульсов, соответствующих длительности первого полупериода входной частоты. При этом нулевым потенциалом с выхода инвертора 2 ключи 9 закрыты . Когда сигнал принимает нулевое значение, элемент 5 И закрываетс , ключи 9 открываютс , и значение разр дов кода с вьгходов счетчика 7 через ключи 9 поступает на входы ППЗБ 11. В то же врем  с выхода формировател  4 импульсов по отрицательному фронту счетчик 8 сбрасываетс  в О, элемент 6 И отк15ываетс , и на вход счетчика 8 поступают импульсы генератора 1 тактовой частоты. Счетчик 8 начинает производить отсчет, пропорциональный длительности второго полупериода входного сигнала (при этом амплитуда входного сигнала равна нулю), а ключи 10 закрыты нулевым потенциалом, поступающим на вход управлени . В момент поступлени  входного положительного импульса цикл работы повтор етс  и на вход ППЗВ 11 поступают значени  кода с выхода счетчика 8 через открытые ключи 10. Таким образом, на входы ППЗБ поступают поочередно коды, значение которых пропорционально полупериодам входного сигнала Т. Дл  получени  кода, пропорционального частоте F., необходимо произвести операцию делени , В предлагаемой псРскольку i схемной реализации операци  делени  осуществл етс  при помощи посто нного программируемого запоминающего блока ППЗБ, запрограммированного таким образом, что каждому текущему значению входного кода по всем разр дам равного величине X соответствует выходной код ППЗБ, равный вет .е. по алгоритму личине В общем случае может программироватьс  люба  друга  зависимость Fy ). Таким образом, на выходе. ППЗБ формируетс  код, значение которого пропорционально входной частоте V , причем данньШ код можно подавать в систему автоматической обработки ЧШ сигнала. Схемна  реализаци  предлагаемого преобразовател  достаточно проста и может быть выполнена на микросхемах 133, 564, 566 и 572 серий. Преиму311734674The invention relates to a measurement technique and can be used in demodulation devices for frequency-pulse signals with automatic data processing on an electronic computer. The purpose of the invention is to expand the functionality due to the fact that the frequency count is implemented. On each half-period of the input signal, a code is formed that is proportional to the input frequency or the desired functional dependence. This simplifies the circuit implementation of the device. The drawing shows the functional diagram of the proposed device. The device contains a generator of 1 pulse, an inverter 2, a shaper of 3 and 4 pulses according to a positive 3 and a negative 4 front, elements 5 and 6, counters 7 and 8, multiple-input keys 9 and 10, and a permanent storage unit (HSS) 11, with the converter input connected to the input of the inverter 2, to the control input of the second multi-input switch tO, the inputs of the formers 3 and 4 pulses, the first input of the first element 5 And, and through the inverter the 2nd control input of the first multi-input switch 9, the first input of the second element 6 And the second in The elements 5 and 6I are connected to the clock pulse generator 1, and the outputs to the counting inputs of the corresponding counters 7 and 8, so that the zero input of the first counter 7 is connected to the output of the pulse former on the positive front, the zero input of the second counter 8 with the output of the fourth 4 on the negative front, the outputs of the counters are connected to the corresponding multiple keys 9 and 10, the pairwise connected outputs of which are connected to the PZB 11. The device operates as follows. At the output of the converter, rectangular pulses are modulated in frequency (the PFM signal). When a positive pulse appears, the counter 7 is reset to 0 by a pulse from the imaging unit 3 (formed from the positive front of the input signal), and element 5A is open. 1 72 and the counter 7 starts counting the clock pulses corresponding to the duration of the first half period of the input frequency. In this case, the zero potential from the output of the inverter 2 keys 9 are closed. When the signal takes a zero value, element 5 I closes, keys 9 are opened, and the value of code bits from the inputs of counter 7 through keys 9 is fed to the inputs of the PZZB 11. , element 6 is opened, and pulses of a clock frequency generator 1 are received at the input of counter 8. The counter 8 begins to produce a count proportional to the duration of the second half period of the input signal (the amplitude of the input signal is zero), and the keys 10 are closed by a zero potential at the control input. At the moment the positive input pulse arrives, the work cycle repeats and the code 10 from the output of counter 8 through public keys 10 is received at the input of the PZZV 11. frequency F., it is necessary to perform a division operation. In the proposed PCR i circuit implementation, the division operation is carried out using a permanent programmable storage block of the PZZB programmed This way, each output value of the input code for all bits equal to the value of X corresponds to the output code of the PZZB equal to the branch. according to the algorithm of the mask. In general, the dependence Fy can be programmed by any friend. Thus, at the exit. The PZZB is formed by a code whose value is proportional to the input frequency V, and this data code can be fed into the system of automatic processing of the CHW signal. The circuit implementation of the proposed converter is rather simple and can be performed on the 133, 564, 566 and 572 series microcircuits. Benefit311734674

ществом преобразовател   вл етс  по-с ческой обработки данных. Использовалучение выходного кода, пр мо про- ние ППЗБ позвол ет .осуществить опепорционального значению входной час- рацию преобразовани  кодов без притоты , что позвол ет, использовать менени  аналоговых и реактивных элепреобразователь в системах автомати- 5 ментов и упростить схему.The converter entity is a data processing engine. The use of the output code, direct PZZB allows. To implement the input part of the conversion codes without preference, which allows you to use the changes of analog and reactive electrical converter in automatic systems and simplify the circuit.

Claims (1)

ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД, содержащий генератор тактовых импульсов, инвертор, подключенный к входу устройства, два счетчика, о т.л и ч а ющи й с я тем, что, с целью расширения функциональных возможностей, в него введены постоян- . ный программируемый запоминающий блок, два формирователя импульсов, два элемента И и два многовходовых ключа, причем вход устройства через формирователи импульсов соединен с входами обнуления счетчиков, счетные входы которых подключены к выходам элементов И, выходы счетчиков соединены с входами соответствующих многовходовых ключей, попарно соединенные выходы которых подключены к постоянному программируемому запоминающему блоку, первый вход первого элемента И подключен к входу устройства, первый вход второго элемента И Соединен с выходом инвертора многовходового ключа, вторые входы элементов И подключены к выходу генератора тактовых импульсов, а вход управления второго многовходового ключа подключен к входу устройства.A FREQUENCY CONVERTER IN THE CODE containing a clock generator, an inverter connected to the input of the device, two counters, which include the fact that, in order to expand the functionality, a constant is introduced into it. programmable memory unit, two pulse shapers, two AND elements and two multi-input keys, the device input through pulse shapers connected to the inputs of zeroing the counters, the counting inputs of which are connected to the outputs of the I elements, the outputs of the meters are connected to the inputs of the corresponding multi-input keys, pairwise connected outputs which are connected to a permanent programmable storage unit, the first input of the first element And is connected to the input of the device, the first input of the second element And is connected to Odom key multi-input inverter, the second inputs of AND gates connected to the output of the clock, and the second multi-input switch control input connected to the input device. ... SU ,„,1173467... SU, „, 1173467
SU823474052A 1982-07-21 1982-07-21 Frequency-to-number converter SU1173467A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823474052A SU1173467A1 (en) 1982-07-21 1982-07-21 Frequency-to-number converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823474052A SU1173467A1 (en) 1982-07-21 1982-07-21 Frequency-to-number converter

Publications (1)

Publication Number Publication Date
SU1173467A1 true SU1173467A1 (en) 1985-08-15

Family

ID=21023599

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823474052A SU1173467A1 (en) 1982-07-21 1982-07-21 Frequency-to-number converter

Country Status (1)

Country Link
SU (1) SU1173467A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 577666, кл. Н 03 К 13/02, 1976. Авторское свидетельство СССР 758007, кл. Н 03 К 13/02, 1978. *

Similar Documents

Publication Publication Date Title
SU1173467A1 (en) Frequency-to-number converter
SU729528A1 (en) Digital phase meter
SU834830A1 (en) Square-wave generator
SU596944A1 (en) Pulse-frequency multiplier/divider
SU547031A1 (en) Device forming variable time intervals
SU1195428A1 (en) Device for generating pulse trains
SU540413A1 (en) The device is a temporary switching asynchronous pulse signals
SU1045379A1 (en) Frequency/voltage converter
SU501469A1 (en) A device for receiving a series of pulses
SU1008893A1 (en) Pulse train generator
SU1529207A1 (en) Device for input of digital information
SU1247773A1 (en) Device for measuring frequency
JPS5465582A (en) Judgement circuit of chattering time
SU746182A1 (en) Counting and measuring apparatus
SU1056467A1 (en) Pulse repetition frequency divider with variable division ratio
SU1354125A1 (en) Frequency recognition device
SU884105A1 (en) Time interval converter
RU1809431C (en) Gray code generator
SU1058039A1 (en) Pulse distributor
SU607351A1 (en) Frequency-manipulated signal demodulator
SU754317A1 (en) Current-to-pulse repetition frequency converter
SU537425A1 (en) Device for changing frequency at a given speed
SU566337A1 (en) Pulse selection circuit
SU1037287A1 (en) Device for simulating pulse interfepention flow
SU398956A1 (en) FREQUENCY-PULSE MULTIPLE-PERFORMANCE