KR19980017813A - 귀선 소거 회로 - Google Patents

귀선 소거 회로 Download PDF

Info

Publication number
KR19980017813A
KR19980017813A KR1019960037630A KR19960037630A KR19980017813A KR 19980017813 A KR19980017813 A KR 19980017813A KR 1019960037630 A KR1019960037630 A KR 1019960037630A KR 19960037630 A KR19960037630 A KR 19960037630A KR 19980017813 A KR19980017813 A KR 19980017813A
Authority
KR
South Korea
Prior art keywords
blanking
terminal
transistor
vertical
signal
Prior art date
Application number
KR1019960037630A
Other languages
English (en)
Inventor
우상언
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019960037630A priority Critical patent/KR19980017813A/ko
Publication of KR19980017813A publication Critical patent/KR19980017813A/ko

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

본 발명은 귀선 소거 회로에 관한 것으로, 본 발명의 장치는 수직 IC(10)로부터 생성되는 수직 플라이백 펄스(V.FBP)를 이용하여 펄스 폭이 귀선 구간보다 넓은 귀선 소거 신호를 생성한 후, 고압 회로(20)로부터 출력된 밝기 제어 신호와 상기 귀선 소거 신호를 합성하여 수상관(CRT)의 제어 그리드 단자에 공급하는 귀선 소거부로 구성되어 있으며, 상기 귀선 소거부(30)는, 베이스단과 콜렉터단이 공통으로 상기 수직 IC(10)로부터 수직 플라이백 펄스(V.FBP)를 입력받고, 에미터단이 다이오드(D2)와 저항(R6,R7) 및 커패시터(C4)를 통해 접지되어 있는 제 1 트랜지스터(TR1)와 ; 베이스단이 상기 제 1 트랜지스터(TR1)의 에미터단에 연결되고, 콜렉터단이 저항(R8)을 통해 전원 전압(Vcc2)에 연결되고, 에미터단이 접지되어 있는 제 2 트랜지스터(TR2) ; 한쪽단이 저항(R9,R10)을 통해 상기 전원 전압(Vcc2)과 제 2 트랜지스터(TR2)의 콜렉터단에 병렬로 연결되고, 다른 한쪽단이 상기 수상관(CRT)의 제어 그리드 단자와 고압 회로(20) 사이에 병렬로 연결되어 있는 커패시터(C5)로 구성되어 있어, 귀선을 완벽하게 소거한다는 데 그 효과가 있다.

Description

귀선 소거 회로 (A blanking circuit )
본 발명은 귀선 소거 회로에 관한 것으로, 특히 수직 IC로부터 출력되는 수직 플라이백 펄스(V.FBP)를 이용하여 종래보다 펄스 폭이 넓은 귀선 소거 신호를 생성하여 수상관(CRT)의 제어 그리드 단자에 공급하도록 되어진 귀선 소거 회로에 관한 것이다.
일반적으로 모니터에서 영상 신호가 약한 경우나 수상관(CRT)이 열화하여 화면이 어두운 경우, 또는 휘도 조정으로 화면을 밝게 하고자 할 경우, 화면에 경사진 흰선(수직 귀선)이 나타나게 되는데, 이를 소거하는 것을 귀선 소거(Blanking)이라 한다.
이와 같이 수직 귀선이 화면에 나타나는 현상은 수상관(CRT)의 컷오프 전압 이하로 맞추어져 있는 흑레벨이 이동하여 수직 귀선 기간에 있는 주사선이 화면에 나타나기 때문에 일어난다.
상기한 바와 같이 상기 수직 귀선은 언제나 수직 주사가 완료된 직후에 수직 귀선 기간에 나타나는 것이므로, 이것을 지워버리려면 수직 IC에서 수직 톱니파의 귀선 기간에 발생하는 전압을 수상관(CRT)에 공급하여 수직 귀선 기간에 전자 방출이 되지 않도록 하면 된다.
도 1 의 귀선 소거 회로와 도 2 의 파형도를 참조하여 일반적인 모니터의 귀선 소거 과정을 간략히 살펴보면 다음과 같다.
수직 IC(10)로부터 수직 편향 코일(V.DY)에 공급되는 수직 편향 신호는 도 2a 에 도시된 바와 같은 파형을 이루고 있으며, 상기 수직 편향 신호는 귀선 소거 회로(30)에도 공급된다.
따라서, 상기 수직 편향 신호는 커패시터(C4)에 의해 AC 커플링되어 도 2b 에 도시된 바와 같은 파형으로 변환된 후, 다시 제너 다이오드(D2)에 의해 클리핑된(도 2c) 다음, 트랜지스터(TR)의 베이스단에 인가된다.
이에 따라 상기 트랜지스터(TR)의 콜렉터단을 통해 출력된 파형(도 2d)은 커패시터(C5)를 통해 AC 커플링된 후 수상관(CRT)의 제어 그리드에 인가된다.
즉, 귀선 소거용 트랜지스터(TR)의 베이스단에 귀선 기간에 발생하는 펄스를 정극성으로 가해서 콜렉터단을 통해 부극성 펄스가 출력되도록 하고, 상기 부극성 신호( 귀선 소거 신호 )를 고압 회로(20)로부터 출력되는 제어 그리드 신호와 합성하여 수상관(CRT)의 제어 그리드에 인가함으로써, 귀선 기간 중 제어 그리드 신호의 음(-) 전압을 더욱 크게 조절하여 귀선을 소거한다.
그러나 종래의 귀선 소거 회로(30)에서 생성된 귀선 소거 신호는, 도 2d 에 도시된 바와 같이 귀선 구간보다 펄스 폭이 좁기 때문에, 미세하게나마 귀선이 발생한다는 문제점이 있었다.
이에 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로, 종래보다 펄스 폭이 넓은 귀선 소거 신호를 생성하여 수상관(CRT)의 제어 그리드에 공급하도록 되어진 귀선 소거 회로를 제공하는 데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 귀선 소거 회로는 수직 IC로부터 생성되는 수직 플라이백 펄스를 이용하여 펄스 폭이 귀선 구간보다 넓은 귀선 소거 신호를 생성한 후 고압 회로로부터 출력된 밝기 제어 신호와 상기 귀선 소거 신호를 합성하여 수상관의 제어 그리드 단자에 공급하는 귀선 소거부로 구성되어 있는 것을 특징으로 한다.
즉, 본 발명은 수직 IC의 수직 플라이백 펄스를 이용하여 펄스 폭이 귀선 구간보다 넓은 귀선 소거 신호를 생성하여 수상관의 제어 그리드 단자에 공급함으로써, 귀선을 완벽하게 소거하도록 한 것이다.
도 1 은 종래의 귀선 소거 회로를 도시한 회로도,
도 2 는 종래의 귀선 소거 회로의 각부 파형도,
도 3 은 본 발명에 따른 귀선 소거 회로를 도시한 회로도,
도 4 는 본 발명에 따른 귀선 소거 회로의 각부 파형도이다.
* 도면의 주요 부분에 대한 부호의 명칭 *
10 : 수직 IC 20 : 고압 회로
30 : 귀선 소거부 TR 1,2 : 제 1,2 트랜지스터
D2 : 다이오드 C 4,5 : 커패시터
R 5,6,7,8,9,10 : 저항
이하 첨부된 도면을 참조하여 본 발명을 자세히 설명하기로 한다.
도 3 은 본 발명에 따른 귀선 소거 회로를 도시한 회로도이다.
본 발명의 장치는 도 3 에 도시된 바와 같이, 수직 IC(10)와, 고압 회로(20)와, 수직 편향 코일(V.DY)과, 수상관(CRT), 및 귀선 소거부(30)로 구성되어 있다.
여기서 상기 귀선 소거부(30)는, 베이스단과 콜렉터단이 공통으로 상기 수직 IC(10)로부터 수직 플라이백 펄스(V.FBP)를 입력받고, 에미터단이 다이오드(D2)와 저항(R6,R7) 및 커패시터(C4)를 통해 접지되어 있는 제 1 트랜지스터(TR1)와 ; 베이스단이 상기 제 1 트랜지스터(TR1)의 에미터단에 연결되고, 콜렉터단이 저항(R8)을 통해 전원 전압(Vcc2)에 연결되고, 에미터단이 접지되어 있는 제 2 트랜지스터(TR2) ; 한쪽단이 저항(R9,R10)을 통해 상기 전원 전압(Vcc2)과 제 2 트랜지스터(TR2)의 콜렉터단에 병렬로 연결되고, 다른 한쪽단이 상기 수상관(CRT)의 제어 그리드 단자와 고압 회로(20) 사이에 병렬로 연결되어 있는 커패시터(C5)로 구성되어 있다.
이어서 상기와 같이 구성된 본 발명의 장치에 따른 동작 및 효과를 살펴보도록 하겠다.
먼저 수직 IC(10)로부터 도 4b 에 도시된 바와 같은 수직 플라이백 펄스(V.FBP)를 입력받아 상기 제 1 트랜지스터(TR1)의 베이스단 및 콜렉터단에 인가한다.
이에 따라 상기 제 1 트랜지스터(TR1)의 에미터단을 통해 출력된 신호는, 다이오드(D2)와 저항(R6,R7) 및 커패시터(C4)에 의해 펄스 폭이 조절되어 도 4c 에 도시된 바와 같은 파형을 이룬다.
상기 도 4c 에 도시된 바와 같은 파형을 제 2 트랜지스터(TR2)의 베이스단에 인가함으로써, 상기 제 2 트랜지스터(TR2)의 콜렉터단을 통해 도 4d 에 도시된 바와 같은 파형을 출력시킨다. 즉, 귀선 소거용 트랜지스터(TR2)의 베이스단에 귀선 기간에 발생하는 펄스를 정극성으로 가해서 콜렉터단을 통해 부극성 펄스가 출력되도록 한다.
상기 제 2 트랜지스터(TR2)의 콜렉터단으로부터 출력된 부극성 신호를 저항(R9,R10) 및 커패시터(C5)를 통해, 고압 회로(20)부터 출력되는 밝기 제어 전압(-G1)과 합성시키면 도 4e 에 도시된 바와 같은 파형이 형성된다.
즉, 상기 부극성 신호(귀선 소거 신호)를 밝기 제어 신호(-G1)와 합성하여 수상관(CRT)의 제어 그리드 단자에 인가함으로써, 귀선 기간 중 제어 그리드 신호의 음(-) 전압을 더욱 크게 조절하여 귀선을 소거한다.
여기서 상기 저항(R5)은 제 1 트랜지스터(TR1) 구동을 위한 바이어스 저항이며, 저항(R8)은 제 2 트랜지스터(TR2) 보호를 위한 전류 제한 저항이며, 저항(R9)는 저항(R8)과 더불어 전원 전압(Vcc)을 분배하여 귀선 소거 신호의 Vp-p 값을 결정한다. 또한 저항(R10)과 커패시터(C5)는 제어 그리드에의 AC 커플링용이다.
이상에서 살펴본 바와 같이 본 발명의 장치는, 수직 IC(10)의 수직 플라이백 펄스(V.FBP)를 이용하여 펄스 폭이 귀선 구간보다 넓은 귀선 소거 신호를 생성한 후, 상기 귀선 소거 신호를 밝기 제어 전압(-G1)과 합성하여 수상관(CRT)의 제어 그리드 단자에 공급함으로써, 귀선을 완벽하게 소거한다는 데 그 효과가 있다.

Claims (2)

  1. 수직 IC(10)로부터 생성되는 수직 플라이백 펄스(V.FBP)를 이용하여 펄스 폭이 귀선 구간보다 넓은 귀선 소거 신호를 생성한 후, 고압 회로(20)로부터 출력된 밝기 제어 신호와 상기 귀선 소거 신호를 합성하여 수상관(CRT)의 제어 그리드 단자에 공급하는 귀선 소거부(30)로 구성되어 있는 것을 특징으로 하는 귀선 소거 회로.
  2. 제 1 항에 있어서 상기 귀선 소거부(30)는, 베이스단과 콜렉터단이 공통으로 상기 수직 IC(10)로부터 수직 플라이백 펄스(V.FBP)를 입력받고, 에미터단이 다이오드(D2)와 저항(R6,R7) 및 커패시터(C4)를 통해 접지되어 있는 제 1 트랜지스터(TR1)와 ; 베이스단이 상기 제 1 트랜지스터(TR1)의 에미터단에 연결되고, 콜렉터단이 저항(R8)을 통해 전원 전압(Vcc2)에 연결되고, 에미터단이 접지되어 있는 제 2 트랜지스터(TR2) ; 한쪽단이 저항(R9,R10)을 통해 상기 전원 전압(Vcc2)과 제 2 트랜지스터(TR2)의 콜렉터단에 병렬로 연결되고, 다른 한쪽단이 상기 수상관(CRT)의 제어 그리드 단자와 고압 회로(20) 사이에 병렬로 연결되어 있는 커패시터(C5)로 구성되어 있는 것을 특징으로 하는 귀선 소거 회로.
KR1019960037630A 1996-08-31 1996-08-31 귀선 소거 회로 KR19980017813A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960037630A KR19980017813A (ko) 1996-08-31 1996-08-31 귀선 소거 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960037630A KR19980017813A (ko) 1996-08-31 1996-08-31 귀선 소거 회로

Publications (1)

Publication Number Publication Date
KR19980017813A true KR19980017813A (ko) 1998-06-05

Family

ID=66322185

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960037630A KR19980017813A (ko) 1996-08-31 1996-08-31 귀선 소거 회로

Country Status (1)

Country Link
KR (1) KR19980017813A (ko)

Similar Documents

Publication Publication Date Title
JPS6348981A (ja) ビデオ表示装置
KR19980017813A (ko) 귀선 소거 회로
KR19980030296A (ko) 귀선 소거 회로
US5287042A (en) Display aspect ratio adaptation
US6297600B1 (en) Blanked dynamic focus power supply transient elimination
US5894203A (en) Horizontal retrace time adjustment pulse generating circuit for a display device
KR100599143B1 (ko) 귀선 소거된 동적 초점 전원의 과도 현상을 제거하기 위한장치
KR19980024509U (ko) 귀선 소거 회로
US5648704A (en) Method and apparatus for digital control of raster shift in CRT displays
JP3353864B2 (ja) シェーディング補正信号発生装置を備えたテレビジョン受像機
KR950000826Y1 (ko) 귀선 소거 및 스팟트 킬러회로
KR200317543Y1 (ko) 비디오 귀선 소거 신호 공급 회로
KR100299843B1 (ko) 디스플레이장치의수평블랭킹펄스출력회로
US5111122A (en) Video display high voltage protection circuit
KR19980020507U (ko) 귀선소거 회로의 블랭킹 펄스폭 조정회로
JPH01112869A (ja) キネスコープ・ヨーク用フライバック電圧源付き垂直偏向回路
KR970007536B1 (ko) 영상기기의 도우밍 방지장치
KR910003678Y1 (ko) 모니터의 귀선 소거회로
JP2737544B2 (ja) 高圧発生回路
KR200172686Y1 (ko) 모니터의 수직블랭킹신호 출력회로
KR20000014592U (ko) 모니터의 귀선 소거회로
KR200158594Y1 (ko) 마이컴을 이용한 국부적 왜곡 화상 보정회로
KR930000450Y1 (ko) 디스플레이 장치의 고압안정화회로
KR19990003598U (ko) 모니터의 블랭킹 펄스폭 조정회로
KR19990028798U (ko) 모니터의 귀선소거회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application