KR102655727B1 - 표시 장치 및 표시 장치 제조 방법 - Google Patents

표시 장치 및 표시 장치 제조 방법 Download PDF

Info

Publication number
KR102655727B1
KR102655727B1 KR1020180124882A KR20180124882A KR102655727B1 KR 102655727 B1 KR102655727 B1 KR 102655727B1 KR 1020180124882 A KR1020180124882 A KR 1020180124882A KR 20180124882 A KR20180124882 A KR 20180124882A KR 102655727 B1 KR102655727 B1 KR 102655727B1
Authority
KR
South Korea
Prior art keywords
substrate
display device
wires
forming
wiring
Prior art date
Application number
KR1020180124882A
Other languages
English (en)
Other versions
KR20190044016A (ko
Inventor
김한석
김영호
윤승욱
김지훈
윤미라
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20190044016A publication Critical patent/KR20190044016A/ko
Application granted granted Critical
Publication of KR102655727B1 publication Critical patent/KR102655727B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)

Abstract

본 발명의 일 실시예에 따른 표시 장치 제조 방법은 기판의 상면에 복수의 박막 트랜지스터, 복수의 LED, 복수의 게이트 배선 및 복수의 데이터 배선을 형성하는 단계, 기판의 배면에 복수의 게이트 링크 배선 및 복수의 데이터 링크 배선을 형성하는 단계, 기판의 일부분을 식각하여 복수 개의 오목부를 형성하는 단계, 복수의 게이트 배선과 복수의 게이트 링크 배선을 연결하고, 복수의 데이터 배선과 복수의 데이터 링크 배선을 연결하기 위해 복수의 사이드 배선을 형성하는 단계를 포함한다.

Description

표시 장치 및 표시 장치 제조 방법{DISPLAY DEVICE AND METHOD OF MANUFACTURING OF THE SAME}
본 발명은 표시 장치 제조 방법에 관한 것으로서, 보다 상세하게는 LED(Light Emitting Diode)를 이용한 표시 장치 및 표시 장치 제조 방법에 관한 것이다.
현재까지 널리 이용되고 있는 액정 표시 장치(Liquid Crystal Display Device; LCD)와 유기 발광 표시 장치(Organic Light Emitting Display Display; OLED)는 그 적용 범위가 점차 확대되고 있다.
액정 표시 장치와 유기 발광 표시 장치는 고해상도의 화면을 제공할 수 있고 경량 박형이 가능하다는 장점으로 인해 일상적인 전자기기, 예를 들어, 핸드폰, 노트북 등의 화면에 많이 적용되고 있고, 그 범위도 점차 확대되고 있다.
다만, 액정 표시 장치와 유기 발광 표시 장치는 표시 장치에서 영상이 표시되지 않는 영역으로 사용자에게 시인되는 베젤(bezel) 영역의 크기를 감소시키는데 한계가 있다. 예를 들어, 액정 표시 장치의 경우, 액정을 밀봉하고 상부 기판과 하부 기판을 합착하기 위해 씰런트(sealant)가 사용되어야 하므로, 베젤 영역의 크기를 감소시키는데 한계가 있다. 또한, 유기 발광 표시 장치의 경우, 유기 발광 소자가 유기 물질로 이루어져 수분 또는 산소에 매우 취약하여 유기 발광 소자를 보호하기 위한 봉지부(encapsulation)가 배치되어야 하므로, 베젤 영역의 크기를 감소시키는데 한계가 있다. 특히, 하나의 패널로서 초대형 화면을 구현하는 것은 불가능하므로, 복수 개의 액정 표시 패널 또는 복수 개의 유기 발광 표시 패널을 일종의 타일(tile) 형태로 배치하여 초대형 화면을 구현하는 경우, 서로 인접하는 패널 간의 베젤 영역이 사용자에게 시인되는 문제가 발생할 수 있다.
이에 대한 대안으로, LED를 포함하는 표시 장치가 제안되었다. LED는 유기 물질이 아닌 무기 물질로 이루어지므로, 신뢰성이 우수하여 액정 표시 장치나 유기 발광 표시 장치에 비해 수명이 길다. 또한, LED는 점등 속도가 빠를 뿐만 아니라, 소비 전력이 적고, 내충격성이 강해 안정성이 뛰어나며, 고휘도의 영상을 표시할 수 있기 때문에 초대형 화면에 적용되기에 적합한 소자이다.
이에 따라, 일반적으로 베젤 영역을 최소화할 수 있는 초대형 화면을 제공하기 위한 표시 장치에는 LED 소자가 이용되고 있다.
본 발명의 발명자들은 LED는 유기 발광 소자에 비해 발광 효율이 좋으므로, LED를 포함하는 표시 장치의 경우 유기 발광 소자를 사용하는 표시 장치에 비해 하나의 화소의 크기, 즉, 동일한 휘도의 광을 발광하기 위해 요구되는 발광 영역의 크기가 매우 작다는 것을 인식하였다. 이에, 본 발명의 발명자들은 LED를 사용하여 표시 장치를 구현하는 경우, 서로 인접하는 화소의 발광 영역 사이의 거리가 동일 해상도를 갖는 유기 발광 표시 장치에서의 서로 인접하는 화소의 발광 영역 사이의 거리보다 매우 길다는 것을 인식하였다. 이에, 본 발명의 발명자들은, 복수의 패널을 타일 형태로 배치하여 구현된 타일링 디스플레이를 구현하는 경우, 하나의 패널의 최외곽 LED와 이에 인접하는 다른 하나의 패널의 최외곽 LED 사이의 간격을 하나의 패널 내에서의 LED 사이의 간격과 동일하게 구현할 수 있으므로 실질적으로 베젤 영역이 존재하지 않는 제로 베젤 구현이 가능하다는 것을 인식하였다.
다만, 상술한 바와 같이 하나의 패널의 최외곽 LED와 이에 인접하는 다른 하나의 패널의 최외곽 LED 사이의 간격을 하나의 패널 내에서의 LED 사이의 간격과 동일하게 구현하기 위해서는, 기존에서 패널 상면에 위치하였던 게이트 구동부, 데이터 구동부 등과 같은 다양한 구동부를 패널 상면이 아닌 배면에 위치시켜야 한다. 이에, 본 발명의 발명자들은 패널 상면에 박막 트랜지스터, LED 등과 같은 소자들이 배치되고, 패널 배면에 게이트 구동부, 데이터 구동부 등과 같은 구동부들이 배치된 새로운 구조의 표시 장치를 발명하였다. 또한, 본 발명의 발명자들은 패널 상면에 배치된 소자들과 패널 배면에 배치된 구동부들을 연결하기 위해, 패널 측면에 사이드 배선을 형성하는 제조 기술을 발명하였다.
그러나, 사이드 배선을 형성하기 위한 종래 기술들의 경우 패드를 사용하여 복수회 프린팅해야 하는 경우 공정이 길고 불량률이 높아 프린팅 정확도가 낮다. 이에, 패드를 사용하여 1번에 프린팅하는 경우에는 사이드 배선의 길이가 짧아 패널 상면의 배선과 배면의 배선을 연결하기 어렵다. 또한, 패드를 사용하여 프린팅하는 방식으로 사이드 배선을 제조하는 경우 패드의 접촉면이 파손되거나 변형되어 프린팅 품질이 저하되므로, 패드를 주기적으로 교체하여야 하나, 패드 가격이 고가이고, 패드를 교체할 때마다 새롭게 제조 장비의 설정값들을 변경하여야 하는 번거로움이 존재한다.
이에, 본 발명의 발명자들은 제로 베젤을 구현함과 동시에 보다 단순한 공정으로 사이드 배선을 형성할 수 있는, 레이저 방식을 사용하는 새로운 방식의 표시 장치 제조 방법을 발명하였다.
이에, 본 발명이 해결하고자 하는 과제는 레이저 전사 프린팅(Laser Transfer Printing)을 사용하여 보다 단순하고 저비용의 제조 공정으로도 사이드 배선을 형성할 수 있는 표시 장치 제조 방법을 제공하는 것이다.
또한, 본 발명이 해결하고자 하는 다른 과제는 레이저 에칭 공정을 사용하여 LED를 포함하는 표시 장치 제조 시 측면에 대한 그라인딩(grinding) 공정을 생략할 수 있는 표시 장치 제조 방법을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
전술한 바와 같은 과제를 해결하기 위하여 본 발명의 일 실시예에 따른 표시 장치 제조 방법은 기판의 상면에 복수의 박막 트랜지스터, 복수의 LED, 복수의 게이트 배선 및 복수의 데이터 배선을 형성하는 단계, 기판의 배면에 복수의 게이트 링크 배선 및 복수의 데이터 링크 배선을 형성하는 단계, 기판의 일부분을 식각하여 복수 개의 오목부를 형성하는 단계, 복수의 게이트 배선과 복수의 게이트 링크 배선을 연결하고, 복수의 데이터 배선과 복수의 데이터 링크 배선을 연결하기 위해 복수의 사이드 배선을 형성하는 단계를 포함한다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명은 사이드 배선을 형성하기 위해 레이저 전사 프린팅을 사용하여, 사이드 배선을 형성하기 위한 제조 공정을 단순화하고 제조 비용을 감소시킬 수 있다.
또한, 본 발명은 사이드 배선을 형성하기 위해 레이저 에칭 공정을 사용하여, 패널 상면의 배선과 배면의 배선을 보다 원활하게 연결하기 위해 사용되던 측면 그라인딩 공정을 생략할 수 있다.
또한, 본 발명은 기판의 측면부에 오목부를 형성하여 사이드 배선간 마이그레이션(migration) 현상의 발생을 최소 수준으로 억제할 수 있다.
또한, 본 발명은 전류량이 많은 배선에 인접한 오목부의 깊이를 다른 오목부의 깊이보다 깊게 형성하여 마이그레이션 현상의 발생을 최소 수준으로 억제할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치 제조 방법을 설명하기 위한 순서도이다.
도 2a 내지 도 2j는 본 발명의 일 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다.
도 3은 본 발명의 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 배면도이다.
도 4a 내지 도 4c는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다.
도 5a 내지 도 5e는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다.
도 6a 내지 도 6d는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 단면도들이다.
도 7a 내지 7f는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 단면도들이다.
도 8a 내지 8f는 본 발명의 또 다른 실시예들에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 단면도들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 위 (on)로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 크기 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 당업자가 충분히 이해할 수 있듯이 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치 제조 방법을 설명하기 위한 순서도이다. 도 2a 내지 도 2j는 본 발명의 일 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 2a는 본딩 공정 이전의 제1 기판(111)의 개략적인 상면도이다. 도 2b는 본딩 공정 이전의 제2 기판(112)의 개략적인 배면도이다. 도 2c는 제1 기판(111)과 제2 기판(112)이 본딩된 상태의 개략적인 단면도이다. 도 2d는 스크라이빙 공정이 완료된 상태의 제1 기판(111)의 개략적인 상면도이다. 도 2e는 스크라이빙 공정이 완료된 상태의 개략적인 단면도이다. 도 2f 및 도 2g는 레이저 프린팅 공정을 설명하기 위한 개략적인 단면도이다. 도 2h는 레이저 프린팅 공정이 완료된 상태의 개략적인 측면도이다. 도 2i는 레이저 프린팅 공정이 완료된 상태의 제1 기판(111)의 개략적인 상면도이다. 도 2j는 절연층(160) 형성 공정을 설명하기 위한 개략적인 단면도이다.
먼저, 제1 기판의 상면에 복수의 박막 트랜지스터(120), 복수의 LED(130), 복수의 게이트 배선(GL) 및 복수의 데이터 배선(DL)을 형성한다(S100).
도 2a를 참조하면, 제1 기판(111)은 표시 장치 상부에 배치되는 구성요소들을 지지하는 기판으로, 절연 기판일 수 있다. 예를 들어, 제1 기판(111)은 유리 또는 수지 등으로 이루어질 수 있다. 또한, 제1 기판(111)은 고분자 또는 플라스틱을 포함하여 이루어질 수도 있다. 몇몇 실시예에서, 제1 기판(111)은 플렉서빌리티(flexibility)을 갖는 플라스틱 물질로 이루어질 수도 있다.
제1 기판(111)에는 표시 영역(AA) 및 표시 영역(AA)을 둘러싸는 비표시 영역(NA)이 정의될 수 있다. 표시 영역(AA)은 표시 장치에서 실제로 영상이 표시되는 영역으로, 표시 영역(AA)에는 후술할 LED(130) 및 LED(130)를 구동하기 위한 박막 트랜지스터(120) 등이 배치될 수 있다. 비표시 영역(NA)은 영상이 표시되지 않는 영역으로, 표시 영역(AA)을 둘러싸는 영역으로 정의될 수 있다. 비표시 영역(NA)에는 표시 영역(AA)에 배치된 LED(130) 및 박막 트랜지스터(120)와 연결된 게이트 배선(GL) 및 데이터 배선(DL) 등과 같은 다양한 배선이 배치될 수 있다. 본 명세서에서는 제1 기판(111)이 표시 영역(AA) 및 비표시 영역(NA)으로 정의되는 것으로 설명되었으나, 이에 제한되지 않고, 비표시 영역(NA)이 없는 것으로 정의될 수도 있다. 즉, 본 발명의 일 실시예에 따른 표시 장치 제조 방법에 의해 제조된 표시 장치를 사용하여 타일링 디스플레이를 구현하는 경우, 하나의 패널의 최외곽 LED(130)와 이에 인접하는 다른 하나의 패널의 최외곽 LED(130) 사이의 간격을 하나의 패널 내에서의 LED(130) 사이의 간격과 동일하게 구현할 수 있으므로 실질적으로 베젤 영역이 존재하지 않는 제로 베젤 구현이 가능하다. 따라서, 제1 기판(111)은 표시 영역(AA)만을 갖는 것으로 정의되고, 비표시 영역(NA)이 제1 기판(111)에 정의되지 않는 것으로 설명될 수도 있다.
제1 기판(111)의 표시 영역(AA)에는 복수의 화소(PX)가 정의된다. 복수의 화소(PX) 각각은 빛을 발광하는 개별 단위로서, 복수의 화소(PX)는 적색 화소(PX), 녹색 화소(PX) 및 청색 화소(PX)를 포함할 수 있으나, 이에 제한되는 것은 아니다. 복수의 화소(PX) 각각에는 박막 트랜지스터(120) 및 LED(130)가 형성된다. 박막 트랜지스터(120) 및 LED(130)에 대한 보다 상세한 설명은 도 2c를 참조하여 후술한다.
제1 기판(111)에는 스크라이빙 라인(SL)이 정의될 수 있다. 스크라이빙 라인(SL)은 제1 기판(111)과 제2 기판(112)의 본딩 공정 이후에 표시 장치를 셀 단위로 절단하기 위해 사용되는 가상의 절단 라인이다. 즉, 복수의 표시 장치를 동시에 형성한 후 또는 하나의 표시 장치를 원장 기판에 형성한 후, 셀 단위로 표시 장치를 절단하는 스크라이빙 공정을 위해 스크라이빙 라인(SL)이 정의될 수 있다.
이어서, 제2 기판(112)의 배면에 복수의 게이트 링크 배선(GLL) 및 복수의 데이터 링크 배선(DLL)을 형성한다(S110).
도 2b를 참조하면, 제2 기판(112)은 표시 장치 하부에 배치되는 구성요소들을 지지하는 기판으로, 절연 기판일 수 있다. 예를 들어, 제2 기판(112)은 유리 또는 수지 등으로 이루어질 수 있다. 또한, 제2 기판(112)은 고분자 또는 플라스틱을 포함하여 이루어질 수도 있다. 제2 기판(112)은 제1 기판(111)과 동일한 물질로 이루어질 수 있다. 몇몇 실시예에서, 제2 기판(112)은 플렉서빌리티(flexibility)을 갖는 플라스틱 물질로 이루어질 수도 있다.
제2 기판(112)의 배면에는 복수의 게이트 링크 배선(GLL) 및 복수의 데이터 링크 배선(DLL)이 형성된다. 복수의 게이트 링크 배선(GLL)은 제1 기판(111)의 상면에 형성된 복수의 게이트 배선(GL)과 게이트 구동부를 연결시키기 위한 배선이고, 복수의 데이터 링크 배선(DLL)은 제1 기판(111)의 상면에 형성된 복수의 데이터 배선(DL)과 데이터 구동부를 연결시키기 위한 배선이다. 복수의 게이트 링크 배선(GLL) 및 복수의 데이터 링크 배선(DLL)은 제2 기판(112)의 끝단에서 제2 기판(112)의 중앙을 향해 연장될 수 있다.
도 2b에 도시되지는 않았으나, 제2 기판(112)의 배면에 복수의 게이트 링크 배선(GLL)과 전기적으로 연결되도록 게이트 구동부가 배치되고, 복수의 데이터 링크 배선(DLL)과 전기적으로 연결되도록 데이터 구동부가 배치될 수 있다. 이때, 게이트 구동부 및 데이터 구동부는 제2 기판(112)의 배면에 직접 형성될 수도 있고, COF(Chip on Film) 방식으로 제2 기판(112)의 배면에 배치될 수도 있고, PCB(Printed Circuit Board) 상에 배치되는 방식으로 제2 기판(112)의 배면에 배치될 수도 있으나, 이에 제한되는 것은 아니다.
이어서, 제1 기판(111)과 제2 기판(112)을 본딩한다(S120).
도 2c를 참조하면, 제1 기판(111)과 제2 기판(112)은 본딩층(118)을 통해 본딩된다. 본딩층(118)은 다양한 경화 방식을 통해 경화되어 제1 기판(111)과 제2 기판(112)을 합착시킬 수 있는 물질로 이루어질 수 있다. 본딩층(118)은 제1 기판(111)과 제2 기판(112) 사이에서 전체 영역에 배치될 수도 있고, 일부 영역에만 배치될 수도 있다.
도 2c를 참조하여 제1 기판(111) 상면에 배치된 구성요소들에 대해 보다 상세히 살펴보면, 제1 기판(111) 상에는 박막 트랜지스터(120)가 형성된다. 구체적으로, 제1 기판(111) 상에 게이트 전극(121)이 배치되고, 게이트 전극(121) 상에 액티브층(122)이 배치된다. 게이트 전극(121)과 액티브층(122) 사이에는 게이트 전극(121)과 액티브층(122)을 절연시키기 위한 게이트 절연층(113)이 배치된다. 액티브층(122) 상에는 소스 전극(123) 및 드레인 전극(124)이 배치되고, 소스 전극(123) 및 드레인 전극(124) 상에는 박막 트랜지스터(120)를 보호하기 위한 패시베이션층(114)이 배치된다. 다만, 패시베이션층(114)은 실시예에 따라 생략될 수도 있다.
도 2c를 참조하면, 게이트 전극(121)과 동일 층 상에 게이트 배선(GL)이 형성된다. 게이트 배선(GL)은 게이트 전극(121)과 동일 물질로 이루어질 수 있다. 게이트 배선(GL)은 표시 영역(AA), 비표시 영역(NA)에 배치되고, 스크라이빙 라인(SL)을 넘어서 형성된다. 도 2c에서는 게이트 배선(GL)을 도시하였으나, 데이터 배선(DL) 또한 게이트 배선(GL)과 동일한 취지로 형성될 수 있다.
도 2c를 참조하면, 게이트 절연층(113) 상에 공통 배선(CL)이 배치된다. 공통 배선(CL)은 LED(130)에 공통 전압을 인가하기 위한 배선으로, 게이트 배선(GL) 또는 데이터 배선(DL)과 이격되어 배치될 수 있다. 또한, 공통 배선(CL)은 게이트 배선(GL) 또는 데이터 배선(DL)과 동일한 방향으로 연장될 수 있다. 공통 배선(CL)은 도 2c에 도시된 바와 같이, 소스 전극(123) 및 드레인 전극(124)과 동일한 물질로 이루어질 수 있으나, 이에 제한되지 않고 게이트 전극(121)과 동일한 물질로 이루어질 수도 있다.
표시 영역(AA)에서 반사층(143)이 패시베이션층(114) 상에 배치된다. 반사층(143)은 LED(130)에서 발광된 광 중 제1 기판(111) 측을 향해 발광된 광을 표시 장치 상부로 반사시켜 표시 장치 외부로 출광시키기 위한 층이다. 반사층(143)은 높은 반사율을 갖는 금속 물질로 이루어질 수 있다.
반사층(143) 상에 접착층(115)이 배치된다. 접착층(115)은 반사층(143) 상에 LED(130)를 접착시키기 위한 접착층(115)으로, 금속 물질로 이루어지는 반사층(143)과 LED(130)를 절연시킬 수도 있다. 접착층(115)은 열 경화 물질 또는 광 경화 물질로 이루어질 수 있으나, 이에 제한되는 것은 아니다.
접착층(115) 상에 LED(130)가 배치된다. LED(130)는 n형층(131), 활성층(132), p형층(133), n전극(135) 및 p전극(134)을 포함한다. 이하에서는, LED(130)로 레터럴(lateral) 구조의 LED(130)가 사용되는 것으로 설명하나, LED(130)의 구조가 이에 제한되는 것은 아니다.
LED(130)의 적층 구조에 대해 보다 상세히 설명하면, n형층(131)은 우수한 결정성을 갖는 질화갈륨(GaN)에 n형 불순물을 주입하여 형성될 수 있다. n형층(131) 상에는 활성층(132)이 배치된다. 활성층(132)은 LED(130)에서 빛을 발하는 발광층으로, 질화물 반도체, 예를 들어, 인듐질화갈륨(InGaN)으로 이루어질 수 있다. 활성층(132) 상에는 p형층(133)이 배치된다. p형층(133)은 질화갈륨(GaN)에 p형 불순물을 주입하여 형성될 수 있다. 다만, n형층(131), 활성층(132) 및 p형층(133)의 구성 물질은 이에 제한되는 것은 아니다.
LED(130)는, 이상에서 설명한 바와 같이, n형층(131), 활성층(132) 및 p형층(133)을 차례대로 적층한 후, 소정 부분을 식각한 후, n전극(135)과 p전극(134)을 형성하는 방식으로 제조될 수 있다. 이때, 소정 부분은 n전극(135)과 p전극(134)을 이격시키기 위한 공간으로, n형층(131)의 일부가 노출되도록 소정 부분이 식각될 수 있다. 다시 말해, n전극(135)과 p전극(134)이 배치될 LED(130)의 면은 평탄화된 면이 아닌 서로 다른 높이 레벨을 가질 수 있다.
이와 같이, 식각된 영역, 다시 말해, 식각 공정으로 노출된 n형층(131) 상에는 n전극(135)이 배치될 수 있다. n전극(135)은 도전성 물질로 이루어질 수 있고, 예를 들어, 투명 도전성 산화물로 이루어질 수 있다. 한편, 식각되지 않은 영역, 다시 말해, p형층(133) 상에는 p전극(134)이 배치될 수 있다. p전극(134)도 도전성 물질로 이루어질 수 있고, 예를 들어, 투명 도전성 산화물로 이루어질 수 있다. 또한, p전극(134)은 n전극(135)과 동일한 물질로 이루어질 수 있다.
상술한 바와 같이, n형층(131), 활성층(132), p형층(133), n전극(135) 및 p전극(134)이 형성된 상태에서, n형층(131)이 n전극(135) 및 p전극(134)보다 반사층(143)에 인접하게 LED(130)가 배치될 수 있다.
이어서, 표시 영역(AA)에서 박막 트랜지스터(120) 상을 평탄화하도록 제1 평탄화층(116)이 배치된다. 제1 평탄화층(116)은 LED(130)가 배치된 영역 및 컨택홀을 제외한 영역에서 상부를 평탄화하도록 형성될 수 있다. 또한, 제1 평탄화층(116) 상에는 제2 평탄화층(117)이 배치될 수 있다. 제2 평탄화층(117)은 컨택홀을 제외한 영역에서 박막 트랜지스터(120) 및 LED(130) 상부에 배치될 수 있다. 이때, 제2 평탄화층(117)은 LED(130)의 p전극(134) 및 n전극(135)의 일부 영역이 오픈되도록 형성될 수 있다. 도 2c에서는 표시 장치 제조 시 2개의 평탄화층이 사용되는 것으로 도시하였으나, 이는 단일의 평탄화층으로 형성하는 경우 공정 시간 등이 지나치게 증가하는 것을 방지하기 위함이다. 따라서, 제1 평탄화층(116) 및 제2 평탄화층(117)은 반드시 복수로 이루어져야 하는 것은 아니고, 단일의 평탄화층으로 이루어질 수 있다.
제1 전극(141)은 박막 트랜지스터(120)와 LED(130)의 p전극(134)을 연결하기 위한 전극이다. 제1 전극(141)은 제1 평탄화층(116), 제2 평탄화층(117), 패시베이션층(114) 및 접착층(115)에 형성된 컨택홀을 통해 박막 트랜지스터(120)의 소스 전극(123)과 접하고, 제2 평탄화층(117)에 형성된 컨택홀을 통해 LED(130)의 p전극(134)과 접한다. 다만, 이에 제한되지 않고, 박막 트랜지스터(120)의 타입에 따라 제1 전극(141)은 박막 트랜지스터(120)의 드레인 전극(124)과 접하는 것으로 정의될 수도 있다.
제2 전극(142)은 공통 배선(CL)과 LED(130)의 n전극(135)을 연결하기 위한 전극이다. 제2 전극(142)은 제1 평탄화층(116), 제2 평탄화층(117), 패시베이션층(114) 및 접착층(115)에 형성된 컨택홀을 통해 공통 배선(CL)과 접하고, 제2 평탄화층(117)에 형성된 컨택홀을 통해 LED(130)의 n전극(135)과 접한다.
이에 따라, 표시 장치가 턴온(turn-on)되면 박막 트랜지스터(120)의 소스 전극(123) 및 공통 배선(CL) 각각에 인가되는 서로 상이한 전압 레벨이 제1 전극(141) 및 제2 전극(142)을 통해 p전극(134)과 n전극(135)으로 전달되어 LED(130)가 발광할 수 있다. 도 2c에서는 박막 트랜지스터(120)가 p전극(134)과 전기적으로 연결되고 공통 배선(CL)이 n전극(135)과 전기적으로 연결되는 것으로 설명되었으나, 이에 제한되지 않고, 박막 트랜지스터(120)가 n전극(135)과 전기적으로 연결되고 공통 배선(CL)이 p전극(134)과 전기적으로 연결될 수도 있다.
도 2c를 참조하면, 제2 기판(112)의 배면에 게이트 링크 배선(GLL)이 형성된다. 게이트 링크 배선(GLL)은 게이트 전극(121)과 동일 물질로 이루어질 수 있다. 게이트 링크 배선(GLL)은 표시 영역(AA), 비표시 영역(NA)에 배치되고, 스크라이빙 라인(SL)을 넘어서 형성된다. 도 2c에서는 게이트 링크 배선(GLL)을 도시하였으나, 데이터 링크 배선(DLL) 또한 게이트 링크 배선(GLL)과 동일한 취지로 형성될 수 있다.
이어서, 제1 기판(111)과 제2 기판(112)을 셀 단위로 스크라이빙한다(S130).
도 2d 및 도 2e를 참조하면, 제1 기판(111) 및 제2 기판(112)에 정의된 가상의 스크라이빙 라인(SL)을 따라 제1 기판(111) 및 제2 기판(112)을 스크라이빙하여, 제1 기판(111) 및 제2 기판(112)이 셀 단위로 분리될 수 있다. 즉, 도 2c에 도시된 바와 같이, 제1 기판(111)과 제2 기판(112)이 합착된 상태에서 스크라이빙 라인(SL)을 따라 레이저를 조사하는 방식이나 기계적인 방식을 사용하여 제1 기판(111) 및 제2 기판(112)을 스크라이빙하여, 제1 기판(111) 및 제2 기판(112)이 셀 단위로 분리될 수 있다. 제1 기판(111) 및 제2 기판(112)이 스크라이빙 라인(SL)을 따라 스크라이빙됨에 따라, 게이트 배선(GL) 및 데이터 배선(DL)은 제1 기판(111)의 상면의 끝단까지 연장하고, 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)은 제2 기판(112)의 배면의 끝단까지 연장하게 된다.
이어서, 복수의 게이트 배선(GL)과 복수의 게이트 링크 배선(GLL)을 연결하고, 복수의 데이터 배선(DL)과 복수의 데이터 링크 배선(DLL)을 연결하기 위해 복수의 사이드 배선(150)을 형성한다(S140).
복수의 사이드 배선(150)은 레이저 전사 프린팅(Laser Transfer Printing) 방식으로 형성될 수 있다. 구체적으로, 복수의 사이드 배선(150)은 금속 전사층(191)이 형성된 베이스 부재(190) 상에 레이저(L)를 조사함에 의해 금속 전사층(191)을 제1 기판(111)과 제2 기판(112)의 측면에 전사하는 방식으로 형성될 수 있다. 여기서, 금속 전사층(191)은 은(Ag) 등과 같은 도전성 물질로 이루어질 수 있다.
복수의 사이드 배선(150)은 제1 기판(111)의 상면에 형성된 게이트 배선(GL)과 제2 기판(112)의 배면에 형성된 게이트 링크 배선(GLL)을 연결하는 제1 사이드 배선(151) 및 제1 기판(111)의 상면에 형성된 데이터 배선(DL)과 제2 기판(112)의 배면에 형성된 데이터 링크 배선(DLL)을 연결하는 제2 사이드 배선(152)을 포함할 수 있다.
도 2f를 참조하면, 스크라이빙 공정이 완료된 제1 기판(111) 및 제2 기판(112)의 측면, 제1 기판(111)의 상면 및 제2 기판(112)의 배면과 이격되도록 금속 전사층(191)이 형성된 베이스 부재(190)를 배치하고, 베이스 부재(190)의 상부에서 레이저(L)를 조사할 수 있다. 레이저(L)를 베이스 부재(190)의 일 단에서 타 단까지 이동하며 조사함에 따라, 베이스 부재(190)에 배치되었던 금속 전사층(191)이 레이저 조사에 의해 베이스 부재(190)로부터 제1 기판(111) 및 제2 기판(112) 측으로 전사될 수 있다. 이에, 도 2g 및 도 2h에 도시된 바와 같이, 제1 사이드 배선(151)이 게이트 배선(GL)과 게이트 링크 배선(GLL)을 연결하도록 형성될 수 있다. 도 2f 내지 도 2h에서는 제1 기판(111) 및 제2 기판(112)의 측면, 제1 기판(111)의 상면 및 제2 기판(112)의 배면 모두에 대해 레이저 전사 프린팅 공정이 수행되는 것으로 도시되었으나, 실시예에 따라 제1 기판(111) 및 제2 기판(112)의 측면에만 레이저 전사 프린팅 공정이 수행될 수도 있다. 또한, 도 2f 내지 도 2h에서는 제1 사이드 배선(151)을 형성하는 공정만을 도시하였으나, 데이터 배선(DL)과 데이터 링크 배선(DLL)을 연결하는 제2 사이드 배선(152) 또한 제1 사이드 배선(151)과 동일한 방식으로 형성될 수 있다. 이에, 도 2i에 도시된 바와 같이, 데이터 배선(DL)과 데이터 링크 배선(DLL)을 연결하도록 제2 사이드 배선(152)이 형성될 수 있다. 도 2i에서는 제1 사이드 배선(151)의 폭이 게이트 배선(GL)의 폭보다 크고, 제2 사이드 배선(152)의 폭이 데이터 배선(DL)의 폭보다 큰 것으로 도시되었으나, 이에 제한되는 것은 아니다.
이어서, 복수의 사이드 배선(150)을 덮는 절연층(160)을 형성한다(S150).
복수의 사이드 배선(150)을 덮도록 블랙 물질을 포함하는 절연층(160)이 형성된다. 도 2j를 참조하면, 제1 기판(111)의 상면, 제1 기판(111) 및 제2 기판(112)의 측면 및 제2 기판(112)의 배면 상에서 제1 사이드 배선(151)을 덮도록 블랙 물질을 포함하는 절연층(160)이 형성될 수 있다. 복수의 사이드 배선(150)이 금속 물질로 이루어진 경우, 외광이 복수의 사이드 배선(150)에서 반사되거나 LED(130)에서 발광된 광이 복수의 사이드 배선(150)에서 반사되어 사용자에게 시인되는 문제점이 발생할 수 있다. 이에, 블랙 물질로 이루어지는 절연층(160)이 복수의 사이드 배선(150)을 덮도록 배치되어, 상술한 문제점이 해결될 수 있다. 절연층(160)은 복수의 제1 사이드 배선(151) 모두를 덮는 하나의 절연층(160) 및 복수의 제2 사이드 배선(152) 모두를 덮는 다른 하나의 절연층(160)으로 이루어질 수 있다. 또한, 절연층(160)은 게이트 배선(GL) 및 데이터 배선(DL)이 형성되지 않은 측부에도 형성되어, 외광 반사 등을 보다 억제할 수 있다.
몇몇 실시예에서, 복수의 사이드 배선(150)은 블랙 물질을 포함하도록 구성될 수 있다. 복수의 사이드 배선(150)이 금속 물질로만 이루어진 경우, 외광이 복수의 사이드 배선(150)에서 반사되거나 LED(130)에서 발광된 광이 복수의 사이드 배선(150)에서 반사되어 사용자에게 시인되는 문제점이 발생할 수 있다. 이에, 복수의 사이드 배선(150)이 블랙 물질로 이루어질 수 있으며, 이 경우, 블랙 물질을 포함하는 절연층(160)은 선택적으로 형성될 수 있다.
본 발명의 일 실시예에 따른 표시 장치 제조 방법에서는 레이저 전사 프린팅을 이용하여 복수의 사이드 배선(150)을 형성한다. 따라서, 제1 기판(111) 및 제2 기판(112)의 모서리의 형상이 각이 진 형태인 경우에도 용이하게 복수의 사이드 배선(150) 형성이 가능하고, 게이트 배선(GL)과 게이트 링크 배선(GLL) 및 데이터 배선(DL)과 데이터 링크 배선(DLL)이 정상적으로 연결될 수 있다. 따라서, 본 발명의 일 실시예에 따른 표시 장치 제조 방법에서는 게이트 배선(GL)과 게이트 링크 배선(GLL) 및 데이터 배선(DL)과 데이터 링크 배선(DLL)을 연결하기 위해 제1 기판(111) 및 제2 기판(112)의 모서리를 그라인딩하는 공정이 생략될 수 있다. 또한, 그라인딩 공정을 진행한 경우 제1 기판(111) 및 제2 기판(112)의 측면이 라운드(round) 형상을 갖거나, 다각형 형상을 갖게 되므로, 그라인딩 공정을 진행하지 않은 경우보다 비표시 영역(NA)의 크기가 증가될 수 있다. 이에 따라 본 발명의 일 실시예에 따른 표시 장치 제조 방법에서는 비표시 영역(NA)의 크기를 감소시킬 수 있다. 또한, 복수의 사이드 배선(150)을 형성하는 공정이 제1 기판(111) 및 제2 기판(112)과 비접촉 방식으로 수행되므로, 복수의 사이드 배선(150)을 형성하기 위해 패드 등을 통해 프린팅하는 경우 발생할 수 있는 패드 불량 등의 불량 요인들이 제거될 수 있다,
또한, 본 발명의 일 실시예에 따른 표시 장치 제조 방법에서는 블랙 물질로 이루어지는 절연층(160)이 복수의 사이드 배선(150)을 덮도록 배치되어, 외광이 복수의 사이드 배선(150)에서 반사되거나 LED(130)에서 발광된 광이 복수의 사이드 배선(150)에서 반사되어 사용자에게 시인되는 문제점이 해결될 수 있다. 이에, 본 발명의 일 실시예에 따른 표시 장치 제조 방법에 따라 제조된 표시 장치를 타일 형태로 배치하여 초대형 화면을 구현하는 경우, 서로 인접하는 표시 장치 사이에서 빛샘 현상이 발생하는 것이 방지될 수 있다.
몇몇 실시예에서, 표시 장치 제조를 위해 제1 기판(111) 및 제2 기판(112)의 2개의 기판을 사용하지 않고, 1개의 기판만을 사용하여 표시 장치를 제조할 수도 있다. 즉, 1개의 기판의 상면에 데이터 배선(DL) 및 게이트 배선(GL)을 배치하고, 동일 기판의 배면에 데이터 링크 배선(DLL) 및 데이터 배선(DL)을 배치하여 공정을 진행할 수도 있다.
도 3은 본 발명의 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 배면도이다. 도 3에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 게이트 링크 배선(GLL), 데이터 링크 배선(DLL) 및 복수의 사이드 배선(350)만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명을 생략한다.
도 3을 참조하면, 복수의 게이트 링크 배선(GLL) 중 제2 기판(112)의 모서리 부근에 배치된 게이트 링크 배선(GLL)은 게이트 배선(GL)과 동일한 방향으로 연장되는 제1 부분 및 제1 부분과 직접 연결되고 제1 부분과 상이한 방향으로 연장되는 제2 부분을 포함할 수 있다. 또한, 복수의 데이터 링크 배선(DLL) 중 제2 기판(112)의 모서리 부근에 배치된 데이터 링크 배선(DLL)은 데이터 배선(DL)과 동일한 방향으로 연장되는 제1 부분 및 제1 부분과 직접 연결되고 제1 부분과 상이한 방향으로 연장되는 제2 부분을 포함할 수 있다.
이에, 복수의 제1 사이드 배선(351) 중 제2 기판(112)의 모서리 부근에 배치되는 적어도 일부는 복수의 게이트 배선(GL)과 동일한 방향으로 연장되는 제1 부분 및 제1 부분과 직접 연결되고 제1 부분과 상이한 방향으로 연장되는 제2 부분을 포함할 수 있고, 복수의 제2 사이드 배선(352) 중 2 기판의 모서리 부근에 배치되는 적어도 일부는 복수의 데이터 배선(DL)과 동일한 방향으로 연장되는 제1 부분 및 제1 부분과 직접 연결되고 제1 부분과 상이한 방향으로 연장되는 제2 부분을 포함할 수 있다.
상술한 바와 같이, 제로 베젤을 구현하기 위해, 게이트 구동부 및 데이터 구동부 등과 같은 다양한 구동부를 제2 기판(112)의 배면에 배치하기 위해, 제2 기판(112)의 배면에는 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)이 배치되어야 한다. 다만, 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)은 서로 다른 방향으로 연장하므로, 제2 기판(112)의 모서리 부분에서는 서로 교차하는 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)이 발생할 수도 있다. 이에, 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)은 각각 게이트 배선(GL) 및 데이터 배선(DL)과 상이한 방향으로 연장되는 부분을 포함하여, 도 3에 도시된 바와 같이 게이트 링크 배선(GLL)과 데이트 링크 배선이 서로 교차하지 않도록 할 수 있다.
또한, 본 발명의 다른 실시예에 따른 표시 장치 제조 방법에서는 패드를 사용하여 복수의 사이드 배선(350)을 형성하는 것이 아니고, 비접촉 방식의 레이저 전사 프린팅 방식을 사용하므로, 복수의 사이드 배선(350)이 상술한 바와 같은 제1 부분 및 제2 부분을 갖도록 복수의 사이드 배선(350)을 형성하는 것이 매우 용이할 수 있다. 즉, 복수의 사이드 배선(350)을 형성하기 위해 사용되는 베이스 부재(190)의 형상을 변경하거나, 레이저의 조사 위치를 변경함에 의해, 보다 용이하게 복수의 사이드 배선(350)이 형성될 수 있다. 이에, 본 발명의 다른 실시예에 따른 표시 장치 제조 방법에서는 레이저 전사 프린팅 방식을 사용함에 따라 게이트 링크 배선(GLL)과 데이터 링크 배선(DLL)이 서로 교차하여 간섭이 발생하는 것이 방지될 수 있다.
도 4a 내지 도 4c는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 4a 내지 도 4c에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 사이드 배선(150) 제조 공정 및 절연층(460) 제조 공정만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명을 생략한다.
도 4a를 참조하면, 복수의 사이드 배선(150)을 형성하는 단계(S140)와 복수의 사이드 배선(150)을 덮는 절연층(460)을 형성하는 단계(S150)는 동시에 수행될 수 있다.
복수의 사이드 배선(150) 및 절연층(460)은 레이저 전사 프린팅 방식으로 동시에 형성될 수 있다. 구체적으로, 복수의 사이드 배선(150)은 금속 전사층(491) 및 블랙 전사층(492)이 순차적으로 형성된 베이스 부재(490) 상에 레이저(L)를 조사함에 의해 금속 전사층(491) 및 블랙 절연층(460)을 제1 기판(111)과 제2 기판(112)의 측면에 전사하는 방식으로 동시에 형성될 수 있다. 구체적으로, 스크라이빙 공정이 완료된 제1 기판(111) 및 제2 기판(112)의 측면, 제1 기판(111)의 상면 및 제2 기판(112)의 배면과 이격되도록 금속 전사층(491) 및 블랙 전사층(492)이 형성된 베이스 부재(490)를 배치하고, 베이스 부재(490)의 상부에서 레이저(L)를 조사할 수 있다. 레이저(L)를 베이스 부재(490)의 일 단에서 타 단까지 이동하며 조사함에 따라, 베이스 부재(490)에 배치되었던 금속 전사층(491) 및 블랙 전사층(492)이 레이저 조사에 의해 베이스 부재(490)로부터 제1 기판(111) 및 제2 기판(112) 측으로 동시에 전사될 수 있다.
도 4b 및 도 4c를 참조하면, 복수의 사이드 배선(150)과 절연층(460)이 동시에 레이저 전사 프린팅 공정에 의해 형성됨에 따라, 절연층(460)은 복수의 사이드 배선(150) 각각에 대응하는 복수의 절연 패턴을 포함할 수 있다. 구체적으로, 복수의 절연 패턴은 게이트 배선(GL)과 게이트 링크 배선(GLL)을 연결하는 제1 사이드 배선(151)에 대응하는 제1 절연 패턴(461) 및 데이터 배선(DL)과 데이터 링크 배선(DLL)을 연결하는 제2 사이드 배선(152)에 대응하는 제2 절연 패턴(462)을 포함할 수 있다.
이때, 복수의 사이드 배선(150) 및 복수의 사이드 배선(150) 각각에 대응하는 복수의 절연 패턴은 동시에 동일한 레이저 전사 프린팅 공정에 의해 형성되므로, 서로 대응하는 복수의 사이드 배선(150) 각각과 복수의 절연 패턴 각각은 동일한 형상을 갖도록 형성된다. 구체적으로, 서로 대응하는 제1 사이드 배선(151)과 제1 절연 패턴(461)은 동시에 동일한 레이저 전사 프린팅 공정에 의해 형성되므로, 동일한 형상을 갖도록 형성되고 동일한 폭(W1)을 가질 수 있다. 또한, 서로 대응하는 제2 사이드 배선(152)과 제2 절연 패턴(462)은 동시에 동일한 레이저 전사 프린팅 공정에 의해 형성되므로, 동일한 형상을 갖도록 형성되고 동일한 폭(W2)을 가질 수 있다.
상술한 바와 같이, 복수의 사이드 배선(150)이 금속 물질로 이루어진 경우, 외광이 복수의 사이드 배선(150)에서 반사되거나 LED(130)에서 발광된 광이 복수의 사이드 배선(150)에서 반사되어 사용자에게 시인되는 문제점이 발생할 수 있다. 이에, 복수의 사이드 배선(150)을 보호하면서, 복수의 사이드 배선(150)에서 발생되는 반사를 방지하기 위해 복수의 사이드 배선(150)을 덮으며 블랙 물질로 이루어진 절연층(460)을 형성할 수 있다. 다만, 복수의 사이드 배선(150)과 별도록 절연층(460)을 형성하는 경우, 절연층(460)을 형성하기 위해 별도의 프린팅 공정이나 코팅 공정, 고온 건조 공정 등이 추가되어야 한다. 이에, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 복수의 사이드 배선(150)을 형성하는 공정과 절연층(460)을 형성하는 공정을 동시에 1회의 공정으로 수행하여, 공정 단순화가 가능하며며 제조 비용을 최소화할 수 있다.
도 5a 내지 도 5e는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 5a 내지 도 5e에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 사이드 배선(550) 제조 공정만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명을 생략한다.
먼저, 도 5a 및 도 5b를 참조하면, 복수의 사이드 배선(550)을 형성하기 위해, 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두를 연결하는 제1 사이드 금속층(571)을 형성하고, 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두를 연결하는 제2 사이드 금속층(572)을 형성한다. 즉, 복수의 게이트 배선(GL) 및 복수의 게이트 링크 배선(GLL)의 끝단이 배치된 제1 기판(111) 및 제2 기판(112)의 일 측에 금속 물질을 프린팅하거나 코팅하는 등의 방식으로 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두를 연결하는 제1 사이드 금속층(571)이 형성될 수 있다. 또한, 복수의 데이터 배선(DL) 및 복수의 데이터 링크 배선(DLL)의 끝단이 배치된 제1 기판(111) 및 제2 기판(112)의 일 측에 금속 물질을 프린팅하거나 코팅하는 등의 방식으로 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두를 연결하는 제2 사이드 금속층(572)이 형성될 수 있다. 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)은 동일한 물질로 이루어질 수 있다. 또한, 도 5a 및 도 5b에서는 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)이 제1 기판(111) 및 제2 기판(112)의 측면뿐만 아니라 제1 기판(111)의 상면 및 제2 기판(112)의 배면에도 형성되는 것으로 도시되었으나, 이에 제한되지 않고, 제1 사이드 금속층(571)이 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두를 연결하고, 제2 사이드 금속층(572)이 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두를 연결한다면 제1 사이드 금속층(571)과 제2 사이드 금속층(572)은 제1 기판(111) 및 제2 기판(112)의 측면에만 형성될 수도 있다.
이어서, 도 5c 및 도 5d를 참조하면, 복수의 사이드 배선(550)을 형성하기 위해 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)을 레이저 에칭한다. 이때 레이저 에칭은 제1 기판(111) 및 제2 기판(112)의 측면에서만 직선 방향으로 수행될 수 있다. 즉, 도 5 c 및 도 5d에 도시된 바와 같은 홈(H)이 형성될 수 있도록, 레이저를 제1 기판(111) 및 제2 기판(112)의 측면에서만 조사하여 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)뿐만 아니라 제1 기판(111) 및 제2 기판(112) 또한 패터닝하는 방식으로, 제1 사이드 금속층(571)을 복수의 제1 사이드 배선(551)으로 분리시키고, 제2 사이드 금속층(572)을 복수의 제2 사이드 배선(552)으로 분리시킬 수 있다. 이때, 제1 사이드 금속층(571)을 복수의 제1 사이드 배선(551)으로 분리시키고, 제2 사이드 금속층(572)을 복수의 제2 사이드 배선(552)으로 분리하기 위해, 레이저 에칭으로 형성되는 홈(H)의 깊이는 제1 기판(111)의 상면 상에서의 제1 사이드 배선(551) 및 제2 사이드 배선(552)의 너비와 제2 기판(112)의 배면 상에서의 제1 사이드 배선(551) 및 제2 사이드 배선(552)의 너비보다 길 수 있다. 구체적으로는, 레이저 식각으로 형성된 홈(H)의 깊이는 제1 기판(111)에 형성된 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)이 전기적으로 서로 절연되도록 설정되고, 제2 기판(112)에 형성된 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)이 전기적으로 서로 절연되도록 설정된다. 한편, 복수의 사이드 배선(550)을 형성한 후 제1 기판(111) 및 제2 기판(112)에 홈(H)을 형성하므로, 고전류 또는 고습 환경에서 게이트 배선(GL), 게이트 링크 배선(GLL), 데이터 배선(DL), 데이터 링크 배선(DLL) 및 사이드 배선(550)에 금속 이온이 전이되는 마이그레이션 현상이 최소 수준으로 억제될 수 있다.
도 5e를 참조하면, 레이저 에칭으로 형성되는 홈(H)의 깊이는 제1 사이드 배선(551) 또는 제2 사이드 배선(552)에 인가되는 신호에 따라 다르게 형성될 수 있다. 예를 들어, 제1 사이드 배선A(551a)에 인가되는 신호와 제1 사이드 배선B(551b)에 인가되는 신호의 차이보다, 제1 사이드 배선B(551b)에 인가되는 신호와 제1 사이드 배선C(551c)에 인가되는 신호의 차이가 더 큰 경우, 제1 사이드 배선B(551b)와 제1 사이드 배선C(551c) 사이에서 마이그레이션 발생에 상대적으로 취약할 수 있다. 이 경우, 제1 사이드 배선B(551b)과 제1 사이드 배선C(551c) 사이에 형성된 제2 홈(H2)의 깊이를 제1 홈(H1)보다 깊게 형성하여, 마이그레이션 발생을 더욱 최소화할 수 있다. 또 다른 예로서, 제2 사이드 배선A(552a) 또는 제2 사이드 배선B(552b)에 흐르는 전류량이 다른 제2 사이드 배선(552)에 흐르는 전류량보다 많은 경우 제2 사이드 배선A(552a) 또는 제2 사이드 배선B(552b)과 인접하여 배치된 제3 홈(H3)의 깊이를 제4 홈(H4)보다 깊게 형성할 수 있으며, 이에 따라 마이그레이션 발생을 최소화할 수 있다.
본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)의 레이저 에칭 시에 멀티 도메인으로 레이저 조사 수단을 이동시키며 레이저를 조사할 필요 없이, 제1 기판(111) 및 제2 기판(112)의 측면에서만 레이저를 조사하여도 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)이 형성될 수 있다. 이에, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 사이드 배선(551) 및 제2 사이드 배선(552)을 형성하기 위한 공정이 단순화될 수 있다.
또한, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 기판(111) 및 제2 기판(112)의 일 측에 금속 물질을 프린팅하거나 코팅하는 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)을 형성하고, 레이저 에칭을 사용하여 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)을 형성한다. 따라서, 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)을 패드를 사용하여 직접 프린팅하는 경우 요구되는 얼라인 공정이 단순화될 수 있다.
또한, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)을 형성한 후 레이저 에칭을 사용하여 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)을 형성할 수 있으므로, 제1 기판(111)의 상면의 게이트 배선(GL) 및 데이터 배선(DL)과 제2 기판(112)의 배면의 게이트 링크 배선(GLL) 및 데이터 링크 배선(DLL)을 보다 원활하게 연결하기 위해 사용되던 측면 그라인딩 공정이 생략될 수 있다. 즉, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 기판(111) 및 제2 기판(112)의 형상과는 무관하게, 제1 사이드 금속층(571) 및 제2 사이드 금속층(572)뿐만 아니라 제1 기판(111) 및 제2 기판(112)도 같이 레이저로 에칭하는 방식으로 복수의 제1 사이드 배선(551) 및 복수의 제2 사이드 배선(552)이 형성되므로, 제1 기판(111)의 모서리 및 제2 기판(112)의 모서리가 각이 져 있어도, 제1 사이드 배선(551) 및 제2 사이드 배선(552)에 대한 프린팅 품질에 이상이 없다. 따라서, 본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 사이드 배선(551) 및 제2 사이드 배선(552)의 단선 등을 방지하기 위해 제1 기판(111) 및 제2 기판(112)의 모서리 부분을 그라인딩하는 공정이 생략될 수 있으므로, 제조 공정이 보다 단순화될 수 있다.
도 6a 내지 도 6d는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 6a 내지 도 6d에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 사이드 배선(650) 제조 공정만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명을 생략한다.
먼저, 도 6a 및 도 6b를 참조하면, 복수의 사이드 배선(650)을 형성하기 앞서, 제1 기판(111) 및 제2 기판(112)을 레이저 에칭한다. 이때 레이저 에칭은 제1 기판(111) 및 제2 기판(112)의 측면에서만 직선 방향으로 수행될 수 있다. 또한, 레이저 에칭은 제1 기판(111)의 상면에 배치된 복수의 게이트 배선(GL) 사이와 복수의 데이터 배선(DL) 사이에 수행될 수 있다. 즉, 도 6a 및 도 6b에 도시된 바와 같은 홈(H)이 형성될 수 있도록, 레이저를 제1 기판(111) 및 제2 기판(112)의 측면에서만 조사하여 제1 기판(111) 및 제2 기판(112)을 패터닝한다.
이어서, 도 6c 및 도 6d를 참조하면, 복수의 사이드 배선(650)을 형성하기 위해 제1 기판(111) 및 제2 기판(112)의 측면에 단일 패드를 사용하여 금속 물질을 프린팅하거나 코팅한다. 이에, 홈(H)이 형성된 영역을 제외한 제1 기판(111) 및 제2 기판(112)의 측면에 금속 물질이 형성되고, 추가적으로, 제1 기판(111)의 상면 및 제2 기판(112)의 하면에도 금속 물질이 형성될 수 있다. 이에, 도 6c 및 도 6d에 도시된 바와 같이, 게이트 배선(GL)과 게이트 링크 배선(GLL)을 연결하는 제1 사이드 배선(651) 및 데이터 배선(DL)과 데이터 링크 배선(DLL)을 연결하는 제2 사이드 배선(652)이 형성된다.
본 발명의 또 다른 실시예에 따른 표시 장치 제조 방법에서는 제1 기판(111) 및 제2 기판(112)의 레이저 에칭 시에 멀티 도메인으로 레이저 조사 수단을 이동시키며 레이저를 조사할 필요 없이, 제1 기판(111) 및 제2 기판(112)의 측면에서만 레이저를 조사하여 에칭한 후, 제1 기판(111) 및 제2 기판(112)의 측면에 단일 패드를 사용하여 금속 물질을 프린팅하거나 코팅하여 제1 사이드 배선(651) 및 제2 사이드 배선(652)이 형성될 수 있다. 따라서, 복수의 제1 사이드 배선(651) 및 복수의 제2 사이드 배선(652)을 패드를 사용하여 직접 프린팅하는 경우 요구되는 얼라인 공정이 단순화될 수 있다. 또한, 제1 기판(111) 및 제2 기판(112)에 홈(H)이 형성되도록 패턴닝 한 후 복수의 사이드 배선(650)을 형성하므로, 게이트 배선(GL), 게이트 링크 배선(GLL), 데이터 배선(DL), 데이터 링크 배선(DLL) 및 사이드 배선(650)에 발생할 수 있는 마이그레이션 현상이 억제될 수 있다.
도 7a 내지 도 7f는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 7a 내지 도 7f에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 사이드 배선(750) 제조 공정만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명은 생략한다.
먼저, 도 7a 및 도 7b를 참조하면, 복수의 사이드 배선(750)을 형성하기 위해, 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두와 중첩하도록 제3 사이드 금속층(771)을 형성하고, 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두와 중첩하도록 제4 사이드 금속층(772)을 형성한다. 즉, 복수의 게이트 배선(GL) 및 복수의 게이트 링크 배선(GLL)의 끝단이 배치된 제1 기판(111) 및 제2 기판(112)의 일 측에 금속 물질을 프린팅하거나 코팅하는 등의 방식으로 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두를 연결하는 제3 사이드 금속층(771)이 형성될 수 있다. 또한, 복수의 데이터 배선(DL) 및 복수의 데이터 링크 배선(DLL)의 끝단이 배치된 제1 기판(111) 및 제2 기판(112)의 일 측에 금속 물질을 프린팅하거나 코팅하는 등의 방식으로 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두를 연결하는 제4 사이드 금속층(772)이 형성될 수 있다. 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)은 산화 구리 등과 같은 산화 금속으로 이루어질 수 있다. 산화 금속은 형성 직후에는 절연 상태이지만 레이저에 노출되면 절연 상태에서 벗어나는 성질을 가진 물질이다. 즉, 도 7a 및 도 7b에 도시된 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)는 절연 상태이므로 복수의 게이트 배선(GL)과 복수의 게이트 링크 배선(GLL)은 전기적으로 연결되지 않는 상태이고, 복수의 데이터 배선(DL)과 복수의 데이터 링크 배선(DLL)은 전기적으로 연결되지 않는 상태이다. 단, 제3 사이드 금속층(771)은 복수의 게이트 배선(GL) 및 복수의 게이트 링크 배선(GLL)과 접촉하도록 서로 중첩하여 배치되고, 제4 사이드 금속층(772)은 복수의 데이터 배선(DL) 및 복수의 데이터 링크 배선(DLL)과 접촉하도록 서로 중첩하여 배치되는 것이 바람직하다. 한편, 도 7a 및 도 7b에서는 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)이 제1 기판(111)의 상면 및 제2 기판(112)의 배면에 형성되는 것으로 도시되었으나, 이에 제한되지 않고, 제1 기판(111) 및 제2 기판(112)의 측면에도 형성될 수 있다. 또한, 제3 사이드 금속층(771)이 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두를 연결하고, 제4 사이드 금속층(772)이 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두와 접촉하여 연결된다면 제3 사이드 금속층(771)과 제4 사이드 금속층(772)은 제1 기판(111) 및 제2 기판(112)의 측면에만 형성될 수도 있다.
이어서, 도 7c 및 도 7d를 참조하면, 복수의 사이드 배선(750)을 형성하기 위해 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 일 부분에 레이저(L)를 조사한다. 이에 따라, 레이저(L)에 노출된 제3 사이드 금속층(771)의 일 부분은 도체화되어 제1 사이드 배선(751)이 형성되고, 레이저(L)에 노출된 제4 사이드 금속층(772)의 일 부분은 도체화되어 제2 사이드 배선(752)이 형성된다. 따라서, 복수의 게이트 배선(GL)과 복수의 게이트 링크 배선(GLL)은 제1 사이드 배선(751)에 의해 전기적으로 연결되고, 복수의 데이터 배선(DL)과 복수의 데이터 링크 배선(DLL)은 제2 사이드 배선(752)에 의해 전기적으로 연결된다.
본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법에서는 제1 사이드 배선(751) 및 제2 사이드 배선(752)을 형성한 후에 보호층을 더 형성할 수 있다. 도 7c 및 도 7d에 도시된 사이드 배선(750)은 제3 사이드 금속층(771) 또는 제4 사이드 금속층(772)의 레이저 환원에 의해 형성되었기 때문에, 본 발명의 또 다른 실시예에 따른 표시 장치는 사이드 배선(750)과 사이드 금속층(771, 772) 간의 단차가 거의 없다는 특징을 갖는다. 따라서, 제1 기판(111) 및 제2 기판(112)의 측면에 대한 강성은 보다 향상될 수 있고, 사이드 배선(750) 상에 형성된 보호층 역시 보호 강성이 보다 향상될 수 있다. 한편, 보호층은 블랙 물질로 이루어진 절연 물질일 수 있다. 따라서, 표시 장치의 외곽부에서 발생 가능한 빛샘이나 사이드 배선(750)에서의 빛 반사 등을 차단하여 외관의 품질을 향상시킬 수 있다.
이어서, 도 7e 및 도 7f를 참조하면, 사이드 배선(750)간 절연 특성을 더욱 향상시키기 위해 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 적어도 일부를 레이저로 식각한다. 이때 레이저 식각은 제1 기판(111) 및 제2 기판(112)의 측면에서만 직선 방향으로 수행될 수 있다. 한편, 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)만 식각할 수 있지만, 반드시 이에 제한하는 것은 아니다. 예를 들어, 레이저 식각으로 형성되는 홈(H)의 깊이는 제1 기판(111)의 상면 상에서의 제1 사이드 배선(751) 및 제2 사이드 배선(752)의 너비와 제2 기판(112)의 배면 상에서의 제1 사이드 배선(751) 및 제2 사이드 배선(752)의 너비보다 길도록 제1 기판(111) 및 제2 기판(112)의 일부까지 식각할 수도 있다. 이와 같이 복수의 제1 사이드 배선(751) 및 복수의 제2 사이드 배선(752) 사이의 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)을 제거함으로써, 레이저 환원 이후 남아 있는 산화 금속층에서 장시간 구동시 발생할 수 있는 신뢰성 문제를 사전에 억제할 수 있다.
본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법에서는 레이저 환원 이후 남아 있는 산화 금속층의 일부 영역만 제거될 수 있다. 이에 따라, 복수의 사이드 배선(750) 사이에 유입된 이물질 등으로 발생할 수 있는 쇼트 불량을 레이저 식각을 통하여 해결할 수 있다. 또한, 레이저 환원 이후 남아 있는 산화 금속층 뿐만 아니라 제1 사이드 배선(751) 및 제2 사이드 배선(752)의 일부까지 더 제거할 수도 있다. 즉, 도 7e 및 도 7f에 도시된 제1 사이드 배선(751') 및 제2 사이드 배선(752')의 너비는 도 7c 및 도 7e에 도시된 제1 사이드 배선(751) 및 제2 사이드 배선(752)의 너비보다 작을 수 있다. 이에 따라, 제1 사이드 배선(751) 및 제2 사이드 배선(752)의 가장자리를 매끄럽게 트리밍하여 전체적인 품질 확보와 수율 증가의 이점을 확보할 수 있다.
도 8a 내지 도 8f는 본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법을 설명하기 위한 개략적인 공정도들이다. 도 8a 내지 도 8f에 도시된 실시예는 도 1 및 도 2를 참조하여 설명한 실시예와 비교하여 사이드 배선(750) 제조 공정만이 상이할 뿐, 다른 구성요소들은 실질적으로 동일하므로 중복 설명은 생략한다.
도 8a 및 도 8b를 참조하면, 복수의 사이드 배선(850)을 형성하기 위해, 복수의 게이트 배선(GL) 모두와 복수의 게이트 링크 배선(GLL) 모두와 중첩하도록 제3 사이드 금속층(771)을 형성하고, 복수의 데이터 배선(DL) 모두와 복수의 데이터 링크 배선(DLL) 모두와 중첩하도록 제4 사이드 금속층(772)을 형성한다. 도 8a 및 도 8b에 도시된 실시예는 도 7a 및 도 7b에 도시된 실시예와 동일하므로 중복 설명은 생략한다.
이어서, 도 8c 및 도 8d를 참조하면, 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 일부를 식각하여 홈(H)을 형성한다. 이때 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)만 미세하게 식각할 수 있으며, 제1 기판(111) 및 제2 기판(112)의 일부까지 식각할 수도 있다. 도 8c 및 도 8d은 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 일부가 식각되어 남아 있는 제3 사이드 금속층(771') 및 제4 사이드 금속층(772')을 나타낸다.
이어서, 도 8e 및 도 8f를 참조하면, 복수의 사이드 배선(850)을 형성하기 위해 제3 사이드 금속층(771') 및 제4 사이드 금속층(772')에 레이저(L)를 조사한다. 이에 따라, 레이저(L)에 노출된 제3 사이드 금속층(771')은 도체화되어 제1 사이드 배선(851)이 형성되고, 레이저(L)에 노출된 제4 사이드 금속층(772')은 도체화되어 제2 사이드 배선(852)이 형성된다. 따라서, 복수의 게이트 배선(GL)과 복수의 게이트 링크 배선(GLL)은 제1 사이드 배선(851)에 의해 전기적으로 연결되고, 복수의 데이터 배선(DL)과 복수의 데이터 링크 배선(DLL)은 제2 사이드 배선(852)에 의해 전기적으로 연결된다.
본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법에서는 도 8a 및 도 8b에 도시된 제3 사이드 금속층(771) 및 제4 사이드 금속층(772) 중에서 제1 기판(111) 및 제2 기판(112)의 측면에 형성된 일부분에 대해서만 식각이 진행될 수 있다. 제1 기판(111)의 상면에는 미세한 배선이 다수 위치하게 되므로 식각이 진행되는 공정 중에 불량이 발생할 수 있다. 따라서, 제1 기판(111)의 상면 또는 제2 기판(112)의 배면 상에 형성된 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)은 레이저 환원으로 도체화시키고, 제1 기판(111) 및 제2 기판(112)의 측면에 형성된 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)은 식각하여 사이드 배선을 형성할 수 있다. 이에 따라, 제1 기판(111)의 상면을 식각하는데 필요한 정밀한 레이저 장비의 사용이 생략되어 공정 비용이 감소할 수 있다.
본 발명의 또 다른 실시예에 따른 표시 장치 및 표시 장치 제조 방법에서는 도 8a 및 도 8b에 도시된 제3 사이드 금속층(771) 및 제4 사이드 금속층(772) 중에서 제1 기판(111)의 상면 및 제2 기판(112)의 하면에 형성된 일부분에 대해서만 식각이 진행될 수 있다. 사이니지(signage) 디스플레이나 타일링 디스플레이 같은 경우 운송 중에 충격이 가해지는 경우가 자주 발생할 수 있다. 이와 같인 충격으로부터 보호하기 위해 제1 기판(111) 및 제2 기판(112)의 측면에 위치한 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 일부분은 레이저 환원으로 도체화시키고, 제1 기판(111)의 상면 및 제2 기판(112)의 배면에 위치한 제3 사이드 금속층(771) 및 제4 사이드 금속층(772)의 일부분은 식각하여 사이드 배선을 형성할 수 있다. 이로써, 제1 기판(111) 및 제2 기판(112)의 측면에 대한 강성이 보다 강화될 수 있다. 단, 제1 기판(111)의 상면 및 제2 기판(112)의 배면의 가장자리까지 식각할 경우, 제1 기판(111) 및 제2 기판(112)의 측면 중 상단 및 하단은 미세한 단차가 발생할 수 있지만, 제1 기판(111) 및 제2 기판(112)의 측면에 대한 강성 특성을 저감하지 않는 수준으로 관리될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
111: 제1 기판
112: 제2 기판
113: 게이트 절연층
114: 패시베이션층
115: 접착층
116: 제1 평탄화층
117: 제2 평탄화층
118: 본딩층
120: 박막 트랜지스터
121: 게이트 전극
122: 액티브층
123: 소스 전극
124: 드레인 전극
130: LED
131: n형층
132: 활성층
133: p형층
134: p전극
135: n전극
141: 제1 전극
142: 제2 전극
143: 반사층
150, 350, 550, 650, 750, 850: 사이드 배선
151, 351, 551, 651, 751, 851: 제1 사이드 배선
152, 352, 552, 652, 752, 852: 제2 사이드 배선
160, 460: 절연층
461: 제1 절연 패턴
462: 제2 절연 패턴
571, 771: 제1 사이드 금속층
572, 772: 제2 사이드 금속층
780, 880, 980: 패드
781: 지지 부재
782, 882: 패드 몸체
783, 983: 패드막
894: 중공
190, 490: 베이스 부재
191, 491: 금속 전사층
492: 블랙 전사층
L: 레이저
H: 홈
SL: 스크라이빙 라인
PX: 화소
DL: 데이터 배선
DLL: 데이터 링크 배선
GL: 게이트 배선
GLL: 게이트 링크 배선
CL: 공통 배선
AA: 표시 영역
NA: 비표시 영역

Claims (21)

  1. 기판의 상면에 복수의 박막 트랜지스터, 복수의 LED, 복수의 게이트 배선 및 복수의 데이터 배선을 형성하는 단계;
    상기 기판의 하면에 복수의 게이트 링크 배선 및 복수의 데이터 링크 배선을 형성하는 단계;
    상기 기판 중 측면의 일부분을 식각하여 복수의 오목부를 형성하는 단계; 및
    상기 복수의 오목부 사이에서 상기 복수의 게이트 배선과 상기 복수의 게이트 링크 배선을 연결하고, 상기 기판의 측면에서 상기 복수의 데이터 배선과 상기 복수의 데이터 링크 배선을 연결하는 복수의 사이드 배선을 형성하는 단계를 포함하는 표시 장치 제조 방법.
  2. 제1항에 있어서,
    상기 복수의 오목부는 등간격으로 형성되는 표시 장치 제조 방법.
  3. 제1항에 있어서,
    상기 복수의 사이드 배선을 형성하는 단계는,
    상기 기판의 측면에 금속 물질층을 형성하는 단계를 포함하고, 상기 오목부를 형성하는 단계는 상기 금속 물질층을 형성하는 단계가 완료된 이후에 수행되는 표시 장치 제조 방법.
  4. 제3항에 있어서,
    상기 금속 물질층은 레이저의 의해 도체 상태로 환원되는 물질인 표시 장치 제조 방법.
  5. 제4항에 있어서,
    상기 복수의 사이드 배선을 형성하는 단계는,
    상기 금속 물질층에 레이저를 조사하는 단계를 더 포함하고,
    상기 레이저에 조사된 상기 금속 물질층은 도체 상태로 환원되는 표시 장치 제조 방법.
  6. 제5항에 있어서,
    상기 복수의 오목부를 형성하는 단계는 상기 레이저를 조사하는 단계가 완료된 이후에 수행되는 표시 장치 제조 방법.
  7. 제5항에 있어서,
    상기 레이저를 조사하는 단계는 상기 복수의 오목부를 형성하는 단계가 완료된 이후에 수행되는 표시 장치 제조 방법.
  8. 제1항에 있어서,
    상기 복수의 오목부를 형성하는 단계가 수행되기 전에 상기 기판의 측면에 금속 물질층을 형성하는 단계를 더 포함하고,
    상기 복수의 사이드 배선을 형성하는 단계는 상기 금속 물질층을 식각하는 단계를 포함하고,
    상기 금속 물질층을 식각하는 단계는 상기 기판의 측면의 일부분을 식각하여 상기 복수의 오목부를 형성하는 단계와 동시에 수행되는 표시 장치 제조 방법.
  9. 제1항에 있어서,
    상기 복수의 사이드 배선을 형성하는 단계는 상기 복수의 오목부를 형성하는 단계가 완료된 이후에 수행되는 표시 장치 제조 방법.
  10. 제8항에 있어서,
    상기 금속 물질층은 레이저의 의해 도체 상태로 환원되는 금속 물질로 이루어진 표시 장치 제조 방법.
  11. 제10항에 있어서,
    상기 복수의 사이드 배선을 형성하는 단계는,
    상기 금속 물질층에 레이저를 조사하는 단계를 더 포함하고,
    상기 레이저에 조사된 상기 금속 물질층은 도체 상태로 환원되며,
    상기 레이저를 조사하는 단계는 상기 오목부를 형성하는 단계가 완료된 이후에 수행되는 표시 장치 제조 방법.
  12. 제1항 내지 제10항 중 어느 한 항에 있어서,
    상기 복수의 오목부는 일 방향으로 연장되어 상기 기판의 상면 및 상기 기판의 하면을 관통하는 표시 장치 제조 방법.
  13. 제12항에 있어서,
    상기 복수의 오목부를 형성하는 단계는 제1 오목부를 형성하는 단계 및 제2 오목부를 형성하는 단계를 포함하고,
    상기 제1 오목부의 깊이는 상기 제2 오목부의 깊이보다 깊은 표시 장치 제조 방법.
  14. 기판;
    상기 기판의 상면 상의 제1 상부 배선 및 제2 상부 배선;
    상기 기판의 배면 상의 제1 하부 배선 및 제2 하부 배선; 및
    상기 기판의 측면 상의 제1 측부 배선 및 제2 측부 배선을 포함하고,
    상기 제1 측부 배선은 상기 제1 상부 배선 및 상기 제1 하부 배선과 전기적으로 연결되고, 상기 제2 측부 배선은 상기 제2 상부 배선 및 상기 제2 하부 배선과 전기적으로 연결되며,
    상기 기판의 측면은 상기 제1 측부 배선 및 상기 제2 측부 배선 사이에 배치된 복수의 오목부를 포함하는 표시 장치.
  15. 삭제
  16. 제14항에 있어서,
    상기 오목부는 제1 오목부 및 제2 오목부를 포함하고,
    상기 제1 오목부와 인접한 배선 사이에서의 마이그레이션을 최소화하기 위해 상기 제1 오목부의 깊이는 상기 제2 오목부보다 깊은 표시 장치.
  17. 제14항에 있어서,
    상기 복수의 오목부는 상기 기판의 상면의 일부 및 하면의 일부에 형성된 표시 장치.
  18. 제14항에 있어서,
    상기 복수의 오목부는 일 방향으로 연장되어 상기 기판의 상면 및 상기 기판의 하면을 관통하는 표시 장치.
  19. 제14항에 있어서,
    상기 제1 측부 배선, 상기 제2 측부 배선, 및 상기 오목부 상에 배치된 보호층을 더 포함하는 표시 장치.
  20. 제19항에 있어서,
    상기 보호층은 블랙 물질을 포함하는 표시 장치.
  21. 제14항에 있어서,
    상기 제1 측부 배선 또는 상기 제2 측부 배선은, 상기 기판의 측면 중 상기 복수의 오목부 사이의 모든 영역에 배치된 표시 장치.
KR1020180124882A 2017-10-19 2018-10-19 표시 장치 및 표시 장치 제조 방법 KR102655727B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020170136060 2017-10-19
KR20170136060 2017-10-19

Publications (2)

Publication Number Publication Date
KR20190044016A KR20190044016A (ko) 2019-04-29
KR102655727B1 true KR102655727B1 (ko) 2024-04-08

Family

ID=66282482

Family Applications (5)

Application Number Title Priority Date Filing Date
KR1020180124882A KR102655727B1 (ko) 2017-10-19 2018-10-19 표시 장치 및 표시 장치 제조 방법
KR1020180124861A KR102670836B1 (ko) 2017-10-19 2018-10-19 제조 장치
KR1020180124864A KR102640288B1 (ko) 2017-10-19 2018-10-19 표시 장치 및 표시 장치 제조 방법
KR1020240024361A KR102700525B1 (ko) 2017-10-19 2024-02-20 표시 장치 및 표시 장치 제조 방법
KR1020240114209A KR20240135584A (ko) 2017-10-19 2024-08-26 표시 장치 및 표시 장치 제조 방법

Family Applications After (4)

Application Number Title Priority Date Filing Date
KR1020180124861A KR102670836B1 (ko) 2017-10-19 2018-10-19 제조 장치
KR1020180124864A KR102640288B1 (ko) 2017-10-19 2018-10-19 표시 장치 및 표시 장치 제조 방법
KR1020240024361A KR102700525B1 (ko) 2017-10-19 2024-02-20 표시 장치 및 표시 장치 제조 방법
KR1020240114209A KR20240135584A (ko) 2017-10-19 2024-08-26 표시 장치 및 표시 장치 제조 방법

Country Status (1)

Country Link
KR (5) KR102655727B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102345738B1 (ko) * 2019-11-01 2022-01-03 주식회사 에이맵플러스 디스플레이 패널, 디스플레이 패널의 패턴 형성 방법 및 디스플레이 패널의 패턴 형성 장치
WO2021025514A2 (ko) * 2019-08-06 2021-02-11 주식회사 에이맵플러스 광원 모듈, 디스플레이 패널, 디스플레이 패널의 패턴, 디스플레이 장치 및 이의 제조 방법
WO2021100978A1 (ko) * 2019-11-20 2021-05-27 엘지디스플레이 주식회사 사이드 배선 제조 장치, 사이드 배선 제조 방법 및 표시 장치 제조 방법
KR102696659B1 (ko) * 2019-11-22 2024-08-19 엘지디스플레이 주식회사 표시 장치
WO2021102810A1 (zh) * 2019-11-28 2021-06-03 京东方科技集团股份有限公司 显示基板、显示面板及拼接屏
TWI756939B (zh) * 2020-11-25 2022-03-01 友達光電股份有限公司 基板裝置、包含基板裝置之顯示面板及其製作方法
WO2022173637A1 (en) * 2021-02-10 2022-08-18 Corning Incorporated Method and apparatus for manufacturing substrates with wrap around electrodes
KR102328078B1 (ko) 2021-04-13 2021-11-18 주식회사 에이맵플러스 디스플레이 패널, 디스플레이 장치 및 그 제조방법
CN114373775A (zh) * 2021-12-21 2022-04-19 Tcl华星光电技术有限公司 显示面板及其制备方法
US12080225B2 (en) 2022-10-11 2024-09-03 Samsung Display Co., Ltd. Display device and tiled display device including the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015175969A (ja) * 2014-03-14 2015-10-05 日本放送協会 タイル型ディスプレイ及びその作製方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100343520B1 (ko) * 1993-05-31 2002-11-23 시티즌 도케이 가부시키가이샤 땜납볼공급장치
JP3607647B2 (ja) * 2001-08-09 2005-01-05 株式会社東芝 マトリックス型表示パネル
JP4148085B2 (ja) * 2003-09-26 2008-09-10 セイコーエプソン株式会社 電気光学装置の製造方法、電気光学装置の製造方法で製造された電気光学装置、電気光学装置を搭載した電子機器。
JP2007266628A (ja) * 2007-06-18 2007-10-11 Fujitsu Ltd 半導体装置のアンダーフィル方法
US20090068790A1 (en) * 2007-09-07 2009-03-12 Vertical Circuits, Inc. Electrical Interconnect Formed by Pulsed Dispense
JP5076922B2 (ja) * 2008-01-25 2012-11-21 株式会社日立プラントテクノロジー ハンダボール印刷装置
KR101633373B1 (ko) * 2012-01-09 2016-06-24 삼성전자 주식회사 Cof 패키지 및 이를 포함하는 반도체 장치
US9367094B2 (en) * 2013-12-17 2016-06-14 Apple Inc. Display module and system applications
KR102465382B1 (ko) * 2015-08-31 2022-11-10 삼성디스플레이 주식회사 표시장치 및 표시장치의 제조방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015175969A (ja) * 2014-03-14 2015-10-05 日本放送協会 タイル型ディスプレイ及びその作製方法

Also Published As

Publication number Publication date
KR20190044015A (ko) 2019-04-29
KR102670836B1 (ko) 2024-05-30
KR20190044016A (ko) 2019-04-29
KR20240028391A (ko) 2024-03-05
KR20190044014A (ko) 2019-04-29
KR20240135584A (ko) 2024-09-11
KR102700525B1 (ko) 2024-08-30
KR102640288B1 (ko) 2024-02-23

Similar Documents

Publication Publication Date Title
KR102655727B1 (ko) 표시 장치 및 표시 장치 제조 방법
CN111129270B (zh) 微型led显示装置
KR102635781B1 (ko) 배선 필름 및 그를 포함한 표시 장치
KR102429676B1 (ko) 표시 장치
KR20190051629A (ko) 표시 장치 및 표시 장치 제조 방법
CN112289948B (zh) 有机发光二极体显示面板及其制作方法
US20220293670A1 (en) Display device, method of manufacturing the same, and tiled display device including the same
KR20240040698A (ko) 표시 장치 및 표시 장치 제조 방법
KR102401089B1 (ko) 표시 장치
KR102433358B1 (ko) 표시 장치
KR20210061957A (ko) 사이드 배선 제조 장치, 사이드 배선 제조 방법 및 표시 장치 제조 방법
KR102696659B1 (ko) 표시 장치
KR20210012415A (ko) 발광 표시 장치
US11824064B2 (en) Display device, method of manufacturing the same, and tiled display device including the same
KR102328078B1 (ko) 디스플레이 패널, 디스플레이 장치 및 그 제조방법
US20230215905A1 (en) Display device
KR20230103590A (ko) 표시장치
KR20200081223A (ko) 표시 장치
CN113745263A (zh) 显示面板、其制作方法及显示装置
CN116230719A (zh) 显示基板和显示装置
CN115206993A (zh) 一种显示装置
KR20200026666A (ko) 반도체 발광소자를 이용한 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant