KR102535501B1 - Fpcb를 이용한 bga 패키지 리워크 방법 - Google Patents
Fpcb를 이용한 bga 패키지 리워크 방법 Download PDFInfo
- Publication number
- KR102535501B1 KR102535501B1 KR1020220179276A KR20220179276A KR102535501B1 KR 102535501 B1 KR102535501 B1 KR 102535501B1 KR 1020220179276 A KR1020220179276 A KR 1020220179276A KR 20220179276 A KR20220179276 A KR 20220179276A KR 102535501 B1 KR102535501 B1 KR 102535501B1
- Authority
- KR
- South Korea
- Prior art keywords
- bga package
- fpcb
- rework
- pcb
- present
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 59
- 101001045744 Sus scrofa Hepatocyte nuclear factor 1-beta Proteins 0.000 title claims description 72
- 238000005476 soldering Methods 0.000 claims abstract description 34
- 230000008569 process Effects 0.000 claims description 42
- 239000000523 sample Substances 0.000 claims description 13
- 239000000758 substrate Substances 0.000 claims description 8
- 238000012545 processing Methods 0.000 claims description 3
- 230000008646 thermal stress Effects 0.000 abstract description 8
- 230000007547 defect Effects 0.000 abstract description 4
- 238000012549 training Methods 0.000 abstract description 3
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 16
- LAXBNTIAOJWAOP-UHFFFAOYSA-N 2-chlorobiphenyl Chemical compound ClC1=CC=CC=C1C1=CC=CC=C1 LAXBNTIAOJWAOP-UHFFFAOYSA-N 0.000 description 12
- 101710149812 Pyruvate carboxylase 1 Proteins 0.000 description 12
- 238000010586 diagram Methods 0.000 description 9
- 229910052742 iron Inorganic materials 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000010409 ironing Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K13/00—Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
- H05K13/04—Mounting of components, e.g. of leadless components
- H05K13/0486—Replacement and removal of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3415—Surface mounted components on both sides of the substrate or combined with lead-in-hole components
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Abstract
본 발명은 FPCB를 이용한 BGA 패키지 리워크 방법을 개시한다. 이러한 본 발명은 플렉시블한 기판(FPCB)를 통해 기판과 BGA 패키지를 연결하는 리워크가 이루어지도록 구성한 것이고, 이에 따라 열 스트레스에 대한 단점을 가진 BGA 패키지의 교체 작업시 PCB의 평탄도 이슈 및 불량 전이 현상을 방지하고, 다양한 형태를 가지는 BGA 패키지에 대한 리워크가 가능하도록 함은 물론, 리워크 작업에 따른 시간을 단축하고, 고도의 솔더링 노하우를 가진 작업자가 아닌 단시간의 교육을 받은 비숙련자도 손쉽게 리워크 작업을 진행할 수 있는 것이다.
Description
본 발명은 테스트 인터페이스 솔루션(Test Interface Solution)으로 사용되는 프로브 카드의 원형 기판에 표면 실장되는 볼그리드어레이(Ball Grid Array, 이하 'BGA' 이라함) 방식의 반도체칩(이하 'BGA 패키지' 이라함)을 리워크(Re-work)하는 기술에 관한 것으로, 보다 상세하게는 열 스트레스에 대한 단점을 가진 BGA 패키지에 대한 교체 요구시 그 교체가 플렉시블한 기판(FPCB)를 이용하여, 와이어를 이용한 고온의 납땜 작업없이도 간편하게 이루어질 수 있도록 하는 FPCB를 이용한 BGA 패키지 리워크 방법에 관한 것이다.
일반적으로, 각종 전자제품에 부품으로 사용되는 기판에 반도체칩을 실장하는 다양한 기술이 존재하고, 다핀 반도체칩을 실장하는 경우에는 제품의 소형화, 경량화, 고기능화 경향에 따라 뒷면에 구형의 납땜을 어레이(ARRAY) 상으로 줄지어 배열해 리드(LEAD)를 대신하는 표면 실장형 BGA 패키지를 갖는 기판 제작 기술이 널리 사용되고 있다.
한편, 상기 BGA 패키지를 기판(PCB)의 표면에 실장하는 중에 상기 BGA 패키지가 쇼트(SHOT), 역삽(거꾸로 실장), 오삽(잘못된 위치에 실장), 미납(미실장) 등의 불량품이 발생하거나, 전자제품의 오래된 사용으로 PCB의 일부 BGA 패키지가 파손, 훼손되었을 경우에 실장이 잘못된 불량 BGA 패키지 또는 훼손된 BGA 패키지만을 교체하여 PCB를 수리하는 리워크(Re-work) 작업이 제작자나 제품 사용자에게 비용을 저감시킬 수 있어 매우 유리할 수 있다.
즉, 상기와 같은 리워크 작업은, PCB의 상면과 하면에 230℃ 이상의 열을 가해 BGA 패키지를 탈거시키고, 다음으로 상기 PCB 표면에 남아 있는 납을 정리하며, 이후에 상기 BGA 패키지를 부착하는 공정으로 이루어지는 것이다.
이때, 상기 BGA 패키지의 부착을 위한 리워크 작업은 등록특허공보 제10-1217249호에 개시되는 리워크 스테이션을 사용하기도 하지만, 상기 리워크 스테이션은 BGA 패키지를 PCB에 재결합시 작업자가 수동으로 직접 작업하기 때문에 작업성이 떨어질 뿐만 아니라 정밀 PCB 등에 있어서는 수동 작업에 따른 한계로 인하여 정확한 작업이 행해지기 어려워 리워크 도중 불량품이 발생할 확률이 높은 문제점이 있다.
일예로, 첨부된 도 1의 예시 사진에서와 같이, 리워크 스테이션(또는 인두기)을 이용하여 BGA 패키지를 리워크시, BGA 패키지(100)의 일면에 다수 형성되는 볼(101)을 각각 다수의 와이어(200)를 이용하여 PCB(300)에 일일이 고온의 솔더링 작업을 진행하여 연결시키는 관계로, 연결 작업이 오래 걸리고, 리워크 작업이 매우 어려울 뿐 아니라 재불량률도 상당히 높은 문제점이 있다.
이에 종래에는 BGA 패키지를 PCB에 재부착하는 리워크 작업을 위하여 기존의 표면실장기술(SMT) 표준공정인 써멀리플로우오븐(Thermal Reflow Oven) 기술과 같은 리워크 설비를 이용한 매스리플로우(MR) 공정을 적용하기도 하였다.
그러나, 고밀도로서 Low 인덕턴스를 가지는 장점이 있지만, 유연하지 않고 열 스트레스를 가지며 충격 및 진동으로 인해 연결된 땜납이 쉽게 부서지는 단점을 가지는 상기 BGA 패키지의 일면에 형성되는 볼은 230℃ 이상의 열을 장시간 가해야 땜납이 녹는 관계로, 인접한 부품을 동시에 교체하거나 불량 부품을 re-balling 하여 재사용이 가능한 장점이 있지만, 열 스트레스로 불량 전이 현상이 발생하고, 프로브카드의 원형 PCB에 상기 BGA 패키지를 리워크시에는 평탄도(flatness) 이슈가 발생할 수 있음은 물론, 수차례 리워크를 진행시 PCB 내층 분리 현상이 발생할 가능성이 높으며, 이에 종래의 리워크 작업은 고도의 솔더링 노하우를 가진 작업자에 의해서만 리워크가 가능하다는 단점이 있다.
본 발명이 해결하고자 하는 과제는, 플렉시블한 기판(FPCB)를 통해 기판과 BGA 패키지를 연결하는 리워크가 이루어지도록 구성함으로써, 열 스트레스에 대한 단점을 가진 BGA 패키지에 대한 교체 요구시 그 교체를 위한 리워크 작업이 고도의 솔더링 노하우를 가진 작업자가 아니더라도 누구나 쉽게 이루어질 수 있도록 하는 FPCB를 이용한 BGA 패키지 리워크 방법을 제공하려는 것이다.
본 발명의 과제 해결 수단인 FPCB를 이용한 BGA 패키지 리워크 방법은, PCB로부터 교체대상인 BGA 패키지를 탈거하는 제 1 공정; FPCB의 양단에 복수개의 쓰루홀(through hole)을 가공하는 제 2 공정; 상기 제 2 공정으로부터 가공되는 복수로 이루어진 상기 FPCB의 일단 쓰루홀을 리워크 대상인 새로운 BGA 패키지의 일면에 형성되는 볼과 순차적으로 솔더링하는 제 3 공정; 및, 상기 제 3 공정으로부터 리워크 대상인 새로운 상기 BGA 패키지와 일단 쓰루홀이 솔더링으로 연결되어진 상기 FPCB의 타단 쓰루홀을 상기 제 1 공정으로부터 상기 BGA 패키지가 탈거되는 영역에 위치하는 상기 PCB의 쓰루홀과 순차적으로 솔더링하는 제 4 공정; 을 포함하는 것이다.
또한, 상기 제 1 공정은, 상기 PCB에서 교체대상인 상기 BGA 패키지 상부부터 그라인더(Grinder)를 이용하여 갈아내어 상기 BGA 패키지를 탈거하는 공정; 및, 상기 탈거하는 공정으로부터 상기 BGA패키지가 탈거된 상기 PCB의 리워크 영역에 잔존하는 납을 공구를 이용하여 정리하는 공정; 을 포함하는 것이다.
또한, 상기 제 1 공정에서, 상기 PCB는 프로브 카드의 기판인 것이다.
또한, 상기 제 2 공정에서, 상기 쓰루홀은 상기 FPCB의 일단과 타단에 각각 복수 라인으로 정렬되는 구조를 이루도록 가공되는 것이다.
또한, 상기 제 3 공정과 상기 제 4 공정에 의해 복수로 이루어진 상기 FPCB의 일단 쓰루홀과 타단 쓰루홀을 순차적으로 솔더링 진행시, 상기 FPCB는 계단형이 적층 구조를 유지하는 것이다.
이와 같이, 본 발명은 플렉시블한 기판(FPCB)를 통해 기판과 BGA 패키지를 연결하는 리워크가 이루어지도록 구성한 것이며, 기존에 고온의 열을 가하던 공정을 완전히 제거함으로써 열 스트레스에 대한 단점을 가진 BGA 패키지의 교체 작업시 프로브카드의 PCB의 평탄도 이슈 및 불량 전이 현상을 방지하고, 다양한 형태를 가지는 BGA 패키지에 대한 리워크가 가능하도록 함은 물론, 리워크 작업에 따른 시간을 단축하고, 고도의 솔더링 노하우를 가진 작업자가 아닌 단시간의 교육을 받은 비숙련자도 손쉽게 리워크 작업을 진행할 수 있도록 하는 효과를 기대할 수 있는 것이다.
본 발명의 효과들은 이상에서 언급한 효과들로 제한되지 않으며, 언급되지 않은 또 다른 효과들은 청구범위의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
도 1은 종래 BGA 패키지 리워크 구조를 보인 사진 도면.
도 2는 본 발명의 실시예로 BGA 패키지 구조를 보인 사진 도면으로서 (a)는 평면도, (b)는 저면도.
도 3은 본 발명의 실시예로 FPCB를 이용한 BGA 패키지 리워크 방법의 전체 공정에 대한 개념을 보인 사진 도면.
도 4는 본 발명의 실시예로 FPCB와 BGA 패키지에 대한 구조를 보인 사진 도면.
도 5는 본 발명의 실시예로 복수로 이루어진 FPCB의 일단 쓰루홀을 BGA 패키지의 일면 볼에 솔더링하는 상태의 흐름을 보인 사진 도면.
도 6은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태를 보인 평면 사진 도면.
도 7은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태를 보인 저면 사진 도면.
도 8은 본 발명의 실시예로 복수로 이루어진 FPCB의 타단 쓰루홀을 PCB의 쓰루홀에 솔더링하는 상태의 흐름을 보인 사진 도면.
도 9는 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 평면 사진 도면.
도 10은 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 일측면 사진 도면.
도 2는 본 발명의 실시예로 BGA 패키지 구조를 보인 사진 도면으로서 (a)는 평면도, (b)는 저면도.
도 3은 본 발명의 실시예로 FPCB를 이용한 BGA 패키지 리워크 방법의 전체 공정에 대한 개념을 보인 사진 도면.
도 4는 본 발명의 실시예로 FPCB와 BGA 패키지에 대한 구조를 보인 사진 도면.
도 5는 본 발명의 실시예로 복수로 이루어진 FPCB의 일단 쓰루홀을 BGA 패키지의 일면 볼에 솔더링하는 상태의 흐름을 보인 사진 도면.
도 6은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태를 보인 평면 사진 도면.
도 7은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태를 보인 저면 사진 도면.
도 8은 본 발명의 실시예로 복수로 이루어진 FPCB의 타단 쓰루홀을 PCB의 쓰루홀에 솔더링하는 상태의 흐름을 보인 사진 도면.
도 9는 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 평면 사진 도면.
도 10은 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 일측면 사진 도면.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명 기술적 사상의 실시예에 있어서 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명 기술적 사상의 실시예에 있어서 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다.
본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
또한, 본 명세서에서 기술하는 실시예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 따라서, 본 발명의 실시예들은 도시된 특정 형태로 제한되는 것이 아니라 필요한 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 영역은 라운드 지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 장치의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다.
명세서 전문에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 따라서, 동일한 참조 부호 또는 유사한 참조 부호들은 해당 도면에서 언급 또는 설명되지 않았더라도, 다른 도면을 참조하여 설명될 수 있다. 또한, 참조 부호가 표시되지 않았더라도, 다른 도면들을 참조하여 설명될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하기로 한다.
도 2는 본 발명의 실시예로 BGA 패키지 구조를 보인 사진 도면으로서 (a)는 평면도, (b)는 저면도이고, 도 3은 본 발명의 실시예로 FPCB를 이용한 BGA 패키지 리워크 방법의 전체 공정에 대한 개념을 보인 사진 도면이며, 도 4는 본 발명의 실시예로 FPCB와 BGA 패키지에 대한 구조를 보인 사진 도면이고, 도 5는 본 발명의 실시예로 복수로 이루어진 FPCB의 일단 쓰루홀을 BGA 패키지의 일면 볼에 솔더링하는 상태의 흐름을 보인 사진 도면이다.
도 6은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태의 평면 사진 도면이고, 도 7은 본 발명의 실시예로 복수로 이루어진 FPCB의 일단이 BGA 패키지에 연결된 상태를 보인 저면 사진 도면이며, 도 8은 본 발명의 실시예로 복수로 이루어진 FPCB의 타단 쓰루홀을 PCB의 쓰루홀에 솔더링하는 상태의 흐름을 보인 사진 도면이고, 도 9는 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 평면 사진 도면이며, 도 10은 본 발명의 실시예로 FPCB를 이용하여 BGA 패키지를 PCB에 리워크한 상태를 보인 일측면도 사진 도면이다.
첨부된 도 2 내지 도 10을 참조하면, 본 발명의 실시예에 따른 FPCB를 이용한 BGA 패키지 리워크 방법은, 금속라인이 실장되는 복수의 FPCB(F1, F2, F3, F4)를 이용하여 제 1 공정 내지 제 4 공정으로 진행되는 것이다.
상기 제 1 공정은, 첨부된 도 2 및 도 3에서와 같이 두께(예; 6T 이상)가 두껍고 많은 부품이 실장되면서 열전도율이 낮은 프로브 카드의 원형 PCB(1)에 실장되는 교체대상인 BGA 패키지(2')를 탈거하는 것이다.
즉, 상기 제 1 공정은 상기 PCB(1)에서 교체대상인 상기 BGA 패키지(2') 상부부터 그라인더(Grinder)를 이용하여 갈아내어 BGA 패키지(2')를 탈거한다.
기존에는 가열장치 또는 히팅부를 가지는 리워크 장비를 이용하여 원형을 이루는 상기 PCB(1)에서 교체대상인 상기 BGA 패키지(2')가 실장된 솔더링 부위에 230℃ 이상의 열을 가해 상기 BGA 패키지(2')를 탈거했었는데, 이 때 가해지는 고온의 열로 인하여 PCB(1) 내층 분리, 고온의 열 스트레스로 인한 주변 부품의 불량발생, 프로브카드 PCB(1)의 평탄도 문제 발생 등의 문제가 발생했었다. 그러나, 본 발명의 리워크 방법은 열을 가하는 공정을 아예 제거한 것으로서, 그라인더를 이용하여 BGA 패키지(2')를 갈아서 떼어내는 것이다. 그리고, 상기 BGA 패키지(2')가 탈거된 상기 PCB(1)의 리워크 영역(S1)에 잔존하는 납을 공구(예; 인두기)를 이용하여 표면을 정리하는 것이다.
여기서는 본 발명의 실시예로서 리워크 대상으로 프로브 카드에 실장된 칩(BGA 패키지)를 예로 설명하고 있지만, 다른 종류의 칩들이나 BGA패키지 부품(소자)의 리워크에도 적용될 수 있다.
다음의 상기 제 2 공정은, 첨부된 도 4에서와 같이 상기 FPCB(F1, F2, F3, F4)의 양단에 복수개의 쓰루홀(through hole)(3a, 3b)을 가공하는 것이다. FPCB는 한개 이상의 복수개 일 수 있다.
여기서, 상기 쓰루홀(3a, 3b)은 상기 FPCB(F1, F2, F3, F4)의 일단과 타단에 각각 복수 라인(예; 2열 또는 3열)으로 정렬되는 구조를 이루도록 가공될 수 있으며, 이는 첨부된 도 4에서와 같이 리워크 대상인 새로운 BGA 패키지(2)의 일면에 돌출 형성되면서 상기 PCB(1)와 회로적으로 연결 가능한 볼(2a)의 개수에 대응하기 위함인 것이다.
FPCB는 상면과 하면에 필름이 배치되고, 상하면 필름사이에 도전성의 금속라인이 일렬로 배치되는 구조인데, 쓰루홀(3a, 3b)은 각각의 금속라인들의 양 끝단 일정위치의 상면 필름과 하면필름에 홀을 만들고 비아(via)와 같이 상면과 하면을 전기적으로 연결하는 홀들이다.
한편, 상기의 설명에서, 상기 제 1 공정으로부터 교체대상인 상기 BGA 패키지(2')를 탈거한 후 제 2 공정으로서 FPCB(F1, F2, F3, F3)의 일단과 타단에 각각 쓰루홀(3a, 3b)을 가공하는 순서로 설명하였지만, 상기 제 2 공정 이후에 상기 제 1 공정이 진행될 수도 있는 것이다.
다음의 제 3 공정은, 상기 제 2 공정으로부터 가공되는 복수로 이루어진 상기 FPCB(F1, F2, F3, F4)의 일단 쓰루홀(3a)을 리워크 대상인 새로운 BGA 패키지(2)의 일면에 형성되는 상기 볼(2a)과 순차적으로 솔더링하는 것이다.
일예로, 첨부된 도 5에서와 같이, 리워크 대상인 새로운 상기 BGA 패키지(2)의 일면에 형성되는 일부의 상기 볼(2a)에 우선 상기 FPCB(F1)의 일단 쓰루홀(3a)을 인두기 등을 이용하여 1차 솔더링하고, 다음으로 상기 BGA 패키지(2)의 일면에 형성되는 다른 일부의 상기 볼(2a)에 다른 FPCB(F2)의 일단 쓰루홀(3a)을 인두기 등을 이용하여 2차 솔더링하며, 다음으로 상기 BGA 패키지(2)의 일면에 형성되는 또 다른 일부의 상기 볼(2a)에 또 다른 FPCB(F3)의 일단 쓰루홀(3a)을 인두기 등을 이용하여 3차 솔더링하고, 상기 BGA 패키지(2)의 일면에 형성되는 또 다른 일부의 상기 볼(2a)에 또 다른 FPCB(F4)의 일단 쓰루홀(3a)을 인두기 등을 이용하여 4차 솔더링하는 순서로 진행하는 것이다.
그러면, 첨부된 도 6 및 도 7에서와 같이, 리워크 대상인 새로운 상기 BGA 패키지(2)에는 복수로 이루어진 상기 FPCB(F1, F2, F3, F4)가 계단형의 적층 구조를 유지할 수 있는 것이다.
예를 들어, 새로운 상기 BGA 패키지(2)의 볼들이 가로방향으로 10개, 세로방향으로 10개가 있고, FPCB(F1, F2, F3, F4)에는 금속라인들 숫자의 제한으로 인해 일단 쓰루홀(3a)을 가로방향 3개, 세로방향 10개를 형성할 수 있다면, 상기 BGA 패키지(2)의 왼쪽부터 가로방향으로 3개, 세로방향 10개의 볼들은 FPCB(F1)의 일단 쓰루홀(3a)과 솔더링되고, 상기 BGA 패키지(2)의 왼쪽부터 가로방향으로 4번째부터 6번째까지의 볼들(세로방향으로는 10개의 볼들)은 FPCB(F2)의 일단 쓰루홀(3a)과 솔더링되고, 상기 BGA 패키지(2)의 왼쪽부터 가로방향으로 7번째부터 9번째까지의 볼들(세로방향으로는 10개의 볼들)은 FPCB(F3)의 일단 일단 쓰루홀(3a)과 솔더링되고, 상기 BGA 패키지(2)의 마지막 10번째의 볼들(세로방향으로는 10개의 볼들)은 FPCB(F4)의 일단 일단 쓰루홀(3a) 한줄(세로방향으로 10개의 쓰루홀)과 솔더링 되는 것이다.
그러므로, 상기 FPCB(F1, F2, F3, F4)의 일단이 새로운 상기 BGA패키지(2)에 솔더링되고 FPCB(F1, F2, F3, F4)의 몸통은 적층된 상태가 된다.
다음의 제 4 공정은, 첨부된 도 8에서와 같이 상기 제 3 공정으로부터 리워크 대상인 새로운 상기 BGA 패키지(2)와 일단 쓰루홀(3a)이 솔더링으로 연결되어진 상기 FPCB(F1, F2, F3, F4)의 타단 쓰루홀(3b)을 상기 제 1 공정으로부터 교체대상인 상기 BGA 패키지(2')가 탈거되는 영역에 위치하는 상기 PCB(1)의 쓰루홀(1a)과 순차적으로 솔더링하는 것이다.
일예로, 리워크 대상인 새로운 상기 BGA 패키지(2)와 솔더링으로 일단 쓰루홀(3a)이 연결되어진 상기 FPCB(F1)의 타단 쓰루홀(3b)을 인두기 등을 이용하여 상기 PCB(1)의 쓰루홀(1a)에 1차 솔더링하고, 다음으로 리워크 대상인 새로운 상기 BGA 패키지(2)와 솔더링으로 일단 쓰루홀(3a)이 연결되어진 다른 상기 FPCB(F2)의 타단 쓰루홀(3b)을 인두기 등을 이용하여 상기 PCB(1)의 쓰루홀(1a)에 2차 솔더링하며, 다음으로 리워크 대상인 새로운 상기 BGA 패키지(2)와 솔더링으로 일단 쓰루홀(3a)이 연결되어진 또 다른 상기 FPCB(F3)의 타단 쓰루홀(3b)을 인두기 등을 이용하여 상기 PCB(1)의 쓰루홀(1a)에 3차 솔더링하고, 다음으로 리워크 대상인 새로운 상기 BGA 패키지(2)와 솔더링으로 일단 쓰루홀(3a)이 연결되어진 또 다른 상기 FPCB(F4)의 타단 쓰루홀(3b)을 인두기 등을 이용하여 상기 PCB(1)의 쓰루홀(1a)에 4차 솔더링하는 순서로 진행하는 것이다.
그러면, 첨부된 도 9 및 도 10에서와 같이, 리워크 대상인 새로운 상기 BGA 패키지(2)는 복수로 이루어진 상기 FPCB(F1, F2, F3, F4)에 의해 상기 PCB(1)에 연결되는 리워크 작업이 종료될 수 있으며, 이는 열 스트레스에 대한 단점을 가진 상기 BGA 패키지(2'→2)의 교체 작업시 원형을 이루는 상기 PCB(1)의 평탄도 이슈 및 불량 전이 현상을 방지할 수 있음은 물론, 다양한 형태를 가지는 상기 BGA 패키지(2)에 대한 리워크가 가능하면서도 리워크에 따른 작업시간을 단축하고, 고도의 솔더링 노하우를 가진 작업자가 아닌 단시간의 교육을 받은 비숙련자도 손쉽게 리워크 작업 진행이 가능한 것이다.
다른 실시예로서, 리워크 대상인 새로운 상기 BGA 패키지(2)의 볼들(2a)과 솔더링되는 FPCB의 일단에 쓰루홀 대신 도전성 패드를 형성하고 타단에 쓰루홀을 형성할 수 있다.
그리고, BGA패키지(2)의 볼들(2a)과 FPCB의 도전성 패드는 리플로우 같은 고온 공급장치를 통화하면서 솔더링되어 연결되고, FPCB의 타단을 상기 PCB(1)의 쓰루홀(1a)에 솔더링할 수 있다.
도전성 패드의 배열위치나 갯수는 BGA 패키지(2)의 볼들(2a)의 배열위치및 개수와 대응되게 형성된다.
이와같이 FPCB의 일단과 타단에 모두 쓰루홀을 형성하여 리워크 공정을 진행하거나, FPCB으 일단에는 도전성패드를 형성하고 타단에는 쓰루홀을 형성하여 리우크 공정을 진행하는 실시예 모두 기존에 고온으로 열을 공급하던 공정을 제거할 수 있다.
최근의 프로브카드는 PCB의 두께가 6T 이상으로 매우 두껍고, 레이어(PCB층수)가 높은데, 프로브카드에 실장된 BGA 칩을 리워크 작업으로 교체하려면, PCB 두께가 두껍기 때문에, 고온(약 230도씨 이상)의 열을 장시간 BGA칩 부근에 가해야하며 프로브카드에 많은 부품이 매우 협소하게 실장되어 있는 관계로 교체대상 BGA칩 부근의 부품에도 고온의 열 스트레스가 장시간 가해지게 되어 부품 고장 등의 문제가 발생하고 프로브카드의 PCB 평탄도(flatness)가 달라질수 있으며, 수차례 리워크 진행시 PCB의 내층이 분리되는 문제점이 발생될수 있었다.
따라서, 본 발명은 그라인더(grinder)로 BGA 상부부터 갈아내고, PCB 표면의 납을 인두기와 같은 공구로 제거함으로써 리워크 방법에서 고온의 열이 가해지는 공정을 아예 제거한 것이다. 그럼으로써 고온의 열이 가해지기 때문에 발생하는 여러 문제를 한번에 제거할 수 있게 된다.
또한, FPCB의 플렉서블한 특징때문에, 프루브카드의 PCB에는 FPCB의 일단이 솔더링되고, FPCB를 길게 외측으로 빼서 타단에 BGA 패키지가 솔더링됨으로써 프루브카드 PCB의 협소한 공간에서도 리웍작업이 용이하고, 도1에 도시된 와이어 땜납 방식과 비교하여 작업속도도 월등히 빠른 장점과 비숙련 작업자도 리워크 작업이 가능한 장점이 있다.
이상에서 본 발명의 FPCB를 이용한 BGA 패키지 리워크 방법에 대한 기술사상을 첨부도면과 함께 서술하였지만, 이는 본 발명의 가장 양호한 실시예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다.
따라서, 본 발명은 상술한 특정의 바람직한 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능한 것은 물론이고, 그와같은 변경은 청구범위 기재의 범위내에 있게 된다.
1; PCB 1a; 쓰루홀
2; BGA 패키지 2a; 볼
3a; 일단 쓰루홀 3b; 타단 쓰루홀
F1, F2, F3, F4; FPCB
2; BGA 패키지 2a; 볼
3a; 일단 쓰루홀 3b; 타단 쓰루홀
F1, F2, F3, F4; FPCB
Claims (5)
- PCB로부터 교체대상인 BGA 패키지를 탈거하는 제 1 공정;
복수 개의 FPCB의 양단에 복수개의 쓰루홀을 가공하는 제 2 공정;
복수 개의 상기 FPCB의 일단 쓰루홀을 리워크 대상인 새로운 BGA 패키지의 일면에 형성되는 볼과 순차적으로 솔더링하는 제 3 공정; 및,
복수 개의 상기 FPCB의 타단 쓰루홀을 상기 제 1 공정으로부터 상기 BGA 패키지가 탈거되는 영역에 위치하는 상기 PCB의 쓰루홀과 순차적으로 솔더링하는 제 4 공정을 포함하고,
복수 개의 상기 FPCB는,
상기 제 3 공정 및 상기 제 4 공정에서 솔더링 진행 시 적층 구조를 유지하는 것을 특징으로 하는 FPCB를 이용한 BGA 패키지 리워크 방법. - 제 1 항에 있어서,
상기 제 1 공정은,
상기 PCB에서 교체대상인 상기 BGA 패키지 상부부터 그라인더(Grinder)를 이용하여 갈아내어 상기 BGA 패키지를 탈거하는 공정; 및,
상기 탈거하는 공정으로부터 상기 BGA패키지가 탈거된 상기 PCB의 리워크 영역에 잔존하는 납을 공구를 이용하여 정리하는 공정; 을 포함하는 것을 특징으로 하는 FPCB를 이용한 BGA 패키지 리워크 방법. - 제 1 항에 있어서,
상기 제 1 공정에서, 상기 PCB는 프로브 카드의 기판인 것을 특징으로 하는 FPCB를 이용한 BGA 패키지 리워크 방법. - 제 1 항에 있어서,
상기 제 2 공정에서, 상기 쓰루홀은 상기 FPCB의 일단과 타단에 각각 복수 라인으로 정렬되는 구조를 이루도록 가공되는 것을 특징으로 하는 FPCB를 이용한 BGA 패키지 리워크 방법. - 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220179276A KR102535501B1 (ko) | 2022-12-20 | 2022-12-20 | Fpcb를 이용한 bga 패키지 리워크 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220179276A KR102535501B1 (ko) | 2022-12-20 | 2022-12-20 | Fpcb를 이용한 bga 패키지 리워크 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR102535501B1 true KR102535501B1 (ko) | 2023-05-26 |
Family
ID=86536684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020220179276A KR102535501B1 (ko) | 2022-12-20 | 2022-12-20 | Fpcb를 이용한 bga 패키지 리워크 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102535501B1 (ko) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101217249B1 (ko) | 2011-11-23 | 2012-12-31 | 동명대학교산학협력단 | 표면실장부품을 위한 리워크 스테이션 |
KR101314218B1 (ko) * | 2013-02-13 | 2013-10-02 | (주)드림텍 | 분리형 인쇄회로기판의 솔더링 접합 구조 |
KR20130120427A (ko) * | 2012-04-25 | 2013-11-04 | 임채열 | Bga 리워크 시스템 |
KR101326022B1 (ko) | 2013-02-14 | 2013-11-05 | (주)리젠아이 | 표면 실장형 반도체칩 자동 리워크 장치 |
KR20140012800A (ko) * | 2012-07-23 | 2014-02-04 | 전근배 | Bga 리워크 장치 및 방법 |
KR101659671B1 (ko) | 2014-12-31 | 2016-09-26 | 동명대학교산학협력단 | 리워크 시스템 |
KR20210150104A (ko) * | 2020-06-03 | 2021-12-10 | 유호규 | 폐인쇄회로기판 회수 장치 및 그 방법 |
-
2022
- 2022-12-20 KR KR1020220179276A patent/KR102535501B1/ko active IP Right Grant
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101217249B1 (ko) | 2011-11-23 | 2012-12-31 | 동명대학교산학협력단 | 표면실장부품을 위한 리워크 스테이션 |
KR20130120427A (ko) * | 2012-04-25 | 2013-11-04 | 임채열 | Bga 리워크 시스템 |
KR101528201B1 (ko) | 2012-04-25 | 2015-06-16 | 임채열 | Bga 리워크 시스템 |
KR20140012800A (ko) * | 2012-07-23 | 2014-02-04 | 전근배 | Bga 리워크 장치 및 방법 |
KR101314218B1 (ko) * | 2013-02-13 | 2013-10-02 | (주)드림텍 | 분리형 인쇄회로기판의 솔더링 접합 구조 |
KR101326022B1 (ko) | 2013-02-14 | 2013-11-05 | (주)리젠아이 | 표면 실장형 반도체칩 자동 리워크 장치 |
KR101659671B1 (ko) | 2014-12-31 | 2016-09-26 | 동명대학교산학협력단 | 리워크 시스템 |
KR20210150104A (ko) * | 2020-06-03 | 2021-12-10 | 유호규 | 폐인쇄회로기판 회수 장치 및 그 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2518987B2 (ja) | 還元性雰囲気を用いた基板はんだ付け方法 | |
JP2710567B2 (ja) | プリント回路基板のテスタと方法 | |
US5471368A (en) | Module having vertical peripheral edge connection | |
US9609744B2 (en) | Area array device connection structures with complimentary warp characteristics | |
JP2015153935A (ja) | 基板検査装置及び部品実装装置 | |
US5895554A (en) | Alignment method and apparatus for mounting electronic components | |
US20200367367A1 (en) | Method and Apparatus for Stacking Printed Circuit Board Assemblies with Single Reflow | |
KR102535501B1 (ko) | Fpcb를 이용한 bga 패키지 리워크 방법 | |
US6499215B1 (en) | Processing of circuit boards with protective, adhesive-less covers on area array bonding sites | |
KR102535502B1 (ko) | Fpcb를 이용한 bga 패키지 리워크 방법 | |
US4905371A (en) | Method for cleaning process control | |
KR102510457B1 (ko) | 표면실장 장치 및 방법 | |
JP2008171992A (ja) | 半導体部品の実装方法 | |
TWI792591B (zh) | 印刷電路板堆疊方法及系統 | |
US6229210B1 (en) | Device and method for attaching and soldering pre-formed solder spheres to the ball grid array (BGA) integrated circuit package attachment sites in high volume | |
KR100345251B1 (ko) | 인쇄회로보드 팔레트 | |
US20120091188A1 (en) | Solder pot | |
JP3999759B2 (ja) | 基板及び電子機器 | |
JP4660957B2 (ja) | プリント配線板の検査装置 | |
US6429390B1 (en) | Structure and method for forming the same of a printed wiring board having built-in inspection aids | |
CN218336618U (zh) | 一种用于将部件定位并安装在印刷电路板(pcb)上的装置 | |
KR101019101B1 (ko) | Bga형 부품의 납땜 불량 시 대처 방법 | |
JPH0983128A (ja) | 半導体モジュールの接合構造 | |
JP6333877B2 (ja) | 基板検査方法及びプリント基板の製造方法 | |
KR20230171502A (ko) | 가요성인쇄회로기판 표면실장방법 및 그에 적합한 지그 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |