KR102437181B1 - Flat panel display device - Google Patents

Flat panel display device Download PDF

Info

Publication number
KR102437181B1
KR102437181B1 KR1020170166880A KR20170166880A KR102437181B1 KR 102437181 B1 KR102437181 B1 KR 102437181B1 KR 1020170166880 A KR1020170166880 A KR 1020170166880A KR 20170166880 A KR20170166880 A KR 20170166880A KR 102437181 B1 KR102437181 B1 KR 102437181B1
Authority
KR
South Korea
Prior art keywords
driving circuit
clock signal
clock
gate driving
bus line
Prior art date
Application number
KR1020170166880A
Other languages
Korean (ko)
Other versions
KR20190066956A (en
Inventor
김인준
한인효
반명호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170166880A priority Critical patent/KR102437181B1/en
Publication of KR20190066956A publication Critical patent/KR20190066956A/en
Application granted granted Critical
Publication of KR102437181B1 publication Critical patent/KR102437181B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

본 발명은 게이트 구동 회로의 상단 스테이지들에 공급되는 클럭 신호와 하단 스테이지들에 공급되는 클럭 신호의 편차를 개선할 수 있는 평판 표시 장치에 관한 것으로, 복수개의 클럭 신호를 출력하는 타이밍 콘트롤러와, 종속적으로 접속되어 상기 복수개의 클럭 신호 타이밍에 맞추어 순차적으로 스캔 신호를 출력하는 복수개의 스테이지를 구비한 게이트 구동 회로와, 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 클럭 신호를 공급하는 제 1 클럭 신호 버스 라인와, 상기 게이트 구동 회로의 하단의 스테이지들에 상기 복수개의 클럭 신호를 공급하는 제 2 클럭 신호 버스 라인을 구비한 것이다.The present invention relates to a flat panel display device capable of improving a deviation between a clock signal supplied to upper stages of a gate driving circuit and a clock signal supplied to lower stages of a gate driving circuit, comprising: a timing controller outputting a plurality of clock signals; a gate driving circuit having a plurality of stages connected to each other to sequentially output scan signals in accordance with the timing of the plurality of clock signals, and a first clock supplying the plurality of clock signals to the upper stages of the gate driving circuit A signal bus line and a second clock signal bus line for supplying the plurality of clock signals to the lower stages of the gate driving circuit.

Description

평판 표시 장치{Flat panel display device}Flat panel display device

본 발명은 평판 표시 장치에 관한 것으로, 특히 타이밍 콘트롤러에서 게이트 구동 회로에 공급되는 클럭 신호의 편차를 개선하기 위한 평판 표시 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat panel display device, and more particularly, to a flat panel display device for improving deviation of a clock signal supplied from a timing controller to a gate driving circuit.

정보화 사회가 발전하고, 이동통신 단말기 및 노트북 컴퓨터와 같은 각종 휴대용 전자기기가 발전함에 따라 이에 적용할 수 있는 평판 표시 장치(Flat Panel Display Device)에 대한 요구가 점차 증대되고 있다. As the information society develops and various portable electronic devices such as mobile communication terminals and notebook computers develop, the demand for a flat panel display device that can be applied thereto is gradually increasing.

이와 같은 평판 표시 장치로는, 액정을 이용한 액정 표시 장치(LCD: Liquid Crystal Display)와 유기 발광 다이오드(Organic Light Emitting Diode; 이하 OLED)를 이용한 OLED 표시 장치가 활용되고 있다.As such a flat panel display, a liquid crystal display (LCD) using liquid crystal and an OLED display using an organic light emitting diode (OLED) are used.

이러한 표시 장치들은 영상을 표시하기 위해 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 표시 패널과, 상기 표시 패널을 구동하기 위한 구동 회로로 구성된다. Such display devices include a display panel having a plurality of gate lines and a plurality of data lines to display an image, and a driving circuit for driving the display panel.

상기 구동 회로는 상기 복수개의 게이트 라인들을 구동하는 게이트 구동 회로와, 상기 복수개의 데이터 라인들을 구동하는 데이터 구동 회로와, 상기 게이트 구동 회로와 상기 데이터 구동 회로에 영상 데이터 및 각종 제어신호를 공급하는 타이밍 컨트롤러 등으로 이루어진다. The driving circuit includes a gate driving circuit driving the plurality of gate lines, a data driving circuit driving the plurality of data lines, and timing for supplying image data and various control signals to the gate driving circuit and the data driving circuit. controller, etc.

상기와 같은 게이트 구동 회로는 각 게이트 라인들에 스캔 펄스를 순차적으로 공급하기 위하여, 게이트 라인의 개수 이상의 복수개의 스테이지(stage)를 포함하여 구성된다.The gate driving circuit as described above is configured to include a plurality of stages equal to or greater than the number of gate lines in order to sequentially supply scan pulses to each gate line.

즉, 게이트 라인 수가 n개 일 경우, 상기 스테이지는 n개 이상 구비된다.That is, when the number of gate lines is n, n or more stages are provided.

도 1는 종래의 게이트 구동 회로의 블록 구성도이다.1 is a block diagram of a conventional gate driving circuit.

도 1에 도시한 바와 같이, 종래의 게이트 구동 회로는, 캐리 신호(CROUT(1)~(CROUT(n))를 전달하는 캐리 신호 라인을 통해 종속적으로 접속(cascade connection)되어 클럭 신호(CLK) 타이밍에 맞추어 순차적으로 스캔 신호(SCOUT(1)~SCOUT(n)) 및 캐리 신호(CROUT(1)~(CROUT(n))를 출력하는 복수개의 스테이지(ST(1) ~ ST(n))를 포함하여 구성된다.As shown in FIG. 1, the conventional gate driving circuit is cascaded through a carry signal line transmitting carry signals CROUT(1) to (CROUT(n)) to generate a clock signal CLK. A plurality of stages ST(1) to ST(n) that sequentially output scan signals SCOUT(1) to SCOUT(n) and carry signals CROUT(1) to (CROUT(n)) according to timing is comprised of

각 스테이지는 스타트 신호(VST) 또는 전단 스테이지에서 출력되는 캐리 신호에 의해 인에이블(enable) 또는 세팅(setting)되고, 후단 스테이지에서 출력되는 캐리 신호에 의해 디스에이블(disable) 또는 리셋팅(resetting)된다.Each stage is enabled or set by the start signal VST or the carry signal output from the previous stage, and is disabled or reset by the carry signal output from the rear stage. do.

상기 클럭 신호(CLK)는 일정 시간 시프트(shift)되어 서로 다른 위상을 갖는 복수개의 클럭 신호로 구성되어, 상기 타이밍 컨트롤러로부터 상기 게이트 구동 회로의 전체 스테이지에 공급된다.The clock signal CLK is composed of a plurality of clock signals having different phases by being shifted by a predetermined time, and supplied from the timing controller to all stages of the gate driving circuit.

즉, 상기 타이밍 컨트롤러로부터 출력되는 서로 다른 위상을 갖는 복수개의 클럭 신호는 상기 복수개의 클럭 신호에 상응하는 신호 라인을 구비한 하나의 클럭 신호 버스 라인을 통해 상기 게이트 구동 회로를 구성하는 첫 번째 스테이지부터 마지막 스테이지까지 공급된다.That is, the plurality of clock signals having different phases output from the timing controller are transmitted from the first stage constituting the gate driving circuit through one clock signal bus line having signal lines corresponding to the plurality of clock signals. supplied until the last stage.

따라서, 상기 클럭 신호 버스 라인의 로드 저항에 의해 상단쪽 스테이지들의 스캔 신호 출력과 하단쪽 스테이지들의 스캔 신호 출력에 편차가 발생하여 화질이 저하되는 문제점이 있었다.Accordingly, there is a problem in that the image quality is deteriorated due to a deviation between the scan signal output of the upper stages and the scan signal output of the lower stages due to the load resistance of the clock signal bus line.

특히, 상기 표시 패널(1)이 대면적화 될수록 상단쪽 스테이지들의 출력과 하단쪽 스테이지들의 출력 편차가 더욱 심하게 발생되었다.In particular, as the display panel 1 has a larger area, the output deviation of the upper stages and the output of the lower stages becomes more severe.

본 발명은 종래와 같은 문제점을 해결하기 위한 것으로, 게이트 구동 회로의 상단 스테이지들에 공급되는 클럭 신호와 하단 스테이지들에 공급되는 클럭 신호의 편차를 개선할 수 있는 평판 표시 장치를 제공하는데 그 목적이 있다.An object of the present invention is to provide a flat panel display capable of improving a deviation between a clock signal supplied to upper stages of a gate driving circuit and a clock signal supplied to lower stages of a gate driving circuit in order to solve the problems as in the prior art. have.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 평판 표시 장치는, 복수개의 클럭 신호를 출력하는 타이밍 콘트롤러와, 종속적으로 접속되어 상기 복수개의 클럭 신호 타이밍에 맞추어 순차적으로 스캔 신호를 출력하는 복수개의 스테이지를 구비한 게이트 구동 회로와, 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 클럭 신호를 공급하는 제 1 클럭 신호 버스 라인와, 상기 게이트 구동 회로의 하단의 스테이지들에 상기 복수개의 클럭 신호를 공급하는 제 2 클럭 신호 버스 라인을 구비함에 그 특징이 있다.A flat panel display device according to the present invention for achieving the above object is provided with a timing controller for outputting a plurality of clock signals, and a plurality of stages connected to each other and sequentially outputting scan signals in accordance with the timings of the plurality of clock signals. a gate driving circuit comprising: a first clock signal bus line for supplying the plurality of clock signals to the upper stages of the gate driving circuit; It is characterized in that it has a second clock signal bus line.

여기서, 상기 제 1 클럭 신호 버스 라인은 댐핑 저항을 통해 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 클럭 신호를 공급함을 특징으로 한다.Here, the first clock signal bus line supplies the plurality of clock signals to the upper stages of the gate driving circuit through a damping resistor.

상기 제 1 클럭 신호 버스 라인의 라인 저항과 상기 댐핑 저항의 합이 상기 제 2 클럭 신호 버스 라인의 라인 저항과 같아지는 것을 특징으로 한다.The sum of the line resistance of the first clock signal bus line and the damping resistance is equal to the line resistance of the second clock signal bus line.

상기와 같은 특징을 갖는 본 발명에 따른 평판 표시 장치에 있어서는 다음과 같은 효과가 있다.The flat panel display device according to the present invention having the above characteristics has the following effects.

제 1 및 제 2 클럭 신호 버스 라인을 구비하여, 상기 제 1 클럭 신호 버스 라인는 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 클럭 신호를 공급하고, 상기 제 2 클럭 신호 버스 라인은 상기 게이트 구동 회로의 하단의 스테이지들에 상기 복수개의 클럭 신호를 공급한다.first and second clock signal bus lines, wherein the first clock signal bus line supplies the plurality of clock signals to the upper stages of the gate driving circuit, and the second clock signal bus line drives the gate The plurality of clock signals are supplied to stages at the lower end of the circuit.

따라서, 게이트 구동 회로의 상단 스테이지들에 공급되는 클럭 신호와 하단 스테이지들에 공급되는 클럭 신호의 편차를 개선할 수 있다.Accordingly, a deviation between the clock signal supplied to the upper stages of the gate driving circuit and the clock signal supplied to the lower stages may be improved.

또한, 클럭 신호 버스 라인에 걸리는 RC 로드가 종래에 비해 줄어들기 때문에, 비록 클럭 신호 버스 라인을 종래에 비해 추가되더라도 종래의 평판 표시 장치와 동등한 베젤 사이즈(Bezel size)를 유지하거나 종래의 평판 표시 장치에 비해 베젤 사이즈를 줄일 수 있다.In addition, since the RC load applied to the clock signal bus line is reduced compared to the conventional one, even if the clock signal bus line is added compared to the conventional one, the same bezel size as that of the conventional flat panel display is maintained or the conventional flat panel display Compared to that, the bezel size can be reduced.

도 1은 종래의 게이트 구동 회로의 블록 구성도
도 2는 본 발명에 따른 평판 표시 장치를 간략히 나타내는 구성도
도 3는 본 발명에 따른 평판 표시 장치의 타이밍 콘트롤러와 게이트 구동 회로 간에 클럭 신호를 공급하는 클럭 신호 버스 라인들의 설명도
도 4는 본 발명의 제 1 실시예에 따른 평판 표시 장치의 타이밍 콘트롤러의 클럭 신호 출력단의 상세 구성도
도 5는 본 발명에 따른 k번째 스테이지의 구성 블럭도
도 6은 도 5의 상기 출력부의 회로적 구성도
도 7은 본 발명의 제 2 실시예에 따른 평판 표시 장치의 타이밍 콘트롤러의 클럭 신호 출력단의 상세 구성도
1 is a block diagram of a conventional gate driving circuit;
2 is a block diagram schematically illustrating a flat panel display device according to the present invention;
3 is an explanatory diagram of clock signal bus lines for supplying a clock signal between a timing controller and a gate driving circuit of a flat panel display according to the present invention;
4 is a detailed configuration diagram of a clock signal output terminal of a timing controller of a flat panel display according to the first embodiment of the present invention;
5 is a block diagram of a k-th stage according to the present invention;
6 is a circuit diagram of the output unit of FIG. 5
7 is a detailed configuration diagram of a clock signal output terminal of a timing controller of a flat panel display device according to a second embodiment of the present invention;

상기와 같은 특징을 갖는 본 발명에 따른 평판 표시 장치를 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.A flat panel display device according to the present invention having the above characteristics will be described in more detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 평판 표시 장치를 간략히 나타내는 구성도이다.2 is a schematic diagram illustrating a flat panel display device according to the present invention.

본 발명에 따른 평판 표시 장치는, 도 2에 도시한 바와 같이, 표시 패널(1), 게이트 구동 회로(2), 데이터 구동 회로(3) 및 타이밍 콘트롤러(4)를 포함하여 구성된다.As shown in FIG. 2 , a flat panel display according to the present invention includes a display panel 1 , a gate driving circuit 2 , a data driving circuit 3 , and a timing controller 4 .

상기 표시 패널(1)은 복수개의 게이트 라인들(GL)과 복수개의 데이터 라인들(DL)이 배치되고, 상기 복수개의 게이트 라인들(GL)과 복수개의 데이터 라인들(DL)의 교차 영역에 복수개의 서브 픽셀들(P)이 매트릭스 형태로 배열된다. 상기 복수개의 서브 화소들(P)은 상기 게이트 라인들(GL)로부터 공급되는 스캔 펄스(G)에 응답하여 상기 복수개의 데이터 라인들(DL)로부터 공급되는 영상 신호(데이터 전압)에 따른 영상을 표시한다.In the display panel 1 , a plurality of gate lines GL and a plurality of data lines DL are disposed, and a plurality of gate lines GL and a plurality of data lines DL are disposed in an intersection region of the display panel 1 . A plurality of sub-pixels P are arranged in a matrix form. The plurality of sub-pixels P display an image according to an image signal (data voltage) supplied from the plurality of data lines DL in response to a scan pulse G supplied from the gate lines GL. indicate

상기 표시 패널(1)이 액정 표시 장치의 표시 패널일 경우, 상기 액정 표시 패널은, 유리 기판상에 박막트랜지스터 어레이가 형성되는 박막트랜지스터 어레이 기판과, 유리 기판상에 칼라 필터 어레이가 형성되는 칼라 필터 어레이 기판과, 상기 박막트랜지스터 어레이 기판과 상기 칼라 필터 어레이 기판 사이에 충진된 액정층을 구비한다.When the display panel 1 is a display panel of a liquid crystal display device, the liquid crystal display panel includes a thin film transistor array substrate on which a thin film transistor array is formed on a glass substrate, and a color filter on which a color filter array is formed on the glass substrate. An array substrate and a liquid crystal layer filled between the thin film transistor array substrate and the color filter array substrate are provided.

상기 박막 트랜지스터 어레이 기판은, 제1방향으로 연장되는 복수개의 게이트 라인들(GL)과, 제1방향과 수직인 제2방향으로 연장되는 복수개의 데이터 라인들(DL)을 포함하며, 각 게이트 라인과 각 데이터 라인에 의하여 하나의 서브 화소 영역(Pixel; P)이 정의된다. 하나의 서브 화소 영역(P) 내에는 하나의 박막 트랜지스터와 화소 전극이 형성된다.The thin film transistor array substrate includes a plurality of gate lines GL extending in a first direction and a plurality of data lines DL extending in a second direction perpendicular to the first direction, and each gate line and one sub-pixel area Pixel (P) is defined by each data line. One thin film transistor and a pixel electrode are formed in one sub-pixel area P.

이와 같이 구성된 상기 액정 표시 패널은, 전기장 생성 전극 (화소 전극 및 공통 전극)에 전압을 인가하여 상기 액정층에 전기장을 생성하고, 상기 전기장에 의해 액정층의 액정 분자들의 배열 상태를 조절하여 입사광의 편광을 제어함으로써 영상을 표시한다. The liquid crystal display panel configured as described above applies a voltage to an electric field generating electrode (a pixel electrode and a common electrode) to generate an electric field in the liquid crystal layer, and adjusts an arrangement state of liquid crystal molecules of the liquid crystal layer by the electric field to increase the amount of incident light. Display an image by controlling the polarization.

또한, 상기 표시 패널(1)이 OLED 표시 장치의 OLED 표시 패널일 경우, 상기 OLED 표시 패널은 상기 복수개의 게이트 라인들과 복수개의 데이터 라인들이 교차하여 서브 화소가 정의되고, 각 서브 화소들은, 애노드 및 캐소드와 상기 애노드 및 캐소드 사이의 유기 발광층으로 구성된 OLED와, 상기 OLED를 독립적으로 구동하는 화소 회로를 구비한다. In addition, when the display panel 1 is an OLED display panel of an OLED display device, in the OLED display panel, a plurality of gate lines and a plurality of data lines intersect to define a sub-pixel, and each sub-pixel is an anode and an OLED including a cathode and an organic light emitting layer between the anode and the cathode, and a pixel circuit independently driving the OLED.

상기 화소 회로는 다양하게 구성될 수 있으나, 적어도 하나의 스위칭 TFT, 커패시터 및 구동 TFT를 포함한다. The pixel circuit may be configured in various ways, but includes at least one switching TFT, a capacitor, and a driving TFT.

상기 적어도 하나의 스위칭 TFT는 스캔 펄스에 응답하여 데이터 전압을 상기 커패시터에 충전한다. 상기 구동 TFT는 상기 커패시터에 충전된 데이터 전압에 따라 OLED로 공급되는 전류량을 제어하여 OLED의 발광량을 조절한다. The at least one switching TFT charges the capacitor with a data voltage in response to a scan pulse. The driving TFT controls the amount of light emitted by the OLED by controlling the amount of current supplied to the OLED according to the data voltage charged in the capacitor.

상기 표시 패널(1)은, 사용자에게 이미지를 제공하는 표시 영역(active area, AA)과 상기 표시영역(AA)의 주변 영역인 비표시 영역(non-active area, NA)으로 정의된다.The display panel 1 is defined as an active area AA that provides an image to a user and a non-active area NA that is a peripheral area of the display area AA.

상기 게이트 구동 회로(2)는 적어도 하나의 게이트 드라이브 IC로 구성될 수도 있지만, 상기 표시 패널(1)의 상기 복수개의 신호 라인 (게이트 라인들 및 데이터 라인들)과 서브 화소를 형성하는 과정에서 상기 표시 패널의 비표시 영역(NA)상에 동시에 형성될 수 있다. 결과적으로 상기 게이트 구동 회로가 상기 표시 패널 내부에 포함되게 된다. 이를 게이트-인-패널(Gate-In-Panel; 이하 “GIP”라고도 함)이라 한다. 최근에는 GIP 게이트 구동 회로에서는 산화물 반도체 소자를 이용하여 GIP 게이트 구동 회로를 구성하였다. The gate driving circuit 2 may include at least one gate driving IC, but in the process of forming the plurality of signal lines (gate lines and data lines) and sub-pixels of the display panel 1 , the It may be simultaneously formed on the non-display area NA of the display panel. As a result, the gate driving circuit is included in the display panel. This is called a Gate-In-Panel (hereinafter also referred to as “GIP”). Recently, in the GIP gate driving circuit, the GIP gate driving circuit is constructed using an oxide semiconductor device.

이러한 게이트 구동 회로(2)는 상기 타이밍 컨트롤러(4)로부터 제공된 복수개의 게이트 제어 신호들(GCS)에 따라 각 게이트 라인들(GL)에 스캔 신호 (게이트 구동 신호, SCOUT)를 순차적으로 공급하는 게이트 쉬프트 레지스터로 구성된다. The gate driving circuit 2 sequentially supplies a scan signal (a gate driving signal, SCOUT) to each of the gate lines GL according to a plurality of gate control signals GCS provided from the timing controller 4 . It consists of shift registers.

상기 복수개의 게이트 제어신호들(GCS)는 서로 다른 위상을 갖는 복수개의 클럭 신호(CLK), 상기 게이트 구동 회로(2)의 구동 시작을 지시하는 게이트 스타트 신호(VST), 리셋 신호 (RST), 게이트 하이 전압(VGH) 및 게이트 로우 전압(VGL1, VGL2) 등을 포함한다. The plurality of gate control signals GCS include a plurality of clock signals CLK having different phases, a gate start signal VST for instructing the start of driving of the gate driving circuit 2 , a reset signal RST, The gate high voltage VGH and the gate low voltages VGL1 and VGL2 are included.

여기서, 상기 복수개의 클럭 신호(CLK)는 복수개의 캐리 신호(carry signal) 출력용 클럭 신호(CRCLKs)와 복수개의 스캔 신호(scan signal) 출력용 클럭 신호(SCCLKs)를 포함할 수 있다. Here, the plurality of clock signals CLK may include clock signals CRCLKs for outputting a plurality of carry signals and clock signals SCCLKs for outputting a plurality of scan signals.

상기 데이터 구동 회로(3)는 상기 타이밍 컨트롤러(4)로부터 입력되는 디지털 영상 데이터(RGB)를 기준 감마 전압을 이용하여 아날로그 데이터 전압으로 변환하고, 변환된 아날로그 데이터 전압을 상기 복수개의 데이터 라인들(DL)에 공급한다. 이러한 데이터 구동 회로(3)는 상기 타이밍 컨트롤러(4)로부터 제공된 복수개의 데이터 제어 신호들(DCS)에 따라 제어된다.The data driving circuit 3 converts digital image data RGB input from the timing controller 4 into an analog data voltage using a reference gamma voltage, and converts the converted analog data voltage to the plurality of data lines ( DL). The data driving circuit 3 is controlled according to a plurality of data control signals DCS provided from the timing controller 4 .

상기 타이밍 컨트롤러(4)는 외부로부터 입력되는 영상 데이터(RGB)를 표시 패널(1)의 크기 및 해상도에 알맞게 정렬하여 상기 데이터 구동 회로(3)에 공급한다. 또한, 상기 타이밍 컨트롤러(4)는 외부로부터 입력되는 동기 신호(SYNC)들, 예를 들어 도트클럭(DCLK), 데이터 인에이블 신호(DE), 수평 동기신호(Hsync), 수직 동기신호(Vsync)를 이용하여 복수개의 게이트 제어신호들(GCS) 및 복수개의 데이터 제어신호들(DCS)를 생성하여 상기 게이트 구동 회로(2) 및 상기 데이터 구동 회로(3)에 각각 공급한다. The timing controller 4 aligns image data RGB input from the outside according to the size and resolution of the display panel 1 and supplies it to the data driving circuit 3 . In addition, the timing controller 4 may include synchronization signals SYNC input from the outside, for example, a dot clock DCLK, a data enable signal DE, a horizontal synchronization signal Hsync, and a vertical synchronization signal Vsync. is used to generate a plurality of gate control signals GCS and a plurality of data control signals DCS and respectively supply them to the gate driving circuit 2 and the data driving circuit 3 .

상기 게이트 구동 회로(2)는 상기 복수개의 게이트 라인들(GL) 각각에 스캔 신호(게이트 구동 신호, SCOUT(1)~SCOUT(n))를 순차적으로 공급하기 위하여, 복수개의 스테이지를 포함하여 구성된다.The gate driving circuit 2 includes a plurality of stages to sequentially supply scan signals (gate driving signals, SCOUT(1) to SCOUT(n)) to each of the plurality of gate lines GL. do.

도 3은 본 발명에 따른 평판 표시 장치의 타이밍 콘트롤러(4)와 게이트 구동 회로(2) 간에 클럭 신호를 공급하는 클럭 신호 버스 라인들의 설명도이다.3 is an explanatory diagram of clock signal bus lines for supplying a clock signal between the timing controller 4 and the gate driving circuit 2 of the flat panel display according to the present invention.

도 3에 도시한 바와 같이, 본 발명에 따른 평판 표시 장치의 게이트 구동 회로(2)는, 캐리 신호(CROUT(1)~(CROUT(n))를 전달하는 캐리 신호 라인을 통해 종속적으로 접속(cascade connection)되어 클럭 신호(CLK) 타이밍에 맞추어 순차적으로 스캔 신호(SCOUT(1)~SCOUT(n)) 및 캐리 신호(CROUT(1)~(CROUT(n))를 출력하는 복수개의 스테이지(ST(1) ~ ST(n))를 포함하여 구성된다.As shown in FIG. 3 , the gate driving circuit 2 of the flat panel display according to the present invention is dependently connected ( A plurality of stages ST that are cascade connected and sequentially output scan signals SCOUT(1) to SCOUT(n) and carry signals CROUT(1) to (CROUT(n)) in accordance with the timing of the clock signal CLK (1) to ST(n)) are included.

각 스테이지는 스타트 신호(VST) 또는 전단 스테이지에서 출력되는 캐리 신호에 의해 인에이블(enable) 또는 세팅(setting)되고, 후단 스테이지에서 출력되는 캐리 신호에 의해 디스에이블(disable) 또는 리셋팅(resetting)된다.Each stage is enabled or set by the start signal VST or the carry signal output from the previous stage, and is disabled or reset by the carry signal output from the rear stage. do.

도3에서는, 설명의 편의를 위하여, k(k는 자연수)번째 스테이지가 스타트 신호(VST) 또는 전단(k-1) 스테이지에서 출력되는 캐리 신호에 의해 인에이블(enable) 또는 세팅(setting)되고, 후단(k+1) 스테이지에서 출력되는 캐리 신호에 의해 디스에이블(disable) 또는 리셋팅(resetting)됨을 도시하였지만 이에 한정되지 않는다.In FIG. 3, for convenience of explanation, the k (k is a natural number)-th stage is enabled or set by the start signal VST or the carry signal output from the previous stage (k-1) stage, and , which is disabled or reset by the carry signal output from the subsequent (k+1) stage, but is not limited thereto.

즉, k번째 스테이지가 (k-2, k-3 또는k-4) 번째 스테이지에서 출력되는 캐리 신호에 의해 인에이블(enable) 또는 세팅(setting)되고, (k+2, k+3 또는 k+4) 번째 스테이지에서 출력되는 캐리 신호에 의해 디스에이블(disable) 또는 리셋팅(resetting)될 수 있다.That is, the k-th stage is enabled or set by the carry signal output from the (k-2, k-3 or k-4)-th stage, and (k+2, k+3 or k) It may be disabled or reset by the carry signal output from the +4) th stage.

또한, 상기 타이밍 콘트롤러(4)에서 상기 게이트 구동 회로(2)에 공급되는 복수개의 클럭 신호(CLK)는 일정 시간 시프트(shift)되어 서로 다른 위상을 갖는 복수개의 클럭 신호로 구성되고, 적어도 1 수평 구간(1H) 동안 하이 레벨을 갖고, 클럭 신호들 간에 하이 구간이 중첩될 수 있다. 또한, 상기 복수개의 클럭 신호(CLK)는 2상 이상으로 구성된다.In addition, the plurality of clock signals CLK supplied from the timing controller 4 to the gate driving circuit 2 are shifted by a predetermined time and are composed of a plurality of clock signals having different phases, and have at least one horizontal shift. A high level may be obtained during the period 1H, and a high period may overlap between clock signals. In addition, the plurality of clock signals CLK are configured in two or more phases.

그리고, 상기 복수개의 클럭 신호(CLK)는 2개의 클럭 신호 버스 라인(11, 12)에 의해 상기 타이밍 콘트롤러(4)에서 상기 게이트 구동 회로(2)에 공급된다.The plurality of clock signals CLK are supplied from the timing controller 4 to the gate driving circuit 2 by two clock signal bus lines 11 and 12 .

상기 종속적으로 접속(cascade connection)된 복수개의 스테이지(ST(1) ~ ST(n))를 구비한 게이트 구동 회로(2)의 상단의 스테이지들에는 제 1 클럭 신호 버스 라인(11)에 의해 상기 복수개의 클럭 신호(CLK)가 공급되고, 상기 종속적으로 접속(cascade connection)된 복수개의 스테이지(ST(1) ~ ST(n))를 구비한 게이트 구동 회로(2)의 하단의 스테이지들에는 제 2 클럭 신호 버스 라인(12)에 의해 상기 복수개의 클럭 신호(CLK)가 공급된다.A first clock signal bus line 11 is connected to the upper stages of the gate driving circuit 2 having a plurality of stages ST(1) to ST(n) that are cascade connected. A plurality of clock signals CLK are supplied to the lower stages of the gate driving circuit 2 including the plurality of cascade-connected stages ST(1) to ST(n). The plurality of clock signals CLK are supplied by the two clock signal bus line 12 .

즉, 동일한 복수개의 클럭 신호(CLK)를 상기 제 1 및 제 2 클럭 신호 버스 라인(11, 12)을 통해 상기 게이트 구동 회로(2)의 복수개의 스테이지(ST(1) ~ ST(n))들 상단 및 하단에 인가하여 상기 복수개의 스테이지(ST(1) ~ ST(n))를 구비한 게이트 구동 회로(2)의 상/하단 출력 편차를 개선한 것이다.That is, the same plurality of clock signals CLK are transmitted to the plurality of stages ST(1) to ST(n) of the gate driving circuit 2 through the first and second clock signal bus lines 11 and 12 . The upper/lower output deviation of the gate driving circuit 2 including the plurality of stages ST(1) to ST(n) is improved by applying to the upper and lower ends of the poles.

도 4은 본 발명의 제 1 실시예에 따른 평판 표시 장치의 타이밍 콘트롤러의 클럭 신호 출력단의 상세 구성도이다.4 is a detailed configuration diagram of a clock signal output terminal of the timing controller of the flat panel display according to the first embodiment of the present invention.

도 4에서는, 설명의 편의를 위하여, 6상의 클럭 신호를 공급하기 위한 제 1 및 제 2 클럭 신호 버스 라인(11, 12)을 도시하였지만, 이에 한정되지 않고, 적어도 2상 이상의 클럭 신호를 공급한다.4 shows the first and second clock signal bus lines 11 and 12 for supplying six-phase clock signals for convenience of explanation, but the present invention is not limited thereto, and clock signals of at least two or more phases are supplied. .

본 발명의 제 1 실시예에 따른 평판 표시 장치에서, 상기 타이밍 콘트롤러(4)의 클럭 신호 출력단에서 상기 제 1 및 제 2 클럭 신호 버스 라인(11, 12)이 분기된다. 그리고, 상기 제 1 클럭 신호 버스 라인(11)는 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하고, 상기 제 2 클럭 신호 버스 라인(12)은 상기 게이트 구동 회로(2)의 하단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급한다.In the flat panel display according to the first embodiment of the present invention, the first and second clock signal bus lines 11 and 12 are branched from the clock signal output terminal of the timing controller 4 . The first clock signal bus line 11 supplies the plurality of clock signals CLK to the upper stages of the gate driving circuit 2 , and the second clock signal bus line 12 is The plurality of clock signals CLK are supplied to lower stages of the gate driving circuit 2 .

이 때, 상기 제 1 클럭 신호 버스 라인(11)는 댐핑 저항(13)을 통해 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급한다.In this case, the first clock signal bus line 11 supplies the plurality of clock signals CLK to the upper stages of the gate driving circuit 2 through the damping resistor 13 .

상기 댐핑 저항(13)은 2가지의 목적으로 형성된다.The damping resistor 13 is formed for two purposes.

즉, 상기 타이밍 콘트롤러(4)에서 상기 게이트 구동 회로(2)에 복수개의 클럭 신호를 공급함에 있어, 전류(current) 및 발열 특성을 개선하기 위해 각 클럭 신호 공급 라인에는 저항이 반영되어야 한다. That is, when the timing controller 4 supplies a plurality of clock signals to the gate driving circuit 2 , a resistance must be reflected in each clock signal supply line in order to improve current and heat generation characteristics.

또한, 상기 제 1 클럭 신호 버스 라인(11)는 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하고, 상기 제 2 클럭 신호 버스 라인(12)은 상기 게이트 구동 회로(2)의 하단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하므로, 상기 제 1 클럭 신호 버스 라인(11)의 길이에 비해 상기 제 2 클럭 신호 버스 라인(12)의 길이가 더 길다. 따라서, 상기 제 2 클럭 신호 버스 라인(12)의 라인 저항(A)은 상기 제 1 클럭 신호 버스 라인(11)의 라인 저항(B)보다 더 큰 값을 갖는다. In addition, the first clock signal bus line 11 supplies the plurality of clock signals CLK to the upper stages of the gate driving circuit 2 , and the second clock signal bus line 12 is Since the plurality of clock signals CLK are supplied to the lower stages of the gate driving circuit 2 , the length of the second clock signal bus line 12 is smaller than the length of the first clock signal bus line 11 . is longer Accordingly, the line resistance A of the second clock signal bus line 12 has a larger value than the line resistance B of the first clock signal bus line 11 .

이와 같이, 상기 제 1 클럭 신호 버스 라인(11)의 라인 저항(A)과 상기 제 2 클럭 신호 버스 라인(12)의 라인 저항(B)이 서로 다를 경우, 게이트 구동 회로의 상단 및 하단 스테이지들의 출력 편차가 발생하게 된다.As such, when the line resistance A of the first clock signal bus line 11 and the line resistance B of the second clock signal bus line 12 are different from each other, the upper and lower stages of the gate driving circuit Output deviation will occur.

따라서, 이와 같은 문제점을 해결하기 위하여, 상기 제 1 클럭 신호 버스 라인(11)의 라인 저항(A)과 상기 댐핑 저항(13)의 합이 상기 제 2 클럭 신호 버스 라인(12)의 라인 저항(B)과 같아지도록 상기 댐핑 저항(13)을 조절한다.Therefore, in order to solve this problem, the sum of the line resistance A of the first clock signal bus line 11 and the damping resistance 13 is the line resistance ( Adjust the damping resistor 13 to be equal to B).

이와 같이, 본 발명에 따른 평판 표시 장치에 있어서는, 제 1 및 제 2 클럭 신호 버스 라인(11, 12)을 구비하여, 상기 제 1 클럭 신호 버스 라인(11)는 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하고, 상기 제 2 클럭 신호 버스 라인(12)은 상기 게이트 구동 회로(2)의 하단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급한다.As described above, in the flat panel display device according to the present invention, the first and second clock signal bus lines 11 and 12 are provided, and the first clock signal bus line 11 is connected to the gate driving circuit 2 . The plurality of clock signals CLK are supplied to upper stages, and the second clock signal bus line 12 applies the plurality of clock signals CLK to lower stages of the gate driving circuit 2 . supply

따라서, 게이트 구동 회로의 상단 스테이지들에 공급되는 클럭 신호와 하단 스테이지들에 공급되는 클럭 신호의 편차를 개선할 수 있다.Accordingly, a deviation between the clock signal supplied to the upper stages of the gate driving circuit and the clock signal supplied to the lower stages may be improved.

또한, 종래의 평판 표시 장치에 비해 상기 클럭 신호 버스 라인들의 로드 저항 및 커패시턴스가 감소한다.In addition, the load resistance and capacitance of the clock signal bus lines are reduced compared to the conventional flat panel display device.

즉, 종래와 같이 하나의 클럭 신호 버스 라인을 통해 상기 게이트 구동 회로를 구성하는 첫 번째 스테이지부터 마지막 스테이지까지 클럭 신호를 공급할 경우, 55U급 평판 표시 장치에서 클럭 신호 버스 라인의 로드 저항이 약 400Ω 정도이고, 커패시턴스가 약 630pF 정도 였다.That is, when a clock signal is supplied from the first stage to the last stage constituting the gate driving circuit through one clock signal bus line as in the prior art, the load resistance of the clock signal bus line in the 55U class flat panel display is about 400Ω. and the capacitance was about 630 pF.

그러나, 본 발명과 같이, 제 1 및 제 2 클럭 신호 버스 라인(11, 12)을 구비하여, 상기 제 1 클럭 신호 버스 라인(11)는 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하고, 상기 제 2 클럭 신호 버스 라인(12)은 상기 게이트 구동 회로(2)의 하단의 스테이지들에 상기 복수개의 클럭 신호(CLK)를 공급하므로, 55U급 평판 표시 장치에서 본 발명에 따른 상기 클럭 신호 버스 라인들의 로드 저항은 약 200Ω 정도이고, 상기 클럭 신호 버스 라인들의 커패시턴스가 약 315pF 정도였다.However, as in the present invention, with the first and second clock signal bus lines 11 and 12 , the first clock signal bus line 11 is connected to the upper stages of the gate driving circuit 2 . A plurality of clock signals CLK are supplied, and the second clock signal bus line 12 supplies the plurality of clock signals CLK to the lower stages of the gate driving circuit 2, so that the 55U class flat panel In the display device, the load resistance of the clock signal bus lines according to the present invention was about 200Ω, and the capacitance of the clock signal bus lines was about 315pF.

따라서, 본 발명에 따른 평판 표시 장치의 클럭 신호 버스 라인에 걸리는 RC 로드가 종래의 평판 표시 장치의 클럭 신호 버스 라인에 걸리는 RC 로드 에 비해 약 1/4로 줄어 든다.Accordingly, the RC load applied to the clock signal bus line of the flat panel display device according to the present invention is reduced by about 1/4 compared to the RC load applied to the clock signal bus line of the conventional flat panel display device.

이와 같이, 본 발명에 따른 평판 표시 장치의 클럭 신호 버스 라인에 걸리는 RC 로드가 종래에 비해 줄어들기 때문에, 비록 클럭 신호 버스 라인을 종래에 비해 추가되더라도 종래의 평판 표시 장치와 동등한 베젤 사이즈(Bezel size)를 유지하거나 종래의 평판 표시 장치에 비해 베젤 사이즈를 줄일 수 있다.As described above, since the RC load applied to the clock signal bus line of the flat panel display according to the present invention is reduced compared to the conventional one, even if the clock signal bus line is added compared to the conventional one, the bezel size is the same as that of the conventional flat panel display. ) or reduce the bezel size compared to the conventional flat panel display.

한편, 게이트 구동 회로를 구성하는 각 스테이지가 한 종류의 클럭 복개의 클럭 신호(CLK)에 의해 구동될 수 있으나, 각 스테이지의 출력부가 캐리 신호 출력부와 스캔 신호 출력부를 각각 별개로 구비할 수 있다.Meanwhile, each stage constituting the gate driving circuit may be driven by one type of clock signal CLK, but the output unit of each stage may have a carry signal output unit and a scan signal output unit separately. .

도 5는 본 발명에 따른 k번째 스테이지의 구성 블럭도이고, 도 6은 도 5의 상기 출력부(20)의 회로적 구성도이다.5 is a block diagram of a k-th stage according to the present invention, and FIG. 6 is a circuit diagram of the output unit 20 of FIG. 5 .

본 발명에 따른 게이트 구동 회로의 각 스테이지는, 도 5에 도시한 바와 같이, 전단 스테이지에서 출력되는 캐리 신호(CROUT)에 의해 셋팅되고, 후단 스테이지에서 출력되는 캐리 신호(CROUT)에 의해 리셋팅되어 제 1 및 제 2 노드(Q, Qb)의 전압을 제어하는 노드 제어부(10)와, 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs) 중 하나의 스캔 신호 출력용 클럭 신호와 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs) 중 하나의 캐리 신호 출력용 클럭 신호를 수신하여, 상기 제 1 및 제 2 노드(Q, Qb)의 전압 레벨에 따라 상기 스캔 신호(SCOUT(k)) 및 상기 캐리 신호(CROUT(k))를 출력하는 출력부(20)를 포함하여 구성된다. Each stage of the gate driving circuit according to the present invention is set by the carry signal CROUT output from the previous stage and reset by the carry signal CROUT output from the subsequent stage, as shown in FIG. a node controller 10 for controlling voltages of the first and second nodes Q and Qb; and a clock signal for outputting one scan signal among the plurality of clock signals for outputting scan signals SCCLKs and a clock for outputting the plurality of carry signals Receives one of the signals CRCLKs for outputting the carry signal, and receives the scan signal SCOUT(k) and the carry signal CROUT(k) according to the voltage levels of the first and second nodes Q and Qb. )) to output the output unit 20 is configured to include.

상기 출력부(20)는, 도 6에 도시한 바와 같이, 캐리 신호 출력부(21) 및 스캔 신호 출력부(22)를 구비하여 구성된다.As shown in FIG. 6 , the output unit 20 includes a carry signal output unit 21 and a scan signal output unit 22 .

상기 캐리 신호 출력부(21)는 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs) 중 하나의 캐리 신호 출력용 클럭 신호가 인가되는 캐리 펄스 출력용 클럭 신호 단(CRCLK(k))과 제 1 게이트 로우 전압단(VGL1) 사이에 직렬 연결되는 제 1 풀업 트랜지스터(Tpc) 및 제 1 풀다운 트랜지스터(Tdc)로 구성된다. The carry signal output unit 21 includes a carry pulse output clock signal terminal CRCLK(k) to which one of a plurality of carry signal output clock signals CRCLKs is applied, and a first gate low voltage terminal ( VGL1) is composed of a first pull-up transistor (Tpc) and a first pull-down transistor (Tdc) connected in series.

상기 제 1 풀업 트랜지스터(Tpc)는 상기 제 1 노드(Q)의 전압 레벨에 따라 온/오프되고, 상기 제 1 풀다운 트랜지스터(Tdc)는 상기 제 2 노드(Qb)의 전압 레벨에 따라 온/오프되어 캐리 신호(CROUT(k))를 출력한다.The first pull-up transistor Tpc is turned on/off according to the voltage level of the first node Q, and the first pull-down transistor Tdc is turned on/off according to the voltage level of the second node Qb. to output the carry signal CROUT(k).

상기 스캔 신호 출력부(22)는, 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs) 중 하나의 스캔 신호 출력용 클럭 신호가 인가되는 스캔 신호 출력용 클럭 신호 단(SCCLK(k))과 제 2 게이트 로우 전압단(VGL2) 사이에 직렬 연결되는 제 2 풀업 트랜지스터(Tp1) 및 제 2 풀다운 트랜지스터(Td1)와, 상기 제 2 풀업 트랜지스터(Tp1)의 게이트 전극과 소오스 전극 사이에 연결되는 부스팅(boosting)용 제 1 커패시터(C1)로 구성된다.The scan signal output unit 22 includes a scan signal output clock signal terminal SCCLK(k) to which one of a plurality of scan signal output clock signals SCCLKs is applied, and a second gate low voltage terminal. A second pull-up transistor Tp1 and a second pull-down transistor Td1 connected in series between VGL2, and a first for boosting connected between the gate electrode and the source electrode of the second pull-up transistor Tp1 Consists of a capacitor (C1).

상기 제 2 풀업 트랜지스터(Tp1)는 상기 제 1 노드(Q)의 전압 레벨에 따라 온/오프되고, 상기 제 2 풀다운 트랜지스터(Td1)는 상기 제 2 노드(Qb)의 전압 레벨에 따라 온/오프되어 스캔 신호(SCOUT(k))를 출력한다.The second pull-up transistor Tp1 is turned on/off according to the voltage level of the first node Q, and the second pull-down transistor Td1 is turned on/off according to the voltage level of the second node Qb. and output the scan signal SCOUT(k).

상기 도 5 및 도 6에 도시한 바와 같이, 각 스테이지의 출력부(20)에 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs) 중 하나의 스캔 신호 출력용 클럭 신호와, 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs) 중 하나의 캐리 신호 출력용 클럭 신호가 인가될 수 있다.5 and 6, a clock signal for outputting one of the plurality of scan signal output clock signals SCCLKs and a clock signal for outputting the plurality of carry signals to the output unit 20 of each stage A clock signal for outputting one carry signal among (CRCLKs) may be applied.

이와 같은 경우에도, 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs)와, 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs)를 각각 2개의 클럭 신호 버스 라인을 통해 게이트 구동 회로의 상하단 스테이지들에 공급할 수 있다.Even in this case, the clock signals SCCLKs for outputting the plurality of scan signals and the clock signals CRCLKs for outputting the plurality of carry signals may be respectively supplied to upper and lower stages of the gate driving circuit through two clock signal bus lines. .

도 7은 본 발명의 제 2 실시예에 따른 평판 표시 장치의 타이밍 콘트롤러의 클럭 신호 출력단의 상세 구성도이다.7 is a detailed configuration diagram of a clock signal output terminal of a timing controller of a flat panel display according to a second exemplary embodiment of the present invention.

도 7에 도시한 바와 같이, 본 발명의 제 2 실시예에 따른 평판 표시 장치의 타이밍 콘트롤러(4)는 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs) 출력단과, 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs) 출력단을 구비한다.As shown in FIG. 7 , the timing controller 4 of the flat panel display according to the second embodiment of the present invention includes a plurality of clock signal output terminals SCCLKs for outputting scan signals, and a plurality of clock signals CRCLKs for outputting carry signals. ) is provided with an output stage.

그리고, 상기 타이밍 콘트롤러(4)의 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs) 출력단과 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs) 출력단에서 각각 2개의 클럭 신호 버스 라인(11a, 11b, 12a, 12b)이 분기 된다.In addition, two clock signal bus lines 11a, 11b, 12a, and 12b respectively at the output terminal of the clock signal SCCLKs for outputting the plurality of scan signals and the output terminal of the clock signal CRCLKs for outputting the plurality of carry signals of the timing controller 4 . ) is branched.

제 1 클럭 신호 버스 라인(11a)는 상기 게이트 구동 회로(2)의 상단의 스테이지들의 각 스캔 신호 출력부(22)에 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs)를 공급하고, 상기 제 2 클럭 신호 버스 라인(12a)은 상기 게이트 구동 회로(2)의 하단의 스테이지들의 각 스캔 신호 출력부(22)에 상기 복수개의 캐리 신호 출력용 클럭 신호(SCCLKs)를 공급한다.The first clock signal bus line 11a supplies the plurality of scan signal output clock signals SCCLKs to the scan signal output units 22 of the upper stages of the gate driving circuit 2, and the second clock signal The signal bus line 12a supplies the plurality of carry signal output clock signals SCCLKs to the scan signal output units 22 of the lower stages of the gate driving circuit 2 .

제 3 클럭 신호 버스 라인(11b)는 상기 게이트 구동 회로(2)의 상단의 스테이지들의 각 캐리 신호 출력부(21)에 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs)를 공급하고, 제 4 클럭 신호 버스 라인(12b)은 상기 게이트 구동 회로(2)의 하단의 스테이지들의 각 캐리 신호 출력부(21)에 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs)를 공급한다.The third clock signal bus line 11b supplies the plurality of carry signal output clock signals CRCLKs to the carry signal output units 21 of the upper stages of the gate driving circuit 2, and a fourth clock signal The bus line 12b supplies the plurality of carry signal output clock signals CRCLKs to the carry signal output units 21 of the lower stages of the gate driving circuit 2 .

이 때, 상기 제 1 클럭 신호 버스 라인(11a)는 제 1 댐핑 저항(13a)을 통해 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 스캔 신호 출력용 클럭 신호(SCCLKs)를 공급하고, 상기 제 3 클럭 신호 버스 라인(11b)는 제 2 댐핑 저항(13b)을 통해 상기 게이트 구동 회로(2)의 상단의 스테이지들에 상기 복수개의 캐리 신호 출력용 클럭 신호(CRCLKs)를 공급한다.At this time, the first clock signal bus line 11a supplies the plurality of scan signal output clock signals SCCLKs to the upper stages of the gate driving circuit 2 through a first damping resistor 13a, , the third clock signal bus line 11b supplies the plurality of carry signal output clock signals CRCLKs to the upper stages of the gate driving circuit 2 through a second damping resistor 13b.

마찬 가지로, 상기 제 1 클럭 신호 버스 라인(11a)의 라인 저항(A)과 상기 제 1 댐핑 저항(13a)의 합이 상기 제 2 클럭 신호 버스 라인(12a)의 라인 저항(B)과 같아지도록 상기 제 1 댐핑 저항(13a)을 조절하고, 상기 제 3 클럭 신호 버스 라인(11b)의 라인 저항(C)과 상기 제 2 댐핑 저항(13b)의 합이 상기 제 4 클럭 신호 버스 라인(12b)의 라인 저항(D)과 같아지도록 상기 제 2 댐핑 저항(13b)을 조절한다.Similarly, the sum of the line resistance A of the first clock signal bus line 11a and the first damping resistance 13a is equal to the line resistance B of the second clock signal bus line 12a The first damping resistor 13a is adjusted so that the sum of the line resistance C of the third clock signal bus line 11b and the second damping resistor 13b is equal to the fourth clock signal bus line 12b. ), the second damping resistor 13b is adjusted to be equal to the line resistance D.

이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.The present invention described above is not limited to the above-described embodiments and the accompanying drawings, and it is common in the technical field to which the present invention pertains that various substitutions, modifications, and changes are possible without departing from the technical spirit of the present invention. It will be clear to those who have the knowledge of

1: 표시 패널 2: 게이트 구동 회로
3: 데이터 구동 회로 4: 타이밍 컨트롤러
10: 노드 제어부 20: 출력부
11a, 11b, 12a, 12b: 클럭 신호 버스 라인
13a, 13b: 댐핑 저항
1: Display panel 2: Gate driving circuit
3: Data driving circuit 4: Timing controller
10: node control unit 20: output unit
11a, 11b, 12a, 12b: clock signal bus line
13a, 13b: damping resistor

Claims (6)

복수개의 클럭 신호를 출력하는 타이밍 콘트롤러;
종속적으로 접속되어 상기 복수개의 클럭 신호 타이밍에 맞추어 순차적으로 스캔 신호를 출력하는 복수개의 스테이지를 구비한 게이트 구동 회로;
상기 게이트 구동 회로의 상단의 스테이지들에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 클럭 신호를 공급하는 제 1 클럭 신호 버스 라인; 그리고
상기 게이트 구동 회로의 하단의 스테이지들에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 클럭 신호를 공급하는 제 2 클럭 신호 버스 라인을 구비하고,
상기 제 1 클럭 신호 버스 라인은 댐핑 저항을 통해 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 클럭 신호를 공급하며,
상기 제 1 클럭 신호 버스 라인의 라인 저항과 상기 댐핑 저항의 합이 상기 제 2 클럭 신호 버스 라인의 라인 저항과 같아지는 평판 표시 장치.
a timing controller outputting a plurality of clock signals;
a gate driving circuit having a plurality of stages connected to each other and sequentially outputting scan signals according to timings of the plurality of clock signals;
a first clock signal bus line for supplying the plurality of clock signals output from the timing controller to upper stages of the gate driving circuit; and
a second clock signal bus line for supplying the plurality of clock signals output from the timing controller to the lower stages of the gate driving circuit;
the first clock signal bus line supplies the plurality of clock signals to the upper stages of the gate driving circuit through a damping resistor;
The sum of the line resistance of the first clock signal bus line and the damping resistance is equal to the line resistance of the second clock signal bus line.
삭제delete 삭제delete 복수개의 스캔 신호 출력용 클럭 신호와 복수개의 캐리 신호 출력용 클럭 신호를 출력하는 타이밍 콘트롤러;
종속적으로 접속되어 상기 스캔 신호 출력용 클럭 신호와 상기 캐리 신호 출력용 복수개의 클럭 신호 타이밍에 맞추어 순차적으로 스캔 신호 및 캐리 신호를 출력하는 복수개의 스테이지를 구비한 게이트 구동 회로;
상기 게이트 구동 회로의 상단의 스테이지들의 스캔 신호 출력부에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 스캔 신호 출력용 클럭 신호를 공급하는 제 1 클럭 신호 버스 라인;
상기 게이트 구동 회로의 하단의 스테이지들의 스캔 신호 출력부에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 스캔 신호 출력용 클럭 신호를 공급하는 제 2 클럭 신호 버스 라인;
상기 게이트 구동 회로의 상단의 스테이지들의 캐리 신호 출력부에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 캐리 신호 출력용 클럭 신호를 공급하는 제 3 클럭 신호 버스 라인;
상기 게이트 구동 회로의 하단의 스테이지들의 캐리 신호 출력부에 상기 타이밍 콘트롤러에서 출력되는 상기 복수개의 캐리 신호 출력용 클럭 신호를 공급하는 제 4 클럭 신호 버스 라인을 구비하고,
상기 제 1 및 제 3 클럭 신호 버스 라인은 각각 제 1 및 제 2 댐핑 저항을 통해 상기 게이트 구동 회로의 상단의 스테이지들에 상기 복수개의 스캔 신호 출력용 클럭 신호 및 캐리 신호 출력용 클럭 신호를 공급하며,
상기 제 1 클럭 신호 버스 라인의 라인 저항과 상기 제 1댐핑 저항의 합이 상기 제 2 클럭 신호 버스 라인의 라인 저항과 같고,
상기 제 3 클럭 신호 버스 라인의 라인 저항과 상기 제 2댐핑 저항의 합이 상기 제 4 클럭 신호 버스 라인의 라인 저항과 같아지는 평판 표시 장치.
a timing controller for outputting a plurality of scan signal output clock signals and a plurality of carry signal output clock signals;
a gate driving circuit having a plurality of stages sequentially connected to output a scan signal and a carry signal according to timings of the clock signal for outputting the scan signal and the plurality of clock signals for outputting the carry signal;
a first clock signal bus line for supplying the clock signals for outputting the plurality of scan signals outputted from the timing controller to the scan signal output units of the upper stages of the gate driving circuit;
a second clock signal bus line for supplying the clock signals for outputting the plurality of scan signals outputted from the timing controller to the scan signal output units of the lower stages of the gate driving circuit;
a third clock signal bus line for supplying the clock signals for outputting the plurality of carry signals outputted from the timing controller to carry signal output units of the upper stages of the gate driving circuit;
and a fourth clock signal bus line for supplying the clock signals for outputting the plurality of carry signals output from the timing controller to carry signal output units of stages at the lower end of the gate driving circuit,
The first and third clock signal bus lines supply the plurality of scan signal output clock signals and carry signal output clock signals to the upper stages of the gate driving circuit through first and second damping resistors, respectively;
a sum of the line resistance of the first clock signal bus line and the first damping resistance is equal to the line resistance of the second clock signal bus line;
The sum of the line resistance of the third clock signal bus line and the second damping resistance is equal to the line resistance of the fourth clock signal bus line.
삭제delete 삭제delete
KR1020170166880A 2017-12-06 2017-12-06 Flat panel display device KR102437181B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170166880A KR102437181B1 (en) 2017-12-06 2017-12-06 Flat panel display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170166880A KR102437181B1 (en) 2017-12-06 2017-12-06 Flat panel display device

Publications (2)

Publication Number Publication Date
KR20190066956A KR20190066956A (en) 2019-06-14
KR102437181B1 true KR102437181B1 (en) 2022-08-26

Family

ID=66846672

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170166880A KR102437181B1 (en) 2017-12-06 2017-12-06 Flat panel display device

Country Status (1)

Country Link
KR (1) KR102437181B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113971940B (en) 2020-07-24 2023-03-10 京东方科技集团股份有限公司 Gate drive circuit and display panel

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005234212A (en) * 2004-02-19 2005-09-02 Seiko Epson Corp Electrooptical apparatus, its driving circuit, and electronic equipment

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100898784B1 (en) * 2002-10-14 2009-05-20 엘지디스플레이 주식회사 Liquid Crystal Display Device And Driving Method Thereof
KR101341010B1 (en) * 2007-09-13 2013-12-13 엘지디스플레이 주식회사 A Shift Register
KR101992889B1 (en) * 2012-08-08 2019-06-25 엘지디스플레이 주식회사 Shift register

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005234212A (en) * 2004-02-19 2005-09-02 Seiko Epson Corp Electrooptical apparatus, its driving circuit, and electronic equipment

Also Published As

Publication number Publication date
KR20190066956A (en) 2019-06-14

Similar Documents

Publication Publication Date Title
KR102437170B1 (en) Gate driver and Flat Panel Display Device including the same
US10546520B2 (en) Gate driver and flat panel display device including the same
KR102171259B1 (en) Liquid crystal display device for improving crosstalk characteristic
EP2993663B1 (en) Liquid crystal display device
KR101857808B1 (en) Scan Driver and Organic Light Emitting Display Device using thereof
US9865217B2 (en) Method of driving display panel and display apparatus
KR102410631B1 (en) Organic Light Emitting Diode Display Device
US10741132B2 (en) Shift register circuit and driving method thereof, gate driving circuit, and display device
JP2007034305A (en) Display device
WO2019053769A1 (en) Display device and driving method thereof
KR20180066375A (en) Shift Register and Display Device Using the same
KR20140036729A (en) Gate shift register and flat panel display using the same
US9928798B2 (en) Method and device for controlling voltage of electrode
KR102007775B1 (en) Liquid crystal display device and driving method thereof
KR102437181B1 (en) Flat panel display device
KR102401064B1 (en) Gate driving circuit and Flat panel display device using the same
KR102262407B1 (en) Control circuit device and display comprising thereof
KR102416886B1 (en) Gate driving circuit and Flat panel display device using the same
EP3188170B1 (en) Em signal control circuit, em signal control method and organic light emitting display device
KR20200089328A (en) Liquid crystal display panel and its EOA module
KR102437178B1 (en) Gate driver
KR20210082798A (en) Gate driving circuit and display device using the same
KR102633163B1 (en) Display apparatus and method of driving the same
KR102290615B1 (en) Display Device
KR102212454B1 (en) Display Device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant