KR102297034B1 - 표시장치 및 그 구동 방법 - Google Patents

표시장치 및 그 구동 방법 Download PDF

Info

Publication number
KR102297034B1
KR102297034B1 KR1020140179582A KR20140179582A KR102297034B1 KR 102297034 B1 KR102297034 B1 KR 102297034B1 KR 1020140179582 A KR1020140179582 A KR 1020140179582A KR 20140179582 A KR20140179582 A KR 20140179582A KR 102297034 B1 KR102297034 B1 KR 102297034B1
Authority
KR
South Korea
Prior art keywords
data
data line
pixel
pixels
lines
Prior art date
Application number
KR1020140179582A
Other languages
English (en)
Other versions
KR20160072368A (ko
Inventor
김진필
김유관
박성재
임남재
이익수
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140179582A priority Critical patent/KR102297034B1/ko
Priority to US14/868,179 priority patent/US10354604B2/en
Publication of KR20160072368A publication Critical patent/KR20160072368A/ko
Application granted granted Critical
Publication of KR102297034B1 publication Critical patent/KR102297034B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

표시장치는 제1 종의 데이터 라인들 및 제2 종의 데이터 라인들을 포함한다. 상기 제1 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 K번째(K는 홀수 또는 짝수) 화소행의 화소 및 K+1번째 화소행의 화소 중 어느 하나에 연결된다. 상기 제2 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 상기 K번째 화소행의 화소 및 상기 K+1번째 화소행의 화소에 연결된다. 적어도 2개의 상기 제1 종의 데이터 라인들은 연속하여 배치된다.

Description

표시장치 및 그 구동 방법{DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME}
본 발명은 표시장치 및 그 구동 방법에 관한 것으로, 좀 더 상세하게는 반전 구동 방식을 적용하는 표시장치 및 그 구동 방법에 관한 것이다.
다양한 투과형 표시장치가 개발되고 있다. 투과형 표시장치는 액정 표시장치, 전기 영동 표시장치, 일렉트로웨팅 표시장치 등을 포함한다.
액정 표시장치는 액정 분자들의 배열을 변경함으로써 입사된 광의 투과도를 조절한다. 2개의 베이스 기판 사이에 배치된 액정층에 전계를 형성하여 액정 분자들의 배열을 변경한다. 액정 표시장치는 화소들의 광 투과도를 조절하여 영상을 표시한다.
액정 표시장치의 구동 방법은 데이터 라인에 인가되는 데이터 전압의 위상에 따라 라인 반전(line inversion), 컬럼 반전(column inversion), 및 도트 반전(dot inversion) 방식으로 구분된다.
본 발명은 무빙 줄얼룩 현상과 공통전압 리플 현상이 개선된 표시장치를 제공하는 것을 목적으로 한다.
본 발명은 무빙 줄얼룩 현상과 공통전압 리플 현상이 개선된 표시장치의 구동방법을 제공하는 것을 또 다른 목적으로 한다.
본 발명의 실시예에 따른 표시장치는 복수 개의 게이트 라인들, 복수 개의 데이터 라인 그룹들, 및 복수 개의 화소들을 포함한다. 상기 복수 개의 데이터 라인 그룹들 각각은 상기 복수 개의 게이트 라인들의 연장방향을 따라 순차적으로 나열된 8개의 데이터 라인들을 포함한다. 상기 복수 개의 화소들은 상기 복수 개의 게이트 라인들 및 상기 복수 개의 데이터 라인 그룹들의 상기 8개의 데이터 라인들에 연결된다.
상기 8개의 데이터 라인들은 제1 종의 데이터 라인들 및 제2 종의 데이터 라인들을 포함한다. 상기 제1 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 K번째(K는 홀수 또는 짝수) 화소행의 화소 및 K+1번째 화소행의 화소 중 어느 하나에 연결된다. 상기 제2 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 상기 K번째 화소행의 화소 및 상기 K+1번째 화소행의 화소에 연결된다. 적어도 2개의 상기 제1 종의 데이터 라인들은 연속하여 배치된다.
상기 제1 종의 데이터 라인들은 제1, 제2, 제3, 및 제4 데이터 라인들을 포함하고, 상기 제2 종의 데이터 라인들은 제5, 제6, 제7, 및 제8 데이터 라인들을 포함한다. 상기 연속하여 배치된 2개의 상기 제1 종의 데이터 라인들은 상기 제1 데이터 라인 및 상기 제2 데이터 라인으로 정의된다. 상기 제3 데이터 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인과 이격되어 배치되며, 상기 제5 데이터 라인 및 상기 제6 데이터 라인은 상기 제3 데이터 라인과 상기 제1 및 제2 데이터 라인들의 사이에 배치된다.
상기 제4 데이터 라인은 상기 제3 데이터 라인과 연속되어 배치될 수 있다.
상기 제4 데이터 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인과 이격되어 배치되며, 상기 제7 데이터 라인 및 상기 제8 데이터 라인은 상기 제4 데이터 라인과 상기 제1 및 제2 데이터 라인들의 사이에 배치될 수 있다.
상기 제1 데이터 라인은 상기 K+1번째 화소행의 화소에 연결되고, 상기 제2 데이터 라인은 K번째 화소행의 화소에 연결될 수 있다.
상기 제3 데이터 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인 중 상기 제1 데이터 라인에 더 인접하게 배치되고, 상기 제4 데이터 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인 중 상기 제2 데이터 라인에 더 인접하게 배치될 수 있다. 상기 제3 데이터 라인은 상기 K번째 화소행의 화소에 연결되고, 상기 제4 데이터 라인은 K+1번째 화소행의 화소에 연결될 수 있다.
상기 K번째 화소행의 화소들은 상기 제2 데이터 라인, 상기 제3 데이터 라인, 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들에 연결된 제1 내지 제6 화소들을 포함될 수 있다. 상기 K+1번째 화소행의 화소들은 상기 제1 데이터 라인, 상기 제4 데이터 라인, 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들에 연결된 제7 내지 제12 화소들을 포함될 수 있다. 상기 제1 내지 제12 화소들은 2×6 화소행렬을 정의하고, 상기 2×6 화소행렬의 화소들 중 연속하는 2개의 화소열들에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시될 수 있다.
상기 2×6 화소행렬의 화소들 중 제1 화소행에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시할 수 있다. 상기 2×6 화소행렬의 화소들 중 제2 화소행에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시할 수 있다.
상기 제1 데이터 라인 및 상기 제2 데이터 라인은 동일한 극성의 데이터 전압을 수신한다.
상기 제1 데이터 라인은 제1 극성의 데이터 전압을 수신하고, 상기 제3 데이터 라인은 제1 극성과 반대인 제2 극성의 데이터 전압을 수신할 수 있다. 상기 제5 데이터 라인 및 상기 제6 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신할 수 있다.
상기 제5 데이터 라인은 상기 제1 데이터 라인 및 상기 제3 데이터 라인 중 상기 제3 데이터 라인에 더 인접하게 배치되고, 상기 제6 데이터 라인은 상기 제1 데이터 라인 및 상기 제3 데이터 라인 중 상기 제1 데이터 라인에 더 인접하게 배치될 수 있다. 상기 제3 데이터 라인과 상기 제5 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신할 수 있다.
상기 제2 데이터 라인은 제1 극성의 데이터 전압을 수신하고, 상기 제4 데이터 라인은 제1 극성과 반대인 제2 극성의 데이터 전압을 수신할 수 있다. 상기 제7 데이터 라인 및 상기 제8 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신할 수 있다.
상기 제7 데이터 라인은 상기 제2 데이터 라인 및 상기 제4 데이터 라인 중 상기 제2 데이터 라인에 더 인접하게 배치되고, 상기 제8 데이터 라인은 상기 제2 데이터 라인 및 상기 제4 데이터 라인 중 상기 제4 데이터 라인에 더 인접하게 배치될 수 있다. 상기 제2 데이터 라인과 상기 제7 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신할 수 있다.
상기 제1, 제2, 제3, 제4, 제5, 제6, 제7, 및 제8 데이터 라인들은 상기 게이트 라인들의 연장방향을 따라 상기 제3, 제5, 제6, 제1, 제2, 제7, 제8, 및 제4 데이터 라인들의 순서로 배치될 수 있다. 상기 제3, 제5, 제6, 제1 데이터 라인들 중 인접하는 데이터 라인들은 서로 다른 극성의 데이터 전압들을 수신하고, 상기 제2, 제7, 제8, 및 제4 데이터 라인들은 상기 제3, 제5, 제6, 제1 데이터 라인들이 수신한 데이터 전압들과 반대되는 극성의 데이터 전압들을 각각 수신할 수 있다.
본 발명의 실시예에 따른 표시장치의 구동방법은 수평 기간에 상기 제1 게이트 라인에 게이트 신호를 인가하는 단계, 상기 제1 내지 제8 데이터 라인들 중 제1 화소행의 화소들에 연결된 6개의 데이터 라인들에 데이터 전압들을 인가하는 단계, 및 상기 제1 화소행의 화소들에 연결된 6개의 데이터 라인들에 데이터 전압들이 인가될 때, 상기 제1 내지 제8 데이터 라인들 중 제1 화소행의 화소들에 연결되지 않은 2개의 데이터 라인들에 데이터 전압들을 선택적으로 인가하는 단계를 포함한다.
상술한 바에 따르면, 상기 복수 개의 화소들이 도트 반전 구동됨에 따라 무빙 줄얼룩 현상이 감소된다. 상기 제1 종의 데이터 라인들에 인가되는 데이터 전압을 제어함으로써 공통전압 리플 현상이 감소된다.
도 1은 본 발명의 실시예에 따른 표시장치의 개략적인 블록도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치에 인가되는 신호들의 타이밍도이다.
도 3은 도 1에 도시된 화소의 등가 회로도이다.
도 4a는 본 발명의 일 실시예에 따른 표시패널을 도시한 평면도이다.
도 4b는 도 4a의 일부의 화소들을 도시한 평면도이다.
도 5a는 제1 수평구간 동안 동작하는 표시패널을 도시한 평면도이다.
도 5b은 제2 수평구간 동안 동작하는 표시패널을 도시한 평면도이다.
도 6a는 비교예와 본 발명의 일 실시예에 따른 표시장치의 공통전압 리플을 도시한 그래프이다.
도 6b는 비교예에 따른 표시장치의 표시패널을 도시한 평면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
도 1은 본 발명의 실시예에 따른 표시장치의 개략적인 블록도이다. 도 2는 본 발명의 일 실시예에 따른 표시장치에 인가되는 신호들의 타이밍도이다. 도 3은 도 1에 도시된 화소의 등가 회로도이다.
도 1 및 도 2에 도시된 같이, 본 발명의 실시예에 따른 표시장치(1000)는 액정 표시패널(100), 신호 제어부(200), 게이트 드라이버(300), 및 데이터 드라이버(400)를 포함한다. 본 실시예에서 상기 액정 표시패널(100)을 표시패널의 일예로써 설명하지만, 본 발명의 일 실시예에서 상기 액정 표시패널(100)은 전기 영동 표시패널, 일렉트로웨팅 표시패널 등 또 다른 투과형 표시패널로 대체될 있다.
상기 액정 표시패널(100)은 제1 방향(DR1)으로 연장된 게이트 라인들(GL1∼GLn), 상기 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 연장된 데이터 라인들(DL1∼DLm), 및 화소들(PX)을 포함한다. 상기 게이트 라인들(GL1∼GLn)은 상기 제2 방향(DR2)으로 배열되고, 상기 데이터 라인들(DL1∼DLm)은 상기 제1 방향(DR1)으로 재열된다. 상기 화소들(PX)은 상기 게이트 라인들(GL1∼GLn) 중 대응하는 게이트 라인에 인가된 게이트 신호(GS1~GSn)에 의해 활성화(또는 턴-온)된다. 상기 화소들(PX)은 상기 데이터 라인들(DL1∼DLm) 중 대응하는 데이터 라인에 인가된 데이터 전압(DS)를 수신한다.
상기 화소들(PX)은 표시하는 컬러에 따라 복수 개의 그룹들로 구분될 수 있다. 상기 화소들(PX)은 주요색(primary color) 중 하나를 표시할 수 있다. 상기 주요색은 레드, 그린, 블루, 및 화이트를 포함할 수 있다. 한편, 이에 제한되는 것은 아니고, 상기 주요색은 옐로우, 시안, 마젠타 등 다양한 색상을 더 포함할 수 있다.
상기 신호 제어부(200)는 외부의 그래픽 제어부(도시하지 않음)로부터 영상 데이터(RGB) 및 제어 신호를 수신한다. 상기 제어 신호는 프레임 구간들(Fn-1, Fn, Fn+1)을 구별하는 신호인 수직 동기 신호(Vsync), 수평 구간들(1H)을 구별하는 신호, 즉 행 구별 신호인 수평 동기 신호(Hsync), 데이터가 들어오는 구역을 표시하기 위해 데이터가 출력되는 구간 동안만 하이 레벨인 데이터 인에이블 신호(DE) 및 메인 클록 신호(MCLK)를 포함할 수 있다.
상기 신호 제어부(200)는 상기 영상 데이터(RGB)를 상기 데이터 드라이버(400)의 사양에 맞도록 변환하고, 변환된 영상 데이터(D-RGB)를 상기 데이터 드라이버(400)에 출력한다. 상기 신호 제어부(200)는 상기 제어 신호에 근거하여 게이트 제어 신호(GCON) 및 데이터 제어 신호(DCON)를 생성한다. 상기 신호 제어부(200)는 상기 게이트 제어 신호(GCON)를 상기 게이트 드라이버(300)에 출력하고, 상기 데이터 제어 신호(DCON)를 상기 데이터 드라이버(400)에 출력한다.
상기 게이트 제어 신호(GCON)은 주사 시작을 지시하는 주사 시작 신호와 게이트 온 전압의 출력 주기를 제어하는 적어도 하나의 클록 신호, 및 게이트 온 전압의 지속 시간을 한정하는 출력 인에이블 신호를 포함할 수 있다. 상기 데이터 제어 신호(DCON)은 영상 데이터(D-RGB)가 상기 데이터 드라이버(400)로 전송되는 것의 시작을 알리는 수평 시작 신호, 상기 데이터 라인들(DL1~DLm)에 데이터 전압을 인가하라는 로드 신호, 및 공통 전압에 대해 데이터 전압의 극성을 반전시키는 반전 신호를 포함할 수 있다. 상기 로드 신호는 상기 수평 동기 신호(Hsync)와 실질적으로 동일한 주기를 가질 수 있다.
상기 게이트 드라이버(300)는 상기 프레임 구간들(Fn-1, Fn, Fn+1) 동안에 상기 게이트 제어 신호(GCON)에 기초하여 게이트 신호들(GS1~GSn)을 생성하고, 상기 게이트 신호들(GS1~GSn)를 상기 게이트 라인들(GL1~GLn)에 출력한다. 상기 게이트 신호들(GS1~GSn)은 수평 구간들(1H)에 대응하게 순차적으로 출력될 수 있다.
상기 데이터 드라이버(400)는 상기 데이터 제어 신호(DCON)에 기초하여 상기 영상 데이터(D-RGB)에 따른 계조 전압들을 생성하고, 이를 데이터 전압들(DS)로써 상기 데이터 라인들(DL1~DLm)에 출력한다. 상기 데이터 전압들(DS)은 상기 공통 전압에 대하여 양의 값을 갖는 정극성 데이터 전압들과 음의 값을 갖는 부극성 데이터 전압들을 포함할 수 있다. 각각의 상기 수평 구간들(1H) 동안에 상기 데이터 라인들(DL1~DLm)에 인가되는 데이터 전압들 중 일부는 정극성을 갖고, 다른 일부는 부극성을 가질 수 있다. 상기 데이터 전압들(DS)의 극성은 액정의 열화를 방지하기 위하여 프레임 구간들(Fn-1, Fn, Fn+1)에 따라 반전될 수 있다. 상기 데이터 드라이버(400)는 상기 반전 신호에 응답하여 프레임 구간 단위로 반전된 데이터 전압들을 생성할 수 있다.
상기 신호 제어부(200), 상기 게이트 드라이버(300), 및 상기 데이터 드라이버(400) 각각은 적어도 하나의 집적 회로 칩을 포함할 수 있다. 상기 신호 제어부(200), 상기 게이트 드라이버(300), 및 상기 데이터 드라이버(400)는 상기 액정 표시패널(100)에 실장되거나, TCP(tape carrier package)의 형태로 상기 액정 표시패널(100)에 접속될 수 있다. 상기 게이트 드라이버(300) 및 상기 데이터 드라이버(400) 중 적어도 하나는 상기 게이트 라인들(GL1~GLn), 상기 데이터 라인들(DL1~DLm), 및 상기 화소들(PX)과 함께 상기 액정 표시패널(100)에 집적될 수도 있다.
도 3에 도시된 것과 같이, 상기 액정 표시패널(100)은 하부 기판(110), 상기 하부 기판(110)에 마주하는 상부 기판(120), 및 상기 하부 기판(110)과 상기 상부 기판(120) 사이에 배치된 액정층(130)을 포함할 수 있다. 상기 게이트 라인들(GL1∼GLn, 도 1 참조) 중 하나의 게이트 라인(GLk)과 상기 데이터 라인들(DL1~DLm, 도 1 참조) 중 하나의 데이터 라인(DLi)이 도 3에 도시되었다. 상기 게이트 라인(GLk)과 상기 데이터 라인(DLi)은 상기 하부 기판(110)에 배치될 수 있다.
상기 하부 기판(110)과 상기 상부 기판(120) 사이에 화소(PX)가 정의된다. 상기 화소(PX)는 상기 게이트 라인(GLk)과 상기 데이터 라인(DLi)에 연결된 박막 트랜지스터(TR), 상기 박막 트랜지스터(TR)에 연결된 액정 커패시터(Clc) 및 상기 액정 커패시터(Clc)에 병렬 연결된 스토리지 커패시터(Cst)를 포함할 수 있다. 본 발명의 일 실시예에서 상기 스토리지 커패시터(Cst)는 생략할 수 있다.
상기 박막 트랜지스터(TR)의 게이트 전극은 상기 게이트 라인(GLk)과 연결되고, 드레인 전극은 상기 데이터 라인(DLi)과 연결되고, 소스 전극은 상기 액정 커패시터(Clc) 및 상기 스토리지 커패시터(Cst)에 연결된다. 상기 액정 커패시터(Clc)는 2개의 전극으로써 상기 하부 기판(110)에 구비된 화소 전극(PE)과 상기 상부 기판(120)에 구비된 공통 전극(CE)을 포함하며, 유전체로써 상기 액정층(130)을 포함한다. 본 발명의 일 실시예에서 상기 공통 전극(CE)은 상기 하부 기판(110)에 배치될 수 있다. 이때, 상기 화소 전극(PE)과 상기 공통 전극(CE) 중 적어도 어느 하나는 슬릿을 포함할 수 있다.
상기 스토리지 커패시터(Cst)는 2개의 전극으로써 상기 화소 전극(PE)과 스토리지 라인(미도시)을 포함하고, 유전체로써 상기 화소 전극(PE)과 상기 스토리지 라인 사이에 배치된 절연층을 포함할 수 있다. 상기 스토리지 라인에는 일정한 전압 예컨대 상기 공통 전압과 동일한 레벨의 전압이 인가될 수 있다.
상기 상부 기판(120)에는 상기 화소(PX)의 주요색을 표시하기 위해 컬러 필터(CF)가 배치될 수 있다. 본 발명의 일 실시예에서 상기 컬러 필터(CF)는 상기 하부 기판(110)에 구비될 수 있다.
도 4a는 본 발명의 일 실시예에 따른 표시패널을 도시한 평면도이다. 4b는 도 4a의 일부의 화소들을 도시한 평면도이다. 이하, 도 4a 및 도 4b를 참조하여 액정 표시패널에 대해 좀더 상세히 설명한다.
도 4a에는 각각이 8개의 데이터 라인들(DL1~DL8)을 포함하는 2개의 데이터 라인그룹들(DL-G)을 예시적으로 도시하였다. 화소행들(PXLk~PXLk+3)에 각각 연결된 게이트 라인들은 미 도시되었다. 도 4a에서 8개의 데이터 라인들(DL1~DL8)에 연결된 화소들(PX)은 도 3에 도시된 것과 같이, 박막 트랜지스터(TR)를 통해 연결된 것을 의미한다. 상기 화소들(PX)에 표시된 (R), (G), (B), (W)은 상기 화소들(PX)이 표시하는 컬러인 레드, 그린, 블루, 화이트를 각각 의미한다. 상기 화소들(PX)에 표시된 +, -는 상기 화소들(PX)에 인가된 데이터 전압의 극성을 각각 의미한다.
상기 데이터 라인그룹들(DL-G) 각각에 포함된 상기 8개의 데이터 라인들(DL1~DL8)은 제1 종의 데이터 라인들 및 제2 종의 데이터 라인들로 구분된다. 상기 제1 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 K번째(여기서 k는 홀수 또는 짝수) 화소행(PXLk)의 화소 및 K+1번째 화소행(PXLk+1)의 화소 중 어느 하나에 연결된다. 상기 K번째 화소행(PXLk)은 상기 복수 개의 게이트 라인들 중 K번째 게이트 라인에 연결되고, K+1번째 화소행(PXLk+1)은 상기 복수 개의 게이트 라인들 중 K+1번째 게이트 라인에 연결된다. 상기 제2 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 상기 K번째 화소행(PXLk)의 화소 및 상기 K+1번째 화소행(PXLk+1)의 화소에 연결된다. 상기 제1 종의 데이터 라인들은 제1, 제2, 제3, 및 제4 데이터 라인들(DL1, DL2 ,DL3, DL4)을 포함하고, 상기 제2 종의 데이터 라인들은 제5, 제6, 제7, 및 제8 데이터 라인들(DL5, DL6 ,DL7, DL8)을 포함한다.
본 발명의 일 실시예에서 데이터 라인들은 상술한 데이터 라인그룹들(DL-G)과 다른 데이터 라인그룹들(DL-G10)로 정의될 수도 있다. 상기 다른 데이터 라인그룹들(DL-G10)은 상기 데이터 라인그룹들(DL-G)보다 우측으로 시프트된 데이터 라인들을 포함할 수 있다.
상기 데이터 라인그룹들(DL-G)과 상기 다른 데이터 라인그룹들(DL-G10) 각각은 적어도 2개의 상기 제1 종의 데이터 라인들이 연속적으로 배치된다. 상기 데이터 라인그룹들(DL-G)에 포함된 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2)이 연속적으로 배치된다. 여기서 "상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2)이 연속적으로 배치된다"는 것은 "상기 제1 방향(DR1) 상에서 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2) 사이에 화소(PX)가 배치되지 않는다"는 것을 의미한다. 상기 데이터 라인그룹들(DL-G)과 다르게 정의된 상기 데이터 라인그룹들(DL-G10) 각각은 연속적으로 배치된 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2) 및 연속적으로 배치된 제3 데이터 라인(DL3)과 제4 데이터 라인(DL4)을 포함한다. 이하, 상기 데이터 라인그룹들(DL-G)을 중심으로 설명한다.
상기 제1 데이터 라인(DL1)은 제3 화소열(PXC3)에 배치된 화소들 중 및 K+1번째 화소행(PXLk+1)과 K+3번째 화소행(PXLk+3)에 배치된 화소들에 연결된다. 상기 제2 데이터 라인(DL2)은 제4 화소열(PXC4)에 배치된 화소들 중 및 K 번째 화소행(PXLk)과 K+2번째 화소행(PXLk+2)에 배치된 화소들에 연결된다. 상기 제1 데이터 라인(DL1)과 상기 제2 데이터 라인(DL2)은 상기 화소행들(PXLk, PXLk+1, PXLk+2, PXLk+3)에 교번하게 연결된다. 예컨대, 상기 제1 데이터 라인은(DL1) 짝수번째 화소행들의 화소들에 연결되고, 상기 제2 데이터 라인(DL2)은 홀수번째 화소행들의 화소들에 연결될 수 있다.
상기 제3 데이터 라인(DL3)은 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)과 상기 제1 방향(DR1) 상에서 이격되어 배치된다. 여기서, "상기 제3 데이터 라인(DL3)이 연속하는 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)과 이격되어 배치된다"는 것은 "상기 제3 데이터 라인(DL3)과 연속하는 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2) 사이에 화소(PX)가 배치된다"는 것을 의미한다. 상기 제3 데이터 라인(DL3)은 제1 화소열(PXC1)에 배치된 화소들 중 및 K 번째 화소행(PXLk)과 K+2번째 화소행(PXLk+2)에 배치된 화소들에 연결된다.
상기 제5 데이터 라인(DL5) 및 상기 제6 데이터 라인(DL6)이 상기 제3 데이터 라인(DL3)과 상기 제1 및 제2 데이터 라인들(DL1, DL2)의 사이에 배치된다. 상기 제5 데이터 라인(DL5)은 제1 화소열(PXC1)에 배치된 화소들 중 및 K+1번째 화소행(PXLk+1)과 K+3번째 화소행(PXLk+3)에 배치된 화소들에 연결되고, 제2 화소열(PXC1)에 배치된 화소들 중 및 K 번째 화소행(PXLk)과 K+2번째 화소행(PXLk+2)에 배치된 화소들에 연결된다. 상기 제6 데이터 라인(DL6)은 제2 화소열(PXC1)에 배치된 화소들 중 및 K+1번째 화소행(PXLk+1)과 K+3번째 화소행(PXLk+3)에 배치된 화소들에 연결되고, 제3 화소열(PXC3)에 배치된 화소들 중 및 K 번째 화소행(PXLk)과 K+2번째 화소행(PXLk+2)에 배치된 화소들에 연결된다. 즉, 상기 제5 데이터 라인(DL5) 및 상기 제6 데이터 라인(DL6) 각각은 연속하는 2개의 화소열들의 화소들 중 서로 다른 화소행에 배치된 화소들에 교번하게 연결된다.
상기 제4 데이터 라인(DL4)은 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)과 상기 제1 방향(DR1) 상에서 이격되어 배치된다. 상기 제7 데이터 라인(DL7) 및 상기 제8 데이터 라인(DL8)이 상기 제4 데이터 라인(DL4)과 상기 제1 및 제2 데이터 라인들(DL1, DL2)의 사이에 배치된다. 결과적으로, 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7, 및 제8 데이터 라인들(DL1, DL2 ,DL3, DL4, DL5, DL6 ,DL7, DL8) 중 상기 제1 및 제2 데이터 라인들(DL1, DL2)이 상기 데이터 라인그룹(DL-G)의 중앙에 배치되고, 상기 제3 및 제4 데이터 라인들(DL3, DL4)이 상기 데이터 라인그룹(DL-G)의 외측에 배치된다.
연속하여 배치된 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)은 각각의 프레임 구간들(Fn-1, Fn, Fn+1) 동안 동일한 극성의 데이터 전압들(DS)을 수신한다. 프레임 반전되어 프레임 구간들(Fn-1, Fn, Fn+1)마다 인가되는 데이터 전압들(DS)의 극성은 반전될 수 있다. 도 4a는 상기 프레임 구간들(Fn-1, Fn, Fn+1) 중 하나의 프레임 구간(예컨대, 도 2의 Fn 프레임)에 인가되는 데이터 전압들(DS)을 도시하였다. 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)은 부극성(-)의 데이터 전압들(DS)을 수신할 수 있다.
상기 제1 데이터 라인(DL1)이 상기 부극성(-)의 데이터 전압을 수신할 때, 상기 제3 데이터 라인(DL3)은 상기 부극성(-)과 반대인 정극성(+)의 데이터 전압을 수신할 수 있다. 이때, 상기 제5 데이터 라인(DL5) 및 상기 제6 데이터 라인(DL6)은 서로 반대 극성의 데이터 전압들(DS)을 각각 수신할 수 있다.
상기 제1 데이터 라인(DL1) 및 상기 제3 데이터 라인(DL3) 중 상기 제3 데이터 라인(DL3)에 더 인접하게 배치된 상기 제5 데이터 라인(DL5)은 상기 제3 데이터 라인(DL3)에 인가된 데이터 전압의 극성과 반대 극성의 데이터 전압들을 수신한다.
상기 제2 데이터 라인(DL2)이 상기 부극성(-)의 데이터 전압을 수신할 때, 상기 제4 데이터 라인(DL4)은 상기 부극성(-)과 반대인 정극성(+)의 데이터 전압을 수신할 수 있다. 이때, 상기 제7 데이터 라인(DL7) 및 상기 제8 데이터 라인(DL8)은 서로 반대 극성의 데이터 전압들(DS)을 각각 수신할 수 있다.
상기 제2 데이터 라인(DL2) 및 상기 제4 데이터 라인(DL4) 중 상기 제2 데이터 라인(DL2)에 더 인접하게 배치된 상기 제7 데이터 라인(DL7)은 상기 제2 데이터 라인(DL2)에 인가된 데이터 전압의 극성과 반대 극성의 데이터 전압들을 수신한다.
상기 제1 방향(DR1) 상에서 순차적으로 배치된 상기 제3, 제5, 제6, 제1 데이터 라인들(DL3, DL5, DL6, DL1) 중 인접하는 데이터 라인들은 서로 다른 극성의 데이터 전압들을 수신한다. 상기 제2, 제7, 제8, 및 제4 데이터 라인들(DL2, DL7, DL8, DL4)은 상기 제3, 제5, 제6, 제1 데이터 라인들(DL3, DL5, DL6, DL1)이 수신한 데이터 전압들과 반대되는 극성의 데이터 전압들을 각각 수신한다. 앞서 설명한 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7, 및 제8 데이터 라인들(DL1, DL2 ,DL3, DL4, DL5, DL6 ,DL7, DL8)이 수신한 데이터 전압들(DS)의 극성들과 상기 제1, 제2, 제3, 제4, 제5, 제6, 제7, 및 제8 데이터 라인들(DL1, DL2 ,DL3, DL4, DL5, DL6 ,DL7, DL8)과 상기 화소들(PX)의 접속구조의 조합에 의해 상기 화소들(PX)은 도트 반전 구동된다. 상기 복수 개의 화소들(PX)이 도트 반전 구동됨에 따라 무빙 줄얼룩 현상이 감소된다.
도 4b를 참조하여 화소들에 대해 좀더 상세히 설명한다. 도 4b에는 1개의 데이터 라인그룹(DL-G)과 그에 접속된 화소들을 도시하였다.
상기 K번째 화소행(PXLk)의 화소들은 상기 제2 데이터 라인(DL2), 상기 제3 데이터 라인(DL3), 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들(DL5, DL6 ,DL7, DL8)에 연결된 제1 내지 제6 화소들(PX1~PX6)을 포함한다. 상기 K+1번째 화소행(PXLk+1)의 화소들은 상기 제1 데이터 라인(DL1), 상기 제4 데이터 라인(DL4), 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들(DL5, DL6 ,DL7, DL8)에 연결된 제7 내지 제12 화소들(PX7~PX12)을 포함한다. 상기 제5, 제6, 제7, 및 제8 데이터 라인들(DL5, DL6 ,DL7, DL8)은 상기 K번째 화소행(PXLk)의 화소들 중 대응하는 하나의 화소 및 상기 K+1번째 화소행(PXLk+1)의 화소들 중 대응하는 하나의 화소에 연결된다.
상기 제1 내지 제12 화소들(PX1~PX12)은 2×6 화소행렬 화소행렬을 정의한다. 상기 2×6 화소행렬의 화소들 중 연속하는 2개의 화소열들에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시한다. 제1 화소열(도 4b의 PXLk) 및 제2 화소열(도 4b의 PXLk+1)은 레드(R)를 표시하는 제1 화소(PX1), 그린(G)을 표시하는 제2 화소(PX2), 블루(B)를 표시하는 제7 화소(PX7), 화이트(W)를 표시하는 제8 화소(PX8)를 포함한다. 상술한 2개의 화소열들의 화소들 배치는 상기 제1 방향(DR1)을 따라 반복적으로 배치될 수 있다.
본 발명의 일 실시예에서, 상술한 2개의 화소열들의 화소들 배치는 상기 제1 방향(DR1)을 따라 반복적으로 배치될 수 있다. 다만, 적어도 상기 2×6 화소행렬의 화소들(PX1~PX12) 중 제1 화소행(PXLk)에 배치된 4개의 화소들은 레드(R), 그린(G), 블루(B), 화이트(W)를 각각 표시하고, 상기 2×6 화소행렬의 화소들(PX1~PX12) 중 제2 화소행(PXLk+1)에 배치된 4개의 화소들은 레드(R), 그린(G), 블루(B), 화이트(W)를 각각 표시한다.
상기 k번째 게이트 라인에 인가된 k번째 게이트 신호(GSk)에 응답하여 제1 화소행(PXLk)에 배치된 제1 내지 제6 화소들(PX1~PX6)이 활성화된다. 상기 제1 내지 제6 화소들(PX1~PX6)은 상기 제1 내지 제8 데이터 라인들(DL1~DL8) 중 대응하는 데이터 라인들(DL3, DL5, DL6, DL2, DL7, DL8) 에 인가된 데이터 전압들(DS)을 수신한다. 이때 제1 화소행(PXLk)에 배치된 제1 내지 제6 화소들(PX1~PX6)에 접속되지 않은 데이터 라인들(DL1, DL4)에 데이터 전압들을 선택적으로 인가할 수 있다. 공통전압 리플을 감소시키기 위해 상기 제1 및 제4 데이터 라인들(DL1, DL4)에 화소에 인가되지 않는 데이터 전압을 인가할 수 있다. 이에 대한 상세한 설명은 도 5a 내지 도 7b를 참조하여 후술한다.
상기 k번째 게이트 신호(GSk)가 상기 k번째 게이트 라인에 인가된 이후에, 상기 k+1번째 게이트 신호(GSk+1)가 상기 k+1번째 게이트 라인에 인가된다. 상기 k+1번째 게이트 신호(GSk+1)에 응답하여 제2 화소행(PXLk+1)에 배치된 제7 내지 제12 화소들(PX7~PX12)이 활성화된다. 상기 제7 내지 제12 화소들(PX7~PX12)은 상기 제1 내지 제8 데이터 라인들(DL1~DL8) 중 대응하는 데이터 라인들(DL5, DL6, DL1, DL7, DL8, DL4) 에 인가된 데이터 전압들(DS)을 수신한다. 이때 제2 화소행(PXLk+1)에 배치된 제7 내지 제12 화소들(PX7~PX12)에 접속되지 않은 데이터 라인들(DL3, DL2)에 데이터 전압들을 선택적으로 인가할 수 있다.
도 5a는 제1 수평구간 동안 동작하는 표시패널을 도시한 평면도이다. 도 5b은 제2 수평구간 동안 동작하는 표시패널을 도시한 평면도이다.
도 5a를 참조하면, K번째 화소행(PXLk)의 화소들(PX) 전체에 인가되는 데이터 전압들(DS-R) 대비, 상기 제1 수평구간 동안에 일부의 화소들에 인가되는 데이터 전압들(DS-H1)을 별도로 도시하였다. 표시하고자 하는 이미지에 따라 화소들 중 일부의 화소들에만 데이터 전압이 인가될 수 있다. 예컨대, 도 5a에 도시된 것과 같이, 상기 K번째 화소행(PXLk)의 화소들(PX) 중 레드(R) 화소들(PX)만 활성화 될 수 있다. 상기 레드(R) 화소들(PX)은 모두 정극성(+)의 데이터 전압(DS-H1)을 수신할 수 있다. 그에 따라 공통 전압에는 정극성(+) 방향으로 리플이 발생할 수 있다.
본 실시예에 따르면 상기 K번째 화소행(PXLk)의 화소들(PX)에 연결되지 않은 데이터 라인들(DL1)에 데이터 전압을 인가함으로써 상기 공통 전압의 리플을 억제할 수 있다. 정극성(+) 방향으로 리플이 발생할 때, 제1 데이터 라인(DL1)에 부극성(-)의 데이터 전압을 인가하여 상기 공통 전압의 리플을 감소시킬 수 있다. 상기 제1 수평구간 동안 정극성(+)의 데이터 전압(DS-R)을 수신하는 것으로 설정된 제4 데이터 라인(DL4)에는 데이터 전압을 인가하지 않는 것이 바람직하다.
도 5b를 참조하면, K+3번째 화소행(PXLk+3)의 화소들(PX) 전체에 인가되는 데이터 전압들(DS-R) 대비, 상기 제2 수평구간 동안에 일부의 화소들에 인가되는 데이터 전압들(DS-H2)을 별도로 도시하였다. 예컨대, 도 5b에 도시된 것과 같이, 상기 K+3번째 화소행(PXLk+3)의 화소들(PX) 중 레드(R) 화소들(PX)만 활성화 될 수 있다. 상기 레드(R) 화소들(PX)은 모두 부극성(-)의 데이터 전압(DS-H2)을 수신할 수 있다. 그에 따라 공통 전압에는 부극성(-) 방향으로 리플이 발생할 수 있다.
본 실시예에 따르면 상기 K+3번째 화소행(PXLk+3)의 화소들(PX)에 연결되지 않은 데이터 라인들(DL3)에 데이터 전압을 인가함으로써 상기 공통 전압의 리플을 억제할 수 있다. 부극성(-) 방향으로 리플이 발생할 때, 제3 데이터 라인(DL3)에 정극성(+)의 데이터 전압을 인가하여 상기 공통 전압의 리플을 감소시킬 수 있다. 상기 제2 수평구간 동안 부극성(-)의 데이터 전압(DS-R)을 수신하는 것으로 설정된 제2 데이터 라인(DL2)에는 데이터 전압을 인가하지 않는 것이 바람직하다.
도 6a는 비교예와 본 발명의 일 실시예에 따른 표시장치의 공통전압 리플을 도시한 그래프이다. 도 6b는 비교예에 따른 표시장치의 표시패널을 도시한 평면도이다.
제1 그래프(case1)는 도 6b에 도시된 표시패널의 공통전압 리플을 나타내고, 제2 그래프(case2)는 본 발명에 따른 공통전압 리플을 나타낸다. 제2 그래프는 제1 그래프 보다 공통전압 리플의 피크가 감소된 것을 알 수 있다. 이는 도 5a 및 도 5b를 참조하여 설명한 것과 같이, 임의의 화소행이 활성화될 때 상기 화소행의 화소에 연결되지 않은 데이터 라인에 리플 방지용 전압을 인가하였기 때문이다. 그에 반하여 도 6b에 도시된 표시패널을 참조하면, 각각의 화소행들의 화소들이 데이터 라인들과 1 대 1로 연결되었기 때문에 리플 방지용 전압을 인가할 수 없다. 상기 리플 방지용 전압은 화소의 오동작을 유발하기 때문이다.
한편 본 발명은 기재된 실시예에 한정되는 것이 아니고, 본 발명의 사상 및 범위를 벗어나지 않고 다양하게 수정 및 변형을 할 수 있음은 이 기술 분야에서 통상의 지식을 가진 자에게는 자명하다. 따라서, 그러한 변형예 또는 수정예들은 본 발명의 특허청구범위에 속한다 해야 할 것이다.
100: 액정 표시패널 200: 신호 제어부
300: 게이트 드라이버 400: 데이터 드라이버
PXL1, PXL2: 화소행 PXC1~PXC6: 화소열

Claims (15)

  1. 복수 개의 게이트 라인들;
    각각이 상기 복수 개의 게이트 라인들의 연장 방향인 제1 방향을 따라 순차적으로 나열된 8개의 데이터 라인들을 포함하는 복수 개의 데이터 라인 그룹들; 및
    상기 복수 개의 게이트 라인들 및 상기 복수 개의 데이터 라인 그룹들의 상기 8개의 데이터 라인들에 연결된 복수 개의 화소들을 포함하고,
    상기 8개의 데이터 라인들은 제1 종의 데이터 라인들 및 제2 종의 데이터 라인들을 포함하고,
    상기 제1 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 K번째(K는 홀수 또는 짝수) 화소행의 화소 및 K+1번째 화소행의 화소 중 어느 하나에 연결되고,
    상기 제2 종의 데이터 라인들 각각은 서로 다른 화소열에 배치된 상기 K번째 화소행의 화소 및 상기 K+1번째 화소행의 화소에 연결되며,
    적어도 2개의 상기 제1 종의 데이터 라인들은 연속하여 배치되고,
    상기 제1 종의 데이터 라인들은 제1, 제2, 제3 및 제4 데이터 라인들을 포함하고, 상기 제2 종의 데이터 라인들은 제5, 제6, 제7 및 제8 데이터 라인들을 포함하며,
    상기 제1 내지 제8 데이터 라인들은 상기 제1 방향을 따라 제3, 제5, 제6, 제1, 제2, 제7, 제8, 제4 데이터 라인 순으로 배열된 표시장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 제1 항에 있어서,
    상기 제1 데이터 라인은 상기 K+1번째 화소행의 화소에 연결되고, 상기 제2 데이터 라인은 K번째 화소행의 화소에 연결된 표시장치.
  6. 제5 항에 있어서,
    상기 제3 데이터 라인은 상기 K번째 화소행의 화소에 연결되고, 상기 제4 데이터 라인은 K+1번째 화소행의 화소에 연결된 표시장치.
  7. 제6 항에 있어서,
    상기 K번째 화소행의 화소들은 상기 제2 데이터 라인, 상기 제3 데이터 라인, 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들에 연결된 제1 내지 제6 화소들을 포함하고,
    상기 K+1번째 화소행의 화소들은 상기 제1 데이터 라인, 상기 제4 데이터 라인, 및 상기 제5, 제6, 제7, 및 제8 데이터 라인들에 연결된 제7 내지 제12 화소들을 포함하고,
    상기 제1 내지 제12 화소들은 2Х6 화소행렬을 정의하고, 상기 2Х6 화소행렬의 화소들 중 연속하는 2개의 화소열들에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시하는 표시장치.
  8. 제7 항에 있어서,
    상기 2Х6 화소행렬의 화소들 중 제1 화소행에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시하고,
    상기 2Х6 화소행렬의 화소들 중 제2 화소행에 배치된 4개의 화소들은 레드, 그린, 블루, 화이트를 각각 표시하는 표시장치.
  9. 제6 항에 있어서,
    상기 제1 데이터 라인 및 상기 제2 데이터 라인은 동일한 극성의 데이터 전압을 수신하는 표시장치.
  10. 제9 항에 있어서,
    상기 제1 데이터 라인은 제1 극성의 데이터 전압을 수신하고, 상기 제3 데이터 라인은 제1 극성과 반대인 제2 극성의 데이터 전압을 수신하고,
    상기 제5 데이터 라인 및 상기 제6 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신하는 표시장치.
  11. 제10 항에 있어서,
    상기 제3 데이터 라인과 상기 제5 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신하는 표시장치.
  12. 제9 항에 있어서,
    상기 제2 데이터 라인은 제1 극성의 데이터 전압을 수신하고, 상기 제4 데이터 라인은 제1 극성과 반대인 제2 극성의 데이터 전압을 수신하고,
    상기 제7 데이터 라인 및 상기 제8 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신하는 표시장치.
  13. 제12 항에 있어서,
    상기 제2 데이터 라인과 상기 제7 데이터 라인은 서로 반대 극성의 데이터 전압들을 각각 수신하는 표시장치.
  14. 제6 항에 있어서,
    상기 제3, 제5, 제6, 제1 데이터 라인들 중 인접하는 데이터 라인들은 서로 다른 극성의 데이터 전압들을 수신하고, 상기 제2, 제7, 제8, 및 제4 데이터 라인들은 상기 제3, 제5, 제6, 제1 데이터 라인들이 수신한 데이터 전압들과 반대되는 극성의 데이터 전압들을 각각 수신하는 표시장치.
  15. 삭제
KR1020140179582A 2014-12-12 2014-12-12 표시장치 및 그 구동 방법 KR102297034B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140179582A KR102297034B1 (ko) 2014-12-12 2014-12-12 표시장치 및 그 구동 방법
US14/868,179 US10354604B2 (en) 2014-12-12 2015-09-28 Display apparatus and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140179582A KR102297034B1 (ko) 2014-12-12 2014-12-12 표시장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20160072368A KR20160072368A (ko) 2016-06-23
KR102297034B1 true KR102297034B1 (ko) 2021-09-06

Family

ID=56111759

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140179582A KR102297034B1 (ko) 2014-12-12 2014-12-12 표시장치 및 그 구동 방법

Country Status (2)

Country Link
US (1) US10354604B2 (ko)
KR (1) KR102297034B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102401648B1 (ko) * 2017-06-07 2022-05-26 삼성디스플레이 주식회사 액정 표시 장치
CN114442354B (zh) * 2020-10-30 2023-10-20 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3365357B2 (ja) 1999-07-21 2003-01-08 日本電気株式会社 アクティブマトリクス型液晶表示装置
KR20060132122A (ko) 2005-06-17 2006-12-21 삼성전자주식회사 액정 표시 장치와 그 구동 방법
KR101304417B1 (ko) 2006-11-14 2013-09-06 삼성디스플레이 주식회사 액정 표시 장치
KR101430149B1 (ko) * 2007-05-11 2014-08-18 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101385225B1 (ko) * 2007-05-18 2014-04-14 삼성디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101560413B1 (ko) 2009-07-28 2015-10-14 엘지디스플레이 주식회사 액정표시장치
KR101994271B1 (ko) * 2011-10-12 2019-07-01 삼성디스플레이 주식회사 표시장치
US9368077B2 (en) * 2012-03-14 2016-06-14 Apple Inc. Systems and methods for adjusting liquid crystal display white point using column inversion
KR101441395B1 (ko) 2012-07-05 2014-09-17 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
KR102037688B1 (ko) 2013-02-18 2019-10-30 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
KR20160072368A (ko) 2016-06-23
US20160171940A1 (en) 2016-06-16
US10354604B2 (en) 2019-07-16

Similar Documents

Publication Publication Date Title
US10643558B2 (en) Driving method of display panel, display panel and display device
CN103996383B (zh) 显示设备
KR102243267B1 (ko) 표시 장치
KR102306598B1 (ko) 표시 장치
JP6301055B2 (ja) 表示装置
KR102255745B1 (ko) 표시 장치
KR102498791B1 (ko) 표시 장치
US9984636B2 (en) Display device and driving method thereof
KR101906182B1 (ko) 표시장치
KR102542314B1 (ko) 표시 장치
KR20100075023A (ko) 표시 장치
KR102303277B1 (ko) 표시 장치
EP2991070A1 (en) Display apparatus
KR102269487B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP2016157112A (ja) 表示装置
EP3054443A1 (en) Display apparatus
KR20150073491A (ko) 액정 표시 장치 및 그의 구동 방법
US20160217754A1 (en) Display device and driving method thereof
US10043463B2 (en) Display apparatus and method of driving the same
US9721517B2 (en) Display device
KR102297034B1 (ko) 표시장치 및 그 구동 방법
KR102279815B1 (ko) 액정 표시 장치 및 그 구동방법
KR20170088011A (ko) 표시 장치
KR102653295B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101504560B1 (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right