KR102153052B1 - 표시장치와, 그 구동 방법 및 타이밍 컨트롤러 - Google Patents

표시장치와, 그 구동 방법 및 타이밍 컨트롤러 Download PDF

Info

Publication number
KR102153052B1
KR102153052B1 KR1020140117037A KR20140117037A KR102153052B1 KR 102153052 B1 KR102153052 B1 KR 102153052B1 KR 1020140117037 A KR1020140117037 A KR 1020140117037A KR 20140117037 A KR20140117037 A KR 20140117037A KR 102153052 B1 KR102153052 B1 KR 102153052B1
Authority
KR
South Korea
Prior art keywords
data
sensing
clock signal
integrated circuits
driving integrated
Prior art date
Application number
KR1020140117037A
Other languages
English (en)
Other versions
KR20160028584A (ko
Inventor
안재성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140117037A priority Critical patent/KR102153052B1/ko
Priority to CN201510553057.9A priority patent/CN105390084B/zh
Priority to US14/842,284 priority patent/US10096281B2/en
Publication of KR20160028584A publication Critical patent/KR20160028584A/ko
Application granted granted Critical
Publication of KR102153052B1 publication Critical patent/KR102153052B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 실시예들은, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하지 못하여 발생하는 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해줄 수 있는 표시장치와, 그 구동 방법 및 타이밍 컨트롤러에 관한 것이다.

Description

표시장치와, 그 구동 방법 및 타이밍 컨트롤러{DISPLAY DEVICE, DRIVING METHOD OF THE SAME, AND TIMING CONTROLLER}
본 실시예들은 표시장치와, 그 구동 방법 및 타이밍 컨트롤러에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 타입의 표시장치가 활용되고 있다.
이러한 표시장치의 표시패널의 구동 시간이 길어짐에 따라, 표시패널의 열화(Degradation) 현상이 나타나고, 이로 인해, 표시패널의 디스플레이 특성에 대한 균일도(Uniformity)가 나빠질 수 있다.
이러한 표시패널의 균일도를 나쁘게 하는 표시패널의 열화 현상은, 표시패널의 각 서브픽셀에 형성된 회로 소자의 고유 특성치의 변화 및 이동(Shift)과, 표시패널의 각 서브픽셀에 형성된 회로 소자 간의 고유 특성치 편차가 주된 이유가 된다.
여기서, 표시패널의 각 서브픽셀에 형성된 회로 소자에는, 적어도 하나의 트랜지스터 등을 포함할 수 있으며, 예를 들어, 표시패널이 유기발광표시패널인 경우, 각 서브픽셀에는, 1개의 유기발광다이오드(Organic Light Emitting Diode), 2개 이상의 트랜지스터(Transistor), 1개 이상의 캐패시터(Capacitor) 등의 회로 소자를 포함할 수 있다.
이러한 회로 소자의 고유 특성치는, 트랜지스터의 문턱 전압, 이동도 등을 포함할 수 있으며, 유기발광다이오드의 문턱 전압 등을 포함할 수 있다.
전술한 바와 같이, 회로 소자의 고유 특성치의 변화 및 이동 현상, 회로 소자 간의 고유 특성치 편차가 발생하여 표시패널의 디스플레이 특성이 나빠진 경우, 표시패널을 센싱하여, 즉, 표시패널의 각 서브픽셀에 형성된 회로 소자(예: 트랜지스터, 유기발광다이오드 등)의 고유 특성치를 센싱하여 이를 보상해주는 기술이 제안되고 있다.
전술한 바와 같은 보상 기술 적용을 위해, 다수의 센싱 구성은 표시패널을 센싱하여 센싱데이터를 순차적으로 보상 구성으로 전송해주고, 보상 구성은 다수의 센싱 구성 각각에서 순차적으로 전송된 센싱데이터를 내부의 클럭 신호를 수신 및 획득하여 획득된 센싱데이터를 토대로 보상 기능을 수행한다.
이때, 종래에는, 다수의 센싱 구성 각각에서 순차적으로 전송된 센싱데이터와 보상 구성에서 이용되는 내부의 클럭 신호 간의 동기화가 여러 이유에 의해 되지 못하는 문제점이 있어 왔다.
이와 같은 비동기화 문제로 인해, 보상 구성은 센싱 데이터를 정상적으로 획득하지 못하여 보상 기능을 정상적으로 수행하지 못하게 되고, 결과적으로, 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상이 초래되었다.
본 실시예들의 목적은, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하지 못하여 발생하는 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해주는 데 있다.
본 실시예들의 또 다른 목적은, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 간의 위상 차이가 있더라도, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공하는 데 있다.
본 실시예들의 다른 목적은, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 이용하여, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 생성하기 위하여, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜, 동기화된 클럭 신호를 안정적으로 생성하는 데 있다.
일 실시예는, 전송시작코드와 센싱데이터를 포함하는 데이터를 순차적으로 전송하는 다수의 센싱부와, 동기화된 클럭 신호에 따라, 다수의 센싱부 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 획득하는 센싱데이터 획득부와, 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부를 포함하는 표시장치를 제공한다.
위에서 언급한 동기화된 클럭 신호는, 다수의 센싱부 각각에서 순차적으로 전송된 데이터의 트랜지션(Transition) 구간과 모두 회피되는 클럭 에지(Clock Edge)를 갖는 클럭 신호이다.
다른 실시예는, 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계와, 클럭 신호를 이용하여 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터에서 전송시작코드의 인식 가능 여부를 판단하는 단계와, 전송시작코드의 인식이 불가능한 것으로 판단되면, 전송시작코드의 인식이 가능할 때까지 클럭 신호를 변경하는 단계와, 전송시작코드의 인식이 가능한 것으로 판단되면, 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터에서 센싱데이터를 획득하는 단계와, 센싱데이터를 토대로 보상 프로세스를 수행하는 단계를 포함하는 표시장치의 구동 방법을 제공한다.
또 다른 실시예는, 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계와, 클럭 신호의 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하는지 판단하는 단계와, 다수의 데이터 구동 집적회로 중 적어도 하나로부터 수신된 데이터의 트랜지션 구간에 클럭 신호의 클럭 에지가 있다고 판단된 경우, 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하도록 클럭 신호를 변경하는 단계와, 클럭 신호의 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하는 것으로 판단된 경우, 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터로부터 센싱데이터를 획득하는 단계와, 센싱데이터를 토대로 보상 프로세스를 수행하는 단계를 포함하는 표시장치의 구동 방법을 제공한다.
또 다른 실시예에서, 클럭 신호를 변경하는 단계는, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서 클럭 신호를 변경할 수 있다.
또 다른 실시예는, 다수의 데이터 구동 집적회로 각각으로부터 데이터를 수신하는 수신부와, 동기화된 클럭 신호에 따라, 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터로부터 센싱데이터를 획득하는 센싱데이터 획득부와, 센싱데이터 획득부에 의해 획득된 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부를 포함하는 타이밍 컨트롤러를 제공한다.
위에서 언급한 동기화된 클럭 신호는, 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션(Transition) 구간과 모두 회피되는 클럭 에지(Clock Edge)를 갖는 클럭 신호일 수 있다.
또 따른 실시예는, 다수의 데이터 구동 집적회로 각각으로부터 트랜지션 구간이 서로 다른 데이터를 수신하는 수신부와, 트랜지션 구간이 서로 다른 데이터로부터 센싱데이터를 획득하는 센싱데이터 획득부와, 센싱데이터 획득부에 의해 획득된 상기 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부를 포함하는 타이밍 컨트롤러를 제공한다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하지 못하여 발생하는 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해줄 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 간의 위상 차이가 있더라도, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 이용하여, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 생성하기 위하여, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜, 동기화된 클럭 신호를 안정적으로 생성할 수 있다.
도 1은 실시예들에 따른 표시장치의 개략적인 시스템 구성도이다.
도 2는 실시예들에 따른 표시장치에서, 각 서브픽셀 구조를 예시적으로 나타낸 도면이다.
도 3은 실시예들에 따른 표시장치의 센싱 및 보상 시스템을 나타낸 도면이다.
도 4는 실시예들에 따른 표시장치의 센싱 및 보상 시스템을 나타낸 다른 도면이다.
도 5는 실시예들에 따른 표시장치에서, 다수의 센싱부 각각에서 전송하는 데이터의 저전압 차등 시그널 구조를 나타낸 도면이다.
도 6은 실시예들에 따른 표시장치에서, 데이터와 동기화되지 않은 클럭 신호 를 예시적으로 나타낸 도면이다.
도 7은 실시예들에 따른 표시장치에서, 데이터와 동기화된 클럭 신호를 예시적으로 나타낸 도면이다.
도 8은 실시예들에 따른 표시장치의 구동 방법에 대한 흐름도이다.
도 9는 실시예들에 따른 표시장치의 구동 방법에 대한 다른 흐름도이다.
도 10은 실시예들에 따른 표시장치의 구동 방법에서 데이터와 동기화된 클럭 신호를 생성하는 방법을 예시적으로 나타낸 도면이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 1을 참조하면, 실시예들에 따른 표시장치(100)는, m개의 데이터 라인(DL1, ... , DLm, m: 자연수) 및 n개의 게이트 라인(GL1, ... , GLn, n: 자연수)이 형성된 표시패널(110)과, m개의 데이터 라인(DL1, ... , DLm)을 구동하는 데이터 구동부(120)와, n개의 게이트 라인(GL1, ... , GLn)을 순차적으로 구동하는 게이트 구동부(130)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하는 타이밍 컨트롤러(140) 등을 포함한다.
표시패널(110)에는, 1개의 데이터 라인 및 1개 또는 2개 이상의 게이트 라인이 서로 교차되는 지점마다 1개의 서브픽셀(P: Sub Pixel)이 형성된다. 그리고, 3개의 서브픽셀(적색 서브픽셀(R), 녹색 서브픽셀(G), 청색 서브픽셀(B)) 또는 4개의 서브픽셀(적색 서브픽셀(R), 흰색 서브픽셀(W), 녹색 서브픽셀(G), 청색 서브픽셀(B))은 1개의 픽셀(Pixel)을 구성한다.
타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 인터페이스에서 입력되는 영상 데이터를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Video Data)를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.
이러한 타이밍 컨트롤러(140)는 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위하여, 데이터 제어 신호(DCS: Data Control Signal), 게이트 제어 신호(GCS: Gate Control Signal) 등의 각종 제어 신호를 출력할 수 있다.
게이트 구동부(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 n개의 게이트 라인(GL1, ... , GLn)으로 순차적으로 공급하여 n개의 게이트 라인(GL1, ... , GLn)을 순차적으로 구동한다.
데이터 구동부(120)는, 타이밍 컨트롤러(140)의 제어에 따라, 입력된 영상 데이터(Data)를 메모리(미도시)에 저장해두고, 특정 게이트 라인이 열리면, 해당 영상 데이터(Data)를 아날로그 형태의 데이터 전압(Vdata)으로 변환하여 m개의 데이터 라인(DL1, ... , DLm)으로 공급함으로써, m개의 데이터 라인(DL1, ... , DLm)을 구동한다.
데이터 구동부(120)는 다수의 데이터 구동 집적회로(DIC: Data Driver IC, 소스 구동 집적회로(Source Driver IC)라고도 함)를 포함할 수 있는데, 이러한 다수의 데이터 구동 집적회로는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
게이트 구동부(130)는, 구동 방식에 따라서, 도 1에서와 같이 표시패널(110)의 한 측에만 위치할 수도 있고, 2개로 나누어져 표시패널(110)의 양측에 위치할 수도 있다.
또한, 게이트 구동부(130)는, 다수의 게이트 구동 집적회로(GIC: Gate Driver IC)를 포함할 수 있는데, 이러한 다수의 게이트 구동 집적회로는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
도 1에 간략하게 도시된 표시장치(100)는, 일 예로, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등 중 하나일 수 있다.
전술한 표시패널(110)에 형성된 각 서브픽셀(P)에는, 트랜지스터, 캐패시터 등의 회로 소자가 형성되어 있다. 예를 들어, 표시패널(110)이 유기발광표시패널인 경우, 각 화소에는 유기발광다이오드, 둘 이상의 트랜지스터 및 하나 이상의 캐패시터 등의 회로 소자가 형성되어 있다.
한편, 표시패널(110)에 형성된 각 서브픽셀(P)에 형성된 트랜지스터 등의 각종 회로소자는 고유 특성치를 갖는다.
예를 들어, 트랜지스터는 문턱전압(Vth: Threshod Voltage), 이동도(Mobility) 등의 고유 특성치를 갖는다.
이러한 고유 특성치는 트랜지스터마다 조금씩 차이가 날 수 있다. 이로 인해, 각 서브픽셀의 휘도 차이가 발생할 수 있다.
특히, 트랜지스터는 구동 시간이 증가함에 따라 열화(Degradation)가 진행되고, 그 열화 정도 차이에 따라, 트랜지스터마다 고유 특성치의 편차가 더욱 커질 수 있으며, 이로 인해, 서브픽셀 간의 휘도 편차가 더욱 심해질 수 있다.
따라서, 본 실시예들에 따른 표시장치(100)는, 각 서브픽셀에 형성된 트랜지스터 등의 회로소자에 대한 고유 특성치(예: 문턱전압, 이동도 등)를 센싱하는 센싱 기능과, 회로소자 간의 고유 특성치를 센싱한 결과(센싱 데이터)를 토대로 회로소자 간의 고유 특성치 편차, 즉, 서브픽셀 간의 휘도 편차를 보상해주기 위하여, 각 서브픽셀로 공급될 데이터를 변경하는 데이터 보상을 진행하는 보상 기능을 제공할 수 있다.
아래에서는, 센싱 기능을 위한 서브픽셀 구조를 도 2를 참조하여 예시적으로 설명한다.
도 2는 실시예들에 따른 표시패널(110)이 유기발광표시패널인 경우, 각 서브픽셀 구조를 예시적으로 나타낸 도면이다.
도 2를 참조하면, 각 서브픽셀은, 1개의 유기발광다이오드(OLED)를 구동하기 위하여, 3개의 트랜지스터(DT, T1, T2) 및 1개의 캐패시터(Cstg)를 포함하는 3T(Transistor)1C(Capacitor) 구조를 갖는다.
도 2를 참조하면, 구동 트랜지스터(DT: Driving Transistor)는, 구동전압 라인(DVL: Driving Voltage Line)에서 공급된 구동전압(EVDD)이 인가되는 제3노드(N3)와 유기발광다이오드(OLED) 사이에 연결되어, 유기발광다이오드(OLED)를 구동한다.
제1트랜지스터(T1)는, 제1게이트 라인(GL1)에서 공급된 제1스캔 신호(SCAN)에 따라 제어되며, 데이터 전압(Vdata)을 공급하는 데이터 라인(DL: Data Line)과 구동 트랜지스터(DT)의 제1노드(N1, 게이트 노드) 사이에 연결된다. 여기서, 제1트랜지스터(T1)은 스위칭 트랜지스터(Switching Transistor)라고도 한다.
스토리지 캐패시터(Cstg: Storage Capacitor)는 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결되고, 한 프레임 동안, 일정 전압을 유지하는 역할을 한다.
제2트랜지스터(T2)는, 제2게이트 라인(GL2)에서 공급된 제2스캔 신호(SENSE)에 의해 제어되며, 기준전압 라인(RVL: Reference Voltage Line)에서 공급된 기준전압(Vref: Reference Voltage)이 인가되는 제4노드(N4)와 구동 트랜지스터(DT)의 제2노드(N2) 사이에 연결된다. 여기서, 제2트랜지스터(T2)는 센싱 트랜지스터(Sensing Transistor)라고도 한다.
한편, 기준전압 라인(RVL)의 일 측에는 스위치(SW)가 연결된다.
이 스위치(SW)는, 스위칭 타이밍 제어 신호에 따라, 기준전압 라인(RVL)으로 기준전압(Vref)이 공급되도록 하거나, 센싱부(SU: Sensing Unit, 200)를 기준전압 라인(RVL)에 연결해줄 수 있다. 여기서, 센싱부(200)는, 일 예로, 아날로그 디지털 컨버터(ADC: Analog Digital Converter)로 구현될 수 있다.
만약, 제2트랜지스터(T2)가 턴 온 된 상태에서, 스위치(SW)가 센싱 유닛(200)을 기준전압 라인(RVL)에 연결해주면, 센싱부(200)는 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 센싱할 수 있다.
이때, 기준전압 라인(RVL)은 구동 트랜지스터(DT)의 제2노드(N2)의 전압이 센싱되도록 하는 센싱 라인(Sensing Line)에 해당한다.
위에서 언급한 스위칭 타이밍 제어 신호는, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 디스플레이 모드(Display Mode) 또는 센싱 모드(Sensing Mode)의 구동 동작에 맞게 설정해주기 위하여, 스위칭 동작(On/Off)을 제어하는 신호로서, 타이밍 컨트롤러(140)로부터 출력될 수 있다.
한편, 위에서 언급한 센싱 라인에 해당하는 기준전압 라인(RVL)은 1개의 서브픽셀 열(Sub Pixel Column)마다 1개씩 형성되어 있거나, 2개 또는 3개 또는 4개의 서브픽셀 열마다 1개씩 형성되어 있을 수 있다.
예를 들어, 1개의 픽셀이 RWGB 서브픽셀 구조, 즉, 적색 서브픽셀(R), 흰색 서브픽셀(W), 녹색 서브픽셀(G), 청색 서브픽셀(B)으로 구성된 경우, 기준전압 라인(RVL)은 흰색 서브픽셀(W)의 열과 녹색 서브픽셀(G)의 열 사이마다 1개씩 형성되어 있을 수 있다.
1개의 센싱 라인, 즉, 1개의 기준전압 라인(RVL)마다 1개의 센싱부(200)가 연결된다.
각 서브픽셀에서의 구동 트랜지스터(DT)의 고유 특성치(예: 문턱전압, 이동도)의 센싱 방식에 대하여 간략하게 설명하면, 구동 트랜지스터(DT)의 제1노드(N1, 게이트 노드) 및 제2노드(N2, 소스 노드 또는 드레인 노드) 각각에 일정 전압(Vdata, Vref)을 인가하고, 구동 트랜지스터(DT)의 제2노드(N2)를 플로팅(Floating) 시켜, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 부스팅(Boosting) 시키고, 이후, 각 센싱부(200)는, 해당 서브픽셀에서의 구동 트랜지스터(DT)의 제2노드(N2)의 전압이 포화(Saturation)될 때의 전압(N1의 전압(Vdata)과 문턱전압(Vth)만큼 차이가 나는 전압(Vdata-Vth))을 센싱하거나, 구동 트랜지스터(DT)의 제2노드(N2)의 전압에 대한 변화 정도를 센싱하여, 구동 트랜지스터(DT)의 문턱전압 또는 이동도를 센싱한다.
각 센싱부(200)는 센싱된 정보를 포함하는 센싱데이터를 생성하여 보상 구성으로 전송하고, 보상 구성은 센싱데이터를 참조하여 영상 데이터의 보상량을 결정하고 결정된 보상량에 따라 각 서브픽셀로 공급할 영상 데이터를 보상(변경)하여 데이터 구동 집적회로(DIC)로 전송해준다. 이에 따라, 데이터 구동 집적회로(DIC)는 보상된 영상 데이터를 아날로그 형태의 데이터 전압(Vdata)로 변환하여 해당 데이터 라인으로 출력한다.
아래에서는, 전술한 센싱부(200) 및 보상 구성 등에 대하여 더욱 상세하게 설명한다.
도 3은 실시예들에 따른 표시장치(100)의 센싱 및 보상 시스템을 나타낸 도면이다.
도 3을 참조하면, 실시예들에 따른 표시장치(100)의 센싱 및 보상 시스템은, 전송시작(TS: Transfer Start) 코드와 센싱데이터(Sensing Data)를 포함하는 데이터(Data)를 순차적으로 전송하는 N(2≤N≤m)개의 센싱부(SU #1, ... , SU #K, ... , SU #M, ... , SU #N, 200)와, "동기화된 클럭 신호(Synchronized Clock Signal)"에 따라, N개의 센싱부(200) 각각에서 순차적으로 전송된 데이터(Data)로부터 센싱데이터(Sensing Data)를 획득하는 센싱데이터 획득부(320)와, 센싱데이터를 토대로 보상 프로세스(데이터 보상 처리 또는 서브픽셀 보상 또는 휘도 보상 등이라고도 함)를 수행하는 보상부(340) 등을 포함한다.
위에서 언급한 "동기화된 클럭 신호(Synchronized Clock Signal)"는, N개의 센싱부(200) 각각에서 순차적으로 전송된 데이터(Data)와 동기화된 클럭 신호로서, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 트랜지션(Transition) 구간과 모두 회피되는 클럭 에지(Clock Edge)를 갖는 클럭 신호이다. 여기서, 클럭 에지(Clock Edge)는 클럭 신호의 신호 전압 레벨이 바뀌는 지점으로서, 예를 들어, 로우(Low) 레벨에서 하이(High) 레벨로 바뀌는 지점이다.
전술한 바와 같이, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터(Data)와 "동기화된 클럭 신호"를 이용함으로써, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터(Data)를 정상적이고 안정적으로 획득할 수 있고, 이에 따라, 보상 프로세스도 정상적으로 진행되어, 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지할 수 있다.
전술한 다수의 센싱부(200) 각각은, 데이터 구동부(120) 내 다수의 데이터 구동 집적회로(DIC) 각각에 포함될 수 있다. 이 경우, 각 센싱부(200)는 각 데이터 구동 집적회로(DIC)의 내부 구성으로서, 아날로그 전압을 디지털 형태로 변환하는 아날로그 디지털 컨버터(ADC: Analog Digital Converter)일 수 있다.
즉, 다수의 센싱부(200)는, 타이밍 컨트롤러(140)로부터 전송된 샘플링시작신호(SAM: Sampling Start Signal)에 따라, 해당 서브픽셀의 회로 내 센싱노드(도 2의 N2)의 전압을 샘플링하고, 샘플링된 전압을 디지털 비트로 변환하여 아날로그 디지털 컨버터 데이터(ADC Data) 형태의 데이터를 생성할 수 있다.
전술한 바와 같이, 각 센싱부(200)를 각 데이터 구동 집적회로(DIC) 내부의 아날로그 디지털 컨버터(ADC)로 구현함으로써, 각 센싱부(200)는 타이밍 컨트롤러(140)가 인식할 수 있는 디지털 형태의 데이터를 타이밍 컨트롤러(140)로 전송할 수 있고, 이에 따라, 타이밍 컨트롤러(140)는 수신한 데이터로부터 센싱데이터를 인식할 때, 아날로그 디지털 컨버팅 프로세스를 수행하지 않아도 되는 편의를 제공할 수 있다.
또한, 전술한 센싱데이터 획득부(320) 및 보상부(340)는 타이밍 컨트롤러(140)에 포함될 수 있다.
전술한 바와 같이, 각 센싱부(200)가 각 데이터 구동 집적회로(DIC)에 포함되고, 센싱데이터 획득부(320) 및 보상부(340)가 타이밍 컨트롤러(140)에 포함된 경우, 다수의 센싱부(200) 각각은 전송시작코드 및 센싱데이터를 포함하는 데이터를 "아날로그 디지털 컨버터 데이터(ADC Data)" 형태로 타이밍 컨트롤러(140)로 전송할 수 있다.
전술한 바와 같이, 각 센싱부(200)를 각 데이터 구동 집적회로(DIC)에 포함시켜 구현하고, 센싱데이터 획득부(320) 및 보상부(340)를 타이밍 컨트롤러(140)에 포함시켜 구현함으로써, 부품 수를 줄일 수 있고, 데이터 구동 집적회로(DIC) 및 타이밍 컨트롤러(140)의 기존 기능과 연계시켜 센싱 기능 및 보상 기능(센싱데이터 획득 기능 포함)을 효율적으로 구현할 수 있다.
이와 같이, 전술한 바와 같이, 각 센싱부(200)를 각 데이터 구동 집적회로(DIC)에 포함시켜 구현하고, 센싱데이터 획득부(320) 및 보상부(340)를 타이밍 컨트롤러(140)에 포함시켜 구현한 경우의 보상 시스템을 다시 나타낸 것이 도 4이다.
도 4는 실시예들에 따른 표시장치(100)의 센싱 및 보상 시스템을 나타낸 다른 도면이다.
도 4를 참조하면, 표시장치(100)의 센싱 및 보상 시스템은, N개의 센싱부(SU #1, ... , SU #K, ... , SU #M, ... , SU #N, 200)를 각각 포함하는 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #K, ... , DIC #M, ... , DIC #N)와, 센싱데이터 획득부(320)와 보상부(340) 등을 포함하는 타이밍 컨트롤러(140)를 포함한다.
도 4를 참조하면, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #K, ... , DIC #M, ... , DIC #N)는 칩 온 필름(COF: Chip On Film) 타입으로 구현되어, 소스 보드(Source Board, 소스 인쇄회로기판(Source Printed Circuit Board)라고도 함, 410)와 표시패널(110)의 패드부 사이에 연결된다.
또한, 도 4를 참조하면, 타이밍 컨트롤러(140)는 컨트롤 보드(Control Board, 컨트롤 인쇄회로기판(Control Printed Circuit Board)라고도 함, 420) 상에 실장된다.
도 4를 참조하면, 소스 보드(410)와 컨트롤 보드(420)는, 연성인쇄회로(FPC: Flexible Printed Circuit) 등의 연성 케이블(430)을 통해 연결됨으로써, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)와 타이밍 컨트롤러(140)를 전기적으로 연결시켜준다.
도 4와 같이 센싱 및 보상 시스템이 구현된 경우, 타이밍 컨트롤러(140)의 내부 구성을 도 3을 참조하여 설명한다.
도 3을 참조하면, 타이밍 컨트롤러(140)는, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 데이터를 수신하는 수신부(310)와, 동기화된 클럭 신호에 따라, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 수신된 데이터로부터 센싱데이터를 획득하는 센싱데이터 획득부(320)와, 센싱데이터 획득부(320)에 의해 획득된 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부(340) 등을 포함한다.
여기서, 동기화된 클럭 신호는, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 수신된 데이터의 트랜지션(Transition) 구간과 모두 회피되는 클럭 에지(Clock Edge)를 갖는 클럭 신호이다.
전술한 바에 따르면, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data)와 "동기화된 클럭 신호"를 이용하여, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data)에 각각 포함된 센싱데이터를 정상적이고 안정적으로 획득하여, 보상 기능을 정상적이고 안정적으로 제공하여, 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해줄 수 있는 타이밍 컨트롤러(140)를 제공할 수 있다.
한편, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)와 타이밍 컨트롤러(140) 간의 데이터 전송 경로 간의 길이가 서로 다를 수 있고, 환경적인 노이즈 현상, 또는 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 간의 차이 등으로 인해, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)로부터 수신된 데이터의 위상이 서로 다를 수 있다. 즉, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)로부터 수신된 데이터의 트랜지션(Transition) 구간이 서로 다를 수 있다.
이로 인해, 타이밍 컨트롤러(140)가 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data)를 1개의 클럭 신호를 이용하여 수신 및 획득해야 하는 경우, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data) 중 적어도 하나와 1개의 클럭 신호가 동기화가 되지 못하여, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data) 중 적어도 하나로부터 센싱데이터를 제대로 획득하지 못하는 문제가 발생할 수 있다.
하지만, 본 실시예들에 따르면, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data)와 "동기화된 클럭 신호"를 이용하여, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로부터 순차적으로 전송된 데이터(Data)를 수신하여 센싱데이터를 획득하기 때문에, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)로부터 수신된 데이터의 위상이 서로 다른 경우. 즉, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)로부터 수신된 데이터의 트랜지션(Transition) 구간이 서로 다른 경우에도, 모든 센싱데이터를 정상적이고 안정적으로 획득할 수 있다. 이로 인해, 보상 기능을 정상적이고 안정적으로 제공하여, 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해줄 수 있다.
도 4를 참조하면, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각은, 저전압 차등 시그널(LVDS: Low Voltage Differential Signal) 구조의 데이터를 타이밍 컨트롤러(140)로 전송한다. 본 실시예들은 저전압 차등 시그널(LVDS) 중 버스(Bus) 타입의 저전압 차등 시그널(B-LVDS)을 이용할 수 있다.
여기서, 저전압 차등 시그널(Low Voltage Differential Signal) 시스템은, 송신기에 해당하는 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각이, 서로 다른 2개의 전압을 신호(LVDS)로 전송하고, 수신기에 해당하는 타이밍 컨트롤러(140)는 2개의 전압 신호를 비교하는 전기적 신호 시스템이다. 저전압 차등 시그널 시스템은 정보 부호화에 두 전선 간의 전압 차를 사용한다.
전술한 바와 같이, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각은 저전압 차등 시그널 케이블(LVDS Cable)을 통해, 저전압 차등 시그널(LVDS) 구조의 데이터를 전송하기 때문에, 신호(LVDS)의 진폭이 작고 두 연선이 전자기적으로 잘 결합되어 있기 때문에, 전자기적 잡음과 이에 따른 전력 소모가 작고, 고속의 데이터 전송을 가능하게 할 수 있다.
도 5는 실시예들에 따른 표시장치(100)에서, 다수의 센싱부(200) 각각에서 전송하는 데이터의 저전압 차등 시그널 구조를 나타낸 도면이다.
도 5를 참조하면, 실시예들에 따른 표시장치(100)에서, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에 포함된 N개의 센싱부(200)는, 전술한 바와 같이, 저전압 차등 시그널 구조의 데이터를 전송한다.
도 5를 참조하면, 타이밍 컨트롤러(140)는 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각으로 샘플링시작신호(SAM #1, ... , SAM #N)를 전송한다.
이에 따라, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에 포함된 N개의 센싱부(200) 각각은, 해당 샘플링시작신호(SAM #1, ... , SAM #N)에 따라, 해당 서브픽셀에 형성된 구동 트랜지스터(DT)의 문턱전압, 이동도 등의 고유 특성치를 센싱하기 위하여, 센싱 노드의 전압을 센싱하고, 센싱된 전압을 샘플링하여 디지털 형태로 데이터 변환(Data Conversion)하여 센싱데이터를 생성하고, 생성된 센싱데이터를 포함하는 저전압 차등 시그널 구조의 데이터를 타이밍 컨트롤러(140)로 순차적으로 전송한다.
도 5를 참조하면, 저전압 차등 시그널 구조의 데이터는, 일 예로, 센싱데이터(Sensing Data)와, 센싱데이터의 앞 부분에 붙어 있는 전송시작코드(TS Code)와, 센싱데이터의 뒷부분에 붙어 있는 체크데이터(Check Data) 등을 포함한다.
도 5를 참조하면, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각은, 전송시작코드(TS Code)를 전송하여, 센싱데이터를 보낼 것임을 알려준다. 여기서, 전송시작코드(TS Code)는, 일 예로, 20 비트(Bits)로 되어 있을 수 있다.
도 5를 참조하면, 타이밍 컨트롤러(140)는 샘플링시작신호(SAM #1, ... , SAM #N)를 전송하여 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N) 각각에서 센싱 동작이 진행되고 전송시작코드(TS Code)를 수신할 때까지 대기모드(Wait Mode) 상태에 있다.
도 5를 참조하면, 센싱데이터(Sensing Data)는, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #K, ... , DIC #M, ... , DIC #N) 각각에 포함된 하나의 센싱부(200)가 여러 개의 센싱채널을 통해 센싱된 전압을 디지털 형태로 변환하여 생성한 센싱데이터이다.
도 5의 예시의 경우, 하나의 센싱부(200)는, 160개의 센싱채널(즉, 160개의 센싱라인)을 갖는데, 하나의 센싱채널을 통해, 10 비트에 해당하는 센싱데이터를 생성한다. 즉, 이러한 경우, 센싱데이터는 1600 비트로 되어 있다.
도 5를 참조하면, 센싱데이터 뒷부분에 따라오는 체크데이터는 오브플로우(Overflow) 여부를 확인하거나 체크섬(Checksum) 기능 등을 위한 비트이다.
각 센싱부(200)는, 센싱데이터를 전송할 때, 앞 부분에 전송시작코드(TS Code)를 붙이고, 뒷부분에 체크데이터를 붙여 전송함으로써, 타이밍 컨트롤러(140)는 각 센싱부(200)로부터 전송된 데이터에서 센싱데이터의 시작을 인식할 수 있고, 센싱데이터의 오류 여부를 인식할 수 있다.
전술한 바와 같이, 타이밍 컨트롤러(140)가 샘플링시작신호(늠를 전송하게 되면, 각 데이터 구동 집적회로(DIC)는 저전압 차등 시그널 구조의 데이터를 타이밍 컨트롤러(140)로 순차적으로 전송하게 된다.
이때, 각 데이터 구동 집적회로(DIC)마다, 샘플링시작신호(SAM)가 다른 시간에 하이(High) 레벨이 되면서, 센싱데이터를 포함하는 데이터는 각기 길이가 다른 도선을 통해 타이밍 컨트롤러(140)로 전송된다.
예를 들어, DIC #1는 SAM #1의 하이레벨에 따라 센싱데이터를 생성하여 이를 포함하는 데이터를 전송하고, 이어서, DIC #2는 SAM #2의 하이레벨에 따라 센싱데이터를 생성하여 이를 포함하는 데이터를 전송한다. 이러한 방식으로 모든 데이터 구동 집적회로(DIC #1, ... , DIC #N)가 센싱데이터를 포함하는 데이터를 순차적으로 전송한다.
하지만, 각 데이터 구동 집적회로에서의 데이터 전송 시점은 서로 편차가 있고, 각 데이터 구동 집적회로에서 전송되는 데이터는 서로 다른 길이의 도선을 통해 전송되기 때문에, 각 데이터 구동 집적회로에서 전송되는 데이터는 서로 다른 위상을 가질 수 있다.
저전압 차등 시그널 구조의 데이터가 예시된 도 6 및 도 7을 참조하면, 각 데이터 구동 집적회로에서 전송되는 데이터는 서로 다른 위상을 갖는다. 즉, 각 데이터 구동 집적회로에서 전송되는 데이터는 서로 다른 트랜지션(Transition) 구간을 갖는다.
한편, 전술한 바와 같이, 타이밍 컨트롤러(140) 내 센싱데이터 획득부(320)가 각 데이터 구동 집적회로(DIC), 즉, 각 센싱부(200)에서 전송되는 데이터 내 센싱데이터를 제대로 획득하기 위해서는, 클럭 신호가 클럭 에지인 순간에, 각 데이터 구동 집적회로에서 전송된 데이터가 스테이블한 상태(Stable Status)에 있어야 한다.
여기서, 데이터가 스테이블 상태라는 것은, 각 데이터 구동 집적회로(DIC)에서 전송되는 데이터의 트랜지션 구간(데이터 값이 "0"인지 "1"인지 알 수 없는 구간)에 클럭 신호의 클릭에지가 존재하지 않은 상태를 의미한다.
이와 같이, 각 데이터 구동 집적회로에서 전송된 데이터의 트랜지션 구간을 회피하는 클럭 에지를 갖는 클럭 신호를 "해당 데이터와 동기화된 클럭 신호"라고 한다.
표시패널(110)을 제대로 보상해주시기 위해서는, 모든 데이터 구동 집적회로에서 전송된 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 갖는 클럭 신호가 필요하다.
만약, 도 6에 도시된 바와 같이, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에서 전송된 N개의 데이터(Data #1, ... , Data #N) 중 적어도 하나의 데이터(Data #2)의 트랜지션 구간에 클럭 에지가 있는 클럭 신호를 이용하는 경우, 즉, 적어도 하나의 데이터(Data #2)와 동기화되지 못한 클럭 신호를 이용하는 경우, 타이밍 컨트롤러(140) 내 센싱데이터 획득부(320)는, 해당 데이터(Data #2)를 정확히 인식할 수 없기 때문에, 센싱데이터를 제대로 획득할 수 없다. 경우에 따라서는, 해당 데이터(Data #2) 뿐만 아니라, 다른 모든 데이터(Data #1, Data #3, ... , Data #N)에 포함된 센싱데이터도 모두 제대로 획득되지 못할 수도 있다.
따라서, 도 7에 도시된 바와 같이, 센싱데이터 획득 시 이용되는 클럭 신호는, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에서 전송된 N개의 데이터(Data #1, ... , Data #N)의 트랜지션 구간과 모두 회피하는 클럭 에지를 가져야만 한다. 즉, 센싱데이터 획득 시 이용되는 클럭 신호는, 모든 데이터와 동기화 클럭 신호이어야만 한다.
도 7을 참조하면, 클럭 신호의 클럭 에지가 N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에서 전송된 N개의 데이터(Data #1, ... , Data #N)의 모든 트랜지션 구간과 회피될 때, 클럭 에지의 전후 일정 시간 동안이 N개의 데이터(Data #1, ... , Data #N)로부터 센싱데이터를 정상적으로 획득할 수 있는 유효 구간이 된다.
이에, 본 실시예들에 따른 표시장치(100)는, N개의 데이터 구동 집적회로(DIC #1, ... , DIC #N)에서 전송된 N개의 데이터(Data #1, ... , Data #N)의 트랜지션 구간과 모두 회피하는 클럭 에지를 갖는 동기화된 클럭 신호를 생성하는 동기화 제어부(330)를 더 포함한다.
전술한 동기화 제어부(330)는, 내부 클럭 및 클럭 파라미터로부터 클럭 신호를 생성하되, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 갖는 클럭 신호를 동기화된 클럭 신호로서 생성한다.
전술한 동기화 제어부(330)를 통해, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터와, 이 데이터로부터 센싱데이터를 획득하는 데 이용되는 클럭 신호 간의 동기화가 맞지 않는 현상을 방지해줄 수 있고, 이에 따라, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터 간의 위상 차이, 즉, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터 간의 트랜지션 구간의 차이가 있음에도 불구하고, 모든 센싱데이터를 정상적으로 획득하여 보상 프로세스를 정상적이고 안정적으로 제공할 수 있다.
전술한 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 전송시작코드를 인식할 수 있도록 해주는 클럭 파라미터를 찾아 동기화된 클럭 신호를 생성할 수 있다.
전술한 바와 같이, 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 모든 데이터와 동기화된 클럭 신호를 생성할 때, 클럭 파라미터를 변경함으로써, 동기화된 클럭 신호를 효율적으로 생성할 수 있다.
아래에서는, 동기화된 클럭 신호 생성 방법에 대하여 더욱 상세하게 설명한다.
일단, 센싱데이터 획득부(320)는, 클럭 신호 참조에 따라 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 전송시작코드의 인식이 성공된 경우, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 센싱데이터를 획득한다.
따라서, 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 전송시작코드의 인식이 모두 성공할 때까지, 클럭 파라미터를 정해진 비트(예: 1 비트, 2 비트, ...)만큼 쉬프트(Shift) 시켜가면서 클럭 신호를 반복적으로 생성하여, 동기화된 클럭 신호를 최종적으로 생성한다.
전술한 바와 같이, 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 모든 데이터와 동기화된 클럭 신호를 생성할 때, 모든 데이터의 전송시작코드의 인식이 가능하도록, 클럭 파라미터를 일정 비트 수만큼 쉬프트 시켜가면서, 동기화된 클럭 신호를 찾아감으로써, 효율적이고 성공률 높은 동기화 제어를 할 수 있다.
전술한 동기화된 클럭 신호 생성 방법을 데이터의 트랜지션 구간과 클럭 신호의 클럭 에지 간의 타이밍 관점에서 다시 설명한다.
센싱데이터 획득부(320)는, 클럭 신호가 동기화된 클럭 신호인 경우, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 전송시작코드를 인식하여 해당 센싱데이터를 획득한다.
따라서, 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 트랜지션 구간과 클럭 신호의 클럭 에지가 모두 회피되는지 판단하고, 판단 결과, 적어도 하나의 센싱부(200)에서 전송된 데이터의 트랜지션 구간과 클럭 신호의 클럭 에지가 회피되지 않은 것으로 판단되면, 다수의 센싱부(200) 각각에서 순차적으로 전송된 데이터의 트랜지션 구간과 클럭 신호의 클럭 에지가 모두 회피할 때까지, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서 클럭 신호를 반복적으로 생성하여, 동기화된 클럭 신호를 최종적으로 생성한다.
전술한 바와 같이, 동기화 제어부(330)는, 다수의 센싱부(200) 각각에서 순차적으로 전송된 모든 데이터와 동기화된 클럭 신호를 생성할 때, 모든 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 찾기 위하여, 클럭 파라미터를 일정 비트 수만큼 쉬프트 시켜가면서, 동기화된 클럭 신호를 찾아감으로써, 효율적이고 성공률 높은 동기화 제어를 할 수 있다.
전술한 동기화된 클럭 신호 생성 방법에 따라, 동기화된 클럭 신호 생성 시, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서 동기화된 클럭 신호를 생성하는데, 이때, 클럭 파라미터를 쉬프트시키는 비트 수는, 일 예로, 보상 시간 및 보상 정확도 수준 등 중 적어도 하나의 설정 정보에 따라 가변될 수 있다.
여기서, 클럭 파라미터를 쉬프트시키는 비트 수를 크게 하면, 보다 빨리 동기화된 클럭 신호를 찾을 수 있어 센싱데이터 획득 및 보상 시간을 단축할 수 있는 장점이 있으나, 동기화된 클럭 신호를 찾지 못할 가능성도 그만큼 높아져 센싱데이터 획득 및 보상 시간이 길어지는 단점이 있을 수도 있다.
전술한 바와 같이, 동기화된 클럭 신호 생성 시, 클럭 파라미터를 쉬프트시키는 비트 수를, 센싱데이터 획득 및 보상 시간과, 센싱데이터 획득 정확도 수준 등 중 적어도 하나의 설정 정보에 따라 가변함으로써, 원하는 조건(시간 또는 정확도)에 맞는 동기화 제어를 할 수 있다.
도 8은 실시예들에 따른 표시장치(100)의 구동 방법에 대한 흐름도이다.
도 8을 참조하면, 실시예들에 따른 표시장치(100)의 구동 방법은, 타이밍 컨트롤러(140)가 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계(S910)와, 타이밍 컨트롤러(140)가 클럭 신호를 이용하여 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터에서 전송시작코드의 인식 가능 여부를 판단하는 단계(S920)와, 타이밍 컨트롤러(140)가 전송시작코드의 인식이 불가능한 것으로 판단되면, 전송시작코드의 인식이 가능할 때까지 클럭 신호를 변경하는 단계(S930)와, 타이밍 컨트롤러(140)가 전송시작코드의 인식이 가능한 것으로 판단되면, 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터에서 센싱데이터를 획득하는 단계(S940)와, 타이밍 컨트롤러(140)가 센싱데이터를 토대로 보상 프로세스를 수행하는 단계(S950) 등을 포함한다.
전술한 S830 단계에서, 타이밍 컨트롤러(140)는, 내부 클럭과 클럭 파라미터를 이용하여 클럭 신호를 생성하되, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 새로운 클럭 신호를 생성함으로써, 전송시작코드 인식에 이용되는 클럭 신호를 변경한다(도 10 참조).
전술한 바와 같이, 다수의 데이터 구동 집적회로, 즉, 다수의 센싱부(200) 각각에서 순차적으로 전송된 모든 데이터와 동기화된 클럭 신호를 생성할 때, 모든 데이터의 전송시작코드의 인식이 가능하도록, 클럭 파리미터를 정해진 비트만큼 쉬프트 시켜가면서, 클럭 신호를 변경하여, 동기화된 클럭 신호를 찾아감으로써, 효율적이고 성공률 높은 동기화 제어를 할 수 있다.
도 9는 실시예들에 따른 표시장치(100)의 구동 방법에 대한 다른 흐름도이다.
도 9를 참조하면, 실시예들에 따른 표시장치(100)의 구동 방법은, 타이밍 컨트롤러(140)가 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계(S910)와, 타이밍 컨트롤러(140)가 클럭 신호의 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하는지 판단하는 단계(S920)와, 타이밍 컨트롤러(140)가 다수의 데이터 구동 집적회로 중 적어도 하나로부터 수신된 데이터의 트랜지션 구간에 클럭 신호의 클럭 에지가 있다고 판단된 경우, 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하도록 클럭 신호를 변경하는 단계(S930)와, 타이밍 컨트롤러(140)가 클럭 신호의 클럭 에지가 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터의 트랜지션 구간을 모두 회피하는 것으로 판단된 경우, 다수의 데이터 구동 집적회로 각각으로부터 수신된 데이터로부터 센싱데이터를 획득하는 단계(S940)와, 타이밍 컨트롤러(140)가 센싱데이터를 토대로 보상 프로세스를 수행하는 단계(S950) 등을 포함한다.
전술한 S930 단계에서, 타이밍 컨트롤러(140)는, 내부 클럭과 클럭 파라미터를 이용하여 클럭 신호를 변경하되, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 클럭 신호를 변경한다(도 10 참조).
전술한 바와 같이, 다수의 데이터 구동 집적회로, 즉, 다수의 센싱부(200) 각각에서 순차적으로 전송된 모든 데이터와 동기화된 클럭 신호를 생성할 때, 클럭 에지가 모든 데이터의 트랜지션 구간과 모두 회피되도록, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 클럭 신호를 변경하여, 동기화된 클럭 신호를 찾아감으로써, 효율적이고 성공률 높은 동기화 제어를 할 수 있다.
도 10은 실시예들에 따른 표시장치(100)의 구동 방법에서 데이터와 동기화된 클럭 신호를 생성하는 방법을 예시적으로 나타낸 도면이다.
도 10을 참조하면, 클럭 파라미터(Clock Parameter)를 1개의 비트만큼 쉬프트 시켜가면서, 도 6의 비동기화된 클럭 신호를 도 7의 동기화된 클럭 신호로 변경하는 것을 예시적으로 나타낸 도면이다.
도 10을 참조하면, 클럭 파라미터(Clock Parameter)를 1개의 비트만큼 쉬프트시킴에 따라, 클럭 에지도 1개의 비트만큼 쉬프트 되는 것을 알 수 있다. 이에 따라, 모든 데이터의 트랜지션 구간과 회피되는 클럭 에지를 찾을 수 있다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하지 못하여 발생하는 영상 무감, 휘도 불균일, 계조 이상 등의 화상 불량 현상을 방지해줄 수 있다. 여기서, 센싱 구성은 센싱부(200), 또는 이를 구현한 아날로그 디지털 컨버터(ADC) 또는 아날로그 디지털 컨버터(ADC)로 구현된 센싱부(200)를 포함하는 데이터 구동 집적회로(DIC)일 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 간의 위상 차이가 있더라도, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 이용하여, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터로부터 센싱데이터를 정상적으로 획득하여 정상적인 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 다수의 센싱 구성 각각에서 순차적으로 전송된 데이터 모두와 동기화된 클럭 신호를 생성하기 위하여, 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜, 동기화된 클럭 신호를 안정적으로 생성할 수 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치
110: 표시패널
120: 데이터 구동부
130: 게이트 구동부
140: 타이밍 컨트롤러
200: 센싱부(SU: Sensing Unit)
310: 수신부
320: 센싱데이터 획득부
330: 동기화 제어부
340: 보상부

Claims (15)

  1. 전송시작코드와 센싱데이터를 포함하는 데이터를 순차적으로 전송하는 다수의 센싱부;
    동기화된 클럭 신호에 따라, 상기 다수의 센싱부 각각에서 순차적으로 전송된 상기 데이터로부터 상기 센싱데이터를 획득하는 센싱데이터 획득부; 및
    상기 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부를 포함하되,
    상기 동기화된 클럭 신호는,
    상기 다수의 센싱부 각각에서 순차적으로 전송된 상기 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 갖는 클럭 신호인 것을 특징으로 하는 표시장치.
  2. 제1항에 있어서,
    상기 다수의 센싱부 각각은, 다수의 데이터 구동 집적회로 각각에 포함되고 아날로그 디지털 컨버터이고, 상기 보상부 및 상기 센싱데이터 획득부는 타이밍 컨트롤러에 포함되고,
    상기 다수의 센싱부 각각은 상기 데이터를 아날로그 디지털 컨버터 데이터 형태로 상기 타이밍 컨트롤러로 전송하는 것을 특징으로 하는 표시장치.
  3. 제2항에 있어서,
    상기 다수의 데이터 구동 집적회로 각각은,
    저전압 차등 시그널 구조의 상기 데이터를 상기 타이밍 컨트롤러로 전송하는 것을 특징으로 하는 표시장치.
  4. 제2항에 있어서,
    상기 다수의 센싱부는,
    샘플링시작신호에 따라, 해당 서브픽셀의 회로 내 센싱노드의 전압을 샘플링하고, 샘플링된 전압을 디지털 비트로 변환하여 상기 아날로그 디지털 컨버터 데이터 형태의 상기 데이터를 생성하는 것을 특징으로 하는 표시장치.
  5. 제1항에 있어서,
    상기 데이터는,
    상기 센싱데이터와, 상기 센싱데이터의 앞 부분에 붙어 있는 전송시작코드와, 상기 센싱데이터의 뒷 부분에 붙어 있는 체크데이터를 포함하는 것을 특징으로 하는 표시장치.
  6. 제1항에 있어서,
    내부 클럭 및 클럭 파라미터로부터 클럭 신호를 생성하되, 상기 다수의 센싱부 각각에서 순차적으로 전송된 상기 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 갖는 클럭 신호를 상기 동기화된 클럭 신호로서 생성하는 동기화 제어부를 더 포함하는 표시장치.
  7. 제6항에 있어서,
    상기 동기화 제어부는,
    상기 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 상기 다수의 센싱부 각각에서 순차적으로 전송된 상기 데이터의 전송시작코드를 인식할 수 있는 상기 클럭 파라미터를 찾아 상기 동기화된 클럭 신호를 생성하는 것을 특징으로 하는 표시장치.
  8. 제6항에 있어서,
    상기 동기화 제어부는,
    상기 클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 상기 다수의 센싱부 각각에서 순차적으로 전송된 상기 데이터의 트랜지션 구간과 모두 회피되는 클럭 에지를 찾아 상기 동기화된 클럭 신호를 생성하는 것을 특징으로 하는 표시장치.
  9. 제7항 또는 제8항에 있어서,
    상기 클럭 파라미터를 쉬프트 시키는 비트 수는,
    센싱데이터 획득 및 보상 시간과, 센싱데이터 획득 정확도 수준 중 적어도 하나의 설정 정보에 따라 가변되는 것을 특징으로 하는 표시장치.
  10. 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계;
    클럭 신호를 이용하여 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터에서 전송시작코드의 인식 가능 여부를 판단하는 단계;
    상기 전송시작코드의 인식이 불가능한 것으로 판단되면, 상기 전송시작코드의 인식이 가능할 때까지 상기 클럭 신호를 변경하는 단계;
    상기 전송시작코드의 인식이 가능한 것으로 판단되면, 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터에서 센싱데이터를 획득하는 단계; 및
    상기 센싱데이터를 토대로 보상 프로세스를 수행하는 단계를 포함하는 표시장치의 구동 방법.
  11. 제10항에 있어서,
    상기 클럭 신호를 변경하는 단계는,
    클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서 상기 클럭 신호를 변경
    하는 것을 특징으로 하는 표시장치의 구동 방법.
  12. 다수의 데이터 구동 집적회로로부터 데이터를 수신하는 단계;
    클럭 신호의 클럭 에지가 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터의 트랜지션 구간을 모두 회피하는지 판단하는 단계;
    상기 다수의 데이터 구동 집적회로 중 적어도 하나로부터 수신된 상기 데이터의 트랜지션 구간에 클럭 신호의 클럭 에지가 있다고 판단된 경우, 클럭 에지가 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터의 트랜지션 구간을 모두 회피하도록 상기 클럭 신호를 변경하는 단계;
    상기 클럭 신호의 클럭 에지가 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터의 트랜지션 구간을 모두 회피하는 것으로 판단된 경우, 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터로부터 센싱데이터를 획득하는 단계; 및
    상기 센싱데이터를 토대로 보상 프로세스를 수행하는 단계를 포함하는 표시장치의 구동 방법.
  13. 제12항에 있어서,
    상기 클럭 신호를 변경하는 단계는,
    클럭 파라미터를 정해진 비트만큼 쉬프트 시켜가면서, 상기 클럭 신호를 변경하는 것을 특징으로 하는 표시장치의 구동 방법.
  14. 다수의 데이터 구동 집적회로 각각으로부터 데이터를 수신하는 수신부;
    동기화된 클럭 신호에 따라, 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터로부터 센싱데이터를 획득하는 센싱데이터 획득부;
    상기 센싱데이터 획득부에 의해 획득된 상기 센싱데이터를 토대로 보상 프로세스를 수행하는 보상부를 포함하되,
    상기 동기화된 클럭 신호는, 상기 다수의 데이터 구동 집적회로 각각으로부터 수신된 상기 데이터의 트랜지션(Transition) 구간과 모두 회피되는 클럭 에지(Clock Edge)를 갖는 클럭 신호인 것을 특징으로 하는 타이밍 컨트롤러.
  15. 삭제
KR1020140117037A 2014-09-03 2014-09-03 표시장치와, 그 구동 방법 및 타이밍 컨트롤러 KR102153052B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020140117037A KR102153052B1 (ko) 2014-09-03 2014-09-03 표시장치와, 그 구동 방법 및 타이밍 컨트롤러
CN201510553057.9A CN105390084B (zh) 2014-09-03 2015-09-01 显示装置、其驱动方法及其时序控制器
US14/842,284 US10096281B2 (en) 2014-09-03 2015-09-01 Display device, driving method thereof, and timing controller thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140117037A KR102153052B1 (ko) 2014-09-03 2014-09-03 표시장치와, 그 구동 방법 및 타이밍 컨트롤러

Publications (2)

Publication Number Publication Date
KR20160028584A KR20160028584A (ko) 2016-03-14
KR102153052B1 true KR102153052B1 (ko) 2020-09-08

Family

ID=55403162

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140117037A KR102153052B1 (ko) 2014-09-03 2014-09-03 표시장치와, 그 구동 방법 및 타이밍 컨트롤러

Country Status (3)

Country Link
US (1) US10096281B2 (ko)
KR (1) KR102153052B1 (ko)
CN (1) CN105390084B (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102192522B1 (ko) * 2014-08-06 2020-12-18 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102450704B1 (ko) * 2016-04-14 2022-10-06 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102436558B1 (ko) * 2016-04-28 2022-08-26 엘지디스플레이 주식회사 두루마리형 연성표시장치
KR102634474B1 (ko) * 2016-04-29 2024-02-06 주식회사 엘엑스세미콘 패널구동시스템 및 소스드라이버
KR102563779B1 (ko) * 2016-06-30 2023-08-04 엘지디스플레이 주식회사 Oled 표시 장치
CN106251798B (zh) * 2016-08-08 2018-06-01 深圳市华星光电技术有限公司 Oled显示装置驱动电路缺陷检测方法
KR102652310B1 (ko) * 2016-08-30 2024-03-29 엘지디스플레이 주식회사 유기발광표시장치, 컨트롤러 및 컨트롤러의 구동 방법
KR102613339B1 (ko) * 2016-08-30 2023-12-13 엘지디스플레이 주식회사 유기발광표시장치, 컨트롤러
KR102591506B1 (ko) * 2016-11-01 2023-10-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102650339B1 (ko) * 2016-12-27 2024-03-21 엘지디스플레이 주식회사 전계 발광 표시 장치
KR102645150B1 (ko) * 2016-12-30 2024-03-07 엘지디스플레이 주식회사 디스플레이 인터페이스 장치 및 그의 데이터 전송 방법
CN107395208B (zh) * 2017-04-19 2020-12-29 电子科技大学 基于多通道非均匀时延的压缩采样结构
CN107068049B (zh) * 2017-06-07 2020-05-29 京东方科技集团股份有限公司 图像显示驱动装置、显示装置和电学补偿方法
US10504439B2 (en) * 2017-08-18 2019-12-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. OLED display panel and driving method using differential data for voltage compensation
KR102484985B1 (ko) 2017-11-30 2023-01-06 주식회사 엘엑스세미콘 디스플레이 패널을 구동하기 위한 집적회로
KR20200123694A (ko) 2019-04-22 2020-10-30 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법
KR20210086862A (ko) * 2019-12-31 2021-07-09 삼성디스플레이 주식회사 전원 관리 구동부 및 이를 포함하는 표시 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100846970B1 (ko) * 2007-04-10 2008-07-17 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101351405B1 (ko) * 2008-07-25 2014-01-15 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
JP2010170104A (ja) 2008-12-26 2010-08-05 Rohm Co Ltd タイミングコントロール回路およびそれを用いたディスプレイ装置
KR100937509B1 (ko) * 2009-05-13 2010-01-19 고화수 타이밍 컨트롤러, 컬럼 드라이버 및 이를 갖는 표시 장치
KR101073226B1 (ko) * 2010-03-17 2011-10-12 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR101696469B1 (ko) * 2010-05-27 2017-01-16 엘지디스플레이 주식회사 액정표시장치
KR101341028B1 (ko) 2010-12-28 2013-12-13 엘지디스플레이 주식회사 표시 장치
KR101863944B1 (ko) * 2011-12-29 2018-06-04 삼성전자주식회사 데이터 송신 장치, 데이터 수신 장치, 부가 데이터 송신 방법 및 수신 방법
KR101962897B1 (ko) * 2012-08-30 2019-03-29 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101995290B1 (ko) 2012-10-31 2019-07-03 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102004285B1 (ko) * 2012-12-21 2019-07-29 엘지디스플레이 주식회사 유기 발광 디스플레이 장치의 구동 방법

Also Published As

Publication number Publication date
US10096281B2 (en) 2018-10-09
CN105390084B (zh) 2019-01-22
CN105390084A (zh) 2016-03-09
KR20160028584A (ko) 2016-03-14
US20160063910A1 (en) 2016-03-03

Similar Documents

Publication Publication Date Title
KR102153052B1 (ko) 표시장치와, 그 구동 방법 및 타이밍 컨트롤러
KR102297573B1 (ko) 컨트롤러, 소스 드라이버 집적회로, 표시장치 및 그 신호전송방법
EP3188177A1 (en) Organic light emitting display panel, organic light emitting display device, and method of driving organic light emitting display device
KR102537376B1 (ko) 게이트 구동 방법, 센싱 구동 방법, 게이트 드라이버 및 유기발광표시장치
US10726785B2 (en) OLED display device and optical compensation method thereof
CN105551414A (zh) 显示装置及其驱动方法
KR102344969B1 (ko) 유기발광표시패널 및 유기발광표시장치
KR20170064168A (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동 방법
KR102213612B1 (ko) 타이밍 컨트롤러, 표시장치 및 그 구동 방법
KR102244545B1 (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동방법
KR102430386B1 (ko) 유기발광표시장치, 데이터 드라이버 및 샘플 홀드 회로
KR102652310B1 (ko) 유기발광표시장치, 컨트롤러 및 컨트롤러의 구동 방법
KR102463843B1 (ko) 컨트롤러, 유기발광표시장치 및 유기발광표시장치의 구동 방법
KR102215935B1 (ko) 유기발광표시장치 및 그 구동방법
KR102156160B1 (ko) 유기발광표시장치, 유기발광표시패널 및 구동방법
KR102241484B1 (ko) 표시장치
KR20170064962A (ko) 유기발광표시패널 및 유기발광표시장치
KR20170081043A (ko) 유기발광표시장치 및 유기발광표시장치의 구동 방법
KR102467180B1 (ko) 유기발광표시장치 및 유기발광표시장치의 구동 방법
KR20170081048A (ko) 유기발광표시장치 및 유기발광표시장치의 구동 방법
KR20160078692A (ko) 유기발광표시장치 및 그 구동방법
KR20180025444A (ko) 유기발광표시장치, 컨트롤 인쇄회로기판
KR102520025B1 (ko) 유기발광표시장치, 기저전압 제어 회로 및 전원 관리 집적회로
KR20160042205A (ko) 표시장치
KR102416697B1 (ko) 공통전압 제어를 위한 방법, 회로 및 유기발광표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant