KR102241484B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102241484B1
KR102241484B1 KR1020140115098A KR20140115098A KR102241484B1 KR 102241484 B1 KR102241484 B1 KR 102241484B1 KR 1020140115098 A KR1020140115098 A KR 1020140115098A KR 20140115098 A KR20140115098 A KR 20140115098A KR 102241484 B1 KR102241484 B1 KR 102241484B1
Authority
KR
South Korea
Prior art keywords
sensing
unit
memory
processing
flag
Prior art date
Application number
KR1020140115098A
Other languages
English (en)
Other versions
KR20160027523A (ko
Inventor
이현기
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140115098A priority Critical patent/KR102241484B1/ko
Publication of KR20160027523A publication Critical patent/KR20160027523A/ko
Application granted granted Critical
Publication of KR102241484B1 publication Critical patent/KR102241484B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 실시예들은, 표시패널을 센싱단위별로 순차적으로 센싱하고, 각 센싱단위별로 센싱처리가 완료되면, 각 센싱단위별로 플래그를 설정해놓으며, 이를 통해, 센싱처리가 완료된 위치를 확인시켜줄 수 있고, 효율적인 센싱 및 보상 기능을 제공할 수 있는 표시장치에 관한 것이다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 타입의 표시장치가 활용되고 있다.
이러한 표시장치의 표시패널의 구동 시간이 길어짐에 따라, 표시패널의 열화(Degradation) 현상이 나타나고, 이로 인해, 표시패널의 디스플레이 특성에 대한 균일도(Uniformity)가 나빠질 수 있다.
이러한 표시패널의 균일도를 나쁘게 하는 표시패널의 열화 현상은, 표시패널의 각 서브픽셀에 형성된 회로 소자의 고유 특성치의 변화 및 이동(Shift)과, 표시패널의 각 서브픽셀에 형성된 회로 소자 간의 고유 특성치 편차가 주된 이유가 된다.
여기서, 표시패널의 각 서브픽셀에 형성된 회로 소자에는, 적어도 하나의 트랜지스터 등을 포함할 수 있으며, 예를 들어, 표시패널이 유기발광표시패널인 경우, 각 서브픽셀에는, 1개의 유기발광다이오드(Organic Light Emitting Diode), 2개 이상의 트랜지스터(Transistor), 1개 이상의 캐패시터(Capacitor) 등의 회로 소자를 포함할 수 있다.
이러한 회로 소자의 고유 특성치는, 트랜지스터의 문턱 전압, 이동도 등을 포함할 수 있으며, 유기발광다이오드의 문턱 전압 등을 포함할 수 있다.
전술한 바와 같이, 회로 소자의 고유 특성치의 변화 및 이동 현상, 회로 소자 간의 고유 특성치 편차가 발생하여 표시패널의 디스플레이 특성이 나빠진 경우, 표시패널을 센싱하여, 즉, 표시패널의 각 서브픽셀에 형성된 회로 소자(예: 트랜지스터, 유기발광다이오드 등)의 고유 특성치를 센싱하여 이를 보상해주는 기술이 제안되고 있다.
전술한 바와 같은 보상 기술 적용을 위해, 표시패널을 센싱하게 되는데, 간혹, 표시패널을 모두 센싱하기 이전에, 소정의 이유(예: 전원 오프 등)로 인해, 센싱처리가 도중에 중단되는 경우가 발생한다.
이와 같이, 표시패널을 모두 센싱하기 이전에 갑작스런 이유로 센싱이 중단되는 경우, 센싱 중단 시점 이전에 이루어진 센싱처리 시 만들어진 센싱데이터는 모두 없어지고 만다.
이로 인해, 각 서브픽셀의 휘도 보상을 위해 데이터 보상에 필요한 센싱데이터를 업데이트 하지 못하는 문제가 발생한다. 이러한 업데이트 된 센싱데이터의 부재는 화면 이상 현상을 발생시킬 수 있다.
본 실시예들의 목적은, 표시패널을 센싱단위별로 순차적으로 센싱함에 있어서, 센싱처리가 완료된 센싱단위에 대하여 플래그를 설정해놓음으로써, 센싱처리가완료된 위치를 확인시켜줄 수 있는 표시장치를 제공하는 데 있다.
본 실시예들의 다른 목적은, 표시패널을 모두 센싱하기 이전에, 센싱처리가 도중에 중단되는 경우, 센싱처리가 완료된 위치를 마킹해놓고, 센싱 타이밍이 되었을 때, 마킹해놓은 위치를 확인하여, 센싱처리가 완료된 위치 다음부터 센싱처리를 재개할 수 있도록 해주는 표시장치를 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 표시패널을 모두 센싱하기 이전에, 센싱이 도중에 중단되더라도, 센싱 중단 이전에 완료된 적어도 하나의 서브픽셀에 대한 센싱데이터를 저장해놓는 표시장치를 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 각 컬러의 서브픽셀 그룹별로 센싱을 순차적으로 수행하는 표시장치를 제공하는 데 있다.
일 실시예는, 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되어 다수의 픽셀이 정의되며, 적어도 하나의 서브픽셀 열과 대응되어 하나씩 존재하는 센싱라인이 형성된 표시패널과, 각 센싱라인과 연결된 서브픽셀 열에 포함된 서브픽셀을 센싱하는 센싱처리를 수행하되, 미리 정해진 각 센싱단위별로, 센싱처리를 순차적으로 수행하여 센싱데이터를 출력하는 다수의 센싱부와, 센싱처리가 완료된 센싱단위를 지시하는 정보로서 설정된 플래그를 저장하는 메모리와, 각 센싱단위별 센싱데이터를 토대로 데이터 보상처리를 수행하는 보상부를 포함하는 표시장치를 제공한다.
다른 실시예는, 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되며, 다수의 센싱라인이 형성된 표시패널과, 각 컬러의 서브픽셀 그룹별로 센싱처리를 순차적으로 수행하여 센싱데이터를 출력하는 센싱부와, 센싱데이터를 토대로, 각 서브픽셀로 공급할 데이터에 대한 보상처리를 수행하는 보상부를 포함하는 표시장치를 제공한다.
또 다른 실시예는, 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되며, 다수의 센싱라인이 형성된 표시패널과, 다수의 센싱라인을 통해 각 서브픽셀의 센싱노드에 대하여 센싱된 전압을 토대로 센싱데이터를 생성하여 출력하는 센싱부와, 표시패널에 형성된 모든 서브픽셀의 센싱이 미완료된 상태에서, 센싱이 중단되더라도, 센싱 중단 이전에 완료된 적어도 하나의 서브픽셀에 대한 센싱데이터를 저장하는 메모리를 포함하는 표시장치를 제공한다.
또 다른 실시예는, 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되며, 다수의 센싱라인이 형성된 표시패널과, 다수의 센싱라인을 통해 각 서브픽셀의 센싱노드에 대하여 센싱된 전압을 토대로 센싱데이터를 생성하여 출력하는 센싱부와, 표시패널에 형성된 모든 서브픽셀의 센싱이 미완료된 상태에서, 센싱이 중단된 경우, 센싱 중단 이전에 센싱이 완료된 위치를 마킹한 정보를 저장하는 메모리를 포함하는 표시장치를 제공한다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 표시패널을 센싱단위별로 순차적으로 센싱함에 있어서, 센싱처리가 완료된 센싱단위에 대하여 플래그를 설정해놓음으로써, 센싱처리가 완료된 위치를 확인시켜줄 수 있고, 이를 이용하여, 효율적인 센싱 및 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 표시패널을 모두 센싱하기 이전에, 센싱처리가 도중에 중단되는 경우, 센싱처리가 완료된 위치를 마킹해놓음으로써, 나중에 센싱 타이밍이 되었을 때, 센싱처리가 완료된 위치 다음부터 센싱처리를 수행할 수 있게 되어, 신속한 센싱 및 보상 처리를 해줄 수 있다.
또한, 본 실시예들에 의하면, 표시패널을 모두 센싱하기 이전에, 센싱처리가 도중에 중단되는 경우, 센싱처리가 완료된 위치를 마킹해놓고, 센싱 타이밍이 되었을 때, 마킹해놓은 위치를 확인하여, 센싱처리가 완료된 위치 다음부터 센싱처리를 재개할 수 있도록 해줌으로써, 센싱 중단에 따른 화면 이상 현상을 방지할 수 있고, 효율적인 센싱 및 보상 기능을 제공할 수 있으며, 센싱 시간도 많이 단축시킬 수 있다.
또한, 본 실시예들에 의하면, 표시패널을 모두 센싱하기 이전에, 센싱이 도중에 중단되더라도, 센싱 중단 이전에 완료된 적어도 하나의 서브픽셀에 대한 센싱데이터를 저장해놓음으로써, 부분적인 센싱 재개를 가능하게 하여, 효율적인 센싱 및 보상 기능을 제공할 수 있고, 센싱 중단에 따른 화면 이상 현상을 방지할 수 있으며, 센싱 시간도 많이 단축시킬 수 있다.
또한, 본 실시예들에 의하면, 비슷한 화상 특성을 보일 수 있는 동일한 컬러의 서브픽셀들을 모아서, 컬러별 서브픽셀 그룹을 순차적으로 센싱함으로써, 센싱 및 보상 효율을 높일 수 있다.
도 1은 실시예들에 따른 표시장치의 개략적인 시스템 구성도이다.
도 2는 실시예들에 따른 표시패널의 서브픽셀의 등가회로도의 예시도이다.
도 3a는 실시예들에 따른 표시패널에서 3 서브픽셀 구조의 픽셀을 개략적으로 나타낸 도면이다.
도 3b는 실시예들에 따른 표시패널에서 4 서브픽셀 구조의 픽셀을 개략적으로 나타낸 도면이다.
도 4는 실시예들에 따른 표시장치의 평면도이다.
도 5a는 실시예들에 따른 표시장치의 컬러별 센싱처리 방식을 나타낸 도면이다.
도 5b는 실시예들에 따른 표시장치의 라인별 센싱처리 방식을 나타낸 도면이다.
도 6a 내지 도 6h는 실시예들에 따른 표시패널에 대한 컬러별 센싱처리 순서를 나타낸 도면이다.
도 7a 내지 도 7h는 실시예들에 따른 표시패널에 대한 라인별 센싱처리 순서를 나타낸 도면이다.
도 8은 실시예들에 따른 표시장치의 센싱처리의 위치마킹기법을 설명하기 위한 도면이다.
도 9는 실시예들에 따른 표시장치의 센싱처리의 위치마킹기법을 이용한 부분적인 센싱처리의 재개를 예시적으로 나타낸 도면이다.
도 10은 실시예들에 따른 표시장치의 센싱처리의 위치마킹기법 및 유효성검증기법과, 이를 이용한 센싱처리를 설명하기 위한 도면이다.
도 11은 실시예들에 따른 표시장치의 센싱처리의 위치마킹기법 및 유효성검증기법과, 이를 이용한 센싱처리의 예시도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 1을 참조하면, 실시예들에 따른 표시장치(100)는, C(C는 컬러 개수로서 3 또는 4)×M(M은 1 이상의 자연수)개의 데이터 라인(DL 1, DL 2, ... , DL C×M) 및 N(N은 1 이상의 자연수) 또는 2N개의 게이트 라인(GL 1, ... , GL N, 또는 GL 1, ... , GL N, GL 1', ... , GL N')이 형성된 표시패널(110)과, C×M개의 데이터 라인(DL 1, DL 2, ... , DL C×M)을 구동하는 데이터 구동부(120)와, N 또는 2N개의 게이트 라인(GL 1, ... , GL N, 또는 GL 1, ... , GL N, GL 1', ... , GL N')을 순차적으로 구동하는 게이트 구동부(130)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하는 타이밍 컨트롤러(140) 등을 포함한다.
타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 인터페이스에서 입력되는 영상 데이터를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data)를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.
이러한 타이밍 컨트롤러(140)는 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위하여, 데이터 제어 신호(DCS: Data Control Signal), 게이트 제어 신호(GCS: Gate Control Signal) 등의 각종 제어 신호를 출력할 수 있다.
게이트 구동부(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 N개 또는 2N개의 게이트 라인(GL 1, ... , GL N, 또는 GL 1, ... , GL N, GL 1', ... , GL N')으로 순차적으로 공급하여 다수의 게이트 라인(GL)을 순차적으로 구동한다.
데이터 구동부(120)는, 타이밍 컨트롤러(140)의 제어에 따라, 입력된 영상 데이터(Data)를 메모리(미도시)에 저장해두고, 특정 게이트 라인이 열리면, 해당 영상 데이터(Data)를 아날로그 형태의 데이터 전압(Vdata)으로 변환하여 C×M개의 데이터 라인(DL 1, DL 2, ... , DL C×M)으로 공급함으로써, C×M개의 데이터 라인(DL 1, DL 2, ... , DL C×M)을 구동한다.
데이터 구동부(120)는 다수의 데이터 구동 집적회로(Data Driver IC, 소스 구동 집적회로(Source Driver IC)라고도 함)를 포함할 수 있는데, 이러한 다수의 데이터 구동 집적회로는, 테이프 오토메티드 본딩(TAB: Tape AutoMated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
게이트 구동부(130)는, 구동 방식에 따라서, 도 1에서와 같이 표시패널(110)의 한 측에만 위치할 수도 있고, 2개로 나누어져 표시패널(110)의 양측에 위치할 수도 있다.
또한, 게이트 구동부(130)는, 다수의 게이트 구동 집적회로(Gate Driver IC)를 포함할 수 있는데, 이러한 다수의 게이트 구동 집적회로는, 테이프 오토메티드 본딩(TAB: Tape AutoMated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
도 1에 간략하게 도시된 표시장치(100)는, 일 예로, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등 중 하나일 수 있다.
이러한 표시장치(100)의 종류에 따라, 표시패널(110)에 형성된 C×M×N개의 서브픽셀(SP: Sub Pixel) 각각에는, 트랜지스터, 캐패시터 등의 회로 소자가 형성되어 있다. 예를 들어, 표시패널(110)이 유기발광표시패널인 경우, 각 서브픽셀에는 유기발광다이오드(OLED: Organic Light Emitting Diode), 둘 이상의 트랜지스터(Transistor) 및 하나 이상의 캐패시터(Capacitor) 등의 회로 소자가 형성되어 있다.
도 2는 실시예들에 따른 표시패널(110)이 유기발광표시패널인 경우, 각 서브픽셀의 등가회로도의 예시도이다.
표시패널(110)이 유기발광표시패널인 경우, 표시패널(110)에 형성된 C×M×N개의 서브픽셀(SP) 각각에는, 1개의 유기발광다이오드(OLED)와, 이를 구동하기 위한 회로소자로서, 2개 이상의 트랜지스터, 1개 이상의 캐패시터 등의 회로 소자가 형성되어 있다.
도 2를 참조하면, 각 서브픽셀은, 1개의 유기발광다이오드(OLED)를 구동하기 위하여, 3개의 트랜지스터(DT, T1, T2)와 1개의 캐패시터(Cstg)를 포함하여 각 서브픽셀이 구성된 3T(Transistor)1C(Capacitor) 구조로 되어 있다.
또한, 도 2의 서브픽셀 구조는, 구동 트랜지스터(DT)의 고유 특성치(예: 문턱전압, 이동도)를 보상해주기 위하여, 센싱 및 보상 기능이 적용된 구조의 예시도이다.
구동 트랜지스터(DT)의 고유 특성치 보상은, 서브픽셀의 휘도 보상과 동일한 의미로 사용되고, 또한, 휘도 보상을 위해서는 서브픽셀로 공급할 데이터를 변경해야 하므로, "데이터 보상"과도 동일한 의미로 사용된다. 즉, 트랜지스터 특성치 보상, 휘도 보상, 데이터 보상 및 픽셀 보상 등은 모두 동일한 의미로 사용된다.
구동 트랜지스터(DT: Driving Transistor)는 구동전압 라인(DVL: Driving Voltage Line)에서 공급된 구동전압(EVDD)이 인가되는 제3노드(N3)와 유기발광다이오드(OLED) 사이에 연결되어, 유기발광다이오드(OLED)를 구동한다.
제1트랜지스터(T1)는, 제1게이트 라인(GL)에서 공급된 제1스캔 신호(SCAN)에 따라 제어되며, 데이터 전압(Vdata)을 공급하는 데이터 라인(DL)과 구동 트랜지스터(DT)의 제1노드(N1, 게이트 노드) 사이에 연결된다.
스토리지 캐패시터(Cstg: Storage Capacitor)는 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결되고, 한 프레임 동안, 일정 전압을 유지하는 역할을 한다.
제2트랜지스터(T2)는, 제2게이트 라인(GL')에서 공급된 제2스캔 신호(SENSE)에 의해 제어되며, 기준전압 라인(RVL: Reference Voltage Line)에서 공급된 기준전압(Vref: Reference Voltage)이 인가되는 노드와 구동 트랜지스터(DT)의 제2노드(N2) 사이에 연결된다.
한편, 기준전압 라인(RVL)의 일 측에는 스위치(SW)가 연결된다.
이 스위치(SW)는, 스위칭 타이밍 제어 신호에 따라, 기준전압 라인(RVL)으로 기준전압(Vref)이 공급되도록 하거나, 센싱부에 해당하는 아날로그 디지털 컨버터(ADC: Analog Digital Converter)를 기준전압 라인(RVL)에 연결해줄 수 있다.
만약, 제2트랜지스터(T2)가 턴 온 된 상태에서, 스위치(SW)가 센싱부에 해당하는 아날로그 디지털 컨버터(ADC)를 기준전압 라인(RVL)에 연결해주면, 아날로그 디지털 컨버터(ADC)는, 구동 트랜지스터(DT)의 제2노드(N2, 센싱노드)의 전압을 센싱할 수 있다. 이와 같이, 각 서브픽셀의 센싱노드, 즉, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 센싱함으로써, 구동 트랜지스터(DT)의 문턱전압, 이동도 등의 고유 특성치를 센싱할 수 있다.
이때, 기준전압 라인(RVL)은 구동 트랜지스터(DT)의 제2노드(N2)의 전압이 센싱되도록 하는 "센싱라인(Sensing Line)"에 해당한다. 여기서, 센싱라인은 센싱부에 해당하는 아날로그 디지털 컨버터(ADC)의 개수만큼 존재한다.
위에서 언급한 스위칭 타이밍 제어 신호는, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 디스플레이 모드(Display Mode) 또는 센싱 모드(Sensing Mode)의 구동 동작에 맞게 설정해주기 위하여, 스위칭 동작(On/Off)을 제어하는 신호로서, 타이밍 컨트롤러(140)로부터 출력될 수 있다.
한편, 도 2를 참조하면, 각 서브픽셀은, 2개의 스캔신호(SCAN, SENSE)를 2개의 게이트 라인(GL, GL')을 통해 공급받는다. 이 경우, 도 1에서, N(N은 1 이상의 자연수)개의 게이트 라인(GL 1, ... , GL N) 각각은 2개의 게이트 라인으로 구성된 것으로 볼 수 있다. 다시 말해, 표시패널(110)에는 2N개의 게이트 라인(GL 1, ... , GL N, GL 1', ... , GL N')이 형성된다.
경우에 따라서, 각 서브픽셀은, 2개의 스캔신호(SCAN, SENSE)를 1개의 게이트 라인(GL)을 통해 공급받을 수도 있다. 이 경우, 도 1과는 다르게, 표시패널(110)에는 N개의 게이트 라인(GL 1, ... , GL N)이 형성될 수도 있다.
한편, 전술한 바와 같이, 표시패널(110)에는 C×M×N개의 서브픽셀(SP)이 형성되고, C×M×N개의 서브픽셀(SP)에 의해, M×N개의 픽셀(P: Pixel)이 정의된다.
여기서, "C"는 서브픽셀의 컬러(Color) 개수로서, 3 또는 4이다.
즉, C=3인 경우, 표시패널(110)에는 RGB 서브픽셀 구조의 M×N개의 픽셀(P)이 정의되고, C=4인 경우, 표시패널(110)에는 RWGB 서브픽셀 구조의 M×N개의 픽셀(P)이 정의된다.
RGB 서브픽셀 구조의 픽셀을 개략적으로 나타낸 도 3a를 참조하면, 서브픽셀의 컬러 개수 C가 3인 경우, 적색에 해당하는 서브픽셀(R), 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)이 하나의 픽셀을 구성한다.
도 3a를 참조하여 더욱 상세하게 설명하면, C=3, 1≤m≤M, 1≤n≤N 일 때, 각 픽셀 P(m,n)은, 적색에 해당하는 서브픽셀(R), 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)으로 구성되며, 각 서브픽셀(R, G, B)은, 도 2의 3T1C 구조를 갖는 경우, 1개의 데이터 라인 및 2개의 게이트 라인과 연결된다.
도 3a를 참조하면, 적색에 해당하는 서브픽셀(R)은 3m-2번째의 데이터 라인(DL 3m-2) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다. 녹색에 해당하는 서브픽셀(G)은 3m-1번째의 데이터 라인(DL 3m-1) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다. 청색에 해당하는 서브픽셀(B)은 3m번째의 데이터 라인(DL 3m) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다.
RWGB 서브픽셀 구조의 픽셀을 개략적으로 나타낸 도 3b를 참조하면, 서브픽셀의 컬러 개수 C가 4인 경우, 적색에 해당하는 서브픽셀(R), 흰색에 해당하는 서브픽셀(W), 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)이 하나의 픽셀을 구성한다.
도 3b를 참조하여 더욱 상세하게 설명하면, C=4, 1≤m≤M, 1≤n≤N 일 때, 각 픽셀 P(m,n)은, 적색에 해당하는 서브픽셀(R), 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)으로 구성되며, 각 서브픽셀(R, G, B)은, 도 2의 3T1C 구조를 갖는 경우, 1개의 데이터 라인 및 2개의 게이트 라인과 연결된다.
도 3b를 참조하면, 적색에 해당하는 서브픽셀(R)은 4m-3번째의 데이터 라인(DL 4m-3) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다. 흰색에 해당하는 서브픽셀(W)은 4m-2번째의 데이터 라인(DL 4m-2) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다. 녹색에 해당하는 서브픽셀(G)은 4m-1번째의 데이터 라인(DL 4m-1) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다. 청색에 해당하는 서브픽셀(B)은 3m번째의 데이터 라인(DL 4m) 및 n번째의 1쌍의 게이트 라인(GL n, GL n')과 연결된다.
아래에서는, 설명의 편의를 위해, 각 서브픽셀은 도 2에 예시된 3T1C 구조로 되어 있고, 각 픽셀은 도 3b에 예시된 RWGB 서브픽셀 구조로 되어 있는 것으로 예로 들어 설명한다.
한편, 각 서브픽셀에는, 구동전압(EVDD) 및 기준전압(Vref)이 인가되어야 한다. 따라서, 표시패널(110)에는 C×M개의 데이터 라인(DL 1, DL 2, ... , DL C×M) 및 N개 또는 2N개의 게이트 라인(GL 1, ... , GL N, 또는 GL 1, ... , GL N, GL 1, ... , GL N, GL 1', ... , GL N') 이외에, 적어도 하나의 서브픽셀 열과 대응되어 하나씩 존재하는 구동전압 라인(DVL: Driving Voltage Line)과, 적어도 하나의 서브픽셀 열과 대응되어 하나씩 존재하는 기준전압 라인(RVL: Reference Voltage Line)이 더 형성된다.
아래 예시들에서는, 2개의 서브픽셀 열과 대응되어 하나씩 존재하는 구동전압 라인(DVL)이 형성되고, 4개의 서브픽셀 열, 즉 1개의 픽셀 열과 대응되어 하나씩 존재하는 기준전압 라인(RVL: Reference Voltage Line)이 형성된 것으로 예를 든다.
도 4는 실시예들에 따른 표시장치(100)의 평면도이다. 단, 도 4에서, C=4이다. 단, 도 4에서는, 한 픽셀은 4개의 서브픽셀(R, W, G, B)로 구성된 것으로 가정한다. 즉, C=4이다.
도 4를 참조하면, 표시패널(110)에는, 4M개의 데이터 라인(DL 1, DL 2, ... , DL 4M), N개의 게이트 라인(GL 1, ... , GL N)이 형성되고, 4×M×N개의 서브픽셀이 형성되어 M×N개의 픽셀이 정의된다.
도 4를 참조하면, 구동전압(EVDD)을 공급하는 구동전압 라인(DVL, DVL')이 각 픽셀 열마다 2개씩 형성될 수 있다. 기준전압(Vref)을 공급하는 기준전압 라인(RVL)이 각 픽셀 열마다 1개씩 형성될 수 있다.
도 4를 참조하면, 각 픽셀 열(Pixel Column)에 대응되어 형성된 2개의 구동전압 라인(DVL, DVL')은, 각 픽셀 열의 양측에, 즉, 적색에 해당하는 서브픽셀(R)의 좌측과 청색에 해당하는 서브픽셀(B)의 우측에 데이터 라인 형성 방향과 평행하게 형성될 수 있다. 단, 도 4에서는, 픽셀 열을 구분하기 위하여, DVL을 DVL 1, DVL m, DLV M 등으로 표시하고, DVL'을 DVL 1', DVL m', DVL M' 등으로 표시하였다.
도 4를 참조하면, 각 픽셀 열(Pixel Column)에 대응되어 형성된 2개의 구동전압 라인(DVL, DVL') 중에서, 하나의 구동전압 라인(DVL)은 적색에 해당하는 서브픽셀(R) 및 흰색에 해당하는 서브픽셀(W)로 구동전압(EVDD)을 공급하고, 나머지 구동전압 라인(DVL')은 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)로 구동전압(EVDD)을 공급할 수 있다.
도 4를 참조하면, 4개의 서브픽셀 열, 즉, 1개의 픽셀 열과 대응되어 하나씩 존재하는 기준전압 라인(RVL 1, ... , RVL m, ... , RVL M)이 형성되어 있다. 즉, 표시패널(110)에는, M개의 기준전압 라인(RVL 1, ... , RVL m, ... , RVL M)이 존재한다.
예를 들어, 각 픽셀 열에 대응되어 형성된 1개의 기준전압 라인(RVL)이 각 픽셀 열의 중간에, 즉, 흰색에 해당하는 서브픽셀(W)과 녹색에 해당하는 서브픽셀(G) 사이에 데이터 라인 형성 방향과 평행하게 형성될 수 있다. 단, 도 4에서는, 픽셀 열을 구분하기 위하여, RVL을 RVL 1, RVL m, RLV M 등으로 표시하였다.
도 4를 참조하면, 각 픽셀 열(Pixel Column)에 대응되어 형성된 1개의 기준전압 라인(RVL)은, 적색에 해당하는 서브픽셀(R), 흰색에 해당하는 서브픽셀(W), 녹색에 해당하는 서브픽셀(G) 및 청색에 해당하는 서브픽셀(B)로 기준전압(Vref)을 공급할 수 있다.
여기서, 각 픽셀 열(Pixel Column)에 대응되어 형성된 1개의 기준전압 라인(RVL)은, 표시패널(110)을 센싱하기 위한 "센싱라인(Sensing Line)"으로서, 아래에서는, 센싱라인이라고도 기재한다.
한편, 도 4를 참조하면, 표시장치(100)는, M개의 기준전압 라인(RVL 1, ... , RVL m, ... , RVL M), 즉, M개의 센싱라인 각각에 대응되어 연결된 하나씩 존재하는 M개의 센싱부(400-1, ... , 400-m, ... , 400-M)를 포함한다.
즉, M개의 기준전압 라인(RVL 1, ... , RVL m, ... , RVL M) 각각의 일 단에는, 1개의 아날로그 디지털 컨버터(ADC)가 센싱부로서 연결된다.
다시 말해, 표시장치(100)에는, 기준전압 라인(RVL)의 개수(M개)만큼 센싱부(400-1, ... , 400-m, ... , 400-M, 1≤m≤M)가 존재한다.
도 4를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각은, 해당 센싱라인과 대응된 서브픽셀 열에 포함된 서브픽셀들을 센싱한다.
예를 들어, 첫 번째 센싱부(400-1)는, 첫 번째 센싱라인(RVL 1)과 연결된 픽셀 열(P(1,1), P(1,2), ... , P(1,N))에 포함된 서브픽셀들을 센싱한다. m번째 센싱부(400-m)는, m번째 센싱라인(RVL m)과 연결된 픽셀 열(P(m,1), P(m,2), ... , P(m,N))에 포함된 서브픽셀들을 센싱한다. M번째 센싱부(400-N)는, M번째 센싱라인(RVL M)과 연결된 픽셀 열(P(M,1), P(M,2), ... , P(M,N))에 포함된 서브픽셀들을 센싱한다.
한편, M개의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각은, 해당 센싱라인과 대응된 서브픽셀 열에 포함된 서브픽셀들을 동시에 센싱하지 못하고, 하나의 서브픽셀씩 순차적으로 센싱할 수 있다.
즉, M개의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각은, 해당 센싱라인(RVL 1, ... , RVL m, ... , RVL M)과 연결된 해당 픽셀 열에 포함된 서브픽셀들 중에서, P(1,1)에 포함된 R, W, G, B를 순차적으로 센싱할 수 있다.
또한, 첫 번째 센싱부(400-1), m번째 센싱부(400-m) 및 M번째 센싱부(400-N) 등은, 첫 번째 행의 R을 동시에 센싱하고, 첫 번째 행의 W을 동시에 센싱하고, 첫 번째 행의 G를 동시에 센싱하고, 첫 번째 행의 B를 동시에 센싱할 수 있다.
한편, M개의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각은, 각 센싱단위(SU: Sensing Unit)별로, 센싱처리(SP: Sensing Process)를 순차적으로 수행하여 센싱데이터를 출력할 수 있다.
도 4를 참조하면, 표시장치(100)는, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)에서 출력된 각 센싱단위별 센싱데이터를 토대로 각 서브픽셀의 휘도에 대한 보상처리를 수행하는 보상부(410)와, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)에 의해 각 센싱단위별로 센싱처리가 완료될 때마다 센싱처리가 완료된 센싱단위를 지시하는 정보로서 설정된 "플래그(Flag)"를 저장하는 메모리(420) 등을 더 포함한다.
위에서 언급한 플래그는, 센싱처리가 완료된 위치(센싱단위)를 마킹해놓는 일종의 마커(Marker)이다.
전술한 바에 따르면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)의 센싱처리를 센싱단위별로 관리함으로써, 표시패널(110)에서의 센싱위치를 정확하게 알 수 있다.
또한, 각 센싱단위별로 센싱처리가 완료될 때마다, 센싱처리가 완료된 센싱단위를 지시하는 정보로서 설정된 "플래그(Flag)"가 메모리(420)에 저장됨으로써, 표시패널(110)에서 센싱이 완료된 위치를 마킹해둘 수 있고, 이를 통해, 센싱이 완료된 위치를 정확하게 확인해볼 수 있다.
각 센싱단위별로 센싱처리가 완료될 때마다, 센싱처리가 완료된 센싱단위를 지시하는 정보로서 설정된 "플래그(Flag)"가 메모리(420)에 저장되기 때문에, 표시패널(110)에 형성된 모든 서브픽셀에 대한 센싱이 미완료된 상태에서, 전원이 갑자기 오프(Off) 되더라도, 전원 오프 이전에 센싱이 완료된 위치 정보가 플래그로서 메모리(420)에 저장되어 있다.
따라서, 표시패널(110)의 센싱처리를 모두 완료하기 이전에, 어떠한 이유(예: 전원 오프 등)로 인해, 센싱처리가 도중에 중단되었다가 다시 재개되는 경우, 센싱처리를 처음부터 할 필요 없이, 플래그를 확인하여, 센싱완료 센싱단위의 다음 센싱단위부터 센싱처리를 재개할 수 있다.
이와 같이, 표시패널(110)에 대한 센싱처리를 부분적으로 다시 재개함으로써, 표시패널(110) 전체를 센싱하는데 필요하는 시간을 상당히 줄일 수 있다.
한편, 위에서 언급한 "센싱단위"는, 표시패널(110)를 센싱처리하는 단위이다.
예를 들어, 각 센싱단위는, 동일 컬러의 서브픽셀 그룹(Sub Pixel Group)일 수도 있고, 동일한 서브픽셀 행(Sub Pixel Row)일 수도 있다.
이러한 센싱단에 따라 센싱처리 방식이 달라질 수 있다.
각 센싱단위가 동일 컬러의 서브픽셀 그룹인 경우, 도 5a와 같이 "컬러별 센싱처리 방식"이 수행될 수 있으며, 각 센싱단위가 동일 서브픽셀 행인 경우, 도 5b와 같이 "라인별 센싱처리 방식"이 수행될 수 있다.
아래에서는, 센싱단위의 종류 및 그에 따른 센싱처리 방식에 대하여, 도 5a 및 도 5b, 도 6a 내지 도 6h, 도 7a 내지 도 7h를 참조하여 설명한다.
도 5a는 실시예들에 따른 표시장치(100)의 컬러별 센싱처리 방식을 나타낸 도면이다. 도 5b는 실시예들에 따른 표시장치(100)의 라인별 센싱처리 방식을 나타낸 도면이다. 도 6a 내지 도 6h는 실시예들에 따른 표시패널(110)에 대한 컬러별 센싱처리 순서를 나타낸 도면이다. 도 7a 내지 도 7h는 실시예들에 따른 표시패널(110)에 대한 라인별 센싱처리 순서를 나타낸 도면이다.
도 5a를 참조하면, 각 센싱단위가 동일 컬러의 서브픽셀 그룹(Sub Pixel Group)인 경우, 표시장치(100)에는, 4개의 센싱단위(SU R, SU W, SU G, SU B)가 존재한다.
도 5a를 참조하면, 센싱단위 SU R은, 표시패널(110) 상에 형성된 모든 R 서브픽셀이다. 센싱단위 SU W는 표시패널(110) 상에 형성된 모든 W 서브픽셀이다. 센싱단위 SU G는 표시패널(110) 상에 형성된 모든 G 서브픽셀이다. 센싱단위 SU B는 표시패널(110) 상에 형성된 모든 B 서브픽셀이다.
도 6a 및 도 6b를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110) 상에 형성된 모든 R 서브픽셀을 서브픽셀 행 별로 순차적으로 센싱함으로써, 센싱단위 SU R에 대한 센싱처리를 수행한다.
도 6c 및 도 6d를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110) 상에 형성된 모든 W 서브픽셀을 서브픽셀 행 별로 순차적으로 센싱함으로써, 센싱단위 SU W에 대한 센싱처리를 수행한다.
도 6e 및 도 6f를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110) 상에 형성된 모든 G 서브픽셀을 서브픽셀 행 별로 순차적으로 센싱함으로써, 센싱단위 SU G에 대한 센싱처리를 수행한다.
도 6g 및 도 6h를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110) 상에 형성된 모든 B 서브픽셀을 서브픽셀 행 별로 순차적으로 센싱함으로써, 센싱단위 SU B에 대한 센싱처리를 수행한다.
전술한 바와 같이, 각 센싱단위가 "동일 컬러의 서브픽셀 그룹"이고, "컬러별 센싱처리"를 하는 경우, 비슷한 특성을 보이는 서브픽셀들끼리 모아서 센싱처리를 할 수 있다. 이에 따라, 센싱처리가 도중에 중단되더라도, 비슷한 특성을 보이는 서브픽셀들에 대한 센싱처리 결과 얻어진 센싱데이터는 유지시키고,특성이 다른 서브픽셀들에 대한 센싱처리를 재개할 수 있어, 효율적인 센싱처리 및 센싱데이터 획득을 가능하게 할 수 있다.
한편, 도 5b를 참조하면, 각 센싱단위가 동일한 서브픽셀 행(Sub Pixel Row)인 경우, 표시장치(100)에는, 서브픽셀 행의 개수(N개)만큼의 센싱단위(SU 1, SU 2, ... , SU N)가 존재한다.
도 5b를 참조하면, 센싱단위 SU 1은 표시패널(110)에서 1번째 서브픽셀 행에 있는 서브픽셀들이고, 센싱단위 SU 2는 표시패널(110)에서 2번째 서브픽셀 행에 있는 서브픽셀들이며, 센싱단위 SU N-1은 표시패널(110)에서 N-1번째 서브픽셀 행에 있는 서브픽셀들이고, 센싱단위 SU N은 표시패널(110)에서 N번째 서브픽셀 행에 있는 서브픽셀들이다.
도 7a 내지 도 7d를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110)에서 1번째 서브픽셀 행에 있는 서브픽셀들을 컬러별로 순차적으로 센싱함으로써, 즉, 도 7a에 도시된 바와 같이, 표시패널(110)에서 1번째 서브픽셀 행에 있는 서브픽셀들 중에서 R 서브픽셀들을 동시에 센싱하고, 이어서, 도 7b에 도시된 바와 같이, W 서브픽셀들을 동시에 센싱하며, 이어서, 도 7c에 도시된 바와 같이, G 서브픽셀들을 동시에 센싱하고, 이어서, 도 7d에 도시된 바와 같이, B 서브픽셀들을 동시에 센싱함으로써, 센싱단위 SU 1에 대한 센싱처리를 수행한다.
도 7e 내지 도 7h를 참조하면, M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110)에서 N-1번째 서브픽셀 행에 있는 서브픽셀들을 컬러별로 순차적으로 센싱함으로써, 즉, 도 7e에 도시된 바와 같이, 표시패널(110)에서 N-1번째 서브픽셀 행에 있는 서브픽셀들 중에서 R 서브픽셀들을 동시에 센싱하고, 이어서, 도 7f에 도시된 바와 같이, W 서브픽셀들을 동시에 센싱하며, 이어서, 도 7g에 도시된 바와 같이, G 서브픽셀들을 동시에 센싱하고, 이어서, 도 7h에 도시된 바와 같이, B 서브픽셀들을 동시에 센싱함으로써, 센싱단위 SU 1에 대한 센싱처리를 수행한다.
M개의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 표시패널(110)에서 N번째 서브픽셀 행에 있는 서브픽셀들을 컬러별로 순차적으로 센싱함으로써, 즉, 표시패널(110)에서 N번째 서브픽셀 행에 있는 서브픽셀들 중에서 R 서브픽셀들을 동시에 센싱하고, 이어서, W 서브픽셀들을 동시에 센싱하며, 이어서, G 서브픽셀들을 동시에 센싱하고, 이어서, B 서브픽셀들을 동시에 센싱함으로써, 센싱단위 SU 1에 대한 센싱처리를 수행한다.
전술한 바와 같이, 각 센싱단위가 "동일한 서브픽셀 행"이고, "라인별 센싱처리"를 하는 경우, 게이트 구동이 편리한 장점이 있고, 센싱단위가 더욱 세분화됨으로써, 센싱위치를 더욱 촘촘하게 관리하고 마킹할 수 있다.
전술한 바와 같이, 표시패널(110)의 전체 센싱이 중간에 중단되지 않은 경우를 가정할 때, 각 센싱단위가 동일 컬러의 서브픽셀 그룹인 경우, 컬러별 센싱처리 방식으로, 표시패널(110) 상의 모든 서브픽셀을 센싱하는데 필요한 총 센싱시간(Tsense)은, 하기 수학식 1과 같이, 각 서브픽셀의 센싱시간(Tsp) 및 서브픽셀 행의 개수(N)를 곱한 값에 컬러 개수(C)를 곱한 값이 된다.
Figure 112014083104252-pat00001
전술한 바와 같이, 표시패널(110)의 전체 센싱이 중간에 중단되지 않은 경우를 가정할 때, 각 센싱단위가 동일한 서브픽셀 행인 경우, 라인별 센싱처리 방식으로, 표시패널(110) 상의 모든 서브픽셀을 센싱하는데 필요한 총 센싱시간(Tsense)은, 하기 수학식 2와 같이, 각 서브픽셀의 센싱시간(Tsp) 및 컬러 개수(C)를 곱한 값에 서브픽셀 행의 개수(N)를 곱한 값이 된다.
Figure 112014083104252-pat00002
상기 수학식 1 및 2를 참조하면, 센싱단위의 종류와 그에 따른 센싱처리 방식을 달리하더라도, 표시패널(110)의 전체 센싱이 중간에 중단되지 않는다면, 표시패널(110) 상의 모든 서브픽셀을 센싱하는데 필요한 총 센싱시간(Tsense)은 동일하다는 것을 알 수 있다. 즉, 센싱단위의 종류와 그에 맞는 방식으로 센싱처리를 하더라도, 전체 센싱범위 및 정확도에는 영향을 끼치지 않고, 각각에 맞는 장점을 살릴 수 있다.
한편, 도 4를 참조하면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 각 센싱단위별로 센싱처리를 순차적으로 수행하던 도중에 전원이 오프(Off) 된 경우, 다음 센싱 타이밍(다시 전원이 켜져서 센싱 모드 구간이 된 경우) 시, 메모리(420)에 저장된 적어도 하나의 플래그 각각에 의해 지시되는 센싱완료 센싱단위 중 가장 마지막 번째의 센싱단위의 다음 센싱단위부터 센싱처리를 순차적으로 수행할 수 있다.
전술한 바에 따르면, 표시패널(110)의 센싱처리를 모두 완료하기 이전에, 어떠한 이유(예: 전원 오프 등)로 센싱처리가 도중에 중단되었다가 다시 재개되는 경우, 센싱처리를 처음부터 할 필요 없이, 플래그를 확인하여, 센싱완료 센싱단위의 다음 센싱단위부터 센싱처리를 재개할 수 있다.
따라서, 표시패널(110)의 센싱처리를 부분적으로 할 수 있다. 즉, 표시패널(110)에 대하여 센싱처리가 모두 완료되지 않고, 도중에 문제가 발생하였더라도, 문제 발생 이전에 완료된 부분을 제외한 나머지 부분에 대해서는 센싱처리를 하면 되기 때문에, 표시패널(110)의 센싱처리를 모두 완료하는데 필요한 시간을 상당히 줄일 수 있다.
도 8은 실시예들에 따른 표시장치(100)의 센싱처리의 위치마킹기법을 설명하기 위한 도면이다. 단, 도 8은 각 센싱단위가 동일한 컬러의 서브픽셀 그룹이고, 이에 따른 센싱처리가 컬러별로 이루어지는 것을 예로 든다.
도 8을 참조하면, 실시예들에 따른 표시장치(100)는 표시패널(110)을 센싱함에 있어서, 센싱처리의 위치마킹기법을 제공할 수 있다.
도 8을 참조하면, 센싱처리의 위치마킹기법에 따르면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 각 센싱단위(SU R, SU W, SU G, SU B)별로 센싱처리(SP #1, SP #2, SP #3, SP #4)를 수행하여, 각 센싱단위(SU R, SU W, SU G, SU B)별로 센싱처리(SP #1, SP #2, SP #3, SP #4)가 완료되면, 센싱완료 센싱단위를 지시하는 정보로서 플래그(Flag R, Flag W, Flag G, Flag B)를 설정하여 메모리(420)에 저장시킨다.
도 8을 참조하면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU R에 대한 센싱처리를 수행하고 완료되면, 센싱단위 SU R에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag R)를 메모리(420)에 저장한다. 이후, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU W에 대한 센싱처리를 수행하고 완료되면, 센싱단위 SU W에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag W)를 메모리(420)에 저장한다. 이후, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU G에 대한 센싱처리를 수행하고 완료되면, 센싱단위 SU G에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag G)를 메모리(420)에 저장한다. 이후, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU B에 대한 센싱처리를 수행하고 완료되면, 센싱단위 SU B에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag B)를 메모리(420)에 저장한다.
한편, 도 4를 참조하면, 표시장치(100)는, 메모리(420)에서의 플래그 확인 결과에 따라, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)가 센싱처리를 시작할 센싱단위를 결정하여 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)의 센싱처리를 제어하는 센싱처리 제어신호를 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)로 출력하거나, 보상처리를 제어하는 보상처리 제어신호를 보상부(410)로 출력하는 제어부(430)를 더 포함할 수 있다.
즉, 제어부(430)는 다수의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각의 센싱처리 위치 등을 제어하고, 보상부(410)의 보상처리 타이밍 등을 제어할 수 있다.
전술한 제어부(430)는 메모리(420)에서의 플래그 확인을 통해 센싱처리 위치 및 보상처리 타이밍 등을 효율적으로 제어할 수 있다.
한편, 제어부(430)는, 다음 센싱 타이밍 시, 메모리(420)에서의 플래그 확인 결과, 메모리(420)에 저장된 플래그가 전혀 없는 경우 또는 모든 센싱단위에 대한 플래그들이 저장된 경우, 표시패널(110) 전체에 대하여 센싱처리가 처음부터 다시 시작할 수 있도록, 즉, 처음 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력한다.
제어부(430)는, 다음 센싱 타이밍 시, 메모리(420)에서의 플래그 확인 결과, 메모리(420)에 일부 센싱단위에 대한 플래그만 저장된 경우, 메모리(420)에 저장된 적어도 하나의 플래그에 의해 지시되는 센싱완료 센싱단위 중 마지막 번째의 센싱단위의 다음 번째의 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력할 수 있다.
도 9는 실시예들에 따른 표시장치(100)의 센싱처리의 위치마킹기법을 이용한 부분적인 센싱처리의 재개를 예시적으로 나타낸 도면이다.
도 9를 참조하면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU R에 대한 센싱처리를 수행하고 완료되면, 센싱단위 SU R에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag R)를 메모리(420)에 저장한다.
도 9를 참조하면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU W에 대한 센싱처리를 수행하여 완료되면, 센싱단위 SU W에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag W)를 메모리(420)에 저장한다.
도 9를 참조하면, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)가, 센싱단위 SU G에 대한 센싱처리를 수행하는 도중에, 전원이 오프(OFF) 되어, 표시패널(110) 전체를 센싱하지 못한 경우, 전원이 다시 켜져, 센싱 타이밍이 다시 된 경우, 통상적으로는, 표시패널(110)을 처음부터 다시 센싱하게 된다.
이 경우, 전원 오프가 되기 전에 수행되었던 센싱처리와 그에 따른 센싱데이터가 모두 불필요한 것이 되어버려, 상당한 시간 손실과 자원(Resource) 손실이 발생한다.
이에, 본 실시예는, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)가, 센싱단위 SU G에 센싱처리를 수행하는 도중에, 전원이 오프(OFF) 되어, 표시패널(110) 전체를 센싱하지 못한 경우, 전원이 다시 켜져, 센싱 타이밍이 다시 된 경우, 표시패널(110)을 처음부터 다시 센싱하는 것이 아니라, 도 9에 도시된 바와 같이, 메모리(420)에 저장된 플래그(Flag R, Flag W)를 확인하여, 플래그에 의해 지시되는 마지막 센싱단위(SU W)의 다음 센싱단위(SU G)에 대한 센싱처리부터 다시 수행한다.
즉, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU G에 대한 센싱처리를 수행하고, 센싱단위 SU G에 대한 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag G)를 메모리(420)에 저장한다.
이후, 다수의 센싱부(400-1, ... , 400-m, ... , 400-M)는, 센싱단위 SU B에 센싱처리를 수행하여 완료되면, 센싱단위 SU B에 센싱처리가 완료되었다는 것을 지시하는 플래그(Flag B)를 메모리(420)에 저장한다.
전술한 제어부(430)는, 메모리(420)에서의 플래그 확인을 통해, 센싱위치를 쉽고 빠르게 결정할 수 있다.
한편, 제어부(430)는, 이미 얻어진 센싱데이터에 대한 정확도를 다시 한번 점검하여, 정확한 보상처리가 되도록 하는 유효성검증기법을 제공한다.
도 10은 실시예들에 따른 표시장치(100)의 센싱처리의 위치마킹기법 및 유효성검증기법과, 이를 이용한 센싱처리를 설명하기 위한 도면이다.
도 10을 참조하면, 제어부(430)는, 다음 센싱 타이밍 시, 메모리(420)에서의 플래그 확인 결과, 메모리(420)에 일부 센싱단위에 대한 플래그만 저장된 경우, 메모리(420)에 저장된 플래그에 대응되는 각 센싱단위에 대하여, 적어도 하나의 서브픽셀 또는 모든 서브픽셀에 대해 다수의 센싱부(400-1, ... , 400-M)에 의해 다시 얻어진 센싱데이터와 메모리(420)에 이미 저장되어 있던 센싱데이터를 비교하여, 그 차이값이 미리 정해진 센싱오차 범위 이내에 있는지 확인하여, 각 센싱단위에 대하여 설정된 플래그의 "유효성"을 판단하고, 판단 결과에 따라, 센싱처리 제어신호를 출력할 수 있다.
제어부(430)는, 두 센싱데이터의 차이값이 미리 정해진 센싱오차 범위 이내 있으며, 해당 플래그를 유효한 것으로 판단하고, 두 센싱데이터의 차이값이 미리 정해진 센싱오차 범위를 벗어나면, 해당 플래그를 유효하지 않은 것으로 판단한다.
제어부(430)는, 센싱처리가 완료되어 플래그가 설정된 센싱단위이더라도, 해당 센싱데이터가 표시패널(110)의 현재 상황을 잘 반영하는 센싱데이터인지를 재차 확인하는 플래그 유효성 판단 절차를 통해, 현재 상황을 잘 반영하는 센싱데이터를 얻을 수 있도록 해준다.
여기서, 플래그 유효성 판단을 위한 재 센싱처리 시, 해당 센싱단위에 포함되는 모든 서브픽셀을 센싱할 수도 있지만, 효율성을 위해, 일부 서브픽셀에 대해서만 센싱을 할 수도 있다.
더 구체적으로 설명하면, 제어부(430)는, 메모리(420)에 저장된 플래그의 유효성을 판단한 결과, 메모리(420)에 저장된 플래그가 모두 유효한 것으로 판단된 경우, 메모리(420)에 저장된 플래그에 의해 지시되는 (센싱처리가 완료된) 센싱단위 중 마지막 번째의 센싱단위의 다음 번째의 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력한다.
제어부(430)는, 메모리(420)에 저장된 플래그의 "유효성"을 판단한 결과, 메모리(420)에 저장된 플래그 중 적어도 하나가 유효하지 않은 경우, 유효하지 않은 플래그에 대응되는 센싱단위에 대한 센싱처리가 다시 수행되도록 하는 센싱처리 제어신호를 출력할 수 있다.
표시패널(110)에 대한 센싱이 모두 완료되지 않은 상태에서, 센싱처리가 다시 재개된 경우, 플래그가 설정되어 메모리(420)에 저장된 센싱단위이더라도, 해당 서브픽셀(들)의 상태가 바뀌어, 플래그가 설정된 시점에서 저장되었던 센싱데이터는 현재 상황에서는 적절하지 않은 센싱데이터일 수도 있다.
따라서, 플래그가 유효하지 않은 경우, 즉, 플래그가 설정된 시점에서 저장되었던 센싱데이터가 현재 상황에 적합하지 않은 경우, 센싱처리를 다시 하여, 정확한 휘도 보상을 가능하게 하는 센싱데이터를 얻을 수 있다.
한편, 제어부(430)는, 보상 타이밍 시, 메모리(420)에서의 플래그 확인 결과에 따라, 표시패널(110)에 대한 센싱이 모두 완료된 경우, 즉, 모든 센싱단위에 대하여 플래그가 설정되어 메모리(420)에 저장된 경우, 모든 센싱단위에 대하여 보상처리를 수행하라는 보상처리 제어신호를 보상부(410)로 출력할 수 있다.
제어부(430)는, 메모리(420)에서의 플래그 확인을 통해, 표시패널(110)에 대한 센싱이 모두 완료되었는지를 쉽게 확인할 수 있고, 확인 결과에 따라, 보상부(410)의 보상처리 타이밍을 제어할 수 있다.
한편, 도 10을 참조하면, 제어부(430)는, 보상 타이밍 시, 메모리(420)에서의 플래그 확인 결과에 따라, 모든 센싱단위에 대하여 플래그가 설정되어 메모리(420)에 저장된 경우, 각 센싱단위에 대하여, 적어도 하나의 서브픽셀에 대해 다시 얻어진 센싱데이터와 메모리(420)에 이미 저장되어 있던 센싱데이터를 비교하여, 각 센싱단위에 대한 플래그의 유효성을 판단하고(S1000), 판단 결과에 따라, 센싱부로 센싱처리 제어신호를 출력하거나, 보상부(410)로 보상처리 제어신호를 출력할 수 있다.
제어부(430)는, 전술한 바와 같이, 보상처리를 할 수 있는 시점이 되었더라도, 즉, 모든 센싱데이터를 모두 얻은 경우이더라도, 각 센싱데이터가 표시패널(110)의 현재 상황에 적합한지를 재차 확인하는 플래그 유효성 판단 절차를 수행함으로써, 현재 상황에 적합한 센싱데이터를 다시 얻어 보상처리의 정확도를 높여줄 수 있다.
더욱 구체적으로 설명하면, 제어부(430)는, 각 센싱단위에 대한 플래그의 유효성을 판단한 결과, 모든 센싱단위에 대한 플래그가 유효한 것으로 판단된 경우, 모든 센싱단위에 대하여 보상처리를 수행하라는 보상처리 제어신호를 보상부(410)로 출력한다.
제어부(430)는, 각 센싱단위에 대한 플래그의 유효성을 판단한 결과, 도 11에 예시된 바와 같이, 적어도 하나의 센싱단위(예: SU W)에 대한 플래그(예: Flag W)가 유효하지 않은 것으로 판단된 경우, 유효하지 않은 플래그(예: Flag W)에 대응되는 센싱단위(예: SU W)에 대한 센싱처리(예: SP #2')가 다시 수행되도록 하는 센싱처리 제어신호를 출력할 수 있다.
이에 따라, 다수의 센싱부(400-1, ... , 400-M)는 정확한 보상이 이루어지도록 하는 센싱데이터를 획득하여 메모리(420)에 업데이트시킬 수 있다.
표시패널(110)에 대한 센싱이 모두 완료된 상태에서, 보상처리를 할 수 있는 시점이 되었더라도, 표시패널(110)에 대한 센싱이 이루어진 시점에서 저장되었던 센싱데이터는 현재 상황에서는 적절하지 않은 센싱데이터일 수도 있다.
따라서, 플래그가 유효하지 않은 경우, 즉, 플래그가 설정된 시점(즉, 센싱처리가 이루어진 시점)에서 저장되었던 센싱데이터가 현재 상황에 적합하지 않은 경우, 센싱처리를 다시 하여, 정확한 휘도 보상을 가능하게 하는 센싱데이터를 얻을 수 있다.
도 4에 도시된 다수의 센싱부(400-1, ... , 400-m, ... , 400-M) 각각은 데이터 구동부(120)에 포함된 데이터 구동 집적회로(D-IC) 각각에 포함되고, 보상부(410) 및 제어부(430)는 타이밍 컨트롤러(140)에 포함될 수 있다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 표시패널(110)을 센싱단위별로 순차적으로 센싱함에 있어서, 센싱처리가 완료된 센싱단위에 대하여 플래그를 설정해놓음으로써, 센싱처리가 완료된 위치를 확인시켜줄 수 있고, 이를 이용하여, 효율적인 센싱 및 보상 기능을 제공할 수 있다.
또한, 본 실시예들에 의하면, 표시패널(110)을 모두 센싱하기 이전에, 센싱처리가 도중에 중단되는 경우, 센싱처리가 완료된 위치를 마킹해놓음으로써, 나중에 센싱 타이밍이 되었을 때, 센싱처리가 완료된 위치 다음부터 센싱처리를 수행할 수 있게 되어, 신속한 센싱 및 보상 처리를 해줄 수 있다.
또한, 본 실시예들에 의하면, 표시패널(110)을 모두 센싱하기 이전에, 센싱처리가 도중에 중단되는 경우, 센싱처리가 완료된 위치를 마킹해놓고, 센싱 타이밍이 되었을 때, 마킹해놓은 위치를 확인하여, 센싱처리가 완료된 위치 다음부터 센싱처리를 재개할 수 있도록 해줌으로써, 센싱 중단에 따른 화면 이상 현상을 방지할 수 있고, 효율적인 센싱 및 보상 기능을 제공할 수 있으며, 센싱 시간도 많이 단축시킬 수 있다.
또한, 본 실시예들에 의하면, 표시패널(110)을 모두 센싱하기 이전에, 센싱이 도중에 중단되더라도, 센싱 중단 이전에 완료된 적어도 하나의 서브픽셀에 대한 센싱데이터를 저장해놓음으로써, 부분적인 센싱 재개를 가능하게 하여, 효율적인 센싱 및 보상 기능을 제공할 수 있고, 센싱 중단에 따른 화면 이상 현상을 방지할 수 있으며, 센싱 시간도 많이 단축시킬 수 있다.
또한, 본 실시예들에 의하면, 비슷한 화상 특성을 보일 수 있는 동일한 컬러의 서브픽셀들을 모아서, 컬러별 서브픽셀 그룹을 순차적으로 센싱함으로써, 센싱 및 보상 효율을 높일 수 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치
110: 표시패널
120: 데이터 구동부
130: 게이트 구동부
140: 타이밍 컨트롤러

Claims (14)

  1. 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되어 다수의 픽셀이 정의되며, 적어도 하나의 서브픽셀 열과 대응되어 하나씩 존재하는 센싱라인이 형성된 표시패널;
    상기 각 센싱라인과 연결된 서브픽셀 열에 포함된 서브픽셀을 센싱하는 센싱처리를 수행하되, 미리 정해진 각 센싱단위별로, 센싱 중단 이전까지 센싱처리를 순차적으로 수행하여 센싱데이터를 출력하는 다수의 센싱부;
    상기 센싱처리가 완료된 센싱단위를 지시하는 정보로서 설정된 플래그를 저장하는 메모리; 및
    각 센싱단위별 센싱데이터를 토대로 데이터 보상처리를 수행하는 보상부를 포함하고;
    상기 플래그는,
    상기 센싱 중단 이전에 상기 센싱처리가 완료된 적어도 하나의 서브픽셀에 대한 위치를 지시하는 정보인 표시장치.
  2. 제1항에 있어서,
    상기 다수의 센싱부는,
    각 센싱단위별로 센싱처리를 순차적으로 수행하던 도중에 전원이 오프(Off) 된 경우,
    다음 센싱 타이밍 시, 상기 메모리에 저장된 적어도 하나의 플래그 각각에 의해 지시되는 센싱단위 중 마지막 번째의 센싱단위의 다음 센싱단위부터 센싱처리를 순차적으로 수행하는 것을 특징으로 하는 표시장치.
  3. 제1항에 있어서,
    상기 메모리에서의 플래그 확인 결과에 따라, 상기 다수의 센싱부가 센싱처리를 시작할 센싱단위를 결정하고, 상기 다수의 센싱부의 센싱처리를 제어하는 센싱처리 제어신호를 출력하거나, 보상처리를 제어하는 보상처리 제어신호를 출력하는 제어부를 더 포함하는 표시장치.
  4. 제3항에 있어서,
    상기 제어부는,
    다음 센싱 타이밍 시, 상기 메모리에서의 플래그 확인 결과,
    상기 메모리에 저장된 플래그가 없는 경우 또는 모든 센싱단위에 대한 플래그들이 저장된 경우, 처음 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력하고,
    상기 메모리에 일부 센싱단위에 대한 플래그가 저장된 경우, 상기 메모리에 저장된 적어도 하나의 플래그에 의해 지시되는 센싱단위 중 마지막 번째의 센싱단위의 다음 번째의 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력하는 것을 특징으로 하는 표시장치.
  5. 제3항에 있어서,
    상기 제어부는,
    다음 센싱 타이밍 시, 상기 메모리에서의 플래그 확인 결과, 상기 메모리에 일부 센싱단위에 대한 플래그만 저장된 경우,
    상기 메모리에 저장된 적어도 하나의 플래그에 대응되는 각 센싱단위에 대하여,
    적어도 하나의 서브픽셀 또는 모든 서브픽셀에 대해 다시 얻어진 센싱데이터와 상기 메모리에 이미 저장되어 있던 센싱데이터를 비교하여, 상기 메모리에 저장된 플래그의 유효성을 판단하고,
    상기 판단 결과에 따라, 센싱처리 제어신호를 출력하는 것을 특징으로 하는 표시장치.
  6. 제5항에 있어서,
    상기 제어부는,
    상기 판단 결과, 상기 메모리에 저장된 플래그가 모두 유효한 것으로 판단된 경우, 상기 메모리에 저장된 플래그에 의해 지시되는 센싱단위 중 마지막 번째의 센싱단위의 다음 번째의 센싱단위부터 센싱처리가 순차적으로 수행되도록 하는 센싱처리 제어신호를 출력하고,
    상기 판단결과, 상기 메모리에 저장된 플래그 중 적어도 하나가 유효하지 않은 것으로 판단된 경우, 유효하지 않은 플래그에 대응되는 센싱단위에 대한 센싱처리가 다시 수행되도록 하는 센싱처리 제어신호를 출력하는 것을 특징으로 하는 표시장치.
  7. 제3항에 있어서,
    상기 제어부는,
    보상 타이밍 시, 상기 메모리에서의 플래그 확인 결과에 따라,
    모든 센싱단위 각각에 대하여 플래그가 설정되어 상기 메모리에 저장된 경우, 모든 센싱단위에 대하여 보상처리를 수행하라는 보상처리 제어신호를 상기 보상부로 출력하는 것을 특징으로 하는 표시장치.
  8. 제3항에 있어서,
    상기 제어부는,
    보상 타이밍 시, 상기 메모리에서의 플래그 확인 결과에 따라,
    모든 센싱단위 각각에 대하여 플래그가 설정되어 상기 메모리에 저장된 경우,
    각 센싱단위에 대하여, 적어도 하나의 서브픽셀에 대해 다시 얻어진 센싱데이터와 상기 메모리에 이미 저장되어 있던 센싱데이터를 비교하여, 각 센싱단위에 대한 플래그의 유효성을 판단하고,
    상기 판단 결과에 따라, 상기 다수의 센싱부로 센싱처리 제어신호를 출력하거나, 상기 보상부로 보상처리 제어신호를 출력하는 것을 특징으로 하는 표시장치.
  9. 제8항에 있어서,
    상기 제어부는,
    상기 판단 결과, 모든 센싱단위에 대한 플래그가 유효한 것으로 판단된 경우, 모든 센싱단위에 대하여 보상처리를 수행하라는 보상처리 제어신호를 상기 보상부로 출력하고,
    상기 판단 결과, 적어도 하나의 센싱단위에 대한 플래그가 유효하지 않은 것으로 판단된 경우, 유효하지 않은 플래그에 대응되는 센싱단위에 대한 센싱처리가 다시 수행되도록 하는 센싱처리 제어신호를 출력하는 것을 특징으로 하는 표시장치.
  10. 제1항에 있어서,
    상기 각 센싱단위는 동일 컬러의 서브픽셀 그룹(Sub Pixel Group)인 것을 특징으로 하는 표시장치.
  11. 제1항에 있어서,
    상기 각 센싱단위는 동일한 서브픽셀 행(Sub Pixel Row)인 것을 특징으로 하는 표시장치.
  12. 삭제
  13. 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되며, 다수의 센싱라인이 형성된 표시패널;
    다수의 센싱라인을 통해 각 서브픽셀의 센싱노드에 대하여 센싱된 전압을 토대로 센싱데이터를 생성하여 출력하는 센싱부; 및
    상기 표시패널에 형성된 모든 서브픽셀의 센싱이 미완료된 상태에서, 센싱이 중단되더라도, 센싱 중단 이전에 센싱이 완료된 적어도 하나의 서브픽셀에 대한 센싱데이터를 저장하는 메모리를 포함하고,
    상기 메모리는,
    상기 센싱 중단 이전에 센싱이 완료된 상기 적어도 하나의 서브픽셀에 대한 위치를 지시하는 정보인 플래그를 저장하는 표시장치.
  14. 다수의 데이터 라인 및 다수의 게이트 라인이 형성되고, 다수의 서브픽셀이 형성되며, 다수의 센싱라인이 형성된 표시패널;
    다수의 센싱라인을 통해 각 서브픽셀의 센싱노드에 대하여 센싱된 전압을 토대로 센싱데이터를 생성하여 출력하는 센싱부; 및
    상기 표시패널에 형성된 모든 서브픽셀의 센싱이 미완료된 상태에서, 센싱이 중단된 경우, 센싱 중단 이전에 센싱이 완료된 위치를 마킹한 정보를 저장하는 메모리를 포함하고,
    상기 메모리는,
    상기 센싱 중단 이전에 센싱이 완료된 적어도 하나의 서브픽셀에 대한 상기 위치를 지시하는 정보인 플래그를 저장하는 표시장치.
KR1020140115098A 2014-09-01 2014-09-01 표시장치 KR102241484B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140115098A KR102241484B1 (ko) 2014-09-01 2014-09-01 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140115098A KR102241484B1 (ko) 2014-09-01 2014-09-01 표시장치

Publications (2)

Publication Number Publication Date
KR20160027523A KR20160027523A (ko) 2016-03-10
KR102241484B1 true KR102241484B1 (ko) 2021-04-16

Family

ID=55538882

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140115098A KR102241484B1 (ko) 2014-09-01 2014-09-01 표시장치

Country Status (1)

Country Link
KR (1) KR102241484B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102406271B1 (ko) * 2016-06-22 2022-06-09 엘지디스플레이 주식회사 컨트롤러, 유기발광표시장치 및 그 구동방법
KR102437179B1 (ko) * 2017-12-06 2022-08-26 엘지디스플레이 주식회사 전계발광표시장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100624310B1 (ko) * 2004-08-20 2006-09-19 삼성에스디아이 주식회사 발광 표시 장치 및 그 휘도 조절 방법
KR101142281B1 (ko) * 2005-10-11 2012-05-07 엘지디스플레이 주식회사 유기전계발광소자 및 그 구동방법
KR101572271B1 (ko) * 2009-11-02 2015-11-27 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
KR101941446B1 (ko) * 2012-03-02 2019-01-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 그의 구동 방법
KR102004285B1 (ko) * 2012-12-21 2019-07-29 엘지디스플레이 주식회사 유기 발광 디스플레이 장치의 구동 방법

Also Published As

Publication number Publication date
KR20160027523A (ko) 2016-03-10

Similar Documents

Publication Publication Date Title
US10170037B2 (en) Controller, organic light-emitting display panel, organic light-emitting display device, and method of driving the same
KR102249807B1 (ko) 표시장치 및 전원제어장치
KR102153052B1 (ko) 표시장치와, 그 구동 방법 및 타이밍 컨트롤러
KR102460992B1 (ko) 보상마진 제어장치, 유기발광 표시장치 및 그의 구동방법
KR20170080993A (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동방법
KR102496782B1 (ko) 전압변환 회로 및 이를 구비한 유기발광 표시장치
CN107886893B (zh) 显示装置
WO2013157527A1 (ja) 駆動回路、電気光学装置、電子機器、および駆動方法
KR102344969B1 (ko) 유기발광표시패널 및 유기발광표시장치
KR20170081034A (ko) 게이트 구동 방법, 센싱 구동 방법, 게이트 드라이버 및 유기발광표시장치
KR20170064142A (ko) 유기발광표시패널, 유기발광표시장치, 그 영상 구동 방법 및 센싱 방법
KR102449681B1 (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동 방법
KR20180079560A (ko) 표시장치, 표시패널, 구동방법 및 게이트 구동회로
KR102291369B1 (ko) 유기발광표시장치 및 그 구동방법
CN115995197A (zh) 显示装置和显示驱动方法
KR20170081036A (ko) 유기발광표시패널 및 유기발광표시장치
KR102337377B1 (ko) 전력관리 집적회로, 유기발광표시장치 및 그 구동방법
KR20160055324A (ko) 유기발광표시장치 및 유기발광표시패널
KR102241484B1 (ko) 표시장치
KR102463843B1 (ko) 컨트롤러, 유기발광표시장치 및 유기발광표시장치의 구동 방법
KR102215935B1 (ko) 유기발광표시장치 및 그 구동방법
KR102623163B1 (ko) 표시장치 및 그의 구동방법
KR102430386B1 (ko) 유기발광표시장치, 데이터 드라이버 및 샘플 홀드 회로
KR102366285B1 (ko) 유기발광 표시장치 및 이의 구동방법
KR20180024376A (ko) 유기발광표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right