KR101906829B1 - 디바이스 모드를 제어하기 위한 방법 및 장치 - Google Patents

디바이스 모드를 제어하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR101906829B1
KR101906829B1 KR1020177010279A KR20177010279A KR101906829B1 KR 101906829 B1 KR101906829 B1 KR 101906829B1 KR 1020177010279 A KR1020177010279 A KR 1020177010279A KR 20177010279 A KR20177010279 A KR 20177010279A KR 101906829 B1 KR101906829 B1 KR 101906829B1
Authority
KR
South Korea
Prior art keywords
voltage
vbus
processor
usb connector
pin
Prior art date
Application number
KR1020177010279A
Other languages
English (en)
Other versions
KR20170056002A (ko
Inventor
폴 제이. 헤이즈
크라이그 비. 매커낼리
윌리엄 엠. 맨스필드
브라이언 티. 스미스
Original Assignee
마이크로 모우션, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마이크로 모우션, 인코포레이티드 filed Critical 마이크로 모우션, 인코포레이티드
Publication of KR20170056002A publication Critical patent/KR20170056002A/ko
Application granted granted Critical
Publication of KR101906829B1 publication Critical patent/KR101906829B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3812USB port controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)
  • Safety Devices In Control Systems (AREA)
  • Information Transfer Systems (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Control Of Electric Motors In General (AREA)
  • Air Conditioning Control Device (AREA)
  • Control Of Direct Current Motors (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Dc-Dc Converters (AREA)

Abstract

디바이스 모드를 제어하는 방법이 제공된다. 방법은 디바이스 상의 USB 연결기에서 Vbus 핀 상의 Vbus 전압을 결정하는 단계, Vbus 전압을 임계치와 비교하는 단계, 및 Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계를 포함한다.

Description

디바이스 모드를 제어하기 위한 방법 및 장치{A METHOD AND APPARATUS TO CONTROL A MODE OF A DEVICE}
본 발명은 디바이스들 및, 보다 구체적으로 디바이스의 모드를 제어하기 위한 방법 및 장치에 관한 것이다.
USB(Universal Serial Bus) 표준은 본래 미리 정의된 역할들을 사용하여 전자 하드웨어 간의 데이터 연결들을 특정하였다. USB 표준에 의해 정의된 역할들은 일반적으로 "호스트(host)" 및 "슬레이브(slave)"로서 지칭된다. 호스트는 호스트와 슬레이브 사이의 모든 데이터 통신들을 제어 및 개시하는 USB 호스트 제어기를 포함한다. 호스트는 또한 통상적으로 전력을 슬레이브에 공급하였고, 따라서 슬레이브는 호스트로부터의 통신에 응답할 수 있다. 호스트가 다른 호스트에 어태칭(attach)되는 것을 방지하기 위하여, USB 표준은 호스트 및 슬레이브에 대해 상이한 연결기들을 정의하였다. 특히, USB 표준은, 호스트들이 타입-A 연결기를 가지며 슬레이브가 타입-B 연결기를 가지는 것을 요구하였다.
USB 표준이 널리 허용됨에 따라, 때때로 호스트일 필요가 있고 그리고 다른 때에 슬레이브일 필요가 있는 디바이스들이 제조되었다. 예컨대, 카메라는 프린터에 대해 호스트로서 그리고 컴퓨터에 대해 슬레이브로서 기능할 필요가 있을 수 있다. 따라서, USB 표준은 디바이스들이 호스트 또는 슬레이브로서 기능하게 허용하는 OTG("On The Go")로 불리는 부록 또는 2차 표준이 업데이트되었다. OTG 표준은 연결기들 및 케이블들의 새로운 세트를 정의하였다. OTG 준수 연결기들은 본래의 USB 연결기들의 핀들에 더해지는 핀들을 포함한다. 결과로서, OTG 준수 연결기들은 본래의 USB 연결기들 및 케이블들과 호환하지 않는다. 게다가, OTG 표준은 호스트 역할과 슬레이브 역할 간의 간단한 자동 스위칭 기능성을 넘은 기능성을 허용하기 위하여 스택웨어(stackware)/펌웨어 복합성을 생성하였다.
OTG 표준으로 획득되는 이익들로 인해, 기존 하드웨어 디자인들에 OTG 피처들을 구현하기 위한 바람이 존재한다. 그러나, 많은 디자인들에 대해, OTG 준수 연결기들을 통합하는 것은 실현 가능하지 않다. 예컨대, 기존 디자인들은 부가적인 핀들을 고려하기 위하여 부가적인 트레이스들이 업데이트될 필요가 있을 것이다. 게다가, 일부 하드웨어 디자인들은 OTG 표준에 의해 특정된 통신 스택(stack)과 연관된 소프트웨어 오버-헤드(over-head)로 인해 완전히 개조될 필요가 있을 것이다.
게다가, 많은 디바이스 제조자들은 OTG를 준수하지 않는 주변장치들을 가지는 고객들을 가진다. 예컨대, 산업 장비의 일부 고객들은 후속 분석을 위해 디바이스들로부터 데이터를 저장하기 위하여 타입-A 연결기들을 가지는 USB 썸 드라이브(USB thumb drive)들을 이용하였다. 고객들은 또한 OTG 표준으로 업그레이드 가능하지 않은 프로그램들 및 더 이전 컴퓨터들로 디바이스들을 제어할 수 있다. 결과로서, OTG 준수 연결기들과 함께 디바이스들을 업그레이드하는 것은, 디바이스 제조자들이 회피하고 싶은 주변장치 디바이스들의 고객들의 인벤토리를 고객들이 교체하는 것을 요구할 것이다.
따라서, 디바이스가 OTG를 준수하지 않는 USB 연결기들을 포함할 때, 디바이스 모드를 제어하기 위한 장치 및 방법에 대한 필요가 존재한다. 또한 부가적인 소프트웨어 오버-헤드 및 OTG 표준과 연관된 하드웨어 재디자인들 없이 디바이스 모드를 제어할 필요가 존재한다.
디바이스 모드를 제어하는 방법이 제공된다. 실시예에 따라, 방법은 디바이스 상의 USB 연결기의 Vbus 핀 상의 Vbus 전압을 결정하는 단계, Vbus 전압을 임계치와 비교하는 단계, 및 Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계를 포함한다.
디바이스(10) 모드를 제어하기 위한 장치(100)가 제공된다. 실시예에 따라, 장치(100)는 프로세서(110) 및 프로세서(110)에 커플링된 전압 비교 모듈(130)로 구성되고, 프로세서(110) 및 전압 비교 모듈(130)은 디바이스(10) 상의 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정하도록 적응되고, 전압 비교 모듈(130)은 Vbus 전압을 임계치와 비교하도록 적응되고, 그리고 프로세서(110)는 Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성하도록 적응된다.
일 양상에 따라, 디바이스 모드를 제어하는 방법은 디바이스 상의 USB 연결기의 Vbus 핀 상의 Vbus 전압을 결정하는 단계, Vbus 전압을 임계치와 비교하는 단계, 및 Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계를 포함한다.
바람직하게, Vbus 핀 상의 Vbus 전압을 결정하는 단계는, 디바이스가 Vbus 핀에 전압을 인가하는지를 결정하는 단계; 디바이스가 Vbus 핀에 전압을 인가하지 않으면, Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계, 및 디바이스가 Vbus 핀에 전압을 인가하면, 디바이스가 Vbus 핀에 전압을 인가하지 않을 때까지, 디바이스가 Vbus 핀에 전압을 인가하는지를 계속 결정하는 단계를 포함한다.
바람직하게, Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계는 응답이 USB 연결기에서 수신되는지를 결정하는 단계; 응답이 USB 연결기에서 수신되지 않으면, Vbus 핀에 전압을 인가하는 것을 중단하는 단계, 및 응답이 USB 연결기에서 수신되면, 디바이스를 호스트로서 구성하는 단계를 포함한다.
바람직하게, Vbus 핀 상의 Vbus 전압을 임계치와 비교하는 단계는 Vbus 전압이 임계치보다 크면, 호스트로서 구성된 주변장치가 USB 연결기에 어태칭된 것을 표시하고, 및 Vbus 전압이 임계치보다 작으면, 슬레이브로서 구성된 주변장치가 USB 연결기에 어태칭된 것을 표시하는 것을 결정하는 단계를 포함한다.
바람직하게, Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계는: 비교가, 슬레이브로서 구성된 주변장치가 USB 연결기에 어태칭된 것을 표시하면, 디바이스를 호스트로서 구성하는 단계, 및 비교가, 호스트로서 구성된 주변장치가 USB 연결기에 어태칭된 것을 표시하면, 디바이스를 슬레이브로서 구성하는 단계를 포함한다.
바람직하게, Vbus 전압과 임계치의 비교에 기반하여 디바이스를 구성하는 단계는 Vbus 핀에 전압을 인가하는 단계, 응답이 수신되는지를 결정하기 위하여 USB 연결기를 모니터링하는 단계; 응답이 수신되지 않으면, Vbus 핀에 전압을 인가하는 것을 중단하는 단계, 및 응답이 수신되면, 디바이스를 호스트로서 구성하는 단계를 포함한다.
바람직하게, 디바이스를 구성하는 단계는 Vbus 핀에 전압을 선택적으로 인가하는 단계 및 디바이스를 슬레이브 스택 및 호스트 스택 중 하나로 구성하는 단계로 구성된다.
일 양상에 따라, 디바이스(10) 모드를 제어하기 위한 장치(100)는 프로세서(110) 및 프로세서(110)에 커플링된 전압 비교 모듈(130)로 구성되고, 프로세서(110) 및 전압 비교 모듈(130)은 디바이스(10) 상의 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정하도록 적응되고, 전압 비교 모듈(130)은 Vbus 전압을 임계치와 비교하도록 적응되고, 그리고 프로세서(110)는 Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성하도록 적응된다.
바람직하게, Vbus 핀(210) 상의 Vbus 전압을 결정하도록 적응된 프로세서(110) 및 전압 비교 모듈(130)은, 디바이스(10)가 Vbus 핀(210)에 전압을 인가하는지를 결정하도록 적응된 프로세서(110), 및 Vbus 핀(210) 상의 Vbus 전압을 측정하도록 적응된 전압 비교 모듈(130)을 포함하고, Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성하도록 적응된 프로세서(110)는, 디바이스(10)가 Vbus 핀(210)에 전압을 인가하는지를 결정하고; 디바이스(10)가 Vbus 핀(210)에 전압을 인가하지 않으면, 디바이스(10)를 Vbus 전압과 임계치의 비교에 기반하여 호스트로서 구성하고, 그리고 디바이스(10)가 Vbus 핀(210)에 전압을 인가하면, 디바이스(10)가 Vbus 핀(210)에 전압을 인가하지 않을 때까지, 디바이스(10)가 Vbus 핀(210)에 전압을 인가하는지를 계속 결정하도록 적응된 프로세서(110)를 포함한다.
바람직하게, Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성하도록 적응된 프로세서(110)는 응답이 USB 연결기(200)에서 수신되는지를 결정하고; 응답이 USB 연결기(200)에서 수신되지 않으면, Vbus 핀(210)에 전압을 인가하는 것을 중단하고, 그리고 응답이 USB 연결기(200)에서 수신되면, 디바이스(10)를 호스트로서 구성하도록 적응된 프로세서(110)를 포함한다.
바람직하게 Vbus 핀(210) 상의 Vbus 전압을 임계치와 비교하도록 적응된 전압 비교 모듈(130)은 Vbus 핀(210) 상의 Vbus 전압을 측정하고; Vbus 전압이 임계치보다 크면, 호스트로서 구성된 주변장치(250)가 USB 연결기(200)에 어태칭되는 것을 표시하고, 그리고 Vbus 전압이 임계치보다 작으면, 슬레이브로서 구성된 주변장치(250)가 USB 연결기(200)에 어태칭되는 것을 표시하도록 적응된 전압 비교 모듈(130)을 포함한다.
바람직하게, Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성하도록 적응된 프로세서(110)는, 비교가, 슬레이브로서 구성된 주변장치(250)가 USB 연결기(200)에 어태칭되는 것을 표시하면, 디바이스(10)를 호스트로서 구성하고, 그리고 비교가, 호스트로서 구성된 주변장치(250)가 USB 연결기(200)에 어태칭되는 것을 표시하면, 디바이스(10)를 슬레이브로서 구성하도록 적응된 프로세서(110)를 포함한다.
바람직하게, 장치(100)는 프로세서(110) 및 Vbus 핀(210)에 커플링된 전원 모듈(120)을 더 포함하고, 전원 모듈(120)은 Vbus 핀(210)에 전압을 선택적으로 인가하도록 적응되고, Vbus 전압과 임계치 간의 비교에 기반하여 디바이스(10)를 구성하도록 적응된 프로세서(110)는 전원 모듈(120)로 하여금 Vbus 핀(210)에 전압을 인가하게 하는 신호를 전원 모듈(120)에 전송하고, 응답이 수신되는지를 결정하기 위하여 USB 연결기(200)를 모니터하고; 응답이 수신되지 않으면, Vbus 핀(210)에 전압을 인가하는 것을 중단하고, 그리고 응답이 수신되면, 디바이스(10)를 호스트로서 구성하도록 적응된 프로세서(110)를 포함한다.
바람직하게, Vbus 핀(210)에 전압을 공급하도록 적응된 프로세서(110)는 Vbus 핀(210)에 전압을 인가하기 위한 신호를 전원 모듈(120)에 전송하도록 적응된 프로세서(110)를 포함한다.
바람직하게, 디바이스(10)를 구성하도록 적응된 장치(100)는 Vbus 핀(210)에 전압을 선택적으로 인가하고 그리고 디바이스를 슬레이브 스택 및 호스트 스택 중 하나로 구성하도록 적응된 장치(100)를 포함한다.
동일한 참조 번호는 모든 도면들에서 동일한 엘리먼트를 표현한다. 도면들은 반드시 실척대로가 아니다.
도 1은 실시예에 따른 디바이스(10)를 도시한다.
도 2는 디바이스(10) 내의 장치(100)의 더 상세한 도면을 도시한다.
도 3은 실시예에 따른 방법(300)을 도시한다.
도 4는 실시예에 따른 방법(400)을 도시한다.
도 5는 실시예에 따른 방법(500)을 도시한다.
도 1-5 및 뒤따르는 설명은 디바이스 모드를 제어하기 위한 방법 및 장치의 실시예들의 최선 모드를 만들고 사용하는 방법을 당업자들에게 교시하기 위한 특정 예들을 묘사한다. 본 발명의 원리들을 교시하기 위하여, 디바이스 모드를 제어하기 위한 방법 및 장치의 일부 종래의 양상들은 단순화되거나 생략되었다. 당업자들은 본 설명의 범위 내에 속하는 이들 예들로부터의 변형들을 인식할 것이다. 당업자들은, 아래에서 설명된 피처들이 디바이스 모드를 제어하기 위한 장치 및 방법의 다수의 변형들을 형성하기 위하여 다양한 방식들로 조합될 수 있다는 것을 인식할 것이다. 결과로서, 아래에서 설명된 실시예들은 아래에서 설명된 특정 예들로 제한되는 것이 아니라, 청구항들 및 이들의 등가물들에 의해서만 제한된다.
도 1은 실시예에 따른 디바이스(10)를 도시한다. 도시된 실시예에서, 디바이스(10)는 디바이스(10) 모드를 제어하기 위한 장치(100)를 포함한다. 디바이스(10)는 또한 USB 연결기(200)를 가지는 회로 보드(12)를 포함한다. 도시된 실시예에서, USB 연결기(200)는, 비록 대안적인 위치들이 본 개시내용의 범위 내에 있지만, 회로 보드(12)의 에지에 커플링된다. 장치(100)는 회로 보드(12)에 커플링되고 그리고 라인들로서 도시된 트레이스들을 가지는 USB 연결기(200)에 전기적으로 커플링된다. 그러나, 대안적인 실시예들에서, 장치(100)는 회로 보드(12)에 커플링되지 않을 수 있다.
도 1에 도시된 실시예에서, 장치(100)는 전원 모듈(120), 전압 비교 모듈(130), 및 USB 연결기(200)에 전기적으로 커플링된 프로세서(110)를 포함한다. 전원 모듈(120)은 USB 연결기(200)의 Vbus 핀(210)에 전기적으로 커플링된다. 전압 비교 모듈(130)은 또한 Vbus 핀(210)에 전기적으로 커플링된다. Vbus 핀(210)에 더하여, USB 연결기(200)는 2개의 디지털 통신 핀들(D+, D-) 및 접지 핀(GN)을 포함한다. 디지털 통신 핀들(D+, D-)은 디바이스(10)와 USB 연결기(200)에 어태칭된 주변장치(250) 간의 직렬 통신들에 사용된다.
주변장치(250)는 USB 연결기(200)와 호환가능한 USB 연결기를 가진 임의의 하드웨어일 수 있다. 예컨대, 도 1에 도시된 실시예에서, 주변장치(250)는 슬레이브로서 구성된 메모리 스틱일 수 있다. 메모리 스틱은 타입-A USB 연결기를 가질 수 있다. 따라서, 디바이스(10)는 호스트로서 구성될 것이다. 대안적으로, 주변장치(250)는 케이블을 통해 USB 연결기(200)에 어태칭되는 호스트로서 구성된 개인 컴퓨터일 수 있다. 따라서, 디바이스(10)는 슬레이브로서 구성될 것이다. 비록 디바이스(10) 및 주변장치(250)가 슬레이브 또는 호스트로서 구성되는 것으로 설명되지만, 일반적으로 '호스트' 또는 '슬레이브'로 지칭되지 않는 다른 역할들은 본 개시내용의 범위 내에 있다. 도 1의 실시예에서, 호스트 구성 또는 슬레이브 구성 중 어느 하나인 디바이스(10)는 USB 연결기(200)를 통해 주변장치(250)와 통신할 수 있고, 이는 USB 표준을 준수할 수 있다.
USB 표준은, Vbus 핀(210)이, 연결기 타입에 따라, USB 연결기(200)에 어태칭되는 디바이스(10) 또는 주변장치(250)에 의해 공급되는 전압을 가지는 것을 지시한다. 따라서, 주변장치(250)는 또한 Vbus 핀(251)을 포함하는 것으로 도시된다. 다음에서 더 상세히 논의될 바와 같이, 디바이스(10) 또는 주변장치(250)는 연결기 타입에 무관하게 Vbus 핀들(210, 251)에 전력을 공급할 수 있다. 결과로서, 디바이스(10) 및 주변장치(250)는, 비록 USB 연결기(200)가 OTG 표준을 준수하지 않더라도, 하나가 Vbus 핀들(210, 251)에 전력을 공급함에 따라, 슬레이브로서 동작하도록 전력을 수신할 수 있다.
USB 연결기(200)는 OTG 표준을 준수하지 않는데, 그 이유는 OTG 표준이 OTG 준수 연결기들, 이를테면 ID 핀을 가지는 마이크로-USB 연결기로 제한되기 때문이다. ID 핀은 OTG 준수 연결기와 함께 연결되는 2개의 디바이스들의 모드들을 식별하기 위하여 사용된다. 예컨대, 디바이스들 중 하나는 ID 핀으로 하여금 플로팅(float)하게 할 수 있는 반면 다른 디바이스는 접지된 ID 핀을 가진다. ID 핀들의 플로팅 상태 및 접지된 상태는 디바이스들의 역할들을 정의하기 위하여 사용된다. OTG 표준은 또한, HNP(Host Negotiation Protocol) 및 RSP(Role Swap Protocol)가 2개의 디바이스들의 모드들을 구성하기 위하여 사용될 수 있다는 것을 특정한다. 즉, 2개의 디바이스들은 그들의 역할들을, 호스트일 것을 요청하는 슬레이브, 인터럽트 폴링(interrupt polling) 등 같은 피처들을 포함하는 복합 프로토콜 스택(complex protocol stack)을 통해 협상한다. 대조하여, 도 1에 도시된 USB 연결기(200)는 반드시 복합 프로토콜 스택을 요구하지 않고 ID 핀을 가지지 않는다.
그럼에도 불구하고, 다음에서 더 상세히 설명될 바와 같이, 장치(100)는 디바이스(10) 모드를 제어할 수 있다. 예컨대, ID 핀에 의존하는 대신, 장치(100)는 디바이스(10) 상의 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정할 수 있다. 장치(100)는 Vbus 전압을 임계치와 비교하고 Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성할 수 있다. 따라서, OTG 표준에 의해 요구되는 부가적인 ID 핀 및 대응하는 RSP 및 HNP 프로토콜들은 필요하지 않다. 유리하게, OTG 표준을 준수하지 않는 USB 연결기들은 그럼에도 불구하고 디바이스들을 호스트 또는 슬레이브로서 구성하기 위하여 사용될 수 있다.
도 2는 디바이스(10) 내의 장치(100)의 더 상세한 도면을 도시한다. 도시된 바와 같이, 장치(100)는 도 1에 관하여 전술에서 설명된 프로세서(110), 전원 모듈(120), 및 전압 비교 모듈(130)을 포함한다. 프로세서(110)는 전원 모듈(120), 전압 비교 모듈(130), 및 USB 연결기(200)에 전기적으로 커플링된다. 비록 장치(100)가 트레이스들을 가진 USB 연결기(200)에 커플링되는 것으로 도시되지만, 대안적인 통신 경로들이 이용될 수 있다. 게다가, 프로세서(110), 전원 모듈(120), 및 전압 비교 모듈(130)이 디바이스(10)의 부분인 것으로 도시되지만 대안적인 실시예들에서 디바이스(10)로부터 분리될 수 있다.
도 2에 도시된 실시예에서, 프로세서(110)는 디바이스(10)를 구성하도록 적응될 수 있다. 예컨대, 프로세서(110)는 Vbus 핀(210)에 전압 공급을 턴 온 또는 오프하도록 전원 모듈(120)에 명령하는 소프트웨어를 가진 중앙 프로세싱 유닛(CPU)일 수 있다. 프로세서(110)는 또한, 예컨대 Vbus 핀(210) 상의 Vbus 전압을 표현하는 신호를 전압 비교 모듈(130)로부터 수신할 수 있다. 프로세서(110)는 또한 디지털 통신 핀들(D+, D-)을 통해 통신하도록 적응될 수 있다. 그러나, 대안적인 실시예들에서, 프로세서(110)는 디지털 통신 핀들(D+, D-)에 커플링되지 않을 수 있다. 예컨대, 상이한 프로세서 또는 다른 디바이스는 디지털 통신 핀들(D+, D-)에 전기적으로 커플링될 수 있다. 이들 및 다른 프로세서들은 전원 모듈(120)을 제어할 수 있다.
전원 모듈(120)은 전력 스위치(122) 및 다이오드(D1)를 포함한다. 전력 스위치(122)는 +5.0VDC인 것으로 도시된 공급 전압에 커플링된 공급 핀(VIN)을 가진다. 전력 스위치(122)는 또한 프로세서(110)에 커플링된 인에이블 핀(EN) 및 다이오드(D1)를 통해 Vbus 핀(210)에 커플링되는 전압 출력 핀(VOUT)을 포함한다. 따라서, 프로세서(110)는 전압 출력(VOUT)이 Vbus 핀(210)에 전압을 공급하게 할 수 있고, 상기 전압은 공급 핀(VIN)에 커플링된 +5.0VDC 공급 전압에 의해 제공될 수 있다. 전력 스위치(122)는 또한 접지 핀(GND), 전류 제한 핀(ILIMIT), 및 결함 핀(FAULT)을 포함하는 것으로 도시된다. 접지 핀(GND) 및 전류 제한 핀(ILIMIT)은 명확성을 위하여 아무것에도 커플링되지 않는 것으로 도시된다. 결함 핀(FAULT)은 프로세서(110)에 커플링된다. 따라서, 프로세서(110)는 전력 스위치(122)의 결함 상태를 검출할 수 있다. 프로세서(110)는 또한 전압 비교 모듈(130)의 컴포넌트들로부터 신호를 수신할 수 있다.
전압 비교 모듈(130)은 Vbus 핀(210)에 커플링된 전압 비교기(U1)를 포함한다. 전압 비교기(U1)는 또한 제 1 저항기(R1) 및 제 2 저항기(R2)에 커플링된 것으로 도시된다. 저항기들(R1 및 R2)은 전압 비교기(U1)에 대한 기준 입력을 위한 분압기로서 역할을 할 수 있다. 제 2 저항기(R2)는 또한 기준 입력에 대한 방전 경로를 제공할 수 있다. 제 1 저항기(R1)는 +5.0VDC로서 도시된 공급 전압에 커플링된다. 전압 비교기(U1)에 대한 전압 입력은 USB 연결기(200)의 Vbus 핀(210)에 커플링된다. 전압 입력은 예컨대 Vbus 핀(210) 상의 Vbus 전압을 측정하도록 적응된다. 또한 도 2에는 기준 입력에 커플링된 제 1 캐패시터(C1) 및 전압 입력에 커플링된 제 2 캐패시터(C2)가 도시된다. 캐패시터들(C1 및 C2)은 기준 입력과 전압 입력에 대한 전압들을 안정화시킬 수 있다. 제 3 저항기(R3) 및 제 4 저항기(R4)는 전압 입력에 커플링되고, 이는 Vbus 핀(210)에 대한 방전 경로를 제공할 수 있다. 대안적인 실시예들은 상이한 구성들의 저항기들 및 캐패시터들을 가질 수 있다.
도시된 실시예에서, 저항기들(R1, R2)의 값들은 기준 핀에 임계치를 제공하기 위하여 선택될 수 있다. 예컨대, 저항기들(R1, R2)의 값들은, 전압 비교기(U1)에 대한 기준 입력상의 전압이 원하는 임계 전압에 있도록, 선택될 수 있다. 유사하게, 제 3 및 제 4 저항기들(R3, R4)의 값들은 Vbus 핀(210) 상의 Vbus 전압에 대해 원하는 범위 내에 있는 전압을 제공하도록 선택될 수 있다. 게다가, 제 3 및 제 4 저항기들(R3, R4)은 비교기(U1)에 대한 기준 입력상의 전압에 대해 방전 경로를 제공할 수 있다. 그러므로, 주변장치(250)가 Vbus 핀(210)에 전압을 인가하는 디바이스(10)로 인해 전하를 축적하면, Vbus 핀(210) 상의 축적된 전압은 제 3 및 제 4 저항기들(R3, R4)을 통해 방전할 수 있다. 따라서, 전압은, Vbus 전압이 측정되기 전에, 예컨대 루프 후 방전될 수 있다.
전압 비교기(U1)는 Vbus 핀(210) 상의 Vbus 전압을 측정할 수 있고 Vbus 전압을 임계치와 비교할 수 있다. 예컨대, Vbus 전압이 임계치보다 크면, 전압 비교기(U1)는 Vbus 전압이 임계치보다 크다는 것을 표시하는 신호를 프로세서(110)에 전송할 수 있다. 대안적인 실시예들에서, Vbus 전압을 임계치와 비교하는 상이한 방법들이 이용될 수 있다. 예컨대, 상이한 구성의 저항기들 및 캐패시터들, 부가적인 전압 비교기들, 디지털 로직 등은 Vbus 전압을 임계치와 비교하기 위해 이용될 수 있다.
프로세서(110)는 Vbus 전압과 임계치 간의 비교에 기반하여 디바이스(10)를 구성할 수 있다. 예컨대, 도 2에 도시된 실시예에서, 프로세서(110)는, 비교가, USB 연결기(200)에 어태칭된 주변장치(250)가 호스트로서 구성된 것을 표시하면, 디바이스(10)를 슬레이브로서 구성할 수 있다. 프로세서(110)는 또한, 비교가, USB 연결기(200)에 어태칭된 주변장치(250)가 슬레이브로서 구성된 것을 표시하면, 디바이스(10)를 호스트로서 구성할 수 있다. 장치(100)는, 도 3-6을 참조하여 다음에서 더 상세히 설명될 바와 같이, 이들 및 다른 방법들을 수행하도록 적응될 수 있다.
도 3은 실시예에 따른 방법(300)을 도시한다. 도 3에 도시된 바와 같이, 방법(300)은 디바이스 상의 USB 연결기의 Vbus 핀 상의 Vbus 전압을 결정하는 단계(310)를 포함한다. 단계(310) 후, 단계(320)는 Vbus 전압을 임계치와 비교한다. 장치(100)는 단계(330)에서 Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성할 수 있다. 단계들(310-330)은 다음에서 더 상세히 설명된다.
단계(310)에서, 장치(100)는 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정할 수 있다. 예컨대, 프로세서(110) 및 전압 비교 모듈(130)은 Vbus 핀(210) 상의 Vbus 전압을 결정하도록 적응될 수 있다. 도 1의 실시예에서, 프로세서(110)는 전원 모듈(120) 및 전압 비교 모듈(130)로부터 신호들을 수신할 수 있다. 이들 신호들을 사용하여, 프로세서(110)는, Vbus 핀(210) 상의 전압이 USB 연결기(200)에 어태칭된 전원 모듈(120)에 의한 것인지 주변장치(250)로 인한 건지를 결정할 수 있다. 일부 실시예들에서, 장치(100)는, Vbus 전압이 주변장치(250)로 인할 때까지 Vbus 전압을 계속 결정할 수 있다.
단계(320)에서, 장치(100)는 Vbus 전압을 임계치와 비교할 수 있다. 예컨대, 도 1에 도시된 실시예에서, 전압 비교 모듈(130)은 예컨대 전압 비교 모듈(130)의 저항기들 같은 컴포넌트들에 의해 결정되는 임계치와 Vbus 전압을 비교할 수 있다. 예컨대, 도 2에 도시된 저항기들(R1, R2)은 +5.0VDC 공급 전압을 분할할 수 있다. 제 2 저항기(R2)가 전압 비교기(U1)에 커플링되는 전압("R2 전압")은 임계치일 수 있다.
단계(330)에서, 방법(300)은 Vbus 전압과 임계치의 비교에 기반하여 디바이스(10)를 구성할 수 있다. 예컨대, 프로세서(110)는 Vbus 핀(210)에 전압을 선택적으로 인가하도록 전원 모듈(120)을 구성할 수 있다. 도 2에 도시된 실시예에서, 프로세서(110)는 Vbus 핀(210)에 전압을 선택적으로 인가하기 위한 신호를 전력 스위치(122) 상의 인에이블 핀(EN)에 전송할 수 있다. 전압은 다이오드(D1)를 통하여 전압 출력 핀(VOUT)을 가지는 Vbus 핀(210)에 인가될 수 있다. 디바이스(10)가 구성된 후, 디바이스(10) 모드를 제어하는 방법(300)은 단계(310)로 리턴할 수 있다.
전술에서 설명된 방법(300) 및 단계들(310-330)은 다양한 부가적인 그리고 대안적인 단계들과 함께 구현될 수 있다. 대안적인 단계들을 가지는 예시적인 방법들은 도 4 및 5를 참조하여 다음에서 설명된다.
도 4는 실시예에 따른 방법(400)을 도시한다. 방법(400)은 Vbus 핀(210) 상의 Vbus 전압을 결정하는 단계(410)를 포함한다. 단계(420)에서, Vbus 전압은 임계치와 비교된다. 단계(420) 후, 방법은, 비교가, USB 연결기(200)에 어태칭된 주변장치(250)가 단계(430)에서 호스트로서 구성되거나 슬레이브로서 구성되는 것을 표시하는지를 결정하고, 상기 단계(430)는 단계들(432-434)로 구성된다. 비교에 따라, 디바이스(10)는, 다음에서 더 상세히 설명될 바와 같이, 호스트 또는 슬레이브로서 구성될 수 있다.
단계(432)에서, Vbus 전압과 임계치 간의 비교가 USB 연결기(200)에 어태칭된 주변장치(250)의 구성을 표시할 수 있다. 예컨대, 도 1에 도시된 실시예에서, 전압 비교 모듈(130)은 Vbus 핀(210) 상의 Vbus 전압을 전압 임계치와 비교할 수 있다. 전압 비교 모듈(130)은, 주변장치(250)가 호스트로서 구성되는지 슬레이브로서 구성되는지를 프로세서(110)에게 표시할 수 있다. 도 2에 도시된 실시예에서, 전압 비교기(U1)는 Vbus 전압과 R2 전압을 비교할 수 있고 그리고 USB 연결기(200)에 어태칭된 주변장치(250)가 슬레이브인지 호스트인지를 표시하는 신호를 프로세서(110)에게 전송할 수 있다. 신호는, "1" 비트를 표현하는 높은 전압이, 주변장치(250)가 호스트로서 구성되는 것을 표시하고 그리고 "0" 비트를 표현하는 낮은 전압, 이를테면 제로 전압이, 주변장치(250)가 슬레이브로서 구성되는 것을 표시하는, 디지털 신호일 수 있다.
단계들(434 및 436)에서, 프로세서(110)는 단계(432)에서 이루어진 비교에 따라, Vbus 핀(210)에 전압을 선택적으로 인가하기 위한 신호를 전원 모듈(120)에 전송할 수 있다. 예컨대, 비교가, 주변장치(250)가 호스트로서 구성되는 것을 표시하면, 디바이스(10)는 단계(434)에서 슬레이브로서 구성될 수 있다. 비교가, 주변장치(250)가 슬레이브로서 구성되는 것을 표시하면, 디바이스(10)는 호스트로서 구성될 수 있다. 도 2에 도시된 실시예에서, 프로세서(110)는 디바이스(10)를 구성하기 위한 신호를 전력 스위치(122) 상의 인에이블 핀(EN)에 전송할 수 있다. 인에이블 핀(EN)에 전송된 신호에 따라, 전력 스위치(122)는 Vbus 핀(210)에 전압을 인가할 수 있다. Vbus 핀(210)에 전압을 선택적으로 인가하는 것은, 도 5를 참조하여 다음에서 더 상세히 설명될 바와 같이, 디바이스(10)가 슬레이브로서 구성되는지 호스트로서 구성되는지를 결정할 수 있다.
도 5는 실시예에 따른 방법(500)을 도시한다. 방법(500)은 단계(510)에서 디바이스(10) 상의 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정한다. 단계(520)에서, Vbus 전압은 임계치와 비교된다. 방법(500)은 단계(530)에서 비교에 기반하여 디바이스(10)를 구성할 수 있다. 단계들(510, 520, 및 530)은 다음에서 더 상세히 설명될 부가적인 단계들로 구성된다.
Vbus 핀(210) 상의 Vbus 전압을 결정하기 위하여, 단계(510)는, 단계(512)에서 디바이스(10)가 Vbus 핀(210)에 전압을 인가하는지를 결정하고 그리고 단계(514)에서 Vbus 핀(210) 상의 Vbus 전압을 측정한다. 도 1에 도시된 실시예에서, 프로세서(110)는, 전원 모듈(120)이 Vbus 핀(210)에 전압을 인가하는지를 결정할 수 있다. 도 2를 참조하여, 프로세서(110)는, 전력 스위치(122)로 하여금 Vbus 핀(210)에 전압을 인가하게 하는 신호가 전력 스위치(122)의 인에이블 핀(EN)에 전송되는지를 결정할 수 있다. 예컨대, 프로세서(110)에서 실행하는 코드는, 프로세서(110)가 "1" 비트를 인에이블 핀(EN)에 전송하는지를 알기 위해 체크할 수 있다. 디바이스(10)가 Vbus 핀(210)에 전압을 인가하면, 방법(500)은 단계(526)로 이동하여, 단계(520)를 참조하여 다음에서 더 상세히 설명될 바와 같이, 응답이 USB 연결기(200)에서 수신되는지를 결정한다.
단계(512)를 여전히 참조하여, 디바이스(10)가 Vbus 핀(210)에 전압을 인가하지 않으면, 방법(500)은 단계(514)에서 Vbus 핀(210) 상의 Vbus 전압을 측정할 것이다. 전압 비교 모듈(130)은 Vbus 핀(210) 상의 Vbus 전압을 측정할 수 있다. 예컨대, 도 2에 도시된 실시예에서, 전압 비교기(U1)는 도 2에 도시된 트레이스를 사용하여 Vbus 핀(210) 상의 Vbus 전압을 측정할 수 있다. Vbus 전압 측정치는, 대안적인 실시예들이 예컨대 디지털 샘플링 또는 다른 측정 기술들을 포함할 수 있지만, 아날로그 전압 값일 수 있다. 그러나 결정되고, Vbus 전압은 임계치와 비교되고, 단계(522)가 시작된다.
단계(522)에서, 임계치가 결정된다. 예컨대, 전압 비교 모듈(130)은 예컨대 내부 컴포넌트들에 의해 세팅된 파라미터들을 사용하여 임계 전압을 결정할 수 있다. 예컨대, 도 2의 실시예에서, 임계치는 기준 핀에서 전압 비교기(U1)에 의해 측정된 R2 전압일 수 있다. 전술에서 논의된 바와 같이, R2 전압은 제 1 및 제 2 저항기들(R1, R2)의 비율들에 의해 결정될 수 있다.
단계(524)에서, 장치(100)는, Vbus 전압이 임계치 전압보다 큰지를 결정할 수 있다. 도 1의 실시예에서, 전압 비교 모듈(130)은, Vbus 전압이 임계치보다 큰지를 결정할 수 있다. 예컨대, 도 2의 실시예에서, 전압 비교기(U1)는 Vbus 전압을 R2 전압에 비교할 수 있고 Vbus 전압이 R2 전압보다 크다는 것을 표시하는 신호를 프로세서(110)에 전송할 수 있다. 대안적인 실시예들에서, Vbus 전압과 임계치 간의 비교는 인버팅될 수 있다. 예컨대, 대안적인 전압 비교기들은, Vbus 전압이 임계치보다 작으면 신호를 프로세서(110)에 전송할 수 있다. 대안적으로, Vbus 전압 및 R2 전압은 디지털화될 수 있고 그리고 Vbus 전압이 임계치보다 큰지를 결정하기 위하여 수치적으로 비교될 수 있다.
Vbus 전압이 임계치보다 크면, 장치(100)는 디바이스(10)를 슬레이브로서 구성할 수 있다. 예컨대, 장치(100)는 전원 모듈(120)을 디스에이블링하고, 따라서 Vbus 핀(210)에 인가되는 전압이 제로임으로써 디바이스(10)를 슬레이브로서 구성할 수 있다. 도 2의 실시예에서, 전원 모듈(120)은 예컨대 프로세서(110)가 전력 스위치(122) 상의 인에이블 핀(EN)에 제로 볼트들을 인가함으로 인해 디스에이블될 수 있다. 따라서, 전력 스위치(122)는 Vbus 핀(210)에 전압을 인가하지 않을 수 있다.
단계(524)에서, 장치(100)가, Vbus 전압이 임계치보다 작은 것을 결정하면, 디바이스(10)는 호스트로서 구성될 수 있다. 예컨대, 도 1을 참조하여, 장치(100)는 단계(534)에서 USB 연결기(200)의 Vbus 핀(210)에 전압을 인가함으로써 디바이스(10)를 호스트로서 구성할 수 있다. 장치(100)는, 주변장치(250)가 슬레이브로서 구성됨으로 인해 Vbus 핀(210) 상에 낮은 또는 제로 Vbus 전압이 존재하는지 또는 주변장치(250)가 USB 연결기(200)에 어태칭되지 않았는지를 결정하기 위하여 Vbus 핀(210)에 전압을 인가할 수 있다. 특히, 장치(100)는, 단계(535)에서 전압이 Vbus 핀에 인가된 후 단계(526)에서 USB 연결기(200)에서 응답이 수신되는지를 결정할 수 있다.
전술에서 논의된 바와 같이, 주변장치(250)가 USB 연결기(200)에 어태칭되고 슬레이브로서 구성되면, 전압이 Vbus 핀(210)에 인가될 때 주변장치(250)는 USB 연결기(200)에 응답을 전송할 것이다. 따라서, USB 연결기(200)에서 응답이 수신되지 않으면, 주변장치(250)는 USB 연결기(200)에 어태칭되지 않을 수 있다. 그러므로, USB 연결기(200)에서 응답이 수신되지 않으면, 장치(100)는 단계(538)에서 Vbus 핀(210)에 전압을 인가하는 것을 중단하고 그리고 단계(510)로 리턴한다. 프로세서(110)는 응답에 대해 일정 기간 대기할 수 있다.
일정 기간은 프로세서(110) 상에서 실행되는 소프트웨어에 의해 세팅될 수 있다. 일정 기간은 또한, 주변장치(250) 상의 전압들이 방전된 것을 보장하도록 세팅될 수 있다. 예컨대, 주변장치(250)는, 디바이스(10)가 Vbus 핀(210)에 전압을 인가할 때 주변장치(250)의 캐패시턴스로 인해 충전될 수 있다. 주변장치(250)의 캐패시턴스는 도 2를 참조하여 전술에서 설명된 바와 같이, 일정 기간 동안 제 3 및 제 4 저항기들(R3, R4)을 통해 방전할 수 있다. 일정 기간은 또한 다른 이유들 때문에, 이를테면 주변장치(250)가 응답하기에 충분한 시간이 제공되는 것을 보장하도록 세팅될 수 있다.
단계(535)에서, 장치(100)가, USB 연결기(200)에서 응답이 수신되는 것을 결정하면, 디바이스(10)는 단계(536)에서 호스트로서 구성된다. 도 1에 도시된 실시예에서, 장치(100)는, 신호를 전원 모듈(120)에 전송하고, 따라서 전원 모듈(120)이 Vbus 핀(210)에 전압을 인가함으로써 디바이스(10)를 호스트로서 구성할 수 있다. 예컨대, 도 2에 도시된 바와 같이, 프로세서(110)는 제로보다 큰 전압으로 구성된 신호를 전력 스위치(122) 상의 인에이블 핀(EN)에 전송할 수 있다. 인에이블 핀(EN)에 전송된 신호는, 비록 상이한 전압들이 대안적인 실시예들에서 인가될 수 있지만, 전력 스위치(122)로 하여금 +5.0 VDC를 전압 출력 핀(VOUT)에 인가하게 할 수 있다. 따라서, 장치(100)는 USB 연결기(200)에 어태칭된 슬레이브로서 구성된 주변장치(250)를 가질 수 있는 USB 연결기(200)의 Vbus 핀(210)에 전압을 인가할 수 있다.
디바이스(10)를 호스트로서 구성할 때, 프로세서(110)는 또한 주변장치(250)와 통신을 개시할 수 있다. 예컨대, 프로세서(110)는 USB 연결기(200)에 어태칭된 주변장치(250)와 통신하도록 USB 표준과 호환가능한 호스트 통신 프로토콜 스택("호스트 스택")을 선택할 수 있다. 장치(100)에 의해 구현되는 호스트 스택은 프로세서(110) 메모리(도시되지 않음) 또는 임의의 다른 적합한 저장 디바이스에 저장될 수 있다. 호스트 스택은 USB 연결기(200)를 통해 디바이스(10)와 주변장치(250) 간의 통신을 개시 및 제어하도록 적응될 수 있다.
예컨대, 호스트 스택은 데이터 전달 메커니즘들을 개시할 수 있다. 도 1에 도시된 실시예에서, 호스트 스택은, 예컨대 프로세서(110)가 명령들을 주변장치(250)에 전송하거나 주변장치(250)로부터 질문 파라미터들을 전송하는 제어 데이터 전달 메커니즘을 구현하도록 프로세서(110)에게 지시할 수 있다. 호스트 스택은 또한 프로세서(110)로 하여금 주변장치(250)에 의한 인터럽트 요청들을 질문하게 할 수 있다. USB 표준에서 정의된 다른 데이터 전달 메커니즘들은 또한 이용될 수 있다.
디바이스(10)가 슬레이브로서 구성될 때, 주변장치(250)는 Vbus 핀(210)에 전압을 제공하고 데이터 전달 메커니즘을 개시할 것이다. 호스트로서 구성된 주변장치(250)와 통신하기 위하여, 장치(100)는 전원 모듈(120)을 디스에이블하고 그리고 프로세서(110) 내에 슬레이브 스택을 구현함으로써 디바이스(10)를 슬레이브로서 구성할 수 있다. 예컨대, 프로세서(110)는 약 제로 볼트의 신호를 도 2에 도시된 전력 스위치(122) 상의 인에이블 핀(EN)에 전송할 수 있다. 프로세서(110)는 또한 슬레이브 스택을 프로세서(110)에 로딩할 수 있다. 슬레이브 스택은 주변장치(250)로부터 USB 연결기(200)를 통해 통신을 수신하도록 프로세서(110), 또는 디바이스(10)의 다른 부분들, 이를테면 USB 통신 칩에게 지시할 수 있다.
예컨대, 디바이스(10)를 동작시키도록 구성된 프로그램을 가진 개인 컴퓨터는 USB 연결기(200)에 어태칭될 수 있다. 개인 컴퓨터는 호스트로서 구성되고 그러므로 Vbus 핀(210)에 전압을 인가할 수 있다. 장치(100)는 Vbus 핀(210) 상의 Vbus 전압을 결정하고 Vbus 전압을 임계치와 비교함으로써 디바이스(10)를 슬레이브로서 구성할 수 있다. 장치(100)는 또한 프로세서(110), 또는 디바이스(10) 상의 다른 컴포넌트들로 하여금 응답을 개인 컴퓨터에 전송하는 슬레이브 스택을 구현하게 할 수 있다. 응답은 개인 컴퓨터상의 프로그램에 의해 수신될 수 있고, 개인 컴퓨터는 디바이스(10)로 하여금 기능들, 이를테면 데이터로 응답, 파라미터들 세팅 등을 수행하게 하는 신호들을 전송할 수 있다.
위에서 설명된 실시예들은 디바이스(10) 모드를 제어하기 위한 장치(100) 및 방법(300-500)을 제공한다. 위에서 설명된 바와 같이, 장치(100) 및 방법(300-500)은 ID 핀을 포함하지 않은 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 결정할 수 있다. Vbus 전압은, USB 연결기(200)에 어태칭된 주변장치(250)가 호스트인지 슬레이브인지를 결정하기 위하여 임계치에 비교될 수 있다. 주변장치(250)의 구성에 기반하여, 장치(100) 및 방법(300-500)은 디바이스(10)를 슬레이브 또는 호스트로서 구성할 수 있다.
결과로서, OTG를 준수하지 않고 ID 핀들을 포함하지 않는 USB 연결기들(200)은 호스트 또는 슬레이브로서 구성될 수 있는 디바이스(10)에서 이용될 수 있다. 따라서, 단일 USB 연결기(200)는 디바이스(10)와 주변장치(250) 간의 통신들에 이용될 수 있고, 여기서 주변장치(250)는 호스트 또는 슬레이브로서 구성될 수 있다. 예컨대, USB 2.0 사양에서 정의된 USB 타입 A 연결기는, 디바이스(10)가 슬레이브 또는 호스트로서 구성될 때 디바이스(10)에서 이용될 수 있다.
호스트 또는 슬레이브로서 구성될 수 있는 디바이스들(10) 상에 단일 USB 연결기(200)를 사용하는 것은 새로운 디자인들을 구현하는 비용들을 감소시킬 수 있다. 전술에서 설명된 실시예들에서, 디바이스(10) 모드를 제어하기 위한 장치(100) 및 방법(300-500)은 OTG 표준보다 훨씬 간단한 호스트 또는 슬레이브 스택을 가지는 디바이스(10)를 구성할 수 있다. 예컨대, 디바이스(10) 상에서 구현되는 호스트 및 슬레이브 스택은 OTG 표준에 의해 요구되는 RSP 및 HNP 프로토콜들을 반드시 포함하지 않는다. 이것은, 예컨대 RSP 또는 HNP 프로토콜들에 의해 유발될 수 있는 지연 없이 프로세서(110)로 하여금 다른 기능들을 수행하게 하는 프로세서(110)에 대한 소프트웨어 오버헤드를 감소시킨다. 게다가, 레거시(legacy) 하드웨어, 이를테면 USB 타입 A 연결기를 가진 메모리 스틱들이 이용될 수 있다. 이것은, 디바이스(10) 제조자들의 고객들이 그들의 주변장치들을 업그레이드하도록 요구받지 않는 것을 보장할 수 있다.
위 실시예들의 상세한 설명들은 본 설명의 범위 내에 있도록 본 발명자들에 의해 고려된 모든 실시예들의 설명들을 총망라하지 않는다. 정말로, 당업자들은, 위에-설명된 실시예들의 특정 엘리먼트들이 추가 실시예들을 생성하기 위하여 다양하게 조합되거나 제거될 수 있고, 그리고 그런 추가 실시예들이 본 설명의 범위 및 교시들 내에 속한다는 것을 인식할 것이다. 위에-설명된 실시예들이 본 설명의 범위 및 교시들 내의 부가적인 실시예들을 생성하기 위하여 전체적으로 또는 부분적으로 조합될 수 있다는 것이 당업자들에게 또한 자명할 것이다.
따라서, 특정 실시예들이 예시 목적들을 위하여 본원에 설명되었지만, 당업자들이 인식할 바와 같이, 다양한 등가 수정들이 본 설명의 범위 내에서 가능하다. 본원에서 제공된 교시들은 단지 위에서 설명되고 첨부 도면들에 도시된 실시예들만이 아니라, 디바이스 모드를 제어하기 위한 다른 장치 및 방법들에 적용될 수 있다. 따라서, 위에서 설명된 실시예들의 범위는 다음 청구항들로부터 결정되어야 한다.

Claims (15)

  1. 디바이스의 모드를 제어하는 방법으로서,
    상기 디바이스 상의 USB 연결기의 Vbus 핀 상의 Vbus 전압을 결정하는 단계;
    상기 Vbus 전압을 임계치와 비교하는 단계;
    상기 디바이스가 상기 Vbus 핀에 전압을 인가하는지를 결정하는 단계; 및
    상기 Vbus 전압과 상기 임계치의 비교 및 상기 디바이스가 상기 Vbus 핀에 전압을 인가하는지 여부의 결정에 기반하여 상기 디바이스를 구성하는 단계
    를 포함하는,
    디바이스의 모드를 제어하는 방법.
  2. 제 1 항에 있어서,
    상기 디바이스를 구성하는 단계는:
    상기 디바이스가 상기 Vbus 핀에 전압을 인가하지 않으면, 상기 Vbus 전압과 상기 임계치의 비교에 기반하여 상기 디바이스를 구성하는 단계; 및
    상기 디바이스가 상기 Vbus 핀에 전압을 인가하면, 상기 디바이스가 상기 Vbus 핀에 전압을 인가하지 않을 때까지 상기 디바이스가 상기 Vbus 핀에 전압을 인가하는지를 계속 결정하는 단계
    를 포함하는,
    디바이스의 모드를 제어하는 방법.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 디바이스를 구성하는 단계는:
    상기 USB 연결기에서 응답이 수신되는지를 결정하는 단계;
    상기 USB 연결기에서 상기 응답이 수신되지 않으면, 상기 Vbus 핀에 전압을 인가하는 것을 중단하는 단계; 및
    상기 USB 연결기에서 상기 응답이 수신되면, 상기 디바이스를 호스트(host)로서 구성하는 단계
    를 포함하는,
    디바이스의 모드를 제어하는 방법.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 Vbus 핀 상의 상기 Vbus 전압을 임계치에 비교하는 단계는:
    상기 Vbus 전압이 상기 임계치보다 크면, 호스트로서 구성된 주변장치가 상기 USB 연결기에 어태칭(attach)된 것을 표시하고; 그리고
    상기 Vbus 전압이 상기 임계치보다 작으면, 슬레이브(slave)로서 구성된 주변장치가 상기 USB 연결기에 어태칭된 것을 표시하는
    것을 결정하는 단계를 포함하는,
    디바이스의 모드를 제어하는 방법.
  5. 제 1 항 또는 제 2 항에 있어서,
    상기 디바이스를 구성하는 단계는:
    상기 비교가, 슬레이브로서 구성된 주변장치가 상기 USB 연결기에 어태칭되는 것을 표시하면, 상기 디바이스를 호스트로서 구성하는 단계; 및
    상기 비교가, 호스트로서 구성된 주변장치가 상기 USB 연결기에 어태칭되는 것을 표시하면, 상기 디바이스를 슬레이브로서 구성하는 단계
    를 포함하는,
    디바이스의 모드를 제어하는 방법.
  6. 제 1 항 또는 제 2 항에 있어서,
    상기 디바이스를 구성하는 단계는:
    상기 Vbus 핀에 전압을 인가하는 단계;
    응답이 수신되는지를 결정하기 위하여 상기 USB 연결기를 모니터링하는 단계;
    상기 응답이 수신되지 않으면, 상기 Vbus 핀에 전압을 인가하는 것을 중단하는 단계; 및
    상기 응답이 수신되면, 상기 디바이스를 호스트로서 구성하는 단계
    를 포함하는,
    디바이스의 모드를 제어하는 방법.
  7. 제 1 항 또는 제 2 항에 있어서,
    상기 디바이스를 구성하는 단계는 상기 Vbus 핀에 전압을 선택적으로 인가하는 단계 및 상기 디바이스를 슬레이브 스택(stack) 및 호스트 스택 중 하나로 구성하는 단계로 구성되는,
    디바이스의 모드를 제어하는 방법.
  8. 디바이스(10)의 모드를 제어하기 위한 장치(100)로서,
    프로세서(110); 및
    상기 프로세서(110)에 커플링된 전압 비교 모듈(130)
    을 포함하고,
    상기 프로세서(110) 및 상기 전압 비교 모듈(130)은 상기 디바이스(10) 상의 USB 연결기(200)의 Vbus 핀(210) 상의 Vbus 전압을 측정하고 상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하는지를 결정하도록 적응되고;
    상기 전압 비교 모듈(130)은 상기 Vbus 전압을 임계치에 비교하도록 적응되고; 그리고
    상기 프로세서(110)는 상기 Vbus 전압과 상기 임계치의 비교 및 상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하는지 여부의 결정에 기반하여 상기 디바이스(10)를 구성하도록 적응되는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  9. 제 8 항에 있어서,
    상기 디바이스(10)를 구성하도록 적응된 상기 프로세서(110)는:
    상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하지 않으면, 상기 Vbus 전압과 상기 임계치의 비교에 기반하여 상기 디바이스(10)를 호스트로서 구성하고; 그리고
    상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하면, 상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하지 않을 때까지, 상기 디바이스(10)가 상기 Vbus 핀(210)에 전압을 인가하는지를 계속 결정
    하도록 적응된 상기 프로세서(110)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  10. 제 8 항 또는 제 9 항에 있어서,
    상기 디바이스(10)를 구성하도록 적응된 상기 프로세서(110)는:
    상기 USB 연결기(200)에서 응답이 수신되는지를 결정하고;
    상기 USB 연결기(200)에서 상기 응답이 수신되지 않으면, 상기 Vbus 핀(210)에 전압을 인가하는 것을 중단하고; 그리고
    상기 USB 연결기(200)에서 응답이 수신되면, 상기 디바이스(10)를 호스트로서 구성
    하도록 적응된 상기 프로세서(110)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  11. 제 8 항 또는 제 9 항에 있어서,
    상기 Vbus 핀(210) 상의 상기 Vbus 전압을 상기 임계치에 비교하도록 적응된 상기 전압 비교 모듈(130)은:
    상기 Vbus 핀(210) 상의 상기 Vbus 전압을 측정하고;
    상기 Vbus 전압이 상기 임계치보다 크면, 호스트로서 구성된 주변장치(250)가 상기 USB 연결기(200)에 어태칭된 것을 표시하고; 그리고
    상기 Vbus 전압이 상기 임계치보다 작으면, 슬레이브로서 구성된 주변장치(250)가 상기 USB 연결기(200)에 어태칭된 것을 표시
    하도록 적응된 상기 전압 비교 모듈(130)을 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  12. 제 8 항 또는 제 9 항에 있어서,
    상기 디바이스(10)를 구성하도록 적응된 상기 프로세서(110)는:
    상기 비교가, 슬레이브로서 구성된 주변장치(250)가 상기 USB 연결기(200)에 어태칭된 것을 표시하면, 상기 디바이스(10)를 호스트로서 구성하고; 그리고
    상기 비교가, 호스트로서 구성된 주변장치(250)가 상기 USB 연결기(200)에 어태칭된 것을 표시하면, 상기 디바이스(10)를 슬레이브로서 구성
    하도록 적응된 상기 프로세서(110)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  13. 제 8 항 또는 제 9 항에 있어서,
    상기 프로세서(110) 및 상기 Vbus 핀(210)에 커플링된 전원 모듈(120)을 더 포함하고, 상기 전원 모듈(120)은 상기 Vbus 핀(210)에 전압을 선택적으로 인가하도록 적응되고;
    상기 디바이스(10)를 구성하도록 적응된 상기 프로세서(110)는:
    상기 전원 모듈(120)로 하여금 상기 Vbus 핀(210)에 전압을 인가하게 하는 신호를 상기 전원 모듈(120)에 전송하고;
    응답이 수신되는지를 결정하기 위하여 상기 USB 연결기(200)를 모니터링하고;
    상기 응답이 수신되지 않으면, 상기 Vbus 핀(210)에 전압을 인가하는 것을 중단하고; 그리고
    상기 응답이 수신되면, 상기 디바이스(10)를 호스트로서 구성하도록 적응된 상기 프로세서(110)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  14. 제 13 항에 있어서,
    상기 Vbus 핀(210)에 전압을 인가하도록 적응된 상기 프로세서(110)는 상기 Vbus 핀(210)에 전압을 인가하기 위한 신호를 상기 전원 모듈(120)에 전송하도록 적응된 상기 프로세서(110)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
  15. 제 8 항 또는 제 9 항에 있어서,
    상기 디바이스(10)를 구성하도록 적응된 상기 장치(100)는:
    상기 Vbus 핀(210)에 전압을 선택적으로 인가하고; 그리고
    상기 디바이스를 슬레이브 스택 및 호스트 스택 중 하나로 구성
    하도록 적응된 상기 장치(100)를 포함하는,
    디바이스(10)의 모드를 제어하기 위한 장치(100).
KR1020177010279A 2014-09-15 2014-09-15 디바이스 모드를 제어하기 위한 방법 및 장치 KR101906829B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2014/055582 WO2016043693A1 (en) 2014-09-15 2014-09-15 A method and apparatus to control a mode of a device

Publications (2)

Publication Number Publication Date
KR20170056002A KR20170056002A (ko) 2017-05-22
KR101906829B1 true KR101906829B1 (ko) 2018-12-07

Family

ID=51663461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177010279A KR101906829B1 (ko) 2014-09-15 2014-09-15 디바이스 모드를 제어하기 위한 방법 및 장치

Country Status (13)

Country Link
US (1) US10303633B2 (ko)
EP (2) EP4216064A1 (ko)
JP (1) JP6517327B2 (ko)
KR (1) KR101906829B1 (ko)
CN (1) CN106687941B (ko)
AR (1) AR101841A1 (ko)
AU (1) AU2014406514B2 (ko)
BR (1) BR112017004714B1 (ko)
CA (1) CA2960781C (ko)
MX (1) MX367638B (ko)
RU (1) RU2676866C2 (ko)
SG (1) SG11201701806WA (ko)
WO (1) WO2016043693A1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017119876A1 (en) * 2016-01-06 2017-07-13 Hewlett-Packard Development Company, L.P. Detection circuits
CN111614141B (zh) 2016-03-29 2023-10-24 快捷半导体(苏州)有限公司 Usb连接器放电方法及电路、以及系统
CN105740187B (zh) * 2016-04-01 2018-10-09 康泰医学系统(秦皇岛)股份有限公司 一种usb复用接口电路以及具备该电路的血氧检测装置
US11053225B2 (en) 2017-05-02 2021-07-06 Korea Research Institute Of Chemical Technology Pyrimidine derivative compound, optical isomer thereof, or pharmaceutically acceptable salt thereof, and composition for preventing or treating Tyro 3 related disease comprising same as active ingredient
KR20190100601A (ko) * 2018-02-21 2019-08-29 삼성전자주식회사 외부 전자 장치와 연결된 신호 단자에 감지된 전압의 크기에 따라 외부 전자 장치로 출력하는 전압을 제어 하기 위한 방법 및 전자 장치
US10599597B2 (en) * 2018-03-12 2020-03-24 Cypress Semiconductor Corporation Programmable VBUS discharge in USB power delivery
US10320180B1 (en) * 2018-04-24 2019-06-11 Cypress Semiconductor Corporation Current control and protection for universal serial bus type-C (USB-C) connector systems
CN111475448B (zh) * 2020-03-05 2023-04-07 成都娄外科技有限公司 一种usb设备插入状态检测方法、装置和usb设备
KR20220161817A (ko) * 2021-05-31 2022-12-07 삼성전자주식회사 외부 장치와의 연결을 지원하는 전자 장치 및 그의 동작 방법
WO2023013898A1 (ko) * 2021-08-03 2023-02-09 삼성전자 주식회사 Usb 타입 c 연결 감지를 강화하는 방법 및 장치
CN118200448A (zh) * 2022-12-14 2024-06-14 手持产品公司 用于连接的设备控制和使用的装置、计算机实现的方法和计算机程序产品

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005182385A (ja) 2003-12-18 2005-07-07 Seiko Epson Corp 物理層回路、データ転送制御装置、及び電子機器
US20080222438A1 (en) * 2007-03-07 2008-09-11 Peng-Fei Lin Apparatus For Automatically Detecting And Differentiating Between USB Host And Device

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3636158B2 (ja) * 2002-04-19 2005-04-06 セイコーエプソン株式会社 データ転送制御装置及び電子機器
ATE505764T1 (de) * 2002-09-24 2011-04-15 Nxp Bv Schnittstellenhalbleiterschaltanordnung für eine usb verbindung
JP3959374B2 (ja) * 2003-06-30 2007-08-15 Tdk株式会社 Usbインターフェースシステム
JP2005122303A (ja) * 2003-10-14 2005-05-12 Seiko Epson Corp データ転送制御装置、電子機器及びデータ転送制御方法
KR100659515B1 (ko) * 2004-01-26 2006-12-20 주식회사 텔레칩스 Usb 동작모드의 자동스위칭 방법, 및 이를 이용한단일포트 usb 장치
US7193442B2 (en) * 2004-09-20 2007-03-20 Texas Instruments Incorporated USB 1.1 for USB OTG implementation
US7716619B2 (en) * 2006-03-31 2010-05-11 International Business Machines Corporation Design structure for implementing dynamic data path with interlocked keeper and restore devices
WO2007121513A1 (en) * 2006-04-20 2007-11-01 Aortech Biomaterials Pty Ltd Gels
CN100583074C (zh) * 2007-01-12 2010-01-20 奇岩电子股份有限公司 可自动检测通用串行总线主机或外围设备的装置
CN101359316B (zh) * 2007-08-03 2010-06-30 联芯科技有限公司 一种实现通用串行总线usb otg的方法及装置
US7635280B1 (en) 2008-07-30 2009-12-22 Apple Inc. Type A USB receptacle with plug detection
EP2180410A1 (en) * 2008-10-27 2010-04-28 Gemalto SA USB device able to automatically adapt to USB capability of a connected host
KR101578728B1 (ko) 2009-05-22 2015-12-21 엘지전자 주식회사 휴대 단말기
CN102023955A (zh) 2009-09-14 2011-04-20 珠海全志科技有限公司 一种usb控制器连接的方法及一种usb控制器
JP5714274B2 (ja) * 2009-10-02 2015-05-07 ローム株式会社 半導体装置ならびにそれらを用いた電子機器
CN102479133B (zh) 2010-11-24 2014-02-12 炬力集成电路设计有限公司 一种usb设备及其检测方法
RU109885U1 (ru) * 2011-07-12 2011-10-27 Рустам Леватович Сулейманов Контроллер
TWI468918B (zh) 2011-12-28 2015-01-11 Realtek Semiconductor Corp 自動偵測控制裝置及其自動偵測控制方法
CN103218278B (zh) * 2012-01-19 2015-08-26 瑞昱半导体股份有限公司 自动检测控制装置及其自动检测控制方法
US9122813B2 (en) 2012-03-06 2015-09-01 Smsc Holdings S.A.R.L. USB host determination of whether a USB device provides power via a USB coupling
CN102750248B (zh) * 2012-06-21 2017-11-10 中兴通讯股份有限公司 一种usb设备工作模式切换方法及usb设备
KR101259488B1 (ko) * 2013-02-21 2013-05-07 (주)에스와이씨 무선 데이터 저장장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005182385A (ja) 2003-12-18 2005-07-07 Seiko Epson Corp 物理層回路、データ転送制御装置、及び電子機器
US20080222438A1 (en) * 2007-03-07 2008-09-11 Peng-Fei Lin Apparatus For Automatically Detecting And Differentiating Between USB Host And Device

Also Published As

Publication number Publication date
US10303633B2 (en) 2019-05-28
BR112017004714B1 (pt) 2023-02-23
JP6517327B2 (ja) 2019-05-22
RU2017112991A (ru) 2018-10-17
EP3195132A1 (en) 2017-07-26
CN106687941A (zh) 2017-05-17
MX2017002444A (es) 2017-05-23
KR20170056002A (ko) 2017-05-22
SG11201701806WA (en) 2017-04-27
CA2960781A1 (en) 2016-03-24
RU2676866C2 (ru) 2019-01-11
AU2014406514A1 (en) 2017-03-16
MX367638B (es) 2019-08-29
RU2017112991A3 (ko) 2018-10-17
WO2016043693A1 (en) 2016-03-24
AU2014406514B2 (en) 2018-03-15
US20170242707A1 (en) 2017-08-24
AR101841A1 (es) 2017-01-18
CN106687941B (zh) 2021-03-12
JP2017527921A (ja) 2017-09-21
CA2960781C (en) 2021-01-12
EP4216064A1 (en) 2023-07-26
BR112017004714A2 (pt) 2017-12-26

Similar Documents

Publication Publication Date Title
KR101906829B1 (ko) 디바이스 모드를 제어하기 위한 방법 및 장치
US7480758B2 (en) Method and apparatus for automatically switching between USB host and device
US9811136B2 (en) Charging a provider/consumer with a dead battery via USB power delivery
EP3563517B1 (en) Dynamic learning of voltage source capabilities
US7698490B2 (en) Passive USB power configuration switching
US8055919B2 (en) Port power controller for USB hubs with legacy battery charge support
US10534409B2 (en) Hot swapping technique for expansion cards
EP3213324B1 (en) Power-loss protection
WO2013168289A1 (ja) 電子機器およびその制御方法
US20080222438A1 (en) Apparatus For Automatically Detecting And Differentiating Between USB Host And Device
JP6643994B2 (ja) Usb接続により電子デバイスを充電する方法及び装置
KR20110133574A (ko) 주변 장치 호스트 충전
CN114026774A (zh) 在受次级控制的反激式转换器中使用次级控制器进行的初级控制器校准和微调
WO2018086458A1 (zh) Usb接口电路、usb接口实现方法、装置和存储介质
EP3035200B1 (en) Systems and methods for automatic detection of a device
KR20200124190A (ko) 전원 공급 장치 및 디바이스
KR101276840B1 (ko) Usb 연결을 감지하는 usb 장치
WO2018195992A1 (zh) 控制方法、usb系统和电子装置
CN116155712A (zh) 一种网卡配置方法、网卡及计算设备

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant