KR101826397B1 - 다수의 PCIe 커넥터를 가진 PCIe 카드 - Google Patents

다수의 PCIe 커넥터를 가진 PCIe 카드 Download PDF

Info

Publication number
KR101826397B1
KR101826397B1 KR1020150157896A KR20150157896A KR101826397B1 KR 101826397 B1 KR101826397 B1 KR 101826397B1 KR 1020150157896 A KR1020150157896 A KR 1020150157896A KR 20150157896 A KR20150157896 A KR 20150157896A KR 101826397 B1 KR101826397 B1 KR 101826397B1
Authority
KR
South Korea
Prior art keywords
pcie
connector
circuit board
disposed
card
Prior art date
Application number
KR1020150157896A
Other languages
English (en)
Other versions
KR20160072014A (ko
Inventor
블라디미르 타마킨
웨인 제네티
데이비드 슈바이처
Original Assignee
인텔 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코포레이션 filed Critical 인텔 코포레이션
Publication of KR20160072014A publication Critical patent/KR20160072014A/ko
Priority to KR1020180002079A priority Critical patent/KR102287653B1/ko
Application granted granted Critical
Publication of KR101826397B1 publication Critical patent/KR101826397B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/185Mounting of expansion boards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/186Securing of expansion boards in correspondence to slots provided at the computer enclosure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/712Coupling devices for rigid printing circuits or like structures co-operating with the surface of the printed circuit or with a coupling device exclusively provided on the surface of the printed circuit
    • H01R12/716Coupling device provided on the PCB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/721Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures cooperating directly with the edge of the rigid printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/722Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures coupling devices mounted on the edge of the printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/722Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures coupling devices mounted on the edge of the printed circuits
    • H01R12/727Coupling devices presenting arrays of contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/73Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/73Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • H01R12/735Printed circuits including an angle between each other
    • H01R12/737Printed circuits being substantially perpendicular to each other
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/145Arrangements wherein electric components are disposed between and simultaneously connected to two planar printed circuit boards, e.g. Cordwood modules
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/306Lead-in-hole components, e.g. affixing or retention before soldering, spacing means
    • H05K3/308Adaptations of leads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • H05K5/02Details
    • H05K5/0256Details of interchangeable modules or receptacles therefor, e.g. cartridge mechanisms
    • H05K5/0286Receptacles therefor, e.g. card slots, module sockets, card groundings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1422Printed circuit boards receptacles, e.g. stacked structures, electronic circuit modules or box like frames
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Power Engineering (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Combinations Of Printed Boards (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Bus Control (AREA)

Abstract

일부 실시예는 회로 기판과, 회로 기판 상에 배치된 디바이스와, 회로 기판 상에 배치되고 디바이스에 연결된 제 1 PCIe(Peripheral Component Interconnect Express) 커넥터와, 회로 기판 상에 배치되고 디바이스에 연결된 제 2 PCIe 커넥터를 가진 장치 및 방법을 포함한다. 제 1 PCIe 커넥터는 추가 회로 기판의 제 1 커넥터에 연결하도록 구성된다. 제 2 PCIe 커넥터는 추가 회로 기판의 제 2 커넥터에 연결하도록 구성된다.

Description

다수의 PCIe 커넥터를 가진 PCIe 카드{PERIPHERAL COMPONENT INTERCONNECT EXPRESS (PCIe) CARD HAVING MULTIPLE PCIe CONNECTORS}
본 명세서에 설명된 실시예는 PCIe(Peripheral Component Interconnect Express)에 관한 것이다. 일부 실시예는 PCIe 카드에 관한 것이다.
서버와 같은 컴퓨터의 다수의 회로 기판(예컨대, 마더보드)은 PCIe 슬롯을 포함한다. 각각의 PCIe 슬롯은 PCIe 카드의 PCIe 커넥터에 연결되어 PCIe 카드 상의 추가 기능이 컴퓨터에 추가되게 할 수 있다. 표준 PCIe 카드는 단일 PCIe 커텍터를 갖는다. 일부 경우에, 그러한 표준 PCIe 카드는 일부 컴퓨터에서 사용하기에 부적합할 수 있다.
도 1은 본 명세서에 설명된 일부 실시예에 따라, 다수의 PCIe 커넥터를 가진 PCIe 카드 형태의 장치를 도시한다.
도 2는 본 명세서에 설명된 일부 실시예에 따라, PCIe 커넥터의 일부 도전체를 포함하는 도 1의 PCIe 카드의 일부를 도시한다.
도 3, 도 4 및 도 5는 본 명세서에 설명된 일부 실시예에 따라, 상이한 전자 시스템에서 도 1의 PCIe 카드의 상이한 구성을 도시한다.
도 6은 본 명세서에 설명된 일부 실시예에 따라, PCIe 카드를 제조하는 방법을 도시하는 흐름도이다.
도 1은 본 명세서에 설명된 일부 실시예에 따라, 다수의 PCIe 커넥터(예컨대, 포트)(111 및 112)를 가진 PCIe 카드(101) 형태의 장치를 도시한다. PCIe 커넥터(111 및 112)는 PCIe 사양을 준수한다. PCIe 커넥터(111 및 112)는 추가 회로 기판 상에 배치된 2 개의 다른 PCIe 커넥터(예컨대, 2 개의 PCIe 슬롯)를 통해 추가 회로 기판(예컨대, 컴퓨터의 마더보드) 상의 PCIe 버스에 연결될 수 있다. 이 설명에서, PCIe 사양은 미국 오리건주 포트랜드에 위치한 PCI-SIG(Peripheral Component Interconnect Special Interest Group) 기구에 의해 개발되고 유지되는 PCIe 사양을 지칭한다.
도 1의 PCIe 카드(101)는 PCIe 폼 팩터(form factor)에 따르는 확장 카드일 수 있다. 그러한 확장 카드의 예는 호스트 어댑터 디바이스(예컨대, 호스트 버스 어댑터 디바이스), 네트워크 인터페이스 제어기(NIC) 디바이스, 수렴 네트워크 어댑터 디바이스 및 다른 유형의 확장 카드를 포함한다.
도 1에 도시된 바와 같이, PCIe 카드(101)는 회로 기판(예컨대, 인쇄 회로 기판(PCB))(102) 및 회로 기판(102) 상에 배치된 디바이스(120)를 포함할 수 있다. 디바이스(120)의 예는 ASIC(application specific integrated circuit)과 같은 제어기 디바이스를 포함한다. 디바이스(120)는 하나보다 많은 PCIe 포트(예컨대, PCIe 커넥터)를 지원할 수 있다. 예컨대, 디바이스(120)는 PCIe 커넥터(111)에 연결된 추가 회로 기판(예컨대, 마더보드) 상의 구성요소와 디바이스(120) 사이의 통신을 지원하도록 회로 기판(102) 상의 접속부(131)를 통해 PCIe 커넥터(111)에 연결될 수 있다. 접속부(131)는 추가 회로 기판 상의 그러한 구성요소와 디바이스(120) 사이의 독립적인 접속부의 일부일 수 있다. 그러한 독립적인 접속부는 PCIe 사양에 기초하여 디바이스(120)와 다른 구성요소 사이의 전기적 통신을 허용하는 포인트 투 포인트 PCIe 접속부와 같은 전용 접속부를 포함할 수 있다. 다른 예에서, 디바이스(120)는 PCIe 커넥터(112)에 연결된 추가 회로 기판 상의 구성요소와 디바이스(120) 사이의 통신을 지원하도록 회로 기판(102) 상의 접속부(132)를 통해 PCIe 커넥터(112)에 연결될 수 있다. 접속부(132)는 추가 회로 기판 상의 그러한 구성요소와 디바이스(120) 사이의 다른 독립적인 접속부(예컨대, 다른 포인트 투 포인트 PCIe 접속부와 같은 다른 전용 접속부)의 일부일 수 있다.
도 1에 도시된 바와 같이, PCIe 카드(101)는 또한 회로 기판(102) 상에 배치되고 회로 기판(102) 상에서 각각 접속부(예컨대, 도전 경로)(151 및 152)를 통해 디바이스(102)에 연결된 입출력(I/O) 커넥터(141 및 142)를 포함할 수 있다. 커넥터(141 및 142)의 각각은 (예컨대, 네트워크를 통해) 다른 디바이스 또는 시스템에 연결하도록 배열될 수 있다. 예컨대, 커넥터(141)는 네트워크 접속부를 통해 디바이스(또는 시스템)에 연결될 수 있다. 커넥터(142)는 다른 네트워크를 통해 다른 디바이스(또는 시스템)에 연결될 수 있다. 커넥터(141 및 142)에 연결된 네트워크는 이더넷, 파이버 채널 및 인피니밴드와 같은 상이한 네트워크를 포함할 수 있다.
도 1에 도시된 바와 같이, 회로 기판(102)은 서로 마주보는 에지(161 및 162), 에지(161 및 162) 중 하나와 바로 인접하는 에지(163), 및 에지(161 및 162) 중 하나와 바로 인접하는 에지(164)를 포함한다. PCIe 커넥터(111 및 112)는 각각 에지(161 및 162) 에 배치될 수 있다. I/O 커넥터(141 및 142)는 에지(163)에 배치될 수 있다. 도 1은 예로써 PCIe 커넥터(111 및 112)가 회로 기판(102)의 마주보는 에지(161 및 162)에 배치되는 예를 도시한다. 다른 배열에서, PCIe 커넥터(111 및 112) 중 하나(예컨대, 111)는 에지(161)(또는 162)에 배치될 수 있고 다른 PCIe 커넥터(예컨대, 112)는 에지(163)에 배치될 수 있다. 그러나, PCIe 커넥터(111 및 112)를 마주보는 에지(도 1에 도시된 바와 같이 에지(161 및 162))에 배치하는 것은 다른 PCIe 커넥터(예컨대, 111)가 추가 회로 기판(예컨대, 마더보드) 상의 슬롯 내에 삽입된 후에 다른 PCIe 구성요소(예컨대, PCIe 확장기 케이블)를 위한 더 많은 공간이 PCIe 커넥터(111 및 112) 중 하나(예컨대, 112)에 연결되게 할 수 있다.
도 1에 도시된 바와 같이, 회로 기판(102)은 측면(예컨대, 하부 측면)(171A) 및 측면(171A)에 대향하는 측면(예컨대, 상부 측면)(171B)을 포함한다. PCIe 커넥터(111 및 112)의 각각은 회로 기판(102)의 양 측면(171A 및 171B) 상의 도전체(예컨대, 금속 기반 트레이스와 같은 전기 트레이스)를 포함할 수 있다. 예컨대, PCIe 커넥터(111)는 측면(171A) 상에 배치된 도전체(도전체 그룹)(111A) 및 측면(171B) 상에 배치된 도전체(다른 도전체 그룹)(111B)를 포함할 수 있다. 도전체(111A 및 111B)는 접속부(131)를 통해 디바이스(120)에 연결될 수 있다. PCIe 커넥터(112)는 측면(171B) 상에 배치된 도전체(도전체 그룹)(112A) 및 측면(171A) 상에 배치된 도전체(다른 도전체 그룹)(112B)를 포함할 수 있다. 도전체(112A 및 112B)는 접속부(132)를 통해 디바이스(120)에 연결될 수 있다. PCIe 접속부(111 및 112)의 각각이 회로 기판(102)의 에지(예컨대, 에지(161 또는 162))에 배치된 도전체를 포함할 수 있으므로, PCIe 커넥터(111 및 112)의 각각은 에지-커넥터 유형을 포함할 수 있다.
(측면(171A) 상의) PCIe 커넥터(111)의 도전체(111A) 및 (측면(171B) 상의) PCIe 커넥터(112)의 도전체(112A)는 PCB의 측면(예컨대, 측면 A)에 대한 PCIe 커넥터 핀아웃(pin-out) 사양에 기초하여 배열될 수 있다. 예컨대, 도전체(111A 및 112A)는 PCIe 커넥터 핀아웃 사양에 기초하여 PCB의 솔더 측면(측면 A) 상의 도전체와 연관된 핀 이름을 가질 수 있다.
(측면(171B) 상의) PCIe 커넥터(111)의 도전체(111B) 및 (측면(171A) 상의) PCIe 커넥터(112)의 도전체(112B)는 PCB의 다른 측면(예컨대, 측면 B)에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 배열될 수 있다. 예컨대, 도전체(111B 및 112B)는 PCIe 커넥터 핀아웃 사양에 기초하여 PCB의 구성요소 측면(측면 B) 상의 도전체와 연관된 핀 이름을 가질 수 있다.
도 1에서, 회로 기판(102)의 측면(171A 및 171B)은 각각 PCIe 사양에 따라 PCIe 카드의 PCB의 솔더 측면(측면 A) 및 구성요소 측면(측면 B)에 대응할 수 있다. PCIe 커넥터(111)의 도전체(111A 및 111B)가 PCIe 커넥터 핀아웃 사양의 측면(A 및 B)에 각각 기초한 핀 이름을 갖고, 도전체(111A 및 111B)가 PCB 기판(102)의 솔더 측면 및 구성요소 측면 상에 각각 배치되므로, 도전체(111A 및 111B)는 PCIe 커넥터 핀아웃 사양에 의해 명시된 동일한 배치를 따른다. PCIe 커넥터(112)에서, PCIe 커넥터(112)의 도전체(112A 및 112B)가 PCIe 커넥터 핀아웃 사양의 측면(A 및 B)에 각각 기초한 핀 이름을 갖고, 도전체(112A 및 112B)가 PCB 기판(102)의 구성요소 측면 및 솔더 측면 상에 각각 배치되므로, 도전체(112A 및 112B)는 PCIe 커넥터 핀아웃 사양에 의해 명시된 배치와 반대인 배치를 따른다.
PCIe 커넥터(112)의 도전체(112A 및 112B)를 (예컨대, PCIe 커넥터 핀아웃 사양에 의해 명시된 배치와 반대인) 측면(171B 및 171A) 상에 각각 배치하는 것은 PCIe 카드(101)가 표준 PCIe 구성요소(예컨대, PCIe 라이저 카드 및 PCIe 확장기 케이블)를 사용하여 마더보드의 다수의 PCIe 슬롯에 연결되게 할 수 있고, PCIe 카드(101)가 마더보드의 다수의 PCIe 슬롯에 연결되는 경우 PCIe 카드(101)의 플리핑(flipping)(예컨대, 180도 플리핑)을 방지할 수 있다.
PCIe 카드(101)의 디바이스(120)는 상이한 컴퓨터 네트워크 표준에 기초한 기능과 같은 다수의 상이한 기능을 수행하도록 배치(예컨대, 구성)될 수 있다. 도 1에 도시된 바와 같이, 디바이스(120)는 집적 회로(IC) 칩(예컨대, 반도체 칩)(125)을 포함할 수 있고, 디바이스(120)의 구성요소(예컨대, 회로 소자)는 IC 칩(125) 상에 배치(예컨대, IC 칩(125) 내에 또는 IC 칩(125) 상에 형성)될 수 있다. IC 칩(125)은 접속부(131, 132, 151 및 152)에 각각 연결된 도전성 콘택트(121, 122, 123 및 124)를 포함할 수 있다. 도 1은 IC 칩(125)이 20 개의 도전성 콘택트(도전성 콘택트(121 및 122)의 각각으로부터 6 개의 도전성 콘택트 및 도전성 콘택트(123 및 124)의 각각으로부터 4 개의 도전성 콘택트)를 포함하는 예를 도시한다. IC 칩(125)의 도전성 콘택트의 개수는 변할 수 있다.
접속부(131, 132, 151 및 152)의 각각은 회로 기판(102)의 한 측면 또는 양 측면(171A 및 171B) 상의 도전체(예컨대, 금속 기반 트레이스와 같은 전기 트레이스)를 포함할 수 있다. 도전성 콘택트(121, 122, 123 및 124)는 솔더 볼, 솔더 범프, 핀 또는 다른 유형의 도전성 콘택트를 포함할 수 있다. 도 1은 접속부(131, 132, 151 및 152)의 20 개의 도전체(예컨대, 20 개의 전기 트레이스)의 예를 도시한다. 접속부(131, 132, 151 및 152)의 도전체의 개수는 변할 수 있다.
도 1에 도시된 바와 같이, 도전성 콘택트(121)는 접속부(131)를 통해 PCIe 커넥터(111)에 연결될 수 있다. 도전성 콘택트(122)는 접속부(132)를 통해 PCIe 커넥터(112)에 연결될 수 있다. 도전성 콘택트(123)는 접속부(151)를 통해 커넥터(141)에 연결될 수 있다. 도전성 콘택트(124)는 접속부(152)를 통해 커넥터(142)에 연결될 수 있다.
도전성 콘택트(121)는 IC 칩(125)(디바이스(120))과 회로 기판(102)에 연결된 추가 회로 기판(예컨대, 마더보드) 상의 구성요소 사이의 독립적인 접속부(예컨대, 포인트 투 포인트 PICe 접속부와 같은 전용 접속부)를 통해 신호를 전도(예컨대, 신호 송신, 신호 수신 또는 신호 송신과 수신 양자 모두)하도록 배치될 수 있다. 추가 회로 기판 상의 구성요소는 추가 회로 기판 상의 PCIe 버스에 연결된 디바이스(예컨대, 버스 제어기 디바이스) 또는 칩셋(예컨대, 버스 제어기 칩셋)을 포함할 수 있다. 도전성 콘택트(122)는 IC 칩(125)(디바이스(120))과 추가 회로 기판 상의 구성요소 사이의 다른 독립적인 접속부(예컨대, 다른 포인트 투 포인트 PICe 접속부와 같은 다른 전용 접속부)를 통해 신호를 전도(예컨대, 신호 송신, 신호 수신 또는 신호 송신과 수신 양자 모두)하도록 배치될 수 있다.
도전성 콘택트(123)는 IC 칩(125)(디바이스(120))과 I/O 커넥터(141)에 연결된 구성요소(예컨대, 디바이스 또는 시스템) 사이의 독립적인 접속부를 통해(예컨대, 네트워크를 통해) 신호를 전도(예컨대, 신호 송신, 신호 수신 또는 신호 송신과 수신 양자 모두)하도록 배치될 수 있다. 도전성 콘택트(124)는 IC 칩(125)(디바이스(120))과 I/O 커넥터(142)에 연결된 구성요소(예컨대, 디바이스 또는 시스템) 사이의 다른 독립적인 접속부를 통해(예컨대, 다른 네트워크를 통해) 신호를 전도(예컨대, 신호 송신, 신호 수신 또는 신호 송신과 수신 양자 모두)하도록 배치될 수 있다. 접속부(141 및 142)를 통해 전도된 신호는 상이한 컴퓨터 네트워크 표준(예컨대, 이더넷, 파이버 채널 및 인피니밴드 표준)에 기초할 수 있다.
이상의 설명에서, PCIe 카드(101) 및 구성요소(예컨대, PCIe 구성요소(111 및 112))는 예로써 PCIe 사양에 기초하여 설명된다. 다른 배치에서, PCIe 카드(101)는 다른 표준 또는 사양을 준수할 수 있다. 그러므로, 그러한 다른 배치에서, 다른 표준 또는 사양(상이한 PCIe 사양)을 준수하는 다른 커넥터(예컨대, 다른 에지 커넥터)는 PCIe 커넥터(111 및 112)를 대체할 수 있다. 카드 상의 다른 커넥터 및 (다른 커넥터에 연결하도록 배치된) 마더보드 상의 슬롯은 동일한 표준 또는 사양을 준수할 수 있다.
도 2는 본 명세서에 설명된 일부 실시예에 따라, 도 1의 도전체(111A, 111B, 112A 및 112B) 중 일부의 배치를 포함하는 도 1의 PCIe 카드(101)의 일부(예컨대, 단면)를 도시한다. 간결함을 위해, 도전체(111A) 중 하나, 도전체(111B) 중 하나, 도전체(112A) 중 하나 및 도전체(112B) 중 하나만이 도 2에 도시된다.
도 2에서 알 수 있듯이, PCIe 커넥터(111)의 (접속부(131)에 연결된) 도전체(111A) 중 하나 및 (접속부(131)에 연결된) 도전체(111B) 중 하나는 PCIe 카드(101)의 회로 기판(102)의 대향 측면(171A 및 171B) 상에 배치된다. PCIe 커넥터(112)의 (접속부(131)에 연결된) 도전체(112A) 중 하나 및 (접속부(132)에 연결된) 도전체(112B) 중 하나는 PCIe 카드(101)의 회로 기판(102)의 대향 측면(171A 및 171B) 상에 배치된다.
도 1과 관련하여 전술한 바와 같이 그리고 도 2에서 알 수 있듯이, PCIe 커넥터(111)의 도전체(111A) 및 PCIe 커넥터(112)의 도전체(112A)는 PCIe 커넥터 핀아웃에 기초하여 PCB의 솔더 측면(측면 A) 상의 도전체와 연관된 핀 이름을 가질 수 있지만, 도전체(111A 및 112A)는 PCIe 카드(101)의 대향 측면(예컨대, 측면(171A 및 171B)) 상에 배치된다. 유사하게, PCIe 커넥터(111)의 도전체(111B) 및 PCIe 커넥터(112)의 도전체(112B)는 PCIe 커넥터 핀아웃에 기초하여 PCB의 구성요소 측면(측면 B) 상의 도전체와 연관된 핀 이름을 가질 수 있지만, 도전체(111B 및 112B)는 PCIe 카드(101)의 대향 측면(예컨대, 측면(171A 및 171B)) 상에 배치된다.
도 3, 도 4 및 도 5는 본 명세서에 설명된 일부 실시예에 따라 상이한 시스템(예컨대, 전자 시스템)(300, 400 및 500)에서 도 1의 PCIe 카드(101)의 상이한 배치를 도시한다. 시스템(300, 400 및 500)의 각각은 컴퓨터(예컨대, 서버)를 포함하거나 이에 포함될 수 있다. 시스템(300, 400 및 500)은 유사하거나 동일한 구성요소를 포함할 수 있다. 그러므로, 도 3, 도 4 및 도 5에서, 유사하거나 동일한 구성요소의 설명은 반복되지 않는다.
도 3에 도시된 바와 같이, 시스템(300)은 PCIe 슬롯(311)을 가지며 하나의 PCIe 카드 또는 다수의 PCIe 카드를 수용하도록 배치될 수 있는 마더보드(315)를 포함할 수 있다. 마더보드(315)는 구성요소(316) 및 구성요소(316)에 연결된 버스 부분(317 및 318)을 가진 버스(예컨대, PCIe 버스)를 포함할 수 있다. 구성요소(316)의 예는 디바이스(예컨대, 버스 제어기 디바이스), 칩셋(예컨대, 버스 제어기 칩셋) 및 다른 유형의 디바이스 또는 칩셋을 포함한다.
도 3은 PCIe 카드(101)가 마더보드와 병렬로 배치(예컨대, 수평으로 배치)되는 예를 도시한다. 예컨대, PCIe 커넥터(111 및 112)는 각각 PCIe 라이저(예컨대, PCIe 라이저 카드)(320) 및 PCIe 확장기 케이블(330)을 통해 PCIe 슬롯(311 및 312)에 연결될 수 있다. PCIe 라이저(320)는 PCIe 슬롯(311)에 연결된(예컨대, 삽입된) 단부(예컨대, 메일 단부(male end))(321) 및 PCIe 카드(101)의 PCIe 커넥터(111)에 연결된 단부(예컨대, 피메일 단부(female end))(322)를 포함할 수 있다. PCIe 확장기 케이블(330)은 PCIe 슬롯(312)에 연결된(예컨대, 삽입된) 단부(예컨대, 메일 단부)(331) 및 PCIe 카드(101)의 PCIe 커넥터(112)에 연결된 단부(예컨대, 피메일 단부)(332)를 포함할 수 있다.
도 3의 배치에서, 버스 부분(317), PCIe 커넥터(111)의 도전체(111A 및 111B)(도 1) 및 접속부(131)(도 1)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 독립적인 접속부(예컨대, 포인트 투 포인트 PCIe 접속부와 같은 전용 접속부)의 일부일 수 있다. 버스 부분(318), PCIe 커넥터(112)의 도전체(112A 및 112B)(도 1) 및 접속부(132)(도 1)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 다른 독립적인 접속부(예컨대, 다른 포인트 투 포인트 PCIe 접속부와 같은 다른 전용 접속부)의 일부일 수 있다.
PCIe 커넥터(111 및 112)는 PCIe 준수 구성요소이며 표준 PCIe 폼 팩터 커넥터와 호환가능하다. PCIe 슬롯(311 및 312), PCIe 라이저(320) 및 PCIe 확장기 케이블(330) 또한 PCIe 준수 구성요소이며 표준 PCIe 폼 팩터 커넥터와 호환가능하다. 그러므로, 본 명세서에 설명된 바와 같이 다수의(예컨대, 듀얼) PCIe 커넥터를 가진 PCIe 카드(101)는 상용가능한 PCIe 구성요소를 사용하여 PCIe 구성요소의 에코시스템에서 사용하기에 적합할 수 있다. 또한, 디바이스(120)가 하나보다 많은 PCIe 커넥터를 지원할 수 있으므로, 단일 PCIe 커넥터를 가진 종래의 PCIe 카드는 디바이스(120)의 기능을 제한할 수 있다. 반대로, 본 명세서에서 설명된 바와 같이 다수의 PCIe 커넥터를 가진 PCIe 카드(101)는 하나보다 많은 PCIe 커넥터를 지원하는 디바이스(예컨대, 디바이스(120))가 그러한 디바이스의 전체 기능을 이용하게 할 수 있다.
도 4는 시스템(400) 내의 PCIe 카드(101)의 배치를 도시한다. 도 3 및 도 4에 도시된 바와 같이, PCIe 카드(101)는 마더보드(315)와 병렬로 배치될 수 있다. 그러나, 도 4 에서, 마더보드(315)의 위치에 관하여 PCIe 카드(101)의 구성요소의 배치는 도 3의 PCIe 카드(101)의 구성요소의 배치(예컨대, 똑바로("right-side" up))에 비해 거꾸로("up-side" down) 배치되는 것처럼 보일 수 있다. 도 4에 도시된 바와 같이, PCIe 카드(101)의 PCIe 커넥터(111)는 PCIe 라이저(320)를 통해 PCIe 슬롯(312)에 연결될 수 있다. PCIe 카드(101)의 PCIe 커넥터(112)는 PCIe 확장기 케이블(330)를 통해 PCIe 슬롯(312)에 연결될 수 있다.
도 4의 배치에서, 버스 부분(318), PCIe 커넥터(111)의 도전체(111A 및 111B)(도 1) 및 접속부(131)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 독립적인 접속부(예컨대, 포인트 투 포인트 접속부와 같은 전용 접속부)의 일부일 수 있다. 버스 부분(317), PCIe 커넥터(112)의 도전체(112A 및 112B)(도 1) 및 접속부(132)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 다른 독립적인 접속부(예컨대, 다른 포인트 투 포인트 접속부와 같은 다른 전용 접속부)의 일부일 수 있다.
도 5는 시스템(500) 내의 PCIe 카드(101)의 배치를 도시한다. 도 3 및 도 5에 도시된 바와 같이, 시스템(500)의 PCIe 슬롯(311)과 PCIe 슬롯(312) 사이의 간격은 시스템(300)의 PCIe 슬롯(311)과 PCIe 슬롯(312) 사이의 간격 미만일 수 있다. 그러므로, 도 5에서, PCIe 카드(101)는 마더보드(315)에 직각으로(예컨대, 수직으로) 배치될 수 있다. 이 배치에서, PCIe 카드(101)의 PCIe 커넥터(111)는 PCIe 라이저를 통과하지 않고 PCIe 슬롯(311)에 연결(예컨대, 직접 연결)될 수 있다. PCIe 카드(101)의 PCIe 커넥터(112)는 PCIe 확장기 케이블(330)을 통해 PCIe 슬롯(312)에 연결될 수 있다.
도 5의 배치에서, 버스 부분(317), PCIe 커넥터(111)의 도전체(111A 및 111B)(도 1) 및 접속부(131)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 독립적인 접속부(예컨대, 포인트 투 포인트 접속부와 같은 전용 접속부)의 일부일 수 있다. 버스 부분(318), PCIe 커넥터(112)의 도전체(112A 및 112B)(도 1) 및 접속부(132)는 마더보드(315) 상의 구성요소(316)와 디바이스(120)(도 1) 사이의 다른 독립적인 접속부(예컨대, 다른 포인트 투 포인트 접속부와 같은 다른 전용 접속부)의 일부일 수 있다.
도 6은 본 명세서에 설명된 일부 실시예에 따라, PCIe 카드를 제조하는 방법을 도시하는 흐름도이다. 방법(600)에 의해 제조된 PCIe 카드는 도 1 내지 도 5와 관련하여 전술된 PCIe 카드(101)를 포함할 수 있다.
도 6에 도시된 바와 같이, 방법(600)의 동작(610)은 회로 기판의 측면(예컨대, 상부 측면) 상의 PCIe 커넥터의 도전체 그룹을 형성하는 것을 포함할 수 있다. 동작(620)은 회로 기판의 다른 측면(예컨대, 하부 측면) 상의 PCIe 커넥터의 다른 도전체 그룹을 형성하는 것을 포함할 수 있다. 동작(630)은 회로 기판의 측면들 중 하나(예컨대, 하부 측면) 상의 추가 PCIe 커넥터의 도전체 그룹을 형성하는 것을 포함할 수 있다. 동작(640)은 회로 기판의 나머지 측면(예컨대, 상부 측면) 상의 추가 PCIe 커넥터의 다른 도전체 그룹을 형성하는 것을 포함할 수 있다.
동작(610, 620, 630 및 640)의 일부 또는 전부는 동시에(예컨대, 일제히) 수행될 수 있다. 예컨대, 동작(610 및 640)은 동시에 수행되어, 각각의 PCIe 커넥터의 하나의 도전체 그룹(예컨대, 도 1의 도전체(111B 및 112A))이 동시에 형성될 수 있다. 다른 예에서, 동작(620 및 630)은 동시에 수행되어, 각각의 PCIe 커넥터의 다른 도전체 그룹(예컨대, 도 1의 도전체(111A 및 112B))이 동시에 형성될 수 있다. 또 다른 예에서, 동작(610, 620, 630 및 640)은 동시에 수행되어, PCIe 커넥터의 모든 도전체가 동시에 형성될 수 있다.
방법(600)에 의해 제조된 PCIe 카드가 도 1 내지 도 5와 관련하여 전술된 PCIe 카드(101)의 구성요소와 유사하거나 동일한 구성요소를 포함할 수 있도록, 방법(600)은 동작(610, 620, 630 및 640) 외의 다른 동작, 예컨대, 회로 기판 상에 디바이스(예컨대, 도 1의 디바이스(120))를 부착하는 것, I/O 커넥터(예컨대, 도 1의 I/O 커넥터(141 및 142))를 형성하는 것, 접속부(예컨대, 접속부(131, 132, 133 및 134))를 형성하는 것 및 다른 동작을 포함할 수 있다.
전술된 장치(예컨대, PCIe 카드(101) 및 시스템(300, 400 및 500)) 및 방법(예컨대, 방법(600))의 예시는 상이한 실시예의 구조에 대한 일반적인 이해를 제공하도록 의도되며, 본 명세서에 설명된 구조를 이용할 수 있는 장치의 모든 요소 및 특징부의 완전한 설명을 제공하도록 의도되지는 않는다.
전술된 장치 및 방법은 고속 컴퓨터, 통신 및 신호 처리 회로, 단일 또는 다중 프로세서 모듈, 단일 또는 다중 내장형 프로세서, 멀티코어 프로세서, 메시지 정보 스위치, 및 다층, 다칩 모듈을 포함하는 애플리케이션 특정 모듈을 포함하거나 포함될 수 있다. 그러한 장치는 텔레비전, 셀룰러 전화, 개인용 컴퓨터(예컨대, 랩톱 컴퓨터, 데스크톱 컴퓨터, 휴대형 컴퓨터 등), 태블릿(예컨대, 태블릿 컴퓨터), 워크스테이션, 라디오, 비디오 플레이어, 오디오 플레이어(예컨대, MP3 플레이어), 차량, 의료 기기(예컨대, 심장 모니터, 혈압 모니터 등), 셋톱 박스 등과 같은 다양한 다른 장치(예컨대, 전자 시스템) 내의 서브 구성요소로서 또한 포함될 수 있다.
추가 주석 및 예
예 1은 회로 기판과, 회로 기판 상에 배치된 디바이스와, 회로 기판 상에 배치되고 디바이스에 연결된 제 1 PCIe(Peripheral Component Interconnect Express) 커넥터 -제 1 PCIe 커넥터는 추가 회로 기판의 제 1 커넥터에 연결하도록 배치됨- 와, 회로 기판 상에 배치되고 디바이스에 연결된 제 2 PCIe 커넥터 -제 2 PCIe 커넥터는 추가 회로 기판의 제 2 커넥터에 연결하도록 배치됨- 를 포함하는 청구 대상(예컨대, 디바이스, 회로 장치 또는 전자 시스템 장치, 또는 머신)을 포함한다.
예 2에서, 예 1의 청구 대상은, 추가 회로 기판의 제 1 커넥터는 제 1 PCIe 슬롯을 포함하고, 추가 회로 기판의 제 2 추가 커넥터는 제 2 PCIe 슬롯을 포함하는 것을 선택적으로 포함할 수 있다.
예 3에서, 예 1의 청구 대상은, 회로 기판은 제 1 에지 및 제 2 에지를 포함하고, 제 1 커넥터의 도전체는 상기 제 1 에지에 배치되고, 상기 제 2 커넥터의 도전체는 제 2 에지에 배치되는 것을 선택적으로 포함할 수 있다.
예 4에서, 예 3의 청구 대상은, 제 1 에지는 상기 제 2 에지와 마주보는 것을 선택적으로 포함할 수 있다.
예 5에서, 예 1의 청구 대상은, 제 1 PCIe 커넥터 및 제 2 PCIe 커넥터의 각각은 도전체를 포함하고, 제 1 PCIe 커넥터의 도전체는 회로 기판의 제 1 측면 상의 제 1 도전체 그룹 및 회로 기판의 제 2 측면 상의 제 2 도전체 그룹을 포함하며, 제 2 PCIe 커넥터의 도전체는 회로 기판의 제 2 측면 상의 제 1 도전체 그룹 및 회로 기판의 제 1 측면 상의 제 2 도전체 그룹을 포함하며, 제 1 PCIe 커넥터 및 제 2 PCIe 커넥터의 각각의 제 1 도전체 그룹은 인쇄 회로 기판(PCB)의 제 1 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 배치되고, 제 1 PCIe 커넥터 및 제 2 PCIe 커넥터의 각각의 제 2 도전체 그룹은 PCB의 제 2 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 배치되는 것을 선택적으로 포함할 수 있다.
예 6에서, 예 1의 청구 대상은, 회로 기판 상에 배치되고 디바이스에 연결된 제 1 추가 커넥터 -제 1 추가 커넥터는 제 1 컴퓨터 네트워크 표준에 기초하여 신호를 전도하도록 배치됨- 와, 회로 기판 상에 배치되고 디바이스에 연결된 제 2 추가 커넥터 -제 2 추가 커넥터는 제 2 컴퓨터 네트워크 표준에 기초하여 신호를 전도하도록 배치됨- 를 선택적으로 포함할 수 있다.
예 7에서, 예 6의 청구 대상은, 회로 기판은 제 1 에지, 제 2 에지 및 제 3 에지를 포함하고, 제 1 PCIe 커넥터는 제 1 에지에 배치된 도전체를 포함하고, 제 2 PCIe 커넥터는 제 2 에지에 배치된 도전체를 포함하며, 제 1 추가 커넥터 및 제 2 추가 커넥터는 제 3 에지에 배치되는 것을 선택적으로 포함할 수 있다.
예 8에서, 예 1의 청구 대상은, 회로 기판과, 디바이스와, 제 1 PCIe 커넥터와, 제 2 PCIe 커넥터는 확장 카드의 일부인 것을 선택적으로 포함할 수 있다.
예 9에서, 예 8의 청구 대상은, 확장 카드는 호스트 어댑터 디바이스, 네트워크 인터페이스 제어기(NIC) 디바이스 또는 수렴 네트워크 어댑터 디바이스 중 하나를 포함하는 것을 선택적으로 포함할 수 있다.
예 10에서, 예 8의 청구 대상은, 확장 카드는 PCIe 폼 팩터를 따르는 것을 선택적으로 포함할 수 있다.
예 11은 집적 회로(IC) 칩과, PCIe 카드의 제 1 PCIe 커넥터에 연결하도록 배치된 IC 칩의 제 1 도전성 콘택트와, PCIe 카드의 제 2 PCIe 커넥터에 연결하도록 배치된 IC 칩의 제 2 도전성 콘택트를 포함하는 청구 대상(예컨대, 디바이스, 회로 장치 또는 전자 시스템 장치, 또는 머신)을 포함한다.
예 12에서, 예 11의 청구 대상은, 제 1 도전성 콘택트는, 제 1 PCIe 커넥터를 통해 IC 칩에 연결된 회로 기판 상의 구성요소들 중 하나와 IC 칩 사이의 제 1 포인트 투 포인트 PCIe 접속부를 통해 신호를 전도하도록 배치되고, 제 2 도전성 콘택트는, 제 2 PCIe 커넥터를 통해 IC 칩에 연결된 회로 기판 상의 구성요소들 중 하나와 IC 칩 사이의 제 2 포인트 투 포인트 PCIe 접속부를 통해 신호를 전도하도록 배치되는 것을 선택적으로 포함할 수 있다.
예 13에서, 예 11의 청구 대상은, PCIe 카드의 제 1 입출력(I/O) 커넥터에 연결하도록 배치된 제 3 도전성 콘택트와, PCIe 카드의 제 2 I/O 커넥터에 연결하도록 배치된 제 4 도전성 콘택트를 선택적으로 포함할 수 있다.
예 14에서, 예 13의 청구 대상은, 제 3 도전성 콘택트는 PCIe 카드의 제 1 I/O 커넥터를 통해 제 1 컴퓨터 네트워크로부터 신호를 전도하도록 배치되고, 제 4 도전성 콘택트는 PCIe 카드의 제 1 I/O 커넥터를 통해 제 2 컴퓨터 네트워크로부터 신호를 전도하도록 배치되는 것을 선택적으로 포함할 수 있다.
예 15에서, 예 13의 청구 대상은, 제 1 도전성 콘택트, 제 2 도전성 콘택트, 제 3 도전성 콘택트, 및 제 4 도전성 콘택트는 솔더 볼과 도전성 핀 중 하나를 포함하는 것을 선택적으로 포함할 수 있다.
예 16은 제 1 PCIe 슬롯 및 제 2 PCIe 슬롯을 포함하는 회로 기판과, 디바이스, 디바이스 및 제 1 PCIe 슬롯에 연결된 제 1 PCIe 커넥터, 디바이스 및 제 2 PCIe 슬롯에 연결된 제 2 PCIe 커넥터, 디바이스에 연결된 제 1 입출력(I/O) 커넥터, 및 디바이스에 연결된 제 2 I/O 커넥터를 포함하는 PCIe 카드를 포함하는 청구 대상(예컨대, 디바이스, 회로 장치 또는 전자 시스템 장치, 또는 머신)을 포함한다.
예 17에서, 예 16의 청구 대상은, 제 1 PCIe 커넥터는 PCIe 라이저(riser)를 통해 제 1 PCIe 슬롯에 연결되고, 제 2 PCIe 커넥터는 PCIe 확장기 케이블을 통해 제 2 PCIe 슬롯에 연결되는 것을 선택적으로 포함할 수 있다.
예 18에서, 예 16의 청구 대상은, PCIe 카드는 회로 기판과 병렬로 배치되는 것을 선택적으로 포함할 수 있다.
예 19에서, 예 16의 청구 대상은, PCIe 카드는 회로 기판에 수직으로 배치되는 것을 선택적으로 포함할 수 있다.
예 20은 회로 기판의 제 1 측면 상에 제 1 PCIe 커넥터의 제 1 도전체 그룹을 형성하는 단계와, 회로 기판의 제 2 측면 상에 제 1 PCIe 커넥터의 제 2 도전체 그룹을 형성하는 단계와, 회로 기판의 제 2 측면 상에 제 2 PCIe 커넥터의 제 1 도전체 그룹을 형성하는 단계와, 회로 기판의 제 1 측면 상에 제 2 PCIe 커넥터의 제 2 도전체 그룹을 형성하는 단계를 포함하는 PCIe 카드 제조 방법을 포함하는 청구 대상을 포함한다.
예 21에서, 예 20의 청구 대상은, 제 1 PCIe 커넥터 및 제 2 PCIe 커넥터의 각각의 제 1 도전체 그룹은 인쇄 회로 기판(PCB)의 제 1 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 형성되고, 제 1 PCIe 커넥터 및 제 2 PCIe 커넥터의 각각의 제 2 도전체 그룹은 PCB의 제 2 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 형성되는 것을 선택적으로 포함할 수 있다.
예 22에서, 예 20의 청구 대상은, 제 1 PCIe 커넥터의 제 1 도전체 그룹과 제 2 도전체 그룹은 회로 기판의 제 1 에지에 형성되고, 제 2 PCIe 커넥터의 제 1 도전체 그룹과 제 2 도전체 그룹은 회로 기판의 제 2 에지에 형성되며, 제 2 에지는 상기 제 1 에지와 마주보는 것을 선택적으로 포함할 수 있다.
예 1 내지 예 22의 청구 대상은 임의의 조합으로 조합될 수 있다.
이상의 설명 및 도면은 당업자로 하여금 본 발명의 실시예를 실시하게 하는 일부 실시예를 예시한다. 다른 실시예는 구조, 로직, 전기적, 프로세스 및 다른 변경을 통합할 수 있다. 예는 단지 가능한 변경을 유형화한 것일 뿐이다. 일부 실시예의 부분 및 특징부는 다른 실시예의 부분 및 특징부에 포함되거나 이를 대신할 수 있다. 다수의 다른 실시예는 이상의 설명을 판독하고 이해할 때 당업자에게 자명할 것이다. 그러므로, 다양한 실시예의 범위는 첨부된 청구범위가 권한을 부여받은 균등물의 전체 범위와 함께, 그 첨부된 청구범위에 의해 결정된다.
요약은 요약이 독자로 하여금 기술적 개시내용의 특성과 요점을 확인하게 할 것을 요구하는 37 C.F.R. 섹션 1.72(b)를 준수하도록 제공된다. 요약이 청구범위의 범주 또는 의미를 제한하거나 해석하는 데 사용되지 않을 것임을 이해해야 한다. 후속하는 청구범위는 상세한 설명에 통합되며, 각각의 청구항은 개별 실시예로서 독립적이다.

Claims (22)

  1. 회로 기판과,
    상기 회로 기판 상에 배치된 디바이스와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 1 PCIe(Peripheral Component Interconnect Express) 커넥터 -상기 제 1 PCIe 커넥터는 추가 회로 기판의 제 1 커넥터에 연결하도록 구성됨- 와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 2 PCIe 커넥터 -상기 제 2 PCIe 커넥터는 상기 추가 회로 기판의 제 2 커넥터에 연결하도록 구성됨- 와,
    상기 디바이스를 상기 회로 기판의 제 1 입출력(I/O) 커넥터에 연결하도록 배치된 제 1 도전성 콘택트 -상기 제1 도전성 콘택트는 상기 제1 입출력(I/O) 커넥터를 통해 제1 컴퓨터 네트워크로부터 신호를 전도(conduct signals)하도록 배치됨- 와,
    상기 디바이스를 상기 회로 기판의 제 2 입출력(I/O) 커넥터에 연결하도록 배치된 제 2 도전성 콘택트 -상기 제2 도전성 콘택트는 상기 제2 입출력(I/O) 커넥터를 통해 제2 컴퓨터 네트워크로부터 신호를 전도하도록 배치됨- 를 포함하는
    장치.
  2. 제 1 항에 있어서,
    상기 추가 회로 기판의 제 1 커넥터는 제 1 PCIe 슬롯을 포함하고, 상기 추가 회로 기판의 제 2 추가 커넥터는 제 2 PCIe 슬롯을 포함하는
    장치.
  3. 제 1 항에 있어서,
    상기 회로 기판은 제 1 에지 및 제 2 에지를 포함하고, 상기 제 1 PCIe 커넥터는 상기 제 1 에지에 배치된 도전체를 포함하고, 상기 제 2 PCIe 커넥터는 상기 제 2 에지에 배치된 도전체를 포함하는
    장치.
  4. 제 3 항에 있어서,
    상기 제 1 에지는 상기 제 2 에지와 마주보는
    장치.
  5. 회로 기판과,
    상기 회로 기판 상에 배치된 디바이스와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 1 PCIe(Peripheral Component Interconnect Express) 커넥터 -상기 제 1 PCIe 커넥터는 추가 회로 기판의 제 1 커넥터에 연결하도록 구성됨- 와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 2 PCIe 커넥터 -상기 제 2 PCIe 커넥터는 상기 추가 회로 기판의 제 2 커넥터에 연결하도록 구성됨- 를 포함하되,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각은 도전체를 포함하고,
    상기 제 1 PCIe 커넥터의 도전체는 상기 회로 기판의 제 1 측면 상의 제 1 도전체 그룹 및 상기 회로 기판의 제 2 측면 상의 제 2 도전체 그룹을 포함하며,
    상기 제 2 PCIe 커넥터의 도전체는 상기 회로 기판의 제 2 측면 상의 제 1 도전체 그룹 및 상기 회로 기판의 제 1 측면 상의 제 2 도전체 그룹을 포함하고,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 1 도전체 그룹은 인쇄 회로 기판(PCB)의 제 1 측면에 대한 PCIe 커넥터 핀아웃(pin-out) 사양에 기초하여 배치되며,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 2 도전체 그룹은 상기 PCB의 제 2 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 배치되는
    장치.
  6. 회로 기판과,
    상기 회로 기판 상에 배치된 디바이스와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 1 PCIe(Peripheral Component Interconnect Express) 커넥터 -상기 제 1 PCIe 커넥터는 추가 회로 기판의 제 1 커넥터에 연결하도록 구성됨- 와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 2 PCIe 커넥터 -상기 제 2 PCIe 커넥터는 상기 추가 회로 기판의 제 2 커넥터에 연결하도록 구성됨- 를 포함하되,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 1 추가 커넥터 -상기 제 1 추가 커넥터는 제 1 컴퓨터 네트워크 표준에 기초하여 신호를 전도하도록 배치됨- 와,
    상기 회로 기판 상에 배치되고 상기 디바이스에 연결된 제 2 추가 커넥터 -상기 제 2 추가 커넥터는 제 2 컴퓨터 네트워크 표준에 기초하여 신호를 전도하도록 배치됨- 를 더 포함하는
    장치.
  7. 제 6 항에 있어서,
    상기 회로 기판은 제 1 에지, 제 2 에지 및 제 3 에지를 포함하고, 상기 제 1 PCIe 커넥터는 상기 제 1 에지에 배치된 도전체를 포함하고, 상기 제 2 PCIe 커넥터는 상기 제 2 에지에 배치된 도전체를 포함하며, 상기 제 1 추가 커넥터 및 상기 제 2 추가 커넥터는 상기 제 3 에지에 배치되는
    장치.
  8. 제 5 항에 있어서,
    상기 회로 기판과, 상기 디바이스와, 상기 제 1 PCIe 커넥터와, 상기 제 2 PCIe 커넥터는 확장 카드의 일부인
    장치.
  9. 제 8 항에 있어서,
    상기 확장 카드는 호스트 어댑터 디바이스, 네트워크 인터페이스 제어기(NIC) 디바이스 또는 수렴 네트워크 어댑터 디바이스 중 하나를 포함하는
    장치.
  10. 제 8 항에 있어서,
    상기 확장 카드는 PCIe 폼 팩터(form factor)를 따르는
    장치.
  11. 집적 회로(IC) 칩과,
    PCIe 카드의 제 1 PCIe 커넥터에 연결하도록 배치된 상기 IC 칩의 제 1 도전성 콘택트와,
    상기 PCIe 카드의 제 2 PCIe 커넥터에 연결하도록 배치된 상기 IC 칩의 제 2 도전성 콘택트와,
    상기 PCIe 카드의 제 1 입출력(I/O) 커넥터에 연결하도록 배치된 제 3 도전성 콘택트와,
    상기 PCIe 카드의 제 2 I/O 커넥터에 연결하도록 배치된 제 4 도전성 콘택트를 포함하되,
    상기 제 3 도전성 콘택트는 상기 PCIe 카드의 상기 제 1 I/O 커넥터를 통해 제 1 컴퓨터 네트워크로부터 신호를 전도하도록 배치되고,
    상기 제 4 도전성 콘택트는 상기 PCIe 카드의 상기 제 1 I/O 커넥터를 통해 제 2 컴퓨터 네트워크로부터 신호를 전도하도록 배치되는
    장치.
  12. 제 11 항에 있어서,
    상기 제 1 도전성 콘택트는, 상기 제 1 PCIe 커넥터를 통해 상기 IC 칩에 연결된 회로 기판 상의 구성요소들 중 하나와 상기 IC 칩 사이의 제 1 포인트 투 포인트 PCIe 접속부를 통해 신호를 전도하도록 배치되고, 상기 제 2 도전성 콘택트는, 상기 제 2 PCIe 커넥터를 통해 상기 IC 칩에 연결된 상기 회로 기판 상의 구성요소들 중 하나와 상기 IC 칩 사이의 제 2 포인트 투 포인트 PCIe 접속부를 통해 신호를 전도하도록 배치되는
    장치.
  13. 삭제
  14. 삭제
  15. 제 11 항에 있어서,
    상기 제 1 도전성 콘택트, 상기 제 2 도전성 콘택트, 상기 제 3 도전성 콘택트, 및 상기 제 4 도전성 콘택트는 솔더 볼과 도전성 핀 중 하나를 포함하는
    장치.
  16. 제 1 PCIe 슬롯 및 제 2 PCIe 슬롯을 포함하는 회로 기판과,
    디바이스, 상기 디바이스 및 상기 제 1 PCIe 슬롯에 연결된 제 1 PCIe 커넥터, 상기 디바이스 및 상기 제 2 PCIe 슬롯에 연결된 제 2 PCIe 커넥터, 상기 디바이스에 연결된 제 1 입출력(I/O) 커넥터, 및 상기 디바이스에 연결된 제 2 I/O 커넥터를 포함하는 PCIe 카드를 포함하되,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각은 도전체를 포함하고,
    상기 제 1 PCIe 커넥터의 도전체는 상기 PCIe 카드의 제 1 측면 상의 제 1 도전체 그룹 및 상기 PCIe 카드의 제 2 측면 상의 제 2 도전체 그룹을 포함하며,
    상기 제 2 PCIe 커넥터의 도전체는 상기 PCIe 카드의 상기 제 2 측면 상의 제 1 도전체 그룹 및 상기 PCIe 카드의 상기 제 1 측면 상의 제 2 도전체 그룹을 포함하고,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 1 도전체 그룹은 인쇄 회로 기판(PCB)의 제 1 측면에 대한 PCIe 커넥터 핀아웃(pin-out) 사양에 기초하여 배치되며,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 2 도전체 그룹은 상기 PCB의 제 2 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 배치되는
    전자 시스템.
  17. 제 16 항에 있어서,
    상기 제 1 PCIe 커넥터는 PCIe 라이저(riser)를 통해 상기 제 1 PCIe 슬롯에 연결되고, 상기 제 2 PCIe 커넥터는 PCIe 확장기 케이블을 통해 상기 제 2 PCIe 슬롯에 연결되는
    전자 시스템.
  18. 제 16 항에 있어서,
    상기 PCIe 카드는 상기 회로 기판과 병렬로 배치되는
    전자 시스템.
  19. 제 16 항에 있어서,
    상기 PCIe 카드는 상기 회로 기판에 수직으로 배치되는
    전자 시스템.
  20. 회로 기판의 제 1 측면 상에 제 1 PCIe 커넥터의 제 1 도전체 그룹을 형성하는 단계와,
    상기 회로 기판의 제 2 측면 상에 상기 제 1 PCIe 커넥터의 제 2 도전체 그룹을 형성하는 단계와,
    상기 회로 기판의 상기 제 2 측면 상에 제 2 PCIe 커넥터의 제 1 도전체 그룹을 형성하는 단계와,
    상기 회로 기판의 상기 제 1 측면 상에 상기 제 2 PCIe 커넥터의 제 2 도전체 그룹을 형성하는 단계를 포함하는
    방법.
  21. 제 20 항에 있어서,
    상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 1 도전체 그룹은 인쇄 회로 기판(PCB)의 제 1 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 형성되고, 상기 제 1 PCIe 커넥터 및 상기 제 2 PCIe 커넥터의 각각의 상기 제 2 도전체 그룹은 상기 PCB의 제 2 측면에 대한 PCIe 커넥터 핀아웃 사양에 기초하여 형성되는
    방법.
  22. 제 20 항에 있어서,
    상기 제 1 PCIe 커넥터의 제 1 도전체 그룹과 제 2 도전체 그룹은 상기 회로 기판의 제 1 에지에 형성되고, 상기 제 2 PCIe 커넥터의 제 1 도전체 그룹과 제 2 도전체 그룹은 상기 회로 기판의 제 2 에지에 형성되며, 상기 제 2 에지는 상기 제 1 에지와 마주보는
    방법.
KR1020150157896A 2014-12-12 2015-11-11 다수의 PCIe 커넥터를 가진 PCIe 카드 KR101826397B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180002079A KR102287653B1 (ko) 2014-12-12 2018-01-08 다수의 PCIe 커넥터를 가진 PCIe 카드

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/569,041 US9710421B2 (en) 2014-12-12 2014-12-12 Peripheral component interconnect express (PCIe) card having multiple PCIe connectors
US14/569,041 2014-12-12

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020180002079A Division KR102287653B1 (ko) 2014-12-12 2018-01-08 다수의 PCIe 커넥터를 가진 PCIe 카드

Publications (2)

Publication Number Publication Date
KR20160072014A KR20160072014A (ko) 2016-06-22
KR101826397B1 true KR101826397B1 (ko) 2018-02-06

Family

ID=54540937

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020150157896A KR101826397B1 (ko) 2014-12-12 2015-11-11 다수의 PCIe 커넥터를 가진 PCIe 카드
KR1020180002079A KR102287653B1 (ko) 2014-12-12 2018-01-08 다수의 PCIe 커넥터를 가진 PCIe 카드

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020180002079A KR102287653B1 (ko) 2014-12-12 2018-01-08 다수의 PCIe 커넥터를 가진 PCIe 카드

Country Status (5)

Country Link
US (2) US9710421B2 (ko)
EP (2) EP3260989B1 (ko)
JP (2) JP6267171B2 (ko)
KR (2) KR101826397B1 (ko)
CN (1) CN105701050B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240038505A (ko) 2022-09-16 2024-03-25 주식회사 큐레몬 어드레스 변환 제어 회로를 포함하는 양자 난수 발생 장치 및 이를 포함하는 컴퓨팅 시스템

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9710421B2 (en) 2014-12-12 2017-07-18 Intel Corporation Peripheral component interconnect express (PCIe) card having multiple PCIe connectors
US11755201B2 (en) 2015-01-20 2023-09-12 Ultrata, Llc Implementation of an object memory centric cloud
WO2016118624A1 (en) 2015-01-20 2016-07-28 Ultrata Llc Object memory instruction set
US9971542B2 (en) 2015-06-09 2018-05-15 Ultrata, Llc Infinite memory fabric streams and APIs
US10698628B2 (en) 2015-06-09 2020-06-30 Ultrata, Llc Infinite memory fabric hardware implementation with memory
US9886210B2 (en) 2015-06-09 2018-02-06 Ultrata, Llc Infinite memory fabric hardware implementation with router
US10241676B2 (en) 2015-12-08 2019-03-26 Ultrata, Llc Memory fabric software implementation
US10248337B2 (en) 2015-12-08 2019-04-02 Ultrata, Llc Object memory interfaces across shared links
WO2017100292A1 (en) 2015-12-08 2017-06-15 Ultrata, Llc. Object memory interfaces across shared links
WO2017100281A1 (en) 2015-12-08 2017-06-15 Ultrata, Llc Memory fabric software implementation
WO2017131741A1 (en) * 2016-01-29 2017-08-03 Hewlett Packard Enterprise Development Lp Expansion bus devices
US10050362B2 (en) * 2016-03-03 2018-08-14 International Business Machines Corporation Electronic circuit card with connector edge having alternated TX and RX pins assignment
JP7075396B2 (ja) * 2016-08-17 2022-05-25 コーニンクレッカ フィリップス エヌ ヴェ 医用結合ユニット及びセンサと結合するアダプタ及び接続ユニット
JP6571617B2 (ja) * 2016-09-07 2019-09-04 ファナック株式会社 プリント板
US10028402B1 (en) * 2017-03-22 2018-07-17 Seagate Technology Llc Planar expansion card assembly
US11336043B2 (en) 2017-03-31 2022-05-17 Intel Corporation Peripheral component coupler method and apparatus
US10509759B2 (en) 2017-03-31 2019-12-17 Intel Corporation Multiple storage devices implemented using a common connector
WO2019059923A1 (en) * 2017-09-22 2019-03-28 Hewlett-Packard Development Company, L.P. SIDE HOOK HOUSING
CN110275848B (zh) * 2018-03-15 2023-06-09 环达电脑(上海)有限公司 转接卡
CN108763771B (zh) * 2018-05-30 2021-11-02 郑州云海信息技术有限公司 一种PCIe链路性能优化方法和系统
TW202005485A (zh) * 2018-06-01 2020-01-16 緯穎科技服務股份有限公司 擴充快捷外設互聯標準兼容性的電路
US10782749B2 (en) * 2018-10-10 2020-09-22 Hewlett Packard Enterprise Development Lp Compute assembly for high speed ultra dense compute blades
WO2020214150A1 (en) * 2019-04-15 2020-10-22 Hewlett-Packard Development Company, L.P. Printed circuit boards with processors, voltage regulators, and solder joints of higher melting temperatures
WO2020214149A1 (en) * 2019-04-15 2020-10-22 Hewlett-Packard Development Company, L.P. Printed circuit boards with solder joints of higher melting temperatures and traces coupling electrical contacts at differing positions
US11412617B2 (en) * 2019-04-23 2022-08-09 The Government Of The United States Of America, As Represented By The Secretary Of The Navy Methods and apparatuses for interfacing microwave circuits
US11016538B2 (en) 2019-05-20 2021-05-25 Microsoft Technology Licensing, Llc Interchangeable housing panel with rechargeable power, network connectivity, and memory for use with portable computing devices
CN110808492A (zh) * 2019-10-25 2020-02-18 天津航空机电有限公司 一种基于pcb的航空功率继电器安装模块
TWI711236B (zh) * 2019-11-19 2020-11-21 宸曜科技股份有限公司 具有M12連接器之PCIe或PCI擴充卡組件
US10958005B1 (en) * 2020-01-31 2021-03-23 Dell Products L.P. Apparatus for direct cabled connection of fabric signals
TWI721791B (zh) 2020-02-21 2021-03-11 緯穎科技服務股份有限公司 電子裝置
US11936142B2 (en) * 2021-04-10 2024-03-19 Palo Alto Innovation, LLC Graphics-card power connector
US11714775B2 (en) 2021-05-10 2023-08-01 Zenlayer Innovation LLC Peripheral component interconnect (PCI) hosting device
CN113381211A (zh) * 2021-06-16 2021-09-10 英业达科技有限公司 缆线型转接卡
US11683887B2 (en) 2021-07-26 2023-06-20 Dell Products L.P. Add-in card connector edge finger optimization for high-speed signaling
GB2609982A (en) * 2021-08-20 2023-02-22 Amulet Hotkey Ltd Data processor cartridge

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013543609A (ja) 2010-08-24 2013-12-05 マーベル ワールド トレード リミテッド デバイスインターフェース及び装置
US20140129753A1 (en) * 2012-11-06 2014-05-08 Ocz Technology Group Inc. Integrated storage/processing devices, systems and methods for performing big data analytics

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5572688A (en) 1994-09-30 1996-11-05 Tyan Computer Corporation Primary bus processing element with multifunction interconnection to secondary bus
JP2002007314A (ja) * 2000-06-21 2002-01-11 Japan Science & Technology Corp 汎用バス接続装置及びそれを用いたマルチcpuコンピュータ
JP5348813B2 (ja) 2000-11-06 2013-11-20 株式会社アイ・オー・データ機器 ブートrom搭載ボード
JP2005190297A (ja) 2003-12-26 2005-07-14 Toshiba Corp サーバ、情報処理装置及び筐体
US8423695B2 (en) 2005-01-19 2013-04-16 Broadcom Corporation Dual PCI-X/PCI-E card
US7793029B1 (en) * 2005-05-17 2010-09-07 Nvidia Corporation Translation device apparatus for configuring printed circuit board connectors
US20060294279A1 (en) * 2005-06-28 2006-12-28 Mckee Kenneth G Mechanism for peripheral component interconnect express (PCIe) connector multiplexing
TW200734887A (en) 2006-03-08 2007-09-16 Tyan Computer Corp Computing system and I/O board thereof
JP2007316722A (ja) 2006-05-23 2007-12-06 Nec Electronics Corp 回路ボード
TWM307793U (en) * 2006-09-04 2007-03-11 Iei Technology Corp Half-sized PCI central processing unit interface and computer device with PCIe extensible capability
WO2010123502A1 (en) * 2009-04-23 2010-10-28 Hewlett-Packard Development Company, L.P. Adapter
CN102841643A (zh) * 2011-06-20 2012-12-26 鸿富锦精密工业(深圳)有限公司 转接卡装置
CN102931546A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合
CN102955497A (zh) * 2011-08-18 2013-03-06 鸿富锦精密工业(深圳)有限公司 安装有固态硬盘的主板
US9128662B2 (en) 2011-12-23 2015-09-08 Novachips Canada Inc. Solid state drive memory system
US20130179621A1 (en) * 2012-01-06 2013-07-11 Glenn Willis Smith Extensible daisy-chain topology for compute devices
CN102650978B (zh) * 2012-03-27 2015-02-11 北京航空航天大学 一种用于PCI Express X16至CPCI Express X16的转接卡
US9442876B2 (en) * 2012-05-18 2016-09-13 Dell Products, Lp System and method for providing network access for a processing node
US20140047156A1 (en) 2012-08-09 2014-02-13 Emillo BILLI Hybrid computing system
US9189441B2 (en) 2012-10-19 2015-11-17 Intel Corporation Dual casting PCIE inbound writes to memory and peer devices
US9436630B2 (en) * 2013-06-11 2016-09-06 Western Digital Technologies, Inc. Using dual phys to support multiple PCIe link widths
US9444827B2 (en) * 2014-02-15 2016-09-13 Micron Technology, Inc. Multi-function, modular system for network security, secure communication, and malware protection
US9591757B2 (en) * 2014-03-31 2017-03-07 Bally Gaming, Inc. Printed circuit board assembly for a gaming machine
US9645902B2 (en) * 2014-06-23 2017-05-09 Liqid Inc. Modular switched fabric for data storage systems
US9325086B2 (en) * 2014-08-05 2016-04-26 International Business Machines Corporation Doubling available printed wiring card edge for high speed interconnect in electronic packaging applications
US9842075B1 (en) * 2014-09-12 2017-12-12 Amazon Technologies, Inc. Presenting multiple endpoints from an enhanced PCI express endpoint device
US9710421B2 (en) 2014-12-12 2017-07-18 Intel Corporation Peripheral component interconnect express (PCIe) card having multiple PCIe connectors

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013543609A (ja) 2010-08-24 2013-12-05 マーベル ワールド トレード リミテッド デバイスインターフェース及び装置
US20140129753A1 (en) * 2012-11-06 2014-05-08 Ocz Technology Group Inc. Integrated storage/processing devices, systems and methods for performing big data analytics

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240038505A (ko) 2022-09-16 2024-03-25 주식회사 큐레몬 어드레스 변환 제어 회로를 포함하는 양자 난수 발생 장치 및 이를 포함하는 컴퓨팅 시스템

Also Published As

Publication number Publication date
US20160170928A1 (en) 2016-06-16
CN105701050A (zh) 2016-06-22
EP3260989B1 (en) 2020-04-15
CN105701050B (zh) 2019-06-28
US9710421B2 (en) 2017-07-18
EP3032427B1 (en) 2017-08-16
JP2016115922A (ja) 2016-06-23
KR20160072014A (ko) 2016-06-22
KR102287653B1 (ko) 2021-08-06
JP2018046305A (ja) 2018-03-22
US20170286353A1 (en) 2017-10-05
KR20180006472A (ko) 2018-01-17
JP6267171B2 (ja) 2018-01-24
US10176143B2 (en) 2019-01-08
EP3260989A1 (en) 2017-12-27
EP3032427A1 (en) 2016-06-15

Similar Documents

Publication Publication Date Title
KR101826397B1 (ko) 다수의 PCIe 커넥터를 가진 PCIe 카드
CN101923530B (zh) 一种用于PCI Express X1至CPCI Express X1的转接卡
CN106855847B (zh) 多插槽的插入式卡
US8446738B2 (en) Motherboard assembly for interconnecting and distributing signals and power
WO2016105781A2 (en) Reducing trace length and insertion loss of high speed signals on a network switch board
JP4771372B2 (ja) 電子装置用コネクタ、システムおよび取り付け方法(pciエクスプレス・コネクタ)
KR20140029413A (ko) 플렉시블 확장성 시스템 아키텍처를 위한 슬롯 설계
US10039192B1 (en) Ultra-thin dual-channel flexible circuit bridge connector
US10660206B2 (en) Information handling system interposer enabling specialty processor integrated circuit in standard sockets
CN102650979B (zh) 一种用于PCI Express X4至CPCI Express X4的转接卡
US10716210B2 (en) Printed circuit board including through-hole vias
TWI433617B (zh) 電路板
CN102708085A (zh) 一种用于PCI Express X8至CPCI Express X8的转接卡
US10701800B2 (en) Printed circuit boards
US20100067187A1 (en) Motherboard
US9996122B2 (en) Socket and adapter
US9927833B2 (en) Motherboard with a hole
TW201907625A (zh) 微薄雙通道柔性電路橋接線

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent