KR101757931B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR101757931B1
KR101757931B1 KR1020110036238A KR20110036238A KR101757931B1 KR 101757931 B1 KR101757931 B1 KR 101757931B1 KR 1020110036238 A KR1020110036238 A KR 1020110036238A KR 20110036238 A KR20110036238 A KR 20110036238A KR 101757931 B1 KR101757931 B1 KR 101757931B1
Authority
KR
South Korea
Prior art keywords
gate
signal
stage
initialization
supplied
Prior art date
Application number
KR1020110036238A
Other languages
English (en)
Other versions
KR20120118704A (ko
Inventor
이명식
공충식
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110036238A priority Critical patent/KR101757931B1/ko
Publication of KR20120118704A publication Critical patent/KR20120118704A/ko
Application granted granted Critical
Publication of KR101757931B1 publication Critical patent/KR101757931B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels

Abstract

본 발명의 실시예는, 표시부; 표시부에 데이터신호를 공급하는 데이터구동부; 및 표시부에 게이트신호를 공급하는 제1 내지 제N(N은 2 이상 정수)스테이지를 포함하는 게이트구동부를 포함하며, 게이트구동부에 포함된 제1스테이지는 외부로부터 공급되는 제어신호에 의해 초기화되고, 제1스테이지의 다음 단에 위치하는 제2스테이지는 외부로부터 공급되는 게이트스타트신호에 의해 초기화되는 것을 특징으로 하는 표시장치를 제공한다.

Description

표시장치{Display Device}
본 발명의 실시예는 표시장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라, 유기전계발광표시장치(Organic Light Emitting Display: OLED), 액정표시장치(Liquid Crystal Display: LCD) 및 플라즈마표시장치(Plasma Display Panel: PDP) 등과 같은 표시장치의 사용이 증가하고 있다.
이와 같은 표시장치는 텔레비전(TV)이나 비디오 등의 가전분야에서 노트북(Note book)과 같은 컴퓨터나 핸드폰과 등과 같은 산업분야 등에서 다양한 용도로 사용되고 있다.
앞서 설명한 표시장치 중 일부 예컨대, 액정표시장치나 유기전계발광표시장치에는 매트릭스 형태로 배치된 복수의 서브 픽셀을 포함하는 패널과 패널을 구동하는 구동부가 포함된다. 구동부에는 외부로부터 공급된 영상신호를 제어하는 타이밍구동부, 패널에 게이트신호를 공급하는 게이트구동부 및 패널에 데이터신호를 공급하는 데이터구동부 등이 포함된다.
그런데, 종래 표시장치는 게이트구동부의 초기 구동 시 전압의 알 수 없는 상태(unknown status)로 인하여 전원의 흔들림(Power dip) 및 래치업(latch up) 현상이 발생하고 있다. 따라서, 종래 표시장치는 패널을 안정적으로 구동하기 위해 게이트구동부의 초기 구동 시 안정적인 상태에서 구동을 수행하도록 개선이 요구된다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명의 실시예는, 게이트구동부의 출력단을 초기화할 수 있는 구조로 전원의 흔들림(Power dip) 방지 및 래치업(latch up)을 방지하여 패널의 안정적인 구동과 표시품질을 향상시킬 수 있는 표시장치를 제공하는 것이다.
상술한 과제 해결 수단으로 본 발명의 실시예는, 표시부; 표시부에 데이터신호를 공급하는 데이터구동부; 및 표시부에 게이트신호를 공급하는 제1 내지 제N(N은 2 이상 정수)스테이지를 포함하는 게이트구동부를 포함하며, 게이트구동부에 포함된 제1스테이지는 외부로부터 공급되는 제어신호에 의해 초기화되고, 제1스테이지의 다음 단에 위치하는 제2스테이지는 외부로부터 공급되는 게이트스타트신호에 의해 초기화되는 것을 특징으로 하는 표시장치를 제공한다.
제어신호의 입력 우선순위는 게이트스타트신호보다 앞설 수 있다.
제2스테이지의 다음 단에 위치하는 제3스테이지는 제1스테이지로부터 출력되는 게이트신호에 의해 초기화될 수 있다.
제1 내지 제N스테이지 각각은 외부로부터 공급되는 초기화신호에 따라 게이트신호가 출력되는 출력단자를 초기화하는 초기화부를 포함할 수 있다.
초기화부는 능동소자와 수동소자를 포함할 수 있다.
제1 내지 제N스테이지 각각은 제1노드에 공급된 노드신호에 따라 게이트 온(ON) 전압의 제1게이트신호를 출력하는 제1출력회로부와, 제2노드에 공급된 노드신호에 따라 게이트 오프(OFF) 전압의 제2게이트신호를 출력하는 제2출력회로부와, 제1 또는 제2게이트신호를 출력하는 출력단자와, 외부로부터 공급되는 초기화신호에 따라 출력단자를 초기화하는 초기화부를 포함할 수 있다.
초기화부는 초기화신호가 공급되는 초기화단자에 게이트전극이 연결되고 제1노드에 제1전극이 연결되며 출력단자에 제2전극이 연결된 초기화 트랜지스터와, 초기화 트랜지스터의 제1전극에 일단이 연결되고 제2전극에 타단이 연결된 커패시터를 포함할 수 있다.
제1 내지 제N스테이지 각각은 외부로부터 공급된 적어도 두 개의 클록신호와 적어도 두 개의 로직전압을 기반으로 게이트 온(ON) 전압의 제1게이트신호 또는 게이트 오프(OFF) 전압의 제2게이트신호를 순차적으로 생성하여 출력할 수 있다.
제어신호 및 게이트스타트신호 중 적어도 하나는 데이터구동부로부터 출력될 수 있다.
표시부는 터치스크린부를 더 포함하고, 제어신호는 터치스크린부 터치시 발생하는 터치신호에 대응될 수 있다.
본 발명의 실시예는, 게이트구동부의 출력단을 초기화할 수 있는 구조로 전원의 흔들림(Power dip) 방지 및 래치업(latch up)을 방지하여 패널의 안정적인 구동과 표시품질을 향상시킬 수 있는 표시장치를 제공하는 효과가 있다. 또한, 본 발명의 실시예는 초기 구동 시 게이트구동부가 안정적인 상태로 동작을 수행할 수 있고 터치스크린장치와 연동 시 특정 기간에 게이트구동부의 출력단을 초기화할 수 있는 표시장치를 제공하는 효과가 있다.
도 1은 본 발명의 제1실시예에 따른 표시장치의 개략적인 블록도.
도 2는 본 발명의 제1실시예에 따른 게이트구동부의 블록도.
도 3은 게이트구동부로부터 출력되는 게이트신호의 파형도.
도 4는 도 2에 도시된 제2스테이지의 일부를 개략적으로 나타낸 회로 구성도.
도 5는 도 2에 도시된 제2스테이지의 일부를 상세히 나타낸 회로 구성도.
도 6은 본 발명의 제2실시예에 따른 표시장치의 개략적인 블록도.
도 7은 본 발명의 제2실시예에 따른 게이트구동부의 블록도.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
<제1실시예>
도 1은 본 발명의 제1실시예에 따른 표시장치의 개략적인 블록도 이다.
도 1에 도시된 바와 같이, 본 발명의 제1실시예에 따른 표시장치에는 타이밍구동부(11), 데이터구동부(12), 게이트구동부(13), 백라이트유닛(20) 및 표시부(10)가 포함된다.
타이밍구동부(11)는 외부로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK), 데이터신호(RGB)를 공급받는다. 타이밍구동부(11)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터구동부(12)와 게이트구동부(13)의 동작 타이밍을 제어한다.
타이밍구동부(11)는 1 수평기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 외부로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 타이밍구동부(11)에서 생성되는 제어신호들에는 게이트구동부(13)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터구동부(12)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함될 수 있다.
게이트구동부(13)는 타이밍구동부(11)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 표시부(10)에 포함된 서브 픽셀들(SP)의 트랜지스터들이 동작 가능한 게이트 구동전압의 스윙폭으로 신호의 레벨을 시프트시키면서 게이트신호를 순차적으로 생성한다. 게이트구동부(13)에는 게이트라인들(GL)을 통해 생성된 게이트신호를 표시부(10)에 포함된 서브 픽셀들(SP)에 공급한다.
게이트구동부(13)는 GIP(Gate In Panel) 공정에 의해 서브 픽셀들(SP)과 동시에 트랜지스터기판 상에 형성된 표시부(10)의 양측에 직접 형성될 수 있다. 이와 달리, 게이트구동부(13)는 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 공정에 의해 표시부(10)의 트랜지스터기판에 부착될 수도 있다.
데이터구동부(12)는 타이밍구동부(11)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍구동부(11)로부터 공급되는 디지털 형태의 데이터신호(RGB)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 데이터구동부(RGB)는 병렬 데이터 체계의 데이터로 변환할 때, 디지털 형태의 데이터신호(RGB)를 감마 기준전압으로 변환하여 아날로그 형태의 데이터전압으로 변환한다. 데이터구동부(12)는 데이터라인들(DL)을 통해 변환된 데이터신호를 표시부(10)에 포함된 서브 픽셀들(SP)에 공급한다.
데이터구동부(12)는 TCP(Tape Carrier Package) 상에 실장되어 TAB 공정에 의해 표시부(10)의 트랜지스터기판에 접합되고, 소스 PCB(Printed Circuit Board)에 접속될 수 있다. 이와 달리, 데이터구동부(12)는 COG(Chip On Glass) 공정에 의해 표시부(10)의 트랜지스터기판 상에 부착될 수도 있다.
표시부(10)는 액정패널나 유기발광패널로 선택될 수 있으나 실시예에서는 액정패널을 일례로 설명한다. 표시부(10)는 박막트랜지스터기판(이하 TFT기판으로 약칭)과 컬러필터기판 사이에 위치하는 액정층을 포함하며 매트릭스형태로 배치된 서브 픽셀들(SP)을 포함한다. TFT기판에는 데이터라인들(DL), 게이트라인들(GL), TFT들, 스토리지 커패시터들 등이 형성되고, 컬러필터기판에는 블랙매트릭스들, 컬러필터들 등이 형성된다.
하나의 서브 픽셀(SP)은 상호 교차하는 데이터라인(D1)과 게이트라인(G1)에 의해 정의된다. 하나의 서브 픽셀(SP)에는 게이트라인(G1)을 통해 공급된 게이트신호에 의해 구동하는 TFT, 데이터라인(D1)을 통해 공급된 데이터신호를 데이터전압으로 저장하는 스토리지 커패시터(Cst), 스토리지 커패시터(Cst)에 저장된 데이터전압에 의해 구동하는 액정셀(Clc)이 포함된다. 액정셀(Clc)은 화소전극(1)에 공급된 데이터전압과 공통전극(2)에 공급된 공통전압(Vcom)에 의해 구동된다. 공통전극(2)은 공통전압라인으로부터 공통전압(Vcom)을 공급받는다.
표시부(10)의 TFT기판과 컬러필터기판에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. 표시부(10)는 하부에 위치하는 백라이트유닛(20)으로부터 제공된 빛을 이용하여 영상을 표시하게 된다. 백라이트유닛(20)은 광원이 표시부(10)의 하부에 배치된 직하형(direct type), 광원이 표시부(10)의 일 측면에 배치된 에지형(edge type) 또는 광원이 표시부(10)의 양쪽 측면에 배치된 듀얼형(dual type) 등으로 구현될 수 있다.
이하, 본 발명의 제1실시예에 따른 게이트구동부에 대해 더욱 자세히 설명한다.
도 2는 본 발명의 제1실시예에 따른 게이트구동부의 블록도이고, 도 3은 게이트구동부로부터 출력되는 게이트신호의 파형도이다.
도 2 및 도 3에 도시된 바와 같이, 본 발명의 제1실시예에 따른 게이트구동부(13)는 제1 내지 제N(N은 2 이상 정수)스테이지와 같이 다수의 스테이지로 이루어진다. 다수의 스테이지 중 일부인 제1 내지 제3스테이지(STG1 ~ STG3)와 같이 이들은 종속적으로 접속되며 쉬프트 레지스터로 구성된다. 제1 내지 제3스테이지(STG1 ~ STG3)는 동일한 회로구성을 가진다.
제1 내지 제3스테이지(STG1 ~ STG3)로 구성된 게이트구동부(13)는 다음과 같이 게이트신호를 출력한다. 제1스테이지(STG1)는 외부로부터 공급되는 게이트스타트신호(Gsp)에 의해 구동하고 제2 및 제3스테이지들(STG2, STG3)은 이전 단의 게이트신호(g[n], g[n+1])에 의해 구동한다. 즉, 제1스테이지(STG1)만 출력을 허여하는 스타트신호인 게이트스타트신호(Gsp)를 공급받고 나머지 스테이지들(STG2, STG3)은 이전 단의 게이트신호들(g[n], g[n+1])을 스타트신호로서 각각 공급받는다.
외부로부터 게이트스타트신호(Gsp)가 입력되면 제1 및 제2클럭신호(Clk1, Clk2)에 응답하여 제1스테이지(STG1)에 생성된 첫 번째 게이트신호(g[n])를 제1출력단자(G[n])를 통해 출력한다. 그리고 나머지 스테이지들(STG2, STG3)은 제1스테이지(STG1)에 종속적으로 접속되어 있으므로 두 번째 게이트신호(g[n+1])와 세 번째 게이트신호g[n+2] 순으로 제2 및 제3출력단자(G[n+1], G[n+2])를 통해 순차적으로 출력한다.
제1 내지 제3스테이지(STG1 ~ STG3)로 구성된 게이트구동부(13)는 다음과 같이 초기화가 된다. 제1스테이지(STG1)는 외부로부터 공급되는 제어신호(Gas)에 의해 초기화되고, 제1스테이지(STG1)의 다음 단에 위치하는 제2스테이지(STG2)는 외부로부터 공급되는 게이트스타트신호(Gsp)에 의해 초기화된다. 그리고 제2스테이지(STG2)의 다음 단에 위치하는 제3스테이지(STG3)는 제1스테이지(STG1)로부터 출력되는 게이트신호(g[n])에 의해 초기화된다.
제1스테이지(STG1)는 초기화단자(INT)를 통해 제어신호(Gas)가 공급되면 초기화를 진행하고 제2 및 제3스테이지들(STG2, STG3)은 게이트스타트신호(Gsp)가 공급되면 초기화를 진행한다. 즉, 제1스테이지(STG1)만 초기화신호에 해당하는 제어신호(Gas)를 공급받고 나머지 스테이지들(STG2, STG3)은 게이트스타트신호(Gsp)를 초기화신호로 공급받는다.
제1실시예에 따르면, 제어신호(Gas)와 게이트스타트신호(Gsp)는 데이터구동부(12)로부터 출력된다. 이를 위해, 데이터구동부(12)에는 게이트스타트신호(Gsp)를 출력하는 스타트신호출력단자와 제어신호(Gas)를 출력하는 제어신호출력단자가 구비된다. 여기서, 제어신호(Gas)로는 데이터구동부(12)로부터 출력되는 신호들 중 게이트스타트신호(Gsp)보다 우선순위가 높은 것이면 가능하다.
제1실시예는 표시장치의 게이트스타트신호(Gsp)보다 우선순위가 높은 제어신호(Gas)를 제1스테이지(STG1)의 초기화신호에 해당하는 제어신호(Gas)로 이용한 것이다. 이와 같이, 제어신호(Gas)의 입력 우선순위는 게이트스타트신호(Gsp)보다 앞서므로, 데이터구동부(12)는 제어신호(Gas)를 우선 출력하고 이후 게이트스타트신호(Gsp)를 출력한다. 이로 인하여, 게이트구동부(13)는 제1스테이지(STG1)가 가장 우선적으로 초기화되고 이후 제2스테이지(STG2)와 제3스테이지(STG3)의 순으로 초기화된다.
게이트구동부(13)는 위와 같은 흐름으로 제1 내지 제3스테이지(STG1 ~ STG3)를 초기화하기 위해 초기화신호에 따라 제1 내지 제3출력단자(G[n] ~ G[n+2])를 초기화하는 초기화부가 포함된다.
이하, 제2스테이지의 구성도를 통해 초기화부를 포함하는 게이트구동부에 대해 더욱 자세히 설명한다.
도 4는 도 2에 도시된 제2스테이지의 일부를 개략적으로 나타낸 회로 구성도이고, 도 5는 도 2에 도시된 제2스테이지의 일부를 상세히 나타낸 회로 구성도이다.
도 4에 도시된 바와 같이, 제2스테이지(STG2)에는 제1 및 제2클록단자(CLK1, CLK2), 초기화단자(INT), 게이트스타트단자(GST) 및 제2출력단자(G[n+1])가 포함된다.
제1 및 제2클록단자(CLK1, CLK2)는 제1 및 제2클럭신호(Clk1, Clk2)가 입력되는 단자이다. 초기화단자(INT)는 초기화신호에 해당하는 게이트스타트신호(Gsp)가 입력되는 단자이다. 게이트스타트단자(GST)는 전단에 위치하는 제1스테이지로부터 출력된 게이트신호(g[n])를 스타트신호로 입력받는 단자이다. 제2출력단자(G[n+1])는 두 번째 게이트신호(g[n+1])를 출력하는 단자이다.
제2스테이지(STG2)에는 제1노드(Q-node)에 공급된 노드신호에 따라 게이트 온(ON) 전압의 제1게이트신호를 출력하는 제1출력회로부(T5)와, 제2노드(QB-node)에 공급된 노드신호에 따라 게이트 오프(OFF) 전압의 제2게이트신호를 출력하는 제2출력회로부(T6)와, 제1 또는 제2게이트신호를 출력하는 제2출력단자(G[n+1])와, 외부로부터 공급되는 초기화신호에 따라 제2출력단자(G[n+1])를 초기화하는 초기화부(INTP)를 포함할 수 있다.
제2스테이지(STG2)는 적어도 두 개의 클록신호(Clk1, Clk2)와 적어도 두 개의 로직전압(게이트하이전압:VGH, 게이트로우전압:VGL)을 기반으로 게이트 온(ON) 전압의 제1게이트신호 또는 게이트 오프(OFF) 전압의 제2게이트신호를 출력한다. 즉, 실시예에서는 제2스테이지(STG2)에 2개의 클록단자만 포함되는 것으로 도시하였으나 이에 한정되지 않고 4개 이상으로 구성될 수도 있다. 이밖에, 제2스테이지(STG2)에는 적어도 두 개의 로직전압이 입력되는 적어도 두 개의 단자들이 더 구비되나 이의 구성은 생략하였다.
초기화부(INTP)는 초기화단자(INT)를 통해 초기화신호가 입력되면 제2출력단자(G[n+1])에 존재하는 기생전압을 제거하도록 능동소자와 수동소자로 이루어진다.
도 5에 도시된 바와 같이, 초기화부(INTP)에는 초기화신호가 공급되는 초기화단자(INT)에 게이트전극이 연결되고 제1노드(Q-node)에 제1전극이 연결되며 제2출력단자(G[n+1])에 제2전극이 연결된 초기화 트랜지스터(TB)와, 초기화 트랜지스터(TB)의 제1전극에 일단이 연결되고 제2전극에 타단이 연결된 커패시터(CB)가 포함된다.
초기화부(INTP)의 경우 초기화단자(INT)에 초기화신호가 공급되면 초기화 트랜지스터(TB)가 구동을 하게 되어 제1노드(Q-node)에 연결된 제1출력회로부(T5)의 게이트전극과 제2출력단자(G[n+1])에 연결된 제1출력회로부(T5)의 제2전극을 다이오드 커넥션 상태로 형성한다. 그러면, 이들 사이에 존재하는 기생전압은 초기화 트랜지스터(TB)와 커패시터(CB)에 의해 형성된 노드를 통해 방전되어 제거된다.
위와 같은 구성에 의해 제2스테이지(STG2) 뿐만 아니라 제1 및 제3스테이지(STG1, STG3) 또한 동일한 회로구성을 가지므로 초기화단자(INT)에 초기화신호가 공급되면 각 출력단자(G[n] ~ G[n+2])에 존재하는 기생전압이 제거되므로 안정적인 출력을 기대할 수 있게 된다.
<제2실시예>
도 6은 본 발명의 제2실시예에 따른 표시장치의 개략적인 블록도 이다.
도 6 및 도 7에 도시된 바와 같이, 본 발명의 제2실시예에 따른 표시장치에는 타이밍구동부(11), 데이터구동부(12), 게이트구동부(13), 백라이트유닛(20), 표시부(10), 터치스크린부(40) 및 터치스크린구동부(14)가 포함된다.
제2실시예에 따른 표시장치는 제1실시예와 유사하지만 터치스크린부(40) 및 터치스크린구동부(14)가 더 포함된다. 터치스크린부(40)는 표시부(10)에 포함되도록 제작되거나 별도로 제작되어 표시부(10) 상에 부착된다.
터치스크린부(40)에는 제1축방향(X축 방향)과 제2축방향(Y축 방향)으로 구분되어 형성된 전극들이 포함된다. 터치스크린부(40)에 포함된 전극들은 센싱라인들(SL)을 통해 터치스크린구동부(14)에 연결된다.
터치스크린구동부(14)는 센싱라인들(SL)을 통해 터치스크린부(40)의 특정 위치에서 일어나는 정전용량의 변화, 저항의 변화 또는 압력의 변화 등을 읽어낸다.
이와 같이, 제2실시예에 따른 표시장치는 사용자의 화면 터치시 특정 위치에서 일어나는 변화를 전기적인 입력신호(이하 터치신호로 명명함)로 받아들여 사용자가 터치한 위치에서의 명령을 실행할 수 있는 장치에 적용된다.
이하, 본 발명의 제2실시예에 따른 게이트구동부에 대해 더욱 자세히 설명한다.
도 7은 본 발명의 제2실시예에 따른 게이트구동부의 블록도이다.
도 7에 도시된 바와 같이, 본 발명의 제2실시예에 따른 게이트구동부(13)는 제1 내지 제N(N은 2 이상 정수)스테이지와 같이 다수의 스테이지로 이루어진다. 다수의 스테이지 중 일부인 제1 내지 제3스테이지(STG1 ~ STG3)와 같이 이들은 종속적으로 접속되며 쉬프트 레지스터로 구성된다. 제1 내지 제3스테이지(STG1 ~ STG3)는 동일한 회로구성을 가진다.
제1 내지 제3스테이지(STG1 ~ STG3)로 구성된 게이트구동부(13)는 다음과 같이 게이트신호를 출력한다. 제1스테이지(STG1)는 외부로부터 공급되는 게이트스타트신호(Gsp)에 의해 구동하고 제2 및 제3스테이지들(STG2, STG3)은 이전 단의 게이트신호(g[n], g[n+1])에 의해 구동한다. 즉, 제1스테이지(STG1)만 출력을 허여하는 스타트신호인 게이트스타트신호(Gsp)를 공급받고 나머지 스테이지들(STG2, STG3)은 이전 단의 게이트신호들(g[n], g[n+1])을 스타트신호로서 각각 공급받는다.
외부로부터 게이트스타트신호(Gsp)가 입력되면 제1 및 제2클럭신호(Clk1, Clk2)에 응답하여 제1스테이지(STG1)에 생성된 첫 번째 게이트신호(g[n])를 제1출력단자(G[n])를 통해 출력한다. 그리고 나머지 스테이지들(STG2, STG3)은 제1스테이지(STG1)에 종속적으로 접속되어 있으므로 두 번째 게이트신호(g[n+1])와 세 번째 게이트신호g[n+2] 순으로 제2 및 제3출력단자(G[n+1], G[n+2])를 통해 순차적으로 출력한다.
제1 내지 제3스테이지(STG1 ~ STG3)로 구성된 게이트구동부(13)는 다음과 같이 초기화가 된다. 제1스테이지(STG1)는 외부로부터 공급되는 제어신호(Gas)에 의해 초기화되고, 제1스테이지(STG1)의 다음 단에 위치하는 제2스테이지(STG2)는 외부로부터 공급되는 게이트스타트신호(Gsp)에 의해 초기화된다. 그리고 제2스테이지(STG2)의 다음 단에 위치하는 제3스테이지(STG3)는 제1스테이지(STG1)로부터 출력되는 게이트신호(g[n])에 의해 초기화된다.
제2실시예에 따르면, 게이트스타트신호(Gsp)는 데이터구동부(12)로부터 출력되고, 제어신호(Gas)는 터치스크린구동부(14)로부터 출력된다. 이를 위해, 데이터구동부(12)에는 게이트스타트신호(Gsp)를 출력하는 스타트신호출력단자가 구비되고 터치스크린구동부(14)에는 제어신호(Gas)를 출력하는 제어신호출력단자가 구비될 수 있다. 여기서, 제어신호(Gas)는 사용자의 화면 터치 시 터치스크린구동부(14)로부터 생성되는 터치신호에 대응되는 것으로 데이터구동부(12)로부터 출력되는 게이트스타트신호(Gsp)보다 우선순위가 높은 것이면 가능하다.
제2실시예는 표시장치의 블랭크기간(휴지기간)이나 대기모드 등에서 사용자가 화면을 터치하면 이때 터치스크린구동부(14)로부터 생성되는 터치신호를 제1스테이지(STG1)의 초기화에 사용되는 제어신호(Gas)로 이용한 것이다.
이와 같이, 특정기간이나 특정모드에서 사용자가 화면을 터치할 때 발생하는 터치신호를 제어신호(Gas)로 사용하는 방식으로도 게이트구동부(13)의 제1스테이지(STG1)를 초기화할 수도 있다. 이로 인하여, 게이트구동부(13)는 제1스테이지(STG1)가 가장 우선적으로 초기화되고 이후 제2스테이지(STG2)와 제3스테이지(STG3)의 순으로 초기화된다.
게이트구동부(13)는 위와 같은 흐름으로 제1 내지 제3스테이지(STG1 ~ STG3)를 초기화하기 위해 초기화신호에 따라 제1 내지 제3출력단자(G[n] ~ G[n+2])를 초기화하는 초기화부가 포함된다. 초기화부에 대한 구성은 제1실시예와 같으므로 설명의 중복을 피하기 위해 생략한다.
위와 같은 구성에 의해 제1스테이지(STG1) 뿐만 아니라 제2 및 제3스테이지(STG2, STG3) 또한 동일한 회로구성을 가지므로 초기화단자(INT)에 초기화신호가 공급되면 각 출력단자(G[n] ~ G[n+2])에 존재하는 기생전압이 제거되므로 안정적인 출력을 기대할 수 있게 된다.
이상 본 발명의 실시예는 게이트구동부의 출력단을 초기화할 수 있는 구조로 전원의 흔들림(Power dip) 방지 및 래치업(latch up)을 방지하여 패널의 안정적인 구동과 표시품질을 향상시킬 수 있는 표시장치를 제공하는 효과가 있다. 또한, 본 발명의 실시예는 초기 구동 시 게이트구동부가 안정적인 상태로 동작을 수행할 수 있고 터치스크린장치와 연동 시 특정 기간에 게이트구동부의 출력단을 초기화할 수 있는 표시장치를 제공하는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
11: 타이밍구동부 12: 데이터구동부
13: 게이트구동부 20: 백라이트유닛
10: 표시부 14: 터치스크린구동부
STG1 ~ STG3: 제1 내지 제3스테이지 CLK1, CLK2: 제1 및 제2클록단자
INT: 초기화단자 INTP: 초기화부
GST: 게이트스타트단자 Gsp: 게이트스타트신호

Claims (10)

  1. 표시부;
    상기 표시부에 데이터신호를 공급하는 데이터구동부; 및
    상기 표시부에 게이트신호를 공급하는 제1 내지 제N(N은 2 이상 정수)스테이지를 포함하는 게이트구동부를 포함하며,
    상기 게이트구동부에 포함된 상기 제1스테이지는 외부로부터 공급되는 제어신호에 의해 초기화되고, 상기 제1스테이지의 다음 단에 위치하는 제2스테이지는 외부로부터 공급되는 게이트스타트신호에 의해 초기화되는 것을 특징으로 하는 표시장치.
  2. 제1항에 있어서,
    상기 제어신호의 입력 우선순위는 상기 게이트스타트신호보다 앞서는 것을 특징으로 하는 표시장치.
  3. 제1항에 있어서,
    상기 제2스테이지의 다음 단에 위치하는 제3스테이지는 상기 제1스테이지로부터 출력되는 게이트신호에 의해 초기화되는 것을 특징으로 하는 표시장치.
  4. 제1항에 있어서,
    상기 제1 내지 제N스테이지 각각은 외부로부터 공급되는 초기화신호에 따라 상기 게이트신호가 출력되는 출력단자를 초기화하는 초기화부를 포함하는 표시장치.
  5. 제4항에 있어서,
    상기 초기화부는 능동소자와 수동소자를 포함하는 표시장치.
  6. 제1항에 있어서,
    상기 제1 내지 제N스테이지 각각은 제1노드에 공급된 노드신호에 따라 게이트 온(ON) 전압의 제1게이트신호를 출력하는 제1출력회로부와,
    제2노드에 공급된 노드신호에 따라 게이트 오프(OFF) 전압의 제2게이트신호를 출력하는 제2출력회로부와,
    상기 제1 또는 제2게이트신호를 출력하는 출력단자와,
    외부로부터 공급되는 초기화신호에 따라 상기 출력단자를 초기화하는 초기화부를 포함하는 표시장치.
  7. 제6항에 있어서,
    상기 초기화부는 상기 초기화신호가 공급되는 초기화단자에 게이트전극이 연결되고 상기 제1노드에 제1전극이 연결되며 상기 출력단자에 제2전극이 연결된 초기화 트랜지스터와,
    상기 초기화 트랜지스터의 제1전극에 일단이 연결되고 제2전극에 타단이 연결된 커패시터를 포함하는 표시장치.
  8. 제1항에 있어서,
    상기 제1 내지 제N스테이지 각각은 외부로부터 공급된 적어도 두 개의 클록신호와 적어도 두 개의 로직전압을 기반으로 게이트 온(ON) 전압의 제1게이트신호 또는 게이트 오프(OFF) 전압의 제2게이트신호를 순차적으로 생성하여 출력하는 것을 특징으로 하는 표시장치.
  9. 제1항에 있어서,
    상기 제어신호 및 상기 게이트스타트신호 중 적어도 하나는 상기 데이터구동부로부터 출력되는 것을 특징으로 하는 표시장치.
  10. 제1항에 있어서,
    상기 표시부는 터치스크린부를 더 포함하고,
    상기 제어신호는 상기 터치스크린부 터치시 발생하는 터치신호에 대응되는 것을 특징으로 하는 표시장치.
KR1020110036238A 2011-04-19 2011-04-19 표시장치 KR101757931B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110036238A KR101757931B1 (ko) 2011-04-19 2011-04-19 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110036238A KR101757931B1 (ko) 2011-04-19 2011-04-19 표시장치

Publications (2)

Publication Number Publication Date
KR20120118704A KR20120118704A (ko) 2012-10-29
KR101757931B1 true KR101757931B1 (ko) 2017-07-14

Family

ID=47286076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110036238A KR101757931B1 (ko) 2011-04-19 2011-04-19 표시장치

Country Status (1)

Country Link
KR (1) KR101757931B1 (ko)

Also Published As

Publication number Publication date
KR20120118704A (ko) 2012-10-29

Similar Documents

Publication Publication Date Title
KR101872987B1 (ko) 분할 패널을 포함하는 표시장치 및 그 구동방법
KR20160082204A (ko) 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR101818247B1 (ko) 액정표시장치 및 그 구동방법
KR101661026B1 (ko) 표시장치
KR20120041570A (ko) 표시장치와 그 게이트펄스 제어방법
KR101963389B1 (ko) 내장형 게이트 드라이버를 갖는 표시장치와 그 구동방법
US11086449B2 (en) Driving circuit, touch display device, and driving method thereof
US10127874B2 (en) Scan driver and display device using the same
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
US9990075B2 (en) Display device and method of driving the same
US11435846B2 (en) Touch display device, driver circuit, and driving method
KR20150044514A (ko) 액정표시장치
US8773342B2 (en) Display device and storage driving circuit for driving the same
KR102113986B1 (ko) 게이트 드라이버 및 이를 포함하는 표시 장치
US8441431B2 (en) Backlight unit and liquid crystal display using the same
CN116069179A (zh) 触摸驱动器电路及驱动方法和触摸显示装置的驱动器设备
KR101695018B1 (ko) 액정표시장치
KR101757931B1 (ko) 표시장치
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
KR101855235B1 (ko) 표시 장치
WO2012077620A1 (ja) 表示装置のタイミング制御回路、表示装置、および表示装置のタイミング制御方法
KR102277714B1 (ko) 게이트 드라이버 및 이를 구비한 표시장치
KR102016566B1 (ko) 액정표시장치
KR20150072705A (ko) 액정표시장치
KR102156068B1 (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant