KR101625674B1 - Rf 신호처리 회로 - Google Patents

Rf 신호처리 회로 Download PDF

Info

Publication number
KR101625674B1
KR101625674B1 KR1020090108670A KR20090108670A KR101625674B1 KR 101625674 B1 KR101625674 B1 KR 101625674B1 KR 1020090108670 A KR1020090108670 A KR 1020090108670A KR 20090108670 A KR20090108670 A KR 20090108670A KR 101625674 B1 KR101625674 B1 KR 101625674B1
Authority
KR
South Korea
Prior art keywords
signal
digital
demodulator
amplifier
analog converter
Prior art date
Application number
KR1020090108670A
Other languages
English (en)
Other versions
KR20110051863A (ko
Inventor
최경문
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020090108670A priority Critical patent/KR101625674B1/ko
Publication of KR20110051863A publication Critical patent/KR20110051863A/ko
Application granted granted Critical
Publication of KR101625674B1 publication Critical patent/KR101625674B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

본 발명은 디모듈레이터에 입력되는 신호의 증폭도를 조절하여, 디모듈레이터에 안정적인 신호가 입력될 수 있는 RF 신호처리 회로를 제공한다. 본 발명은 입력되는 RF 신호를 내부적으로 디지털로 처리하여 중간주파수 신호로 출력하기 위해 아날로그 디지털 변환기, DSP 블럭, 디지털 아날로그 변환기를 포함하는 신호처리부; 상기 디지털 아날로그 변환기에서 출력되는 중간주파수 신호를 증폭하기 위한 증폭기; 및 상기 증폭기의 출력을 디모듈레이팅하기 위한 디모듈레이터를 포함하며, 상기 증폭기의 증폭 제어는 상기 디지털 아날로그 변환기에서 수행하는 RF 신호처리회로를 제공한다.
Figure R1020090108670
DSP, RF 신호, 믹서, 오토게인, ADC.

Description

RF 신호처리 회로{RF SIGNAL PROCESSING CIRCUIT}
본 발명은 RF 신호처리회로에 관한 것으로, 보다 자세하게는 디지털 신호를 처리하는 RF 신호처리회로의 동작특성을 향상시키기 위한 것이다.
무선통신 기술이 발달하면서, 음성신호와 영상신호를 멀리 떨어진 곳으로 전송하고, 이를 수신할 수 있게 되었다. 음성신호와 영상신호를 전송하는 경우에는 RF 신호라고 하는 통신 주파수가 수백Mhz에서 수Ghz의 신호를 이용한다. 송신장비에서 음성신호와 영상신호를 RF 신호와 결합시키고, 수신장비에서는 RF 신호와 음성신호 및 영상신호를 분리시킨다. 이때 결합시키는 것을 변조라고 하고 분리시키는 것을 복조라고 한다.
RF 신호를 처리하는 RF 신호 처리장치에는 자동이득제어 신호를 생성하는 자동이득제어 회로가 구비된다. 안테나를 통해 RF 신호 처리장치에 입력된 RF 신호는 항상 일정한 상태로 입력되는 것이 아니라 전송 경로에 따라 신호의 강약이 계속 변하게 된다. 자동이득제어 회로는 이것을 보상하기 위해서 설치된 회로로서, 증폭 기의 게인(Gain)을 제어하여 RF 신호 처리장치가 최종 처리한 신호가 항상 일정한 세기를 가질 수 있도록 한다.
그러나, RF 신호처리회로의 디모듈레이터로 입력되는 신호를 자동이득제어 신호로 제어하는 증폭기가 없어서, 디모듈레이터에 안정된 신호가 입력되고 있지 못하다.
본 발명은 디모듈레이터에 입력되는 신호의 증폭도를 조절하여, 디모듈레이터에 안정적인 신호가 입력될 수 있는 RF 신호처리 회로를 제공한다.
본 발명은 입력되는 RF 신호를 내부적으로 디지털로 처리하여 중간주파수 신호로 출력하기 위해 아날로그 디지털 변환기, DSP 블럭, 디지털 아날로그 변환기를 포함하는 신호처리부; 상기 디지털 아날로그 변환기에서 출력되는 중간주파수 신호를 증폭하기 위한 증폭기; 및 상기 증폭기의 출력을 디모듈레이팅하기 위한 디모듈레이터를 포함하며, 상기 증폭기의 증폭 제어는 상기 디지털 아날로그 변환기에서 수행하는 RF 신호처리회로를 제공한다.
또한, 본 발명은 상기 증폭기와 상기 디지털 아날로그 변환기의 사이에 SAW 필터를 포함하는 것을 특징으로 한다.
본 발명에 의해서 디모듈레이터에 입력되는 신호는 항상 적절한 크기로 증폭이 이루어진 뒤에 입력된다. 그러므로, 디모듈레이터에서 신뢰성있는 디모듈레이팅 동작을 수행할 수 있고, 그로 인해 RF 신호처리회로의 동작 신뢰성이 향상된다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조하여 설명하기로 한다.
도1은 본 발명을 설명하기 위한 RF 신호처리회로를 나타내는 블럭도이다.
도1에 도시된 바와 같이, RF 신호처리회로는 LNA 회로(10), 트랙킹 필터(11), 믹서(12), 로우패스 필터(13a,13b), 전압제어 증폭기(14a,14b), 아날로그 디지털 변환기(15a,15b), DSP(Digital Signal Processor,16), 디지털 아날로그 변환기(20), 디모듈레이터(21), 위상고정루프 회로(17,18), 오실레이터(19), 자동이득 제어부(22)를 포함한다. 여기서 로우패스 필터(13a,13b), 전압제어 증폭기(14a,14b), 아날로그 디지털 변환기(15a,15b)가 쌍으로 배치된 것은 RF 신호를 처리함에 있어서 위상이 서로 반대인 정신호와 부신호를 병렬로 처리하기 위한 것이다. 특히, 도1에 도시된 RF 신호처리회로는 최근에 개발되고 있는 하나의 칩에 RF 신호처리관련 모든 회로를 집적시키는 칩튜너라는 것을 나타낸 것이다.
LNA 회로(10)는 안테나를 통해 입력되는 RF 신호를 입력받아 노이즈를 줄이고 증폭하는 회로이다. LNA 회로는 입력된 RF 신호가 약한 경우 동작시키고, 강한 경우에는 동작을 시키기 않는다. 강한 신호를 증폭시키게 되면 잡음특성이 더욱 나빠지기 때문이다.
LNA 회로는 저잡음 증폭기라고도 불리운다. RF 신호처리회로의 수신단에서 수신된 신호는 감쇄 및 잡음의 영향으로 인해 매우 낮은 전력레벨을 갖고 있다, 그 렇기 때문에 반드시 증폭이 필요한데, 이미 외부에서 많은 잡음을 포함해서 날아온 신호이기 때문에 무엇보다도 잡음을 최소화하는 증폭기능이 필요하다. LNA는 NF(잡음지수)가 낮도록 동작점과 매칭포인트를 잡아서 설계되며, 보통 1.5~2.5 사이의 NF값이 되도록 설계된다. LNA 회로는 저잡음 특성을 가지도록 낮은 잡음지수를 가지는 트랜지스터를 이용하고, 저항 등의 열잡음소자를 적게 사용하면서 최대한 게인이 높도록 설계된다.
트랙킹 필터(11)는 LNA 회로에서 출력된 신호를 필터링하기 위한 회로이다. 믹서(12)는 위상고정루프 회로(17)에서 제공되는 기준클럭신호와 트랙킹 필터(11)에서 출력되는 신호를 믹싱하여 출력하기 위한 블럭이다. 로우패스 필터(13a,13b)는 믹서(12)에서 출력되는 신호의 필터링을 위한 것으로, 필터링되는 대역은 DSP에서 제공하는 신호에 따라 정해진다. 전압제어 증폭기(14a,14b)는 로우패스 필터(13a,13b)에서 제공하는 신호를 DSP(16)에서 제공하는 신호에 응답하여 증폭한다.
아날로그 디지털 변환기(15a,15b)는 전압제어 증폭기(14a,14b)에서 제공하는 아날로그 신호를 디지털 값으로 변환하여 DSP(16)로 출력한다. DSP(16)는 디지털 신호를 처리하는 블럭으로서, I2C 패턴의 입력신호를 입력받고 아날로그 디지털 변환기(15a,15b)에서 출력되는 디지털 신호를 입력받아 처리하여 디지털 아날로그 변환기(20)로 출력한다. 또한, DSP(16)는 자동이득제어 회로(22), 로우패스 필터(13a,13b)와 전압제어 증폭기(14a,14b)를 제어하는 제어신호를 생성하여 출력한다.
크리스탈(19)은 위상고정루프 회로(17,18)에서 기준클럭을 생성하기 위한 기준주파수를 정하기 위한 것이다. 위상고정루프 회로(17,18)는 크리스탈(19)과 내부의 회로를 이용하여 생성된 기준클럭을 입력받아, 위상고정된 클럭을 생성하여 각각 믹서(12)와 DSP(16)로 출력한다. 디지털 아날로그 변환기(20)는 DSP(16)에서 출력하는 신호를 아날로그 값으로 변환하여 출력한다. 디모듈레이터(21)는 디지털 아날로그 변환기(20)에 의해 변환된 값을 디모듈레이팅한다. 자동이득제어 회로(22)는 DSP(16)에서 제공하는 신호에 따라 LNA 회로(10)의 증폭을 제어한다. LNA 회로(10)는 자동이득제어 회로(22)에 의해 입력되는 RF 신호를 증폭한다.
전술한 바와 같이, 현재는 디지털 아날로그 변환기(20)의 출력을 디모듈레이터(21)가 입력받아 디모듈레이팅하는 구조이다.
그러나, 이 경우 디지털 아날로그 변환기(20)의 출력 신호의 크기가 디모듈레이터에서 처리하는데 적합하지 못할 가능성이 있다.
본 발명에서는 이를 해결하기 위해 디모듈레이터에서 처리하는데 적합한 크기의 신호가 디모듈레이터로 입력될 수 있도록 자동이득제어 기능을 가지고 있는 증폭기를 디지털 아날로그 변환기(200)와 디모듈레이터(230)의 사이에 배치한 RF 신호처리회로를 제공한다.
도2는 본 본 발명의 바람직한 실시예에 따른 RF 신호처리회로를 나타내는 블럭도이다.
도2에 도시된 바와 같이, RF 신호처리회로는 LNA 및 스플리터 회로(100), 트랙킹 필터(110), 믹서(120), 로우패스 필터(130a,130b), 전압제어 증폭 기(140a,140b), 아날로그 디지털 변환기(150a,150b), DSP(160), 디지털 아날로그 변환기(200), 증폭기(210), 위상고정루프 회로(170,180), 오실레이터(190), 자동이득 제어회로(220), 및 디모듈레이터(230)를 포함한다.
도2에 도시된 각 블럭들중 도1에 도시된 블럭과 같은 명칭은 실질적으로 같은 동작을 한다.
본 실시예에 따른 RF 신호처리회로는 증폭기(210)와 디모듈레이터(230)를 구비하고 있으며, 특히, 디지털 아날로그 변환기(200)의 제어를 받는 증폭기(210)를 구비하고 있는 것이 특징이다.
이전에는 DSP(160)의 앞단에서 증폭된 상태로 디모듈레이터로 전달되었지만, 본 실시예에 따른 RF 신호처리회로는 DSP(160)에서 출력되는 신호를 디모듈레이터(230)의 앞단에 있는 증폭기(210)에서 증폭하여 디모듈레이터(230)로 전달한다.
또한 증폭기(210)가 증폭하는 신호의 증폭도는 디지털 아날로그 변환기(200)에서 제어한다. 따라서, 디모듈레이터(230)에 입력되는 신호는 항상 디모듈레이팅을 수행하기에 최적의 상태로 입력된다. 그러므로, 디모듈레이터에서 신뢰성있는 디모듈레이팅 동작을 수행할 수 있고, 그로 인해 RF 신호처리회로의 동작 신뢰성이 향상된다.
이상에서 대표적인 실시예를 통하여 본 발명에 대하여 상세하게 설명하였으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 상술한 실시예에 대하여 본 발명의 범주에서 벗어나지 않는 한도 내에서 다양한 변형이 가능함을 이해할 것이다. 그러므로 본 발명의 권리범위는 설명된 실시예에 국한되어 정해져서는 안되며, 후술하는 특허청구범위뿐만 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.
도1은 본 발명을 설명하기 위한 RF 신호처리회로를 나타내는 블럭도.
도2는 본 본 발명의 바람직한 실시예에 따른 RF 신호처리회로를 나타내는 블럭도.
* 도면의 주요부분에 대한 부호의 설명 *
100: LNA 회로 110: 트랙킹 필터
120: 믹서 130: 로우패스필터
140: 전압제어 증폭기 150: 아날로그-디지털 변환기
160: DSP 200: 디지털-아날로그 변환기

Claims (2)

  1. 입력되는 RF 신호를 내부적으로 디지털로 처리하여 중간주파수 신호로 출력하기 위해 아날로그 디지털 변환기, DSP 블럭, 디지털 아날로그 변환기를 포함하는 신호처리부;
    상기 디지털 아날로그 변환기에서 출력되는 중간주파수 신호를 증폭하기 위한 증폭기; 및
    상기 증폭기의 출력을 디모듈레이팅하기 위한 디모듈레이터를 포함하며, 상기 디지털 아날로그 변환기는 디모듈레이팅 처리에 적합한 신호가 상기 디모듈레이터에 입력되도록 상기 증폭기에서 증폭하는 신호의 증폭도를 제어하는 RF 신호처리회로.
  2. 제 1 항에 있어서,
    상기 증폭기와 상기 디지털 아날로그 변환기의 사이에 SAW 필터를 포함하는 RF 신호처리회로.
KR1020090108670A 2009-11-11 2009-11-11 Rf 신호처리 회로 KR101625674B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090108670A KR101625674B1 (ko) 2009-11-11 2009-11-11 Rf 신호처리 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090108670A KR101625674B1 (ko) 2009-11-11 2009-11-11 Rf 신호처리 회로

Publications (2)

Publication Number Publication Date
KR20110051863A KR20110051863A (ko) 2011-05-18
KR101625674B1 true KR101625674B1 (ko) 2016-05-30

Family

ID=44362056

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090108670A KR101625674B1 (ko) 2009-11-11 2009-11-11 Rf 신호처리 회로

Country Status (1)

Country Link
KR (1) KR101625674B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102112190B1 (ko) 2019-02-12 2020-05-18 고려대학교 산학협력단 라디오 주파수 안테나 및 그 제조방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2728757B1 (en) * 2012-11-01 2015-01-07 Nxp B.V. Wideband software-defined RF receiver

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008516536A (ja) * 2004-10-12 2008-05-15 マックスリニアー,インコーポレイティド デジタル発生中間周波を有する受信器アーキテクチャ
JP2008518542A (ja) * 2004-10-26 2008-05-29 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 検出された干渉レベルへの適応フィルタ

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008516536A (ja) * 2004-10-12 2008-05-15 マックスリニアー,インコーポレイティド デジタル発生中間周波を有する受信器アーキテクチャ
JP2008518542A (ja) * 2004-10-26 2008-05-29 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 検出された干渉レベルへの適応フィルタ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102112190B1 (ko) 2019-02-12 2020-05-18 고려대학교 산학협력단 라디오 주파수 안테나 및 그 제조방법

Also Published As

Publication number Publication date
KR20110051863A (ko) 2011-05-18

Similar Documents

Publication Publication Date Title
US8571149B2 (en) Direct conversion RF transceiver for wireless communication
US8948717B2 (en) RF peak detection scheme using baseband circuits
WO2021147743A1 (en) Receiver circuits with blocker attenuating rf filter
US7146141B2 (en) Direct conversion receiver with DC offset compensation and method thereof
US20090298454A1 (en) Receiver
CA2723058A1 (en) Direct conversion receiver architecture
US11177988B2 (en) Receiver circuits with blocker attenuating mixer
JP2005341579A (ja) 妨害信号抑制のための制御を行う送受信装置
JP2011166773A (ja) サブサンプリング技法を利用する受信器のデジタル処理構造
JP2012095058A (ja) 通信装置および送信高調波低減方法
US7936850B2 (en) Method and apparatus for providing a digital automatic gain control (AGC)
JP2004147000A (ja) Agcシステム
KR101625674B1 (ko) Rf 신호처리 회로
KR100756928B1 (ko) 온도에 따라 티오피를 보상하는 튜너.
KR20110019088A (ko) Rf 신호처리 회로
KR101585251B1 (ko) Rf 신호처리 회로
KR20080004877A (ko) 튜너
US20100220820A1 (en) Receiver with Mixed-Mode Automatic Gain Control
KR20110067726A (ko) Rf 신호처리장치
KR101132081B1 (ko) Rf 신호처리 회로
JP2001136447A (ja) デジタルテレビジョン受信用チューナ
WO2021245820A1 (ja) 無線受信回路
JP2008193442A (ja) 無線受信装置および無線受信方法
JP2007312187A (ja) 無線lan集積回路装置、無線lanシステム及び携帯電話機
KR100357531B1 (ko) 이동 전화 단말기의 수신 이득 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant