KR101369147B1 - 오피 앰프의 구동 오프셋 제거 장치 - Google Patents

오피 앰프의 구동 오프셋 제거 장치 Download PDF

Info

Publication number
KR101369147B1
KR101369147B1 KR1020120091710A KR20120091710A KR101369147B1 KR 101369147 B1 KR101369147 B1 KR 101369147B1 KR 1020120091710 A KR1020120091710 A KR 1020120091710A KR 20120091710 A KR20120091710 A KR 20120091710A KR 101369147 B1 KR101369147 B1 KR 101369147B1
Authority
KR
South Korea
Prior art keywords
terminal
electrically connected
resistor
current
potential
Prior art date
Application number
KR1020120091710A
Other languages
English (en)
Inventor
김성식
정진면
초대열
박연화
김동원
현경원
이진우
Original Assignee
(주)위더스비젼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)위더스비젼 filed Critical (주)위더스비젼
Priority to KR1020120091710A priority Critical patent/KR101369147B1/ko
Application granted granted Critical
Publication of KR101369147B1 publication Critical patent/KR101369147B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45484Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with bipolar transistors as the active amplifying circuit
    • H03F3/45596Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with bipolar transistors as the active amplifying circuit by offset reduction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/481A resistor being used as sensor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45026One or more current sources are added to the amplifying transistors in the differential amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 오피 앰프의 + 단자에 전기적으로 연결되어 상기 + 단자의 포텐셜을 상승시키는 제 1 승압부 및 상기 오피 앰프의 - 단자에 전기적으로 연결되어 상기 - 단자의 포텐셜을 상승시키는 제 2 승압부를 포함하며, 상기 제 1 승압부는 상기 + 단자와 - 단자 사이에 역오프셋 전압이 생성될 때 상기 + 단자의 포텐셜을 증가시켜 상기 역오프셋 전압을 상쇄시키고, 상기 제 2 승압부는 상기 + 단자와 - 단자 사이에 정오프셋 전압이 생성될 때 상기 - 단자의 포텐셜을 증가시켜 상기 정오프셋 전압을 상쇄시키도록 형성되는 오피 앰프의 구동 오프셋 제거 장치를 개시한다.

Description

오피 앰프의 구동 오프셋 제거 장치{Apparatus for eliminating driving offset of OP AMP}
본 발명은 오피 앰프의 구동 오프셋 제거 장치에 관한 것이다.
이상적인 오피 앰프는 두 입력단에 동일한 전압을 걸어주면 출력 전압이 0이 나오게 된다. 그러나, 일반적으로 사용되는 오피 앰프는 두 입력단의 전압이 같을때 0이 아닌 값을 출력 전압을 출력하게 되며, 이는 오피 앰프의 두 입력단 사이에 오프셋 전압이 생성되기 때문이다.
일반적으로는, 오피 앰프는 오프셋 전압 보상을 위한 단자와 여기에 연결되는 가변 저항을 이용하여 오프셋 전압을 제거하게 된다. 그러나, 상기 오프셋 전압 제거 방법을 적용하는 경우에, 오피 앰프는 오프셋 전압 제거 과정 중에 출력 전압의 출력을 행할 수 없는 문제가 있다.
본 발명은 오프 앰프가 신호를 출력하는 도중에도 오프셋 보상을 할 수 있는 오피 앰프의 구동 오프셋 제거 장치를 제공한다.
본 발명의 오피 앰프의 구동 오프셋 제거 장치는 오피 앰프의 + 단자에 전기적으로 연결되어 상기 + 단자의 포텐셜을 상승시키는 제 1 승압부 및 상기 오피 앰프의 - 단자에 전기적으로 연결되어 상기 - 단자의 포텐셜을 상승시키는 제 2 승압부를 포함하며, 상기 제 1 승압부는 상기 + 단자와 - 단자 사이에 역오프셋 전압이 생성될 때 상기 + 단자의 포텐셜을 증가시켜 상기 역오프셋 전압을 상쇄시키고, 상기 제 2 승압부는 상기 + 단자와 - 단자 사이에 정오프셋 전압이 생성될 때 상기 - 단자의 포텐셜을 증가시켜 상기 정오프셋 전압을 상쇄시키도록 형성되는 것을 특징으로 한다.
또한, 상기 제 1 승압부는 상기 오피 앰프의 + 단자와 입력 전압원 사이에 전기적으로 연결되어 상기 역오프셋 전압의 크기에 대응하여 상기 + 단자의 포텐셜을 증가시키는 제 1 가변부 및 상기 제 1 가변부에 전기적으로 연결되어 상기 제 1 가변부를 제어하는 제어부를 포함하며, 상기 제 2 승압부는 상기 오피 앰프의 - 단자와 접지에 연결된 센싱 저항 사이에 전기적으로 연결되는 제 2 가변부 및 상기 제 2 가변부에 전기적으로 연결되어 상기 제 2 가변부를 제어하는 제 2 제어부를 포함하여 형성될 수 있다. 이때, 상기 제 1 가변부는 일단이 상기 오피 앰프의 + 단자에 전기적으로 연결되고 타단이 접지 단자에 전기적으로 연결되는 저항을 포함하는 제 1 저항과 상기 제 1 저항의 일단에 전기적으로 연결되어 상기 제 1 저항에 흐르는 전류를 공급하는 제 1 전류원을 포함하며, 상기 제 2 가변부는 일단이 상기 오피 앰프의 - 단자에 전기적으로 연결되고 타단이 상기 센싱 저항에 전기적으로 연결되는 저항을 포함하는 제 2 저항부 및 상기 제 2 저항의 일단에 전기적으로 연결되어 상기 제 2 저항에 흐르는 전류를 공급하는 제 2 전류원을 포함하여 형성될 수 있다. 또한, 상기 제 1 제어부는 상기 역오프셋 전압의 크기에 대응하여 상기 제 1 전류원에서 제 1 저항으로 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블을 포함하며, 상기 제 2 제어부는 상기 정오프셋 전압의 크기에 대응하여 상기 제 2 전류원에서 상기 제 2 저항으로 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블을 포함하여 형성될 수 있다.
또한, 본 발명의 오피 앰프의 구동 오프셋 제거 장치는 오피 앰프의 + 단자에 전기적으로 연결되어 상기 + 단자의 포텐셜을 상승시키는 제 1 승압부 및 상기 오피 앰프의 - 단자에 전기적으로 연결되어 상기 - 단자의 포텐셜을 상승시키는 제 2 승압부를 포함하며, 상기 제 1 승압부는 일단이 상기 + 단자와 전기적으로 연결되고 타단이 접지에 연결되는 제 1 저항 및 상기 제 1 저항의 일단에 전기적으로 연결되는 제 1 전류원을 포함하며, 상기 제 2 승압부는 일단이 상기 - 단자와 전기적으로 연결되고 타단이 접지 단자에 연결되는 센싱 저항에 연결되는 제 2 저항 및 상기 제 2 저항의 일단에 전기적으로 연결되는 제 2 전류원을 포함하여 형성될 수 있다. 또한, 상기 제 1 승압부는 상기 제 1 전류원에 전기적으로 연결되어 상기 제 1 전류원에서 공급되는 전류의 크기를 제어하는 제 1 제어부를 더 포함하며, 상기 제 2 승압부는 상기 제 2 전류원에 전기적으로 연결되어 상기 제 2 전류원에서 공급되는 전류의 크기를 제어하는 제 2 제어부를 더 포함하여 형성될 수 있다.
본 발명에 따른 오피 앰프의 구동 오프셋 제거 장치는 오프 앰프가 신호를 출력하는 도중에도 실시간으로 오피 앰프의 오프셋을 보상할 수 있도록 하는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 오피 앰프의 구동 오프셋 제거 장치를 도시한 블럭도이다.
도 2는 도 1의 오피 앰프의 구동 오프셋 제거 장치의 구체적인 실시예에 따른 회로도이다.
본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세하게 설명하면 다음과 같다. 여기서, 명세서 전체를 통하여 유사한 구성 및 동작을 갖는 부분에 대해서는 동일한 도면 부호를 붙였다.
이하에서 본 발명의 일 실시예에 따른 오피 앰프의 구동 오프셋 제거 장치를 구체적으로 설명한다.
도 1은 본 발명의 일 실시예에 따른 오피 앰프의 구동 오프셋 제거 장치를 도시한 블럭도이다. 도 2는 도 1의 오피 앰프의 구동 오프셋 제거 장치의 구체적인 실시예에 따른 회로도이다.
상기 오피 앰프의 구동 오프셋 제거 장치(100)는, 도 1을 참조하면, 제 1 승압부(110)과 제 2 승압부(120)를 포함하여 형성된다. 상기 오피 앰프(OP Amp)의 구동 오프셋 제거 장치(100)는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 오프셋 전압이 생성될 때 오피 앰프(OP Amp)의 + 단자 또는 - 단자의 포텐셜(potential)을 증가시켜 오프셋 전압이 생성되지 않도록 한다. 따라서, 상기 오피 앰프의 구동 오프셋 제거 장치(100)는 오피 앰프(OP Amp)가 작동하는 도중에도 오피 앰프(OP Amp)의 작동과 별개로 오프셋 전압이 생성되지 않도록 조정할 수 있게 된다.
상기 제 1 승압부(110)는 제 1 가변부(111)와 제 1 제어부(115)를 포함하여 형성된다. 상기 제 1 승압부(110)는 오피 앰프(OP Amp)의 + 단자와 입력 전압원(Vin) 사이에 연결된다. 상기 제 1 승압부(110)는 오피 앰프(OP Amp)의 + 단자의 포텐셜이 - 단자의 포텐셜보다 낮은 오프셋 전압(이하에서 “역오프셋 전압”이라 한다)이 생성될 때 오피 앰프(OP Amp)의 + 단자에서의 포텐셜을 증가시켜 역오프셋 전압을 상쇄시키게 되며, 역오프셋 전류가 흐르지 않도록 한다.
상기 제 1 가변부(111)는 오프 앰프의 + 단자와 입력 전압원(Vin) 사이에 전기적으로 연결되며, 역오프셋 전압의 크기에 대응하여 오피 앰프(OP Amp)의 + 단자의 포텐셜을 증가시키게 된다.
상기 제 1 가변부(111)는, 도 2를 참조하면, 보다 구체적인 구성으로 제 1 저항(112)과 제 1 전류원(113)을 포함하여 형성될 수 있다.
상기 제 1 저항(112)은 오피 앰프(OP Amp)의 + 단자와 접지 단자 사이에 연결되는 저항을 포함하여 형성된다. 보다 구체적으로는, 상기 제 1 저항(112)은 일단이 오피 앰프(OP Amp)의 + 단자에 연결되고 타단이 접지 단자에 연결된다. 또한, 상기 제 1 저항(112)은 입력 전압원(Vin)과 병렬로 오피 앰프(OP Amp)의 + 단자에 연결된다. 상기 제 1 저항(112)은 오피 앰프(OP Amp)에서 발생되는 오프셋 전압의 크기에 따라 오프셋 전압을 상쇄시키기에 필요한 포텐셜을 발생시킬 수 있는 저항 값을 가지도록 형성된다.
상기 제 1 전류원(113)은 제 1 저항(112)의 일단 및 오피 앰프(OP Amp)의 + 단자에 전기적으로 연결된다. 상기 제 1 전류원(113)은 제 1 저항(112)으로 전류를 공급하여, 오피 앰프(OP Amp)의 + 단자와 연결되는 제 1 저항(112)의 일단에서의 포텐셜이 증가되도록 한다. 따라서, 상기 제 1 가변부(111)는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 역오프셋 전압이 생성될 때, 제 1 전류원(113)에서 공급되는 전류가 제 1 저항(112)을 통하여 흐르게 하여, 오프 앰프의 + 단자 측의 포텐셜을 증가시킴으로써 역오프셋 전압을 상쇄하게 되며, 역오프셋 전류가 흐르지 않게 한다.
상기 제 1 제어부(115)는 제 1 전류원(113)과 전기적으로 연결되며, 제 1 전류원(113)에서 공급되는 전류의 크기를 제어하게 된다. 상기 제 1 제어부(115)는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 발생되는 오프셋 전압 또는 오프셋 전압에 의하여 흐르게 되는 오프셋 전류의 크기에 대응되어 제 1 전류원(113)에서 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블(look-up table)를 구비하게 된다. 한편, 상기 룩업테이블은 본 발명에 따른 오피 앰프의 구동 오프셋 제거 장치가 설치되는 회로를 제어하는 별도의 제어부(미도시)에 저장되고 제 1 제어부에서 필요시에 사용할 수 있도록 할 수 있다. 따라서, 상기 제 1 제어부(115)는 오피 앰프(OP Amp)에서 생성되는 역오프셋 전압의 크기에 따라, 제 1 전류원(113)이 제 1 저항(112)으로 적정한 크기의 전류를 공급하여 역오프셋 전압이 상쇄되도록 한다.
상기 제 2 승압부(120)는 제 2 가변부(121)와 제 2 제어부(125)를 포함하여 형성된다. 상기 제 2 승압부(120)는 오피 앰프(OP Amp)의 - 단자와 접지 단자에 연결된 센싱 저항(Rs) 사이에 전기적으로 연결된다. 상기 제 2 승압부(120)는 오피 앰프(OP Amp)의 + 단자의 포텐셜이 - 단자의 포텐셜보다 높은 오프셋 전압(이하에서 “정오프셋 전압”이라 한다)이 생성될 때 오피 앰프(OP Amp)의 - 단자에서의 포텐셜을 증가시켜 정오프셋 전압을 상쇄시키게 되며, 정오프셋 전류가 흐르지 않도록 한다.
상기 제 2 가변부(121)는 오프 앰프의 - 단자와 접지에 연결된 센싱 저항(Rs) 사이에 전기적으로 연결되며, 정오프셋 전류의 크기에 대응하여 오피 앰프(OP Amp)의 - 단자에서의 포텐셜을 증가시키게 된다.
상기 제 2 가변부(121)는, 도 2를 참조하면, 보다 구체적인 구성으로 제 2 저항(122)과 제 2 전류원(123)을 포함하여 형성될 수 있다.
상기 제 2 저항(122)은 오피 앰프(OP Amp)의 - 단자와 센싱 저항(Rs) 사이에 전기적으로 연결되는 저항으로 이루어진다. 보다 구체적으로는 상기 제 2 저항(122)은 일단이 오피 앰프(OP Amp)의 - 단자에 연결되고 타단이 센싱 저항(Rs)을 통하여 접지 단자에 연결된다. 상기 제 2 저항(122)은 오피 앰프(OP Amp)에서 발생되는 오프셋 전압의 크기에 따라 적정한 크기의 저항 값을 가지도록 형성된다.
상기 제 2 전류원(123)은 오피 앰프(OP Amp)의 - 단자 및 제 2 저항(122)의 일단과 전기적으로 연결되며, 제 2 저항(122)으로 흐르는 전류를 공급하게 된다. 상기 제 2 전류원(123)은 제 2 저항(122)으로 전류를 공급하여, 오피 앰프(OP Amp)의 - 단자와 연결되는 제 2 저항(122)의 일단에서의 포텐셜이 증가되도록 한다.
따라서, 상기 제 2 가변부(121)는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 정오프셋 전압이 생성될 때, 제 2 전류원(123)에서 공급되는 전류가 제 2 저항(122)을 통하여 흐르게 하여, 오프 앰프의 - 단자 측의 포텐셜을 증가시킴으로써 정오프셋 전압을 상쇄하게 되며, 정오프셋 전류가 흐르지 않게 한다.
상기 제 2 제어부(125)는 제 2 전류원(123)과 전기적으로 연결되며, 제 2 전류원(123)에서 공급되는 전류의 크기를 제어하게 된다. 상기 제 2 제어부(125)는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 발생되는 오프셋 전압 또는 오프셋 전압에 의하여 흐르게 되는 오프셋 전류의 크기에 대응되어 제 2 전류원(123)에서 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블(look-up table)를 구비하게 된다. 한편, 상기 룩업테이블은 본 발명에 따른 오피 앰프의 구동 오프셋 제거 장치가 설치되는 회로를 제어하는 별도의 제어부(미도시)에 저장되고 제 2 제어부(125)에서 필요시에 사용할 수 있도록 할 수 있다. 따라서, 상기 제 2 제어부(125)는 오피 앰프(OP Amp)에서 생성되는 정오프셋 전압의 크기에 따라, 제 2 전류원(123)이 제 2 저항(122)으로 적정한 전류를 공급하여 정오프셋 전압이 상쇄되도록 한다.
다음은 본 발명의 일 실시예에 따른 오피 앰프의 오프셋 제거 장치의 작용에 대하여 구체적으로 설명한다.
이하에서는, 상기 오피 앰프의 구동 오프셋 제거 장치(100)가 전원전압선(VDD)와 구동 부하(Load)와 구동 트랜지스터(T)와 센싱 저항(Rs) 및 접지 단자가 직렬로 연결되고 오피 앰프(OP Amp)가 구동 트랜지스터(T)에 전기적으로 연결된 회로에 적용되는 경우를 중심으로 설명한다. 한편, 상기 회로는 오피 앰프의 구동 오프셋 제거 장치(100)가 적용되는 회로의 일 실시예이며, 다른 회로에도 적용될 수 있음은 물론이다.
먼저, 상기 전원전압선(VDD)에 구동 전압이 인가되지 않은 상태에서 입력 전압원(Vin)으로부터 오피 앰프(OP Amp)의 + 단자에 입력 전압을 인가하고 센싱 저항(Rs)에 흐르는 초기 전류(Iini)를 측정하게 된다. 상기 초기 전류는 입력 전압/센싱 저항(Rs)의 관계에서 산출될 수 있으며, 별도의 측정 수단(미도시)를 사용하여 측정하게 된다. 다음으로, 상기 전원전압선(VDD)에서 전압이 인가되고 구동 트랜지스터(T)가 작동될 때, 센싱 저항(Rs)에 흐르는 작동 전류(Iout)를 측정하게 된다. 상기 오프셋 전류(Ioffset)는 작동 전류에서 초기 전류를 뺀 값으로부터 산출된다. 상기 오프셋 전류는 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 생성되는 오프셋 전압으로부터 기인하게 된다.
다음으로, 상기 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 역오프셋 전압이 생성되는 경우, 오프셋 전류는 센싱 저항(Rs)에서 작동 전류와 반대 방향 즉, 오피 앰프의 - 단자에서 + 단자 방향으로 흐르게 되며, 센싱 저항(Rs)에 흐르는 작동 전류는 초기 전류보다 작게 나타난다. 상기 제 1 승압부(110)의 제 1 제어부(115)는 센싱 저항(Rs)에서 측정되는 오프셋 전류의 크기에 따라 제 1 전류원(113)이 소정의 전류를 제 1 저항(112)에 공급하도록 제어한다. 상기 역오프셋 전압이 생성되는 경우에, 상기 제 1 제어부(115)는 오프셋 전류의 크기에 따라 제 1 전류원(113)에서 공급되어야 하는 전류값의 크기를 룩업테이블의 데이터에 근거하여 결정하게 된다. 상기 제 1 전류원(113)에서 공급되는 전류는 제 1 저항(112)을 통하여 접지 단자로 흐르게 되며, 제 1 저항(112)의 일단에서의 포텐셜을 증가시키게 된다. 따라서, 상기 오피 앰프(OP Amp)의 + 단자측은 포텐셜이 증가되어 - 단자측의 포텐셜과 동일하게 되며, 오프셋 전압이 상쇄되어 오프셋 전류도 제거된다.
다음으로, 상기 오피 앰프(OP Amp)의 + 단자와 - 단자 사이에 정오프셋 전압이 생성되는 경우, 오프셋 전류는 센싱 저항(Rs)에서 작동 전류와 동일한 방향으로 흐르게 되며, 센싱 저항(Rs)에 흐르는 작동 전류는 초기 전류보다 크게 나타난다. 상기 제 2 승압부(120)의 제 2 제어부(125)는 센싱 저항(Rs)에서 측정되는 오프셋 전류의 크기에 따라 제 2 전류원(123)이 소정의 전류를 제 2 저항(122)에 공급하도록 제어한다. 이때, 상기 제 2 제어부(125)는 오프셋 전류의 크기에 따라 제 2 전류원(123)에서 공급되어야 하는 전류값의 크기를 룩업테이블의 데이터에 근거하여 결정하게 된다. 상기 제 2 전류원(123)에서 공급되는 전류는 제 2 저항(122)을 통하여 센싱 저항(Rs)을 통하여 접지 단자로 흐르게 되며, 제 2 저항(122)의 일단에서의 포텐셜을 증가시키게 된다. 따라서, 상기 오피 앰프(OP Amp)의 - 단자측은 포텐셜이 증가되어 + 단자측의 포텐셜과 동일하게 되며, 오프셋 전압이 상쇄되어 오프셋 전류도 제거된다.
상기 오피 앰프의 구동 오프셋 제거 장치(100)는 오피 앰프(OP Amp)가 구동 트랜지스터(T)로 출력 전압을 인가하는 도중에도 제 1 승압부(110)와 제 2 승압부(120)를 통하여 오프셋 전압을 상쇄시킬 수 있게 된다.
이상에서 설명한 것은 본 발명에 의한 압전 소자 구동 장치를 실시하기 위한 하나의 실시예에 불과한 것으로서, 본 발명은 상기한 실시예에 한정되지 않고, 이하의 특허청구범위에서 청구하는 바와 같이 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변경 실시가 가능한 범위까지 본 발명의 기술적 정신이 있다고 할 것이다.
100; 오피 앰프의 오프셋 제거 장치
110; 제 1 승압부 111; 제 1 가변부
112; 제 1 저항 113; 제 1 전류원
115; 제1 제어부
120; 제 2 승압부 121; 제 2 가변부
122; 제 2 저항 123; 제 2 전류원
125; 제 2 제어부

Claims (6)

  1. 오피 앰프의 + 단자에 전기적으로 연결되어 상기 + 단자의 포텐셜을 상승시키는 제 1 승압부 및
    상기 오피 앰프의 - 단자에 전기적으로 연결되어 상기 - 단자의 포텐셜을 상승시키는 제 2 승압부를 포함하며,
    상기 제 1 승압부는 상기 + 단자와 - 단자 사이에 역오프셋 전압이 생성될 때 상기 + 단자의 포텐셜을 증가시켜 상기 역오프셋 전압을 상쇄시키고,
    상기 제 2 승압부는 상기 + 단자와 - 단자 사이에 정오프셋 전압이 생성될 때 상기 - 단자의 포텐셜을 증가시켜 상기 정오프셋 전압을 상쇄시키도록 형성되며,
    상기 제 1 승압부는 상기 오피 앰프의 + 단자와 입력 전압원 사이에 전기적으로 연결되어 상기 역오프셋 전압의 크기에 대응하여 상기 + 단자의 포텐셜을 증가시키는 제 1 가변부 및
    상기 제 1 가변부에 전기적으로 연결되어 상기 제 1 가변부를 제어하는 제어부를 포함하며,
    상기 제 2 승압부는 상기 오피 앰프의 - 단자와 접지에 연결된 센싱 저항 사이에 전기적으로 연결되는 제 2 가변부 및
    상기 제 2 가변부에 전기적으로 연결되어 상기 제 2 가변부를 제어하는 제 2 제어부를 포함하는 것을 특징으로 하는 오피 앰프의 구동 오프셋 제거 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 제 1 가변부는 일단이 상기 오피 앰프의 + 단자에 전기적으로 연결되고 타단이 접지 단자에 전기적으로 연결되는 저항을 포함하는 제 1 저항과
    상기 제 1 저항의 일단에 전기적으로 연결되어 상기 제 1 저항에 흐르는 전류를 공급하는 제 1 전류원을 포함하며,
    상기 제 2 가변부는 일단이 상기 오피 앰프의 - 단자에 전기적으로 연결되고 타단이 상기 센싱 저항에 전기적으로 연결되는 저항을 포함하는 제 2 저항부 및
    상기 제 2 저항의 일단에 전기적으로 연결되어 상기 제 2 저항에 흐르는 전류를 공급하는 제 2 전류원을 포함하는 것을 특징으로 하는 오피 앰프의 구동 오프셋 제거 장치.
  4. 제 3 항에 있어서,
    상기 제 1 제어부는 상기 역오프셋 전압의 크기에 대응하여 상기 제 1 전류원에서 제 1 저항으로 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블을 포함하며,
    상기 제 2 제어부는 상기 정오프셋 전압의 크기에 대응하여 상기 제 2 전류원에서 상기 제 2 저항으로 공급되어야 하는 전류의 크기에 대한 데이터를 포함하는 룩업테이블을 포함하는 것을 특징으로 하는 오피 앰프의 구동 오프셋 제거 장치.
  5. 오피 앰프의 + 단자에 전기적으로 연결되어 상기 + 단자의 포텐셜을 상승시키는 제 1 승압부 및
    상기 오피 앰프의 - 단자에 전기적으로 연결되어 상기 - 단자의 포텐셜을 상승시키는 제 2 승압부를 포함하며,
    상기 제 1 승압부는 일단이 상기 + 단자와 전기적으로 연결되고 타단이 접지에 연결되는 제 1 저항 및 상기 제 1 저항의 일단에 전기적으로 연결되는 제 1 전류원을 포함하며,
    상기 제 2 승압부는 일단이 상기 - 단자와 전기적으로 연결되고 타단이 접지 단자에 연결되는 센싱 저항에 연결되는 제 2 저항 및 상기 제 2 저항의 일단에 전기적으로 연결되는 제 2 전류원을 포함하는 것을 특징으로 하는 오피 앰프의 구동 오프셋 제거 장치.
  6. 제 5항에 있어서,
    상기 제 1 승압부는 상기 제 1 전류원에 전기적으로 연결되어 상기 제 1 전류원에서 공급되는 전류의 크기를 제어하는 제 1 제어부를 더 포함하며,
    상기 제 2 승압부는 상기 제 2 전류원에 전기적으로 연결되어 상기 제 2 전류원에서 공급되는 전류의 크기를 제어하는 제 2 제어부를 더 포함하는 것을 특징으로 하는 오피 엠프의 구동 오프셋 제거 장치.
KR1020120091710A 2012-08-22 2012-08-22 오피 앰프의 구동 오프셋 제거 장치 KR101369147B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120091710A KR101369147B1 (ko) 2012-08-22 2012-08-22 오피 앰프의 구동 오프셋 제거 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120091710A KR101369147B1 (ko) 2012-08-22 2012-08-22 오피 앰프의 구동 오프셋 제거 장치

Publications (1)

Publication Number Publication Date
KR101369147B1 true KR101369147B1 (ko) 2014-03-06

Family

ID=50647271

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120091710A KR101369147B1 (ko) 2012-08-22 2012-08-22 오피 앰프의 구동 오프셋 제거 장치

Country Status (1)

Country Link
KR (1) KR101369147B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970013823A (ko) * 1995-08-25 1997-03-29 니시무로 타이조 가변이득증폭회로, 가변이득증폭회로에 있어서 오프세트 제어방법, 가변이득증폭회로를 구비하는 무선수신기 및, 가변이득증폭회로를 구비하는 무선수신기에 있어서 무선수신방법(variable gain amplfier circuit, offset control method in variable gain amplifier circuit, wireless receiver having a variable gain amplifier circuit, wireless receiving method in a wireless receiver having a variable gain amplifier circuit)
KR20060081037A (ko) * 2005-01-06 2006-07-12 엘지전자 주식회사 티에프티 엘씨디 구동 회로의 오프셋 보정 장치
JP2010028445A (ja) * 2008-07-18 2010-02-04 Toshiba Corp 電流ドライバ回路
US20100156373A1 (en) * 2008-12-24 2010-06-24 Takashi Imura Voltage regulator

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970013823A (ko) * 1995-08-25 1997-03-29 니시무로 타이조 가변이득증폭회로, 가변이득증폭회로에 있어서 오프세트 제어방법, 가변이득증폭회로를 구비하는 무선수신기 및, 가변이득증폭회로를 구비하는 무선수신기에 있어서 무선수신방법(variable gain amplfier circuit, offset control method in variable gain amplifier circuit, wireless receiver having a variable gain amplifier circuit, wireless receiving method in a wireless receiver having a variable gain amplifier circuit)
KR20060081037A (ko) * 2005-01-06 2006-07-12 엘지전자 주식회사 티에프티 엘씨디 구동 회로의 오프셋 보정 장치
JP2010028445A (ja) * 2008-07-18 2010-02-04 Toshiba Corp 電流ドライバ回路
US20100156373A1 (en) * 2008-12-24 2010-06-24 Takashi Imura Voltage regulator

Similar Documents

Publication Publication Date Title
CN106569535A (zh) 有压差检测器和偏置电流限制器的电压调节器及相关方法
JP2008170942A5 (ko)
US20160226276A1 (en) Battery monitoring device
TWI573006B (zh) 電源供應器、電源供應系統、以及電壓調整方法
US8217634B2 (en) Current control systems with current feedbacks
JP2013258003A (ja) 半導体光源制御装置
JP5904245B2 (ja) 電源制御回路および電源装置
KR20100063389A (ko) 전원 공급 ic 및 그 구동 방법
JP6458659B2 (ja) スイッチング素子の駆動装置
JP2019514205A (ja) レーザーダイオードアレイの保護並びに電力効率のモニタリング及び調整を伴ってローサイド線形駆動により高電力パルス電流でレーザーダイオードアレイを駆動するための装置及び方法
US7705578B2 (en) Switching regulator
KR101369147B1 (ko) 오피 앰프의 구동 오프셋 제거 장치
JP6011425B2 (ja) 断線検出回路
JP5297408B2 (ja) 電磁弁の制御装置
JP4720209B2 (ja) 基準電圧発生回路及び駆動回路
JP2018057108A (ja) 電源装置
JP4150009B2 (ja) 待機電圧設定回路及び待機電圧設定方法、電源装置及び電源制御方法、並びに電源システム
WO2013111377A1 (ja) Led点灯装置
JP5781870B2 (ja) オーディオ信号処理回路および電子機器
JP4778870B2 (ja) 負電源回路を有する電源装置
JP6133580B2 (ja) トランジスタ駆動制御回路、トランジスタ駆動制御システム、及び、トランジスタ駆動制御方法
KR100671539B1 (ko) 엘씨디 패널용 인버터
JP5669208B2 (ja) 定電圧回路
JP4581790B2 (ja) 高圧放電灯の点灯装置およびそれを用いた電子機器
JP2009232309A (ja) 負荷駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190212

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200212

Year of fee payment: 7