KR101351448B1 - 자동-선택 유지 전류 회로 - Google Patents

자동-선택 유지 전류 회로 Download PDF

Info

Publication number
KR101351448B1
KR101351448B1 KR1020120020901A KR20120020901A KR101351448B1 KR 101351448 B1 KR101351448 B1 KR 101351448B1 KR 1020120020901 A KR1020120020901 A KR 1020120020901A KR 20120020901 A KR20120020901 A KR 20120020901A KR 101351448 B1 KR101351448 B1 KR 101351448B1
Authority
KR
South Korea
Prior art keywords
current
signal
gate
flip
flop
Prior art date
Application number
KR1020120020901A
Other languages
English (en)
Other versions
KR20130006271A (ko
Inventor
론커우 창
싱푸 류
창위 우
리웨이 옌
Original Assignee
매크로블록 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매크로블록 인코포레이티드 filed Critical 매크로블록 인코포레이티드
Publication of KR20130006271A publication Critical patent/KR20130006271A/ko
Application granted granted Critical
Publication of KR101351448B1 publication Critical patent/KR101351448B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B39/00Circuit arrangements or apparatus for operating incandescent light sources
    • H05B39/04Controlling
    • H05B39/041Controlling the light-intensity of the source
    • H05B39/044Controlling the light-intensity of the source continuously
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/31Phase-control circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/357Driver circuits specially adapted for retrofit LED light sources
    • H05B45/3574Emulating the electrical or functional characteristics of incandescent lamps
    • H05B45/3575Emulating the electrical or functional characteristics of incandescent lamps by means of dummy loads or bleeder circuits, e.g. for dimmers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Measurement Of Current Or Voltage (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)
  • Inverter Devices (AREA)
  • Power Conversion In General (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 컨버터로 적용가능한 자동-선택 유지 전류 회로에 관한 것이다. 컨버터의 1차 측은 교류용 트라이오드(TRIAC) 및 블리더(bleeder) 회로를 가진다. 상기 자동-선택 유지 전류 회로는 제 1 센서 모듈, 제 2 센서 모듈 및 기준 전압 선택 회로를 포함한다. 상기 제 1 센서 모듈은 센스 신호를 출력하기 위해 입력 전류 강하 시간 또는 입력 전압 강하 시간을 검출한다. 상기 제 2 센서 모듈은 전류 검출기 신호를 수신하고 TRIAC의 유지-전류값 범위를 검출하기 위해 임계 전류 신호를 출력한다. 기준 전압 선택 회로는 기준 전류 신호를 블리더 회로로 출력하며, 상기 기준 전류 신호는 TRIAC의 유지-전류값에 해당한다. 따라서, 블리더 회로는 서로 다른 유지-전류값에 대하여 TRIAC(s)의 정상 작동을 유지한다.

Description

자동-선택 유지 전류 회로{AUTO-SELECTING HOLDING CURRENT CIRCUIT}
본 발명은 자동-선택 유지 전류 회로에 관한 것으로서, 특히 서로 다른 교류용 트라이오드(TRIACs)에 연결될 수 있는 자동-선택 유지 전류 회로에 관한 것이다.
과학, 기술 및 경제의 빠른 발전과 함께 사람들은 삶의 질에 관한 점점 더 높은 요구를 하고 있으나, 이는 원유 매장량의 점진적인 고갈을 초래하고 있다. 최근에, 환경 보호의 인식이 높아짐에 따라 다양한 그린 에너지 산업이 글로벌한 관심을 끌고 있으며, 조명과 관련된 에너지 절약의 요구는 중요한 지표 중 하나가 되고 있다.
일반적으로 말하면, 조명 기구의 전력 소모는 보통 매우 높다. 강한 조명(illumination)이 필요하지 않은 경우, 조명 기구의 조명을 낮출 수 있다면 에너지가 효율적으로 절약될 수 있다. 통상의 조광기(dimmers)는 TRIAC 조광기, 전자식 조광기 및 원격 조광기(예컨대, 적외선 또는 무선 주파수 원격 조광기)를 포함한다.
TRIAC 조광기는 주로 광의 입력 전력을 변경하기 위한 TRIAC을 포함하며, TRIAC 특징 중 하나는 유지-전류값이다. TRIAC이 트리거되는 경우, TRIAC은 도전 상태를 유지한다. TRIAC을 통해 흐르는 전류가 유지-전류값 아래로 강하되는 경우, TRIAC은 닫히게(또는 차단) 된다. 조명기구의 휘도를 감소시키기 위해서는, 조명기구의 입력 전압 및 입력 전류 모두가 감소되며, 이는 TRIAC을 통해 흐르는 전류가 유지-전류값보다 더 작기 때문에 TRIAC이 예상보다 더 일찍 닫히도록 하며, 또한 TRIAC 미스파이어(misfire) 및 조명기구의 깜박임을 일으킨다. 이러한 문제를 해결하기 위해, TRIAC 디머블(dimmable) LED 드라이버에 블리더(bleeder) 회로(또는 더미 로드(dummy load))를 부가하는 종래의 방법이 채택되어, 심지어 TRIAC 전류가 감소되는 경우에도 TRIAC을 흐르는 전류가 유지-전류값보다 더 높으므로, TRIAC의 정상 기능을 유지하게 된다. 통상의 블리더 회로는 정저항(constant resistor)을 입력 전압에 병렬로 연결하여 입력 전압으로부터 추출된 여분의 전류를 TRIAC으로 전달하므로, TRIAC을 통해 흐르는 전류가 유지-전류값보다 더 커서 TRIAC을 턴-온(turn-on)으로 유지한다. 그러나, 상기 방법은 TRIAC에 없는, 정확한 전류의 양에 대해 동적으로 보상하는 효과를 달성하지 못한다. 따라서, 종래의 적응형 블리더 회로는 TRIAC에 요구되는 전류를 동적으로 만족시키는 것을 제공한다. 그러나, 적응형 블리더 회로는 단지 특정한 유지-전류값을 갖는 TRIAC에 적용될 수 있다. 동일한 적응형 블리더 회로는 다른 유지-전류값을 갖는 또 다른 TRIAC에 적용될 수 없다. 따라서, 종래의 적응형 블리더 회로는 사용에 불편하다.
본 명세서는 종래의 적응형 블리더 회로가 서로 다른 유지-전류값을 갖는 TRIAC(s)에 적용될 수 없는 문제점을 해결하기 위한 자동-선택 유지 전류 회로에 관한 것이다.
본 명세서에 따른 자동-선택 유지 전류 회로는 컨버터에 적용될 수 있다. 한 실시예에서 컨버터의 1차 측으로 입력되는 입력 전압이 TRIAC에 의해 조절된다. 1차 측은 유지-전류값을 갖는 TRIAC에 연결된다. TRIAC을 턴 온으로 유지하기 위해, 블리더 회로는 1차 측에 설치되고, 입력 전류 검출기 신호 및 기준 전류 신호에 따라 TRIAC을 통해 흐르는 입력 전류를 유지 전류값 이상으로 만든다. 컨버터로 공급되는 전류 신호가 기준 레벨보다 더 작은 경우, 블리더 회로는 TRIAC이 턴-온 상태를 유지하도록 전류를 출력할 것이다. 그러나, 서로 다른 TRIAC(s)은 다른 유지 전류값을 가진다. 따라서, 자동-선택 유지 전류 회로는 TRIAC 유지-전류값을 검출하는데 사용되고 블리더 기준 전압 레벨을 수정한다. 자동-선택 유지 전류 회로는 제 1 센서 모듈, 제 2 센서 모듈 및 기준 전압 선택 회로를 포함한다. 제 1 센서 모듈은 TRIAC이 턴 오프되는 때를 검출하여 센스 신호를 출력하기 위해, 전류 검출기 신호의 전류 강하 시간 또는 입력 전압의 전압 강하 시간을 감지한다. 제 2 센서 모듈은 전류 검출기 신호를 수신하고 TRIAC이 턴 오프되는 경우 전류값 범위를 검출하는데 사용되는 임계 전류 신호를 출력한다. 전류 범위는 TRIAC 유지-전류값을 나타낸다. 기준 전압 선택 회로는 센스 신호 및 임계 전류 신호에 따라 기준 전류 신호를 블리더 회로로 출력한다. 따라서, 기준 전류 신호에 기초하여, 블리더 회로는 컨버터의 입력 전류를 유지-전류값 이상으로 유지한다.
본 명세서에 따른 자동-선택 유지 전류 회로에서, 제 1 센서 모듈에 의한 센스 신호 출력 및 제 2 센서 모듈에 의한 임계 전류 신호 출력을 통해, 기준 전압 선택 회로는 TRIAC의 유지-전류값 범위를 얻어 대응하는 기준 전류 신호를 블리더 회로로 출력하므로, 블리더 회로는 TRIAC이 정상 작동하도록 펄스 변조 신호를 동적으로 조절한다.
본 발명의 내용 중에 포함되어 있다.
도 1은 본 명세서의 일실시예에 따른 컨버터에 적용된 블리더 회로의 회로 블록 다이어그램이다.
도 2는 도 1에 따른 자동-선택 유지 전류 회로의 회로 블록 다이어그램이다.
도 3은 도 1의 전류 검출기 신호의 개략적인 시간-시퀀스의 오실로그램이다.
도 4는 본 명세서의 또 다른 실시예에 따른 컨버터에 적용된 블리더 회로의 회로 블록 다이어그램이다.
도 5는 본 명세서의 제 1 실시예에 따른 블리더 회로의 개략적인 회로 구조도이다.
도 6a는 또 다른 실시예에 따른 제 1 센서 모듈의 개략적인 회로 구조도이다.
도 6b는 도 6a에 따른 기준 전압 및 전류 검출기 신호의 개략적인 시간-시퀀스의 오실로그램이다.
도 7a 내지 도 7d는 도 5에 따른 TRIAC의 유지-전류값이 기설정 전류 신호보다 큰 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 8a 내지 도 8d는 도 5에 따른 TRIAC의 유지-전류값이 기설정 전류 신호보다 작은 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 9는 본 발명의 제 2 실시예에 따른 블리더 회로의 개략적인 회로 구조도이다.
도 10a 내지 도 10f는 도 9에 따른 TRIAC의 유지-전류값이 제 3 기설정 전류 신호보다 큰 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 11a 내지 도 11f는 도 9에 따른 TRIAC의 유지-전류값이 제 2 기설정된 전류 신호와 제 3 기설정된 전류 신호 사이에 있는 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 12a 내지 도 12f는 도 9에 따른 TRIAC의 유지-전류값이 제 1 기설정된 전류 신호와 제 2 기설정된 전류 신호 사이에 있는 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 13a 내지 도 13f는 도 9에 따른 TRIAC의 유지-전류값이 제 1 기설정 전류 신호보다 작은 경우 전류 검출기 신호, 센스 신호, 임계 전류 신호 및 기준 전류 신호 각각의 시간-시퀀스 오실로그램이다.
도 14는 본 명세서의 제 3 실시예에 따른 자동-선택 유지 전류 회로의 개략적인 회로 구조도이다.
도 15a는 본 명세서의 제 4 실시예에 따른 자동-선택 유지 전류 회로의 비교기 및 카운터의 개략적인 회로 구조도이다.
도 15b는 본 명세서의 제 4 실시예에 따른 자동-선택 유지 전류 회로의 디코더 및 기설정 임계 전압 선택 회로의 개략적인 회로 구조도이다.
도 1은 블리더 회로가 본 명세서의 일실시예에 따른 컨버터에 적용되는 회로 블록 다이어그램이다. 블리더 회로(28)는 컨버터(50)에 적용될 수 있다. 컨버터(50)는 절연(Isolated) 컨버터일 수 있으나, 이에 제한되지 않는다. 즉, 컨버터(50)는 또한 벅(Buck) 컨버터, 부스트(Boost) 컨버터, 벅-부스트 컨버터, 포워드(Forward) 컨버터, 하프-브릿지(Half-bridge) 컨버터, 풀-브릿지(Full-bridge) 컨버터, 푸시-풀(Push-Pull) 컨버터 또는 플라이백(Flyback) 컨버터일 수 있다.
컨버터(50)는 1차 측(51) 및 2차 측(52)을 가진다. 1차 측(51)은 교류(AC) 신호 소스(20), TRIAC(22), 브릿지 정류기(23), 전류 센서(24), 저역 통과 필터(26) 및 블리더 회로(28)를 가진다. 2차 측(52)은 부하(30)를 가지며, 상기 부하(30)는 발광 다이오드(LEDs)일 수 있으나, 이에 제한되지 않는다. 1차 측(51)은 입력 전압(VIN)의 입력이 저역 통과 필터(26)에 의해 출력된 전압(VIN _2)을 공급받는다. 상기 입력 전압(VIN)은 TRIAC(22)를 통과하고 브릿지 정류기(23)에 의해 정류된 AC 신호 소스(20)의 출력이다.
도 2는 도 1에 따른 자동-선택 유지 전류 회로의 회로 블록 다이어그램이다. 도 1 및 도 2에서, 1차 측(51)에 연결되는 자동-선택 유지 전류 회로(100)는 제 1 센서 모듈(200), 제 2 센서 모듈(300) 및 기준 전압 선택 회로(400)를 포함한다. 제 1 센서 모듈(200)은 전류 센서(24)에 연결된다. 제 1 센서 모듈(200)은 전류 센서(24)에 의해 출력된 전류 검출기 신호(VCS)의 전류 강하 시간(즉, TRIAC(22)이 차단될 때 전류 강하, 예컨대 도 3에서 포인트(P))을 감지한 후(도 1의 전류 검출기 신호의 개략적인 시간-시퀀스의 오실로그램인 도 3을 참조), 센스 신호(Vcd)를 출력한다. 제 2 센서 모듈(300)은 전류 검출기 신호(VCS)를 수신하고 임계 전류 신호(Vth)를 출력하는데, 상기 임계 전류 신호(Vth)는 TRIAC(22)의 유지-전류값(IH)을 검출하는데 사용된다. 기준 전압 선택 회로(400)는 센스 신호(Vcd) 및 임계 전류 신호(Vth)에 따라 기준 전류 신호(VIref)를 블리더 회로(28)로 출력한다. 상기 기준 전류 신호(VIref)는 TRIAC(22)의 유지-전류값(IH)에 해당한다. 전류 검출기 신호(VCS) 및 기준 전류 신호(VIref)에 따라, 블리더 회로(28)는 TRIAC(22)이 정상 작동하도록 TRIAC(22)을 통해 흐르는 컨버터의 입력 전류(IIN)를 유지-전류값(IH) 이상으로 유지한다.
전류 검출기 신호(VCS)는 TRIAC(22)을 통해 흐르는 입력 전류(IIN)에 해당하고 입력 전류(IIN)는 입력 전압(VIN)에 해당하기 때문에, 전류 검출기 신호(VCS)의 변화는 입력 전압(VIN)의 변화와 같다는 점을 유의해야 한다. 그 결과, 제 1 센서 모듈(200)은 또한 입력 전압(VIN)의 전압 강하(즉, TRIAC(22)이 턴오프될 때 전압 강하) 시간을 감지하는데 사용될 수 있으며, 그 후에 센스 신호(Vcd)를 출력한다(본 명세서의 또 다른 실시예에 따른 컨버터에 적용된 블리더 회로의 회로 블록 다이어그램인 도 4를 참조). 제 1 센서 모듈(200)이 전류 검출기 신호(VCS)의 전류 강하를 감지하는 것이 다음의 실시예에서 예로서 인용되나, 이러한 예들로 본 명세서의 범위의 제한이 의도되는 것은 아니다.
도 5는 본 명세서의 제 1 실시예에 따른 자동-선택 유지 전류 회로의 개략적인 회로 구조도이다. 이 실시예에서, 제 1 센서 모듈(200)은 센스 신호(Vcd)를 기준 전압 선택 회로(400)로 출력하기 위해 전류 강하 시간을 감지하는 미분기(202)를 포함한다. 그러나, 이 실시예가 본 명세서를 제한할 의도는 아니다. 도 6a는 본 발명의 또 다른 실시예에 따른 제 1 센서 모듈의 개략적인 회로 구조도이며, 도 6b는 도 6a에 따른 기준 전압 및 전류 검출기 신호의 개략적인 시간-시퀀스 오실로그램이다. 또한, 제 1 센서 모듈(200)은 비교기(40)를 포함한다. 상기 비교기(40)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)와 기준 전압(VREF)을 비교하며, 그에 의해 센스 신호(Vcd)를 출력한다. 기준 전압(VREF)은 TRIAC(22)의 유지-전류값(IH)의 피드백 신호값보다 더 작으며, 유지-전류값(IH)과 같은 전류가 전류 센서(24)를 통해 흐르는 동안에 유지-전류값(IH)의 피드백 신호값은 전류 센서(24)에 의해 출력된 전류 검출기 신호(VCS)이다.
또한, 도 5를 참조하면, 제 2 센서 모듈(300)은 비교기(302) 및 제 1 NOT 게이트(304)를 포함한다. 상기 비교기(302)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)와 기설정된 전류 신호(VP)를 비교한 후 비교 신호(VC)를 출력한다. 상기 제 1 NOT 게이트(304)는 비교 신호(VC)를 수신하며 임계 전류 신호(Vth)를 기준 전압 선택 회로(400)로 출력한다.
상기 기준 전압 선택 회로(400)는 제 2 AND 게이트(402), 제 1 리셋-세트(reset-set)(RS) 플립플롭(flip-flop)(404), 제 2 RS 플립플롭(406), 스위치 소자(408), 스위치 소자(410) 및 전압 분배기(412)를 포함한다. 제 2 AND 게이트(402)의 입력단(41)은 제 1 센서 모듈(200)에 연결되고, 제 2 AND 게이트(402)의 입력단(42)은 제 2 센서 모듈(300)에 연결된다. 제 2 AND 게이트(402)의 출력단(43)은 제 1 RS 플립플롭(404)의 센트단(set end)(S)에 연결되며, 제 1 RS 플립플롭(404)의 출력단(Q)은 제 2 RS 플립플롭(406)의 리셋단(R')에 연결된다. 제 1 RS 플립플롭(404)의 리셋단(R)은 접지되고, 제 1 RS 플립플롭(404)의 출력단(Q0)은 제 2 RS 플립플롭(406)의 세트단(S')에 연결된다. 제 2 RS 플립플롭(406)의 출력단(Q')과 제 1 RS 플립플롭(404)의 출력단(Q)은 각각 스위치 소자(408 및 410)를 제어하므로, 전압 분배기(412)는 기준 전류 신호(VIref)를 출력한다. 이 실시예에서, 제 1 RS 플립플롭(404) 및 제 2 RS 플립플롭(406)은 NAND 게이트 RS 플립플롭일 수 있으나, 이에 제한되지 않는다. 그러나, 상기 실시예는 본 명세서를 제한할 의도가 아니다. 어느 실시예에서는 제 1 RS 플립플롭(404) 및 제 2 RS 플립플롭(406)이 NOR 게이트 RS 플립플롭일 수 있다.
상세하게는, 도 5 및 도 7a 내지 도 7d를 참조하면, 도 7a 내지 도 7d는 TRIAC의 유지-전류값이 기설정된 전류 신호값보다 큰 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vth) 및 기준 전류 신호(VIref) 각각의 시간-시퀀스 오실로그램이다. 전류 강하(즉, 도 7a에서 포인트(Y))를 감지할 때, 미분기(202)는 센스 신호(Vcd)(즉, 도 7b에서 펄스 신호)를 제 2 AND 게이트(402)의 입력단(41)으로 출력한다. 즉, 미분기(202)는 전류 검출기 신호(VCS)의 급강하 시간을 검출하는데 사용된다. 비교기(302)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)와 기설정된 전류 신호값에 해당하는 기설정 전류 신호(VP)를 비교한 후 비교 신호(VC)를 출력한다. 제 1 NOT 게이트(304)는 비교 신호(VC)를 수신하고 임계 전류 신호(Vth)를 제 2 AND 게이트(402)의 입력단(42)으로 출력한다. 전류 검출기 신호(VCS)가 기설정 전류 신호(VP)보다 큰 경우, 임계 전류 신호(Vth)는 하이레벨(high level)에 있다. 임계 전류 신호(Vth)가 하이레벨에 있고 미분기(202)가 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(402)의 출력단(43)은 제 1 RS 플립플롭(404)의 세트단(S)에 하이레벨을 출력하므로, 제 1 RS 플립플롭(404)의 출력단(Q)은 하이레벨을 출력하며, 제 2 RS 플립플롭(406)의 출력단(Q')은 로우레벨(low level)을 출력한다. 제 1 RS 플립플롭(404)의 출력단(Q)은 고레벨을 출력하고, 제 2 RS 플립플롭(406)의 출력단(Q')은 로우레벨을 출력할 때, 스위치 소자(410)가 작동되므로, 전압 분배기(412)는 대응하는 기준 전류 신호(VIref _2)를 출력한다.
도 5a 및 도 8a 내지 도 8d를 참조하면, 도 8a 내지 도 8d는 TRIAC의 유지-전류값이 기설정된 전류 신호값보다 작은 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vth) 및 기준 전류 신호(VI _ ref) 각각의 시간-시퀀스 오실로그램이다. 전류 강하(즉, 도 8a에서 포인트(Y'))를 감지할 때, 미분기(202)는 센스 신호(Vcd)(즉, 도 8b에서 펄스 신호)를 제 2 AND 게이트(402)의 입력단(41)으로 출력한다. 즉, 미분기(202)는 전류 검출기 신호(VCS)의 급강하 시간을 검출하는데 사용된다. 비교기(302)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)와 기설정 전류 신호(VP)를 비교한 후 비교 신호(VC)를 출력한다. 제 1 NOT 게이트(304)는 비교 신호(VC)를 수신하고 임계 전류 신호(Vth)를 제 2 AND 게이트(402)의 입력단(42)으로 출력한다. 전류 검출기 신호(VCS)가 기설정 전류 신호(VP)보다 작은 경우, 임계 전류 신호(Vth)는 로우레벨에 있다. 임계 전류 신호(Vth)가 로우레벨에 있고 미분기(202)가 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(402)의 출력단(43)은 제 1 RS 플립플롭(404)의 세트단(S)에 로우레벨을 출력하므로, 제 1 RS 플립플롭(404)의 출력단(Q)은 로우레벨을 출력하며, 제 2 RS 플립플롭(406)의 출력단(Q')은 하이레벨을 출력한다. 제 1 RS 플립플롭(404)의 출력단(Q)은 로우레벨을 출력하고, 제 2 RS 플립플롭(406)의 출력단(Q')은 하이레벨을 출력할 때, 스위치 소자(408)가 작동되므로, 전압 분배기(412)는 대응하는 기준 전류 신호(VIref _1)를 출력한다.
전류 검출기 신호(VCS)의 급강하 시간은 입력 전류(IIN)가 TRIAC의 턴오프를 야기하는 유지-전류값(IH)보다 더 작을 때의 순간이다. 따라서, 기준 전압 선택 회로(400)에 의해 출력되는 기준 전류 신호(VIref)(즉, VIref _1 또는 VIref _2)를 TRIAC(22)의 유지-전류값(IH)에 해당하는 값으로 설정함으로써, TRIAC(22)이 정상적으로 동작하도록 하기 위해 블리더 회로(28)가 기준 전류 신호(VIref) 및 전류 검출기 신호(VCS)에 따라 TRIAC(22)을 통해 흐르는 입력 전류(IIN)가 유지-전류값(IH) 이상이 되도록 제어할 수 있다.
제 1 실시예에서, 제 2 센서 모듈(300)은 단지 단일의 기설정 전류 신호를 제공할 수 있으므로, 자동-선택 유지 전류 회로(100)는 두 타입의 기준 전류 신호(VIref)를 제공할 수 있다. 그러나, 어느 실시예에서는 자동-선택 유지 전류 회로(100)가 2 이상의 타입의 기준 전류 신호(VIref)를 제공할 수 있다면, 자동-선택 유지 전류 회로(100)가 2 이상의 타입의 기준 전류 신호(VIref)를 제공할 수 있다. 다음의 제 2 실시예에서는 자동-선택 유지 전류 회로(100)가 4개 타입의 기준 전류 신호(VIref)를 제공하는 것을 예로서 취한다. 그러나, 제 2 실시예는 본 명세서를 제한하려는 의도는 아니다. 다른 실시예에서, 자동-선택 유지 전류 회로(100)가 3개 타입 또는 4 이상의 타입의 기준 전류 신호(VIref)를 제공할 수 있다
도 9는 본 명세서의 제 2 실시예에 따른 자동-선택 유지 전류 회로의 개략적인 회로 구조도이다. 이 실시예에서, 제 2 센서 모듈(300)은 비교기(330), 비교기(331), 비교기(332), 제 1 NOT 게이트(333), 제 1 NOT 게이트(334), 제 1 NOT 게이트(335), 제 1 AND 게이트(336) 및 제 1 AND 게이트(337)를 포함한다. 비교기(330), 비교기(331) 및 비교기(332)는 각각 전류 센서(24)에 의해 출력된 전류 검출기 신호(VCS)를 수신한다. 제 1 NOT 게이트(333)의 입력단은 비교기(330)의 출력단에 연결된다. 제 1 NOT 게이트(333)의 출력단은 제 1 AND 게이트(336)의 입력단에 연결된다. 제 1 AND 게이트(336)의 또 다른 입력단은 비교기(331)의 출력단에 연결된다. 제 1 NOT 게이트(334)의 입력단은 비교기(331)의 출력단에 연결된다. 제 1 NOT 게이트(334)의 출력단은 제 1 AND 게이트(337)의 입력단에 연결된다. 제 1 AND 게이트(337)의 또 다른 입력단은 비교기(332)의 출력단에 연결된다. 제 1 NOT 게이트(335)의 입력단은 비교기(332)의 출력단에 연결되고, 제 1 NOT 게이트(335)의 출력단은 기준 전압 선택 회로(400)에 연결된다. 제 1 NOT 게이트(335)의 출력단, 제 1 AND 게이트(336)의 출력단, 제 1 AND 게이트(337)의 출력단은 임계 전류 신호(Vt4), 임계 전류 신호(Vt3), 임계 전류 신호(Vt2)를 각각 기준 전압 선택 회로(400)에 출력한다.
실시예에서, 기준 전압 선택 회로(400)는 제 2 AND 게이트(420), 제 2 AND 게이트(421), 제 2 AND 게이트(422), RS 플립플롭(423), RS 플립플롭(424), RS 플립플롭(425), RS 플립플롭(426), 제 1 OR 게이트(427), 제 1 OR 게이트(428), 스위치 소자(429), 스위치 소자(430), 스위치 소자(431), 스위치 소자(432) 및 전압 분배기(433)를 포함한다. 제 2 AND 게이트(420)의 입력단은 제 1 AND 게이트(336)의 출력단에 연결된다; 제 2 AND 게이트(420)의 또 다른 입력단은 제 1 센서 모듈(200)에 연결된다; 또한 제 2 AND 게이트(420)의 또 다른 입력단은 RS 플립플롭(425)의 출력단(Q03)에 연결된다. 제 2 AND 게이트(420)의 출력단은 RS 플립플롭(424)의 세트단(S2)에 연결된다. 제 2 AND 게이트(421)의 입력단은 제 1 AND 게이트(337)의 출력단에 연결된다; 제 2 AND 게이트(421)의 또 다른 입력단은 제 1 센서 모듈(200)에 연결된다; 또한 제 2 AND 게이트(421)의 또 다른 입력단은 RS 플립플롭(426)의 출력단(Q04)에 연결된다. 제 2 AND 게이트(421)의 출력단은 RS 플립플롭(425)의 세트단(S3)에 연결된다. 제 2 AND 게이트(422)의 입력단은 제 1 NOT 게이트(335)의 출력단에 연결된다; 제 2 AND 게이트(422)의 또 다른 입력단은 제 1 센서 모듈(200)에 연결된다. 제 2 AND 게이트(422)의 출력단은 RS 플립플롭(426)의 세트단(S4)에 연결된다.
제 1 OR 게이트(427)의 입력단은 RS 플립플롭(424)의 출력단(Q2)에 연결된다; 제 1 OR 게이트(427)의 또 다른 입력단은 RS 플립플롭(425)의 출력단(Q3)에 연결된다; 또한 제 1 OR 게이트(427)의 또 다른 입력단은 RS 플립플롭(426)의 출력단(Q4)에 연결된다. 제 1 OR 게이트(427)의 출력단은 RS 플립플롭(427)의 리셋단(R1)에 연결된다. 제 1 OR 게이트(428)의 입력단은 RS 플립플롭(425)의 출력단(Q3)에 연결된다; 제 1 OR 게이트(428)의 또 다른 입력단은 RS 플립플롭(426)의 출력단(Q4)에 연결된다. 제 1 OR 게이트(428)의 출력단은 RS 플립플롭(424)의 리셋단(R2)에 연결된다.
또한, RS 플립플롭(424)의 출력단(Q02)은 RS 플립플롭(423)의 세트단(S1)에 연결된다. RS 플립플롭(426)의 출력단(Q4)은 RS 플립플롭(425)의 리셋단(R3)에 연결된다. RS 플립플롭(426)의 리셋단(R4)은 접지된다. RS 플립플롭(423)의 출력단(Q1)은 스위치 소자(429)를 제어한다; RS 플립플롭(424)의 출력단(Q2)은 스위치 소자(430)를 제어한다; RS 플립플롭(425)의 출력단(Q3)은 스위치 소자(431)를 제어한다; 또한 RS 플립플롭(426)의 출력단(Q4)은 스위치 소자(432)를 제어하므로, 전압 분배기(433)는 대응하는 기준 전류 신호(VIref _1), 기준 전류 신호(VIref _2), 기준 전류 신호(VIref _3) 또는 기준 전류 신호(VIref _4)를 출력한다.
더 상세하게는, 도 9 및 도 10a 내지 도 10f를 참조하면, 도 10a 내지 도 10f는 TRIAC의 유지-전류값이 제 3 기설정 전류 신호값보다 큰 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vt1~Vt4) 및 기준 전류 신호(VIref) 각각의 시간-시퀀스 오실로그램이다. 전류 강하(즉, 도 10a에서 포인트(H))가 제 1 센서 모듈(200)에 의해 감지되는 경우, 제 1 센서 모듈(200)은 센스 신호(Vcd)(즉, 도 10b에서 펄스 신호)를 제 2 AND 게이트(420), 제 2 AND 게이트(421) 및 제 2 AND 게이트(422)로 출력한다. 즉, 제 1 센서 모듈(200)은 전류 검출기 신호(VCS)의 급강하 시간을 검출하는데 사용된다. 비교기(330)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)를 제 1 기설정 전류 신호(Vp1)와 비교한 후 비교 신호(VC1)를 출력한다. 제 1 NOT 게이트(333)는 비교 신호(VC1)를 수신하고 비교 신호(VC1)의 역위상을 제 1 AND 게이트(336)로 출력한다. 비교기(331)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)를 제 2 기설정 전류 신호(Vp2)와 비교한 후 비교 신호(VC2)를 제 1 AND 게이트(336) 및 제 1 NOT 게이트(334)로 출력한다. 제 1 NOT 게이트(334)는 비교 신호(VC2)를 수신하고 비교 신호(VC2)의 역위상을 제 1 AND 게이트(337)로 출력한다. 비교기(332)는 전류 검출기 신호(VCS)를 수신하고 전류 검출기 신호(VCS)를 제 3 기설정 전류 신호(Vp3)와 비교한 후 비교 신호(VC3)를 제 1 AND 게이트(337) 및 제 1 NOT 게이트(335)로 출력한다. 제 1 NOT 게이트(335)는 비교 신호(VC3)를 수신하고 임계 전류 신호(Vt4)를 제 2 AND 게이트(422)로 출력한다. 제 1 AND 게이트(336)는 비교 신호(VC1) 및 비교 신호(VC2)의 역위상에 따라 임계 전류 신호(Vt2)를 제 2 AND 게이트(420)로 출력한다. 제 1 AND 게이트(337)는 비교 신호(VC2) 및 비교 신호(VC3)의 역위상에 따라 임계 전류 신호(Vt3)를 제 2 AND 게이트(421)로 출력한다. 제 3 기설정 전류 신호(Vp3)는 제 2 기설정 전류 신호(Vp2)보다 크며, 제 2 기설정 전류 신호(Vp2)는 제 1 기설정 전류 신호(Vp1)보다 크다.
전류 검출기 신호(VCS)가 제 3 기설정 전류 신호(Vp3)보다 큰 경우, 임계 전류 신호(Vt4)는 하이레벨에 있다. 임계 전류 신호(Vt4)가 하이레벨에 있고 제 1 센서 모듈(200)이 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(422)는 RS 플립플롭(426)의 세트단(S4)으로 하이레벨을 출력하므로, RS 플립플롭(426)의 출력단(Q4)은 하이레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력한다. RS 플립플롭(426)의 출력단(Q4)은 하이레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력하기 때문에, 스위치 소자(432)가 작동되므로, 전압 분배기(433)는 대응하는 기준 전류 신호(VIref _4)를 출력한다.
도 9 및 도 11a 내지 도 11f를 참조하면, 도 11a 내지 도 11f는 TRIAC의 유지-전류값이 제 2 기설정 전류 신호 및 제 3 기설정 전류 신호 사이에 있는 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vt1~Vt4) 및 기준 전류 신호(VIref) 각각의 시간-시퀀스 오실로그램이다. 전류 검출기 신호(VCS)가 제 2 기설정 전류 신호(Vp2)보다 크고 제 3 기설정 전류 신호(Vp3)보다 작은 경우, 임계 전류 신호(Vt4)는 로우레벨에 있고, 임계 전류 신호(Vt3)는 하이레벨에 있다. 임계 전류 신호(Vt3)가 하이레벨에 있고 제 1 센서 모듈(200)이 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(422)는 RS 플립플롭(426)의 세트단(S4)으로 로우레벨을 출력하므로, RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 하이레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력한다. RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 하이레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력하기 때문에, 스위치 소자(431)가 작동되므로, 전압 분배기(433)는 대응하는 기준 전류 신호(VIref _3)를 출력한다.
도 9 및 도 12a 내지 도 12f를 참조하면, 도 12a 내지 도 12f는 TRIAC의 유지-전류값이 제 1 기설정 전류 신호 및 제 2 기설정 전류 신호 사이에 있는 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vt1~Vt4) 및 기준 전류 신호(VIref) 각각의 시간-시퀀스 오실로그램이다. 전류 검출기 신호(VCS)가 제 1 기설정 전류 신호(Vp1)와 제 2 기설정 전류 신호(Vp2) 사이에 있는 경우, 임계 전류 신호(Vt4)는 로우레벨에 있고, 임계 전류 신호(Vt3)는 로우레벨에 있으며, 임계 전류 신호(Vt2)는 하이레벨에 있다. 임계 전류 신호(Vt2)가 하이레벨에 있고 제 1 센서 모듈(200)이 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(422)는 RS 플립플롭(426)의 세트단(S4)으로 로우레벨을 출력하므로, RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 하이레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력한다. RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 하이레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 로우레벨을 출력하기 때문에, 스위치 소자(430)가 작동되므로, 전압 분배기(433)는 대응하는 기준 전류 신호(VIref _2)를 출력한다.
도 9 및 도 13a 내지 도 13f를 참조하면, 도 13a 내지 도 13f는 TRIAC의 유지-전류값이 제 1 기설정 전류 신호보다 더 작은 경우에 전류 검출기 신호(VCS), 센스 신호(Vcd), 임계 전류 신호(Vt1~Vt4) 및 기준 전류 신호(VIref) 각각의 시간-시퀀스 오실로그램이다. 전류 검출기 신호(VCS)가 제 1 기설정 전류 신호(Vp1)보다 더 작은 경우, 임계 전류 신호(Vt4)는 로우레벨에 있고, 임계 전류 신호(Vt3)는 로우레벨에 있으며, 임계 전류 신호(Vt2)는 로우레벨에 있다. 임계 전류 신호(Vt2)가 로우레벨에 있고 제 1 센서 모듈(200)이 센스 신호(Vcd)를 출력하는 경우, 제 2 AND 게이트(422)는 RS 플립플롭(426)의 세트단(S4)으로 로우레벨을 출력하므로, RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 하이레벨을 출력한다. RS 플립플롭(426)의 출력단(Q4)은 로우레벨을 출력하고, RS 플립플롭(425)의 출력단(Q3)은 로우레벨을 출력하며, RS 플립플롭(424)의 출력단(Q2)은 로우레벨을 출력하고, RS 플립플롭(423)의 출력단(Q1)은 하이레벨을 출력하기 때문에, 스위치 소자(429)가 작동되므로, 전압 분배기(433)는 대응하는 기준 전류 신호(VIref _1)를 출력한다.
또한, 제 2 센서 모듈에 포함된 비교기의 수를 줄이기 위해, 카운터, 디코더 및 기설정 임계 전압 선택 회로의 설계가 동일한 효과를 달성하는데 사용될 수 있다. 상세하게는, 참조사항이 하기의 제 3 실시예 및 제 4 실시예의 설명에서 행해질 수 있다.
도 14를 참조하면, 도 14는 본 명세서의 제 3 실시예에 따른 자동-선택 유지 전류 회로의 개략적인 회로 구조도이다. 이 실시예에서, 제 1 센서 모듈(200) 및 기준 전압 선택 회로(400)는 제 1 실시예의 경우와 동일하며, 제 2 센서 모듈(300)은 비교기(350), 카운터(360), 디코더(370) 및 기설정 임계 전압 선택 회로(380)를 포함한다. 비교기(350)는 전류 검출기 신호(VCS)를 수신하고, 전류 검출기 신호(VCS)와 임계 전류 신호(Vth)(즉, 임계 전류 신호(Vt2)가 임계 전류 신호(Vt1)보다 큰 경우 임계 전류 신호(Vt1) 또는 임계 전류 신호(Vt2))를 비교한 후 비교 신호(VC)를 출력한다. 카운터(360)는 사이클 카운트(cycle count)를 수행하고 비교 신호(VC)를 수신하여 실시간으로 카운트 값을 출력한다. 디코더(370)는 카운터(360)로부터 연속적으로 카운트 값을 수신하고 상태 신호(이 실시예에서, 상태 신호는 제 2 NOT 게이트(372)의 출력단(Qnb)의 출력이다)를 출력한다.
기설정 임계 전압 선택 회로(380)는 연속적으로 디코더(370)에 의해 출력된 상태 신호를 수신하고 임계 전류 신호(Vth)를 출력한다. 또한, 카운터(360)는 T 플립플롭(362)을 포함한다. 그러나, 이 실시예가 본 명세서를 제한하려는 의도는 아니다; 즉, 카운터(360)는 또한 D 플립플롭을 포함할 수 있다. T 플립플롭(362)의 클럭단(CLK)은 비교기(350)의 출력단에 연결된다. T 플립플롭(362)의 입력단(Tn)은 하이레벨에 있는 전압(VG)에 연결된다. 디코더(370)는 제 2 NOT 게이트(372)를 포함한다. 제 2 NOT 게이트(372)의 입력단은 카운터(360)에 연결되며, 제 2 NOT 게이트(372)의 출력단(Qnb)은 기설정 임계 전압 선택 회로(380)에 연결된다. 기설정 임계 전압 선택 회로(380)는 전압 분배 유닛(382), 스위치 소자(384) 및 스위치 소자(386)를 포함한다. 카운터(360)의 출력단(즉, T 플립플롭(362)의 출력단(Qn)) 및 제 2 NOT 게이트(372)의 출력단(Qnb)은 스위치 소자(384) 및 스위치 소자(386)를 각각 제어하므로, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vth)를 출력한다.
도 14를 참조하면, 임계 전류 신호가 Vth로 기설정되고, T 플립플롭(362)의 출력단(Qn)이 로우레벨로 기설정되며, 제 2 NOT 게이트(372)의 출력단(Qnb)이 하이레벨로 기설정되어, 스위치 소자(386)가 작동되고 스위치 소자(384)가 개방된다고 가정된다. 그 후에, 비교기(350)는 전류 검출기 신호(VCS)를 수신하고, 전류 검출기 신호(VCS)와 임계 전류 신호(Vt2)를 비교한 후 비교 신호(VC)를 출력한다. 비교 신호(VC)가 하이레벨(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt2)보다 더 작음)에 있는 경우, T 플립플롭(362)의 출력단(Qn)이 하이레벨에 있으며, 제 2 NOT 게이트(372)의 출력단(Qnb)이 로우레벨에 있으므로, 스위치 소자(384)가 작동되고, 스위치 소자(386)는 개방되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt1)를 출력한다. 비교 신호(VC)가 로우레벨(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt1)보다 더 큼)에 있는 경우, T 플립플롭(362)의 출력단(Qn)이 로우레벨(즉, 상태 신호(Qn)는 로우레벨에 있음)에 있으며, 제 2 NOT 게이트(372)의 출력단(Qnb)이 하이레벨에 있으므로, 스위치 소자(386)가 작동되고, 스위치 소자(384)는 개방되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt2)를 출력한다. 따라서, 스위치 소자(384)와 스위치 소자(386)는 차례로 작동될 수 있다.
제 3 실시예에서, 제 2 센서 모듈(300)은 두 타입의 임계 전류 신호를 포함한다. 그러나, 제 2 센서 모듈(300)은 또한 2 이상의 타입의 임계 전류 신호를 포함할 수 있다. 하기의 제 4 실시예에서는, 자동-선택 유지 전류 회로(100)가 4개의 타입의 임계 전류 신호를 제공하는 것이 예로서 인용된다. 제 4 실시예가 본 명세서를 제한하려는 의도는 아니다. 따라서, 자동-선택 유지 전류 회로(100)의 실시예들은 또한 3개 타입 또는 4 이상의 타입의 기준 전류 신호를 제공할 수 있다.
도 15a 및 도 15b를 참조하면, 도 15a 및 도 15b는 각각 본 명세서의 제 4 실시예에 따른 자동-선택 유지 전류 회로의 비교기, 카운터, 디코더 및 기설정 임계 전압 선택 회로의 개략적인 회로 구조도이다. 이 실시예에서, 제 1 센서 모듈(200) 및 기준 전압 선택 회로(400)는 제 2 실시예의 것과 동일하며, 제 2 센서 모듈(300)은 비교기(350), 카운터(360), 디코더(370) 및 기설정 임계 전압 선택 회로(380)를 포함한다. 비교기(350)는 전류 검출기 신호(VCS)를 수신하고, 전류 검출기 신호(VCS)와 임계 전류 신호(Vth)를 비교한 후 비교 신호(VC)를 출력한다. 카운터(360)는 사이클 카운트를 수행하고, 실시간으로 카운트 값(CO)을 출력하기 위해 비교 신호(VC)를 수신한다. 디코더(370)는 연속적으로 카운트 값(CO)을 수신하며 상태 신호를 출력한다(이 실시예에서 상태 신호는 Vb1, Vb2, Vb3 또는 Vb4 이다). 기설정 임계 전압 선택 회로(380)는 연속적으로 상태 신호를 수신하고 임계 전류 신호(Vth)를 출력한다(즉, 임계 전류 신호(Vt4)는 임계 전류 신호(Vt3)보다 크고, 임계 전류 신호(Vt3)는 임계 전류 신호(Vt2)보다 크며, 임계 전류 신호(Vt2)는 임계 전류 신호(Vt1)보다 큰, 임계 전류 신호(Vt1), 임계 전류 신호(Vt2), 임계 전류 신호(Vt3)임계 전류 신호(Vt4) 중 하나).
카운터(360)는 T 플립플롭(365) 및 T 플립플롭(366)을 포함한다. T 플립플롭(365)의 클럭단(CLK1)은 비교기(350)의 출력단에 연결된다; T 플립플롭(365)의 출력단(Qn1)은 T 플립플롭(365)의 클럭단(CLK2)에 연결되며, T 플립플롭(365)의 입력단(Tn1)과 T 플립플롭(366)의 입력단(Tn2)은 하이레벨에 있는 전압 소스(VG)에 연결된다.
디코더(370)는 제 2 NOT 게이트(374), 제 2 NOT 게이트(375), 제 3 AND 게이트(376), 제 3 AND 게이트(377), 제 3 AND 게이트(378) 및 제 3 AND 게이트(379)를 포함한다. 제 2 NOT 게이트(374)의 입력단은 T 플립플롭(365)의 출력단(Q1)에 연결되며, 제 2 NOT 게이트(374)의 출력단(Q1b)은 제 3 AND 게이트(378)의 입력단 및 제 3 AND 게이트(379)의 입력단에 연결된다. 제 2 NOT 게이트(375)의 입력단은 T 플립플롭(366)의 출력단(Q2)에 연결되며, 제 2 NOT 게이트(375)의 출력단(Q2b)은 제 3 AND 게이트(377)의 입력단 및 제 3 AND 게이트(379)의 입력단에 연결된다. T 플립플롭(365)의 출력단(Q1)은 제 3 AND 게이트(376)의 입력단 및 제 3 AND 게이트(377)의 입력단에 연결된다. T 플립플롭(366)의 출력단(Q2)은 제 3 AND 게이트(376)의 입력단 및 제 3 AND 게이트(378)의 입력단에 연결된다. 기설정 임계 전압 선택 회로(380)는 전압 분배 유닛(75), 스위치 소자(76), 스위치 소자(77), 스위치 소자(78) 및 스위치 소자(79)를 포함한다. 제 3 AND 게이트(376)의 출력단, 제 3 AND 게이트(377)의 출력단, 제 3 AND 게이트(378)의 출력단 및 제 3 AND 게이트(379)의 출력단은 각각 전압 분배 유닛(75), 스위치 소자(76), 스위치 소자(77), 스위치 소자(78) 및 스위치 소자(79)를 제어하는데, 제 3 AND 게이트(376)의 출력단은 상태 신호(Vb4)를 출력하는데 사용되고, 제 3 AND 게이트(377)의 출력단은 상태 신호(Vb3)를 출력하는데 사용되며, 제 3 AND 게이트(378)의 출력단은 상태 신호(Vb2)를 출력하는데 사용되고, 제 3 AND 게이트(379)의 출력단은 상태 신호(Vb1)를 출력하는데 사용된다.
임계 전류 신호가 Vt4로 기설정되고, T 플립플롭(365)의 출력단(Q1)이 로우레벨로 기설정되며, T 플립플롭의 출력단(Q2)이 로우레벨로 기설정되어, 스위치 소자(79)가 작동된다고 가정된다. 그 후에, 비교기(350)는 전류 검출기 신호(VCS)를 수신하고, 전류 검출기 신호(VCS)와 임계 전류 신호(Vt4)를 비교한 후 비교 신호(VC)를 출력한다. 그 다음, 비교 신호(VC)가 하이레벨에 있는 경우(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt4)보다 작음), T 플립플롭(365)의 출력단(Q1)은 하이레벨에 있고, T 플립플롭(366)의 출력단(Q2)은 로우레벨에 있으므로, 스위치 소자(78)는 작동되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt3)를 출력한다. 그 다음, 비교 신호(VC)가 하이레벨에 있는 경우(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt3)보다 작음), T 플립플롭(365)의 출력단(Q1)은 로우레벨에 있고, T 플립플롭(366)의 출력단(Q2)은 하이레벨에 있으므로, 스위치 소자(77)는 작동되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt2)를 출력한다. 그 다음, 비교 신호(VC)가 하이레벨에 있는 경우(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt2)보다 작음), T 플립플롭(365)의 출력단(Q1)은 하이레벨에 있고, T 플립플롭(366)의 출력단(Q2)은 하이레벨에 있으므로, 스위치 소자(76)는 작동되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt1)를 출력한다. 그 다음, 비교 신호(VC)가 하이레벨에 있는 경우(즉, 전류 검출기 신호(VCS)가 임계 전류 신호(Vt1)보다 큼), T 플립플롭(365)의 출력단(Q1)은 로우레벨에 있고, T 플립플롭(366)의 출력단(Q2)은 로우레벨에 있으므로, 스위치 소자(79)는 작동되며, 전압 분배 유닛(382)은 대응하는 임계 전류 신호(Vt4)를 출력한다. 따라서, 스위치 소자(76), 스위치 소자(77), 스위치 소자(78) 및 스위치 소자(79)는 차례로 작동될 수 있다.
본 명세서에 따른 자동-선택 유지 전류 회로는 임의의 타입의 컨버터에 적용가능하다. 제 1 센서에 의해 출력된 센스 신호 및 제 2 센서 모듈에 의해 출력된 임계 전류 신호를 통해, 기준 전압 선택 회로는 대응하는 기준 전류 신호를 블리더 회로로 출력하기 위해 TRIAC의 유지-전류값 범위를 얻으므로, 블리더 회로는 TRIAC의 정상 동작을 유지하도록 펄스 변조 신호를 동적으로 조절한다. 제 2 센서 모듈에 포함되는 비교기의 수를 줄이기 위해, 제 2 센서 모듈은 카운터, 디코더 및 기설정 임계 전압 선택 회로의 설계를 통해 임계 전류 신호를 출력할 수 있다.

Claims (10)

  1. 컨버터의 1차 측으로 입력되는 입력 전압은 교류용 트라이오드(TRIAC)에 의해 조절되며, 상기 1차 측은 블리더(bleeder) 회로를 지니고, TRIAC은 유지-전류값을 갖으며, 상기 블리더 회로는 전류 검출기 신호 및 기준 전류 신호에 따라 TRIAC을 통해 흐르는 입력 전류를 유지-전류값 이상으로 만들고, 상기 전류 검출기 신호는 입력 전류에 해당하는, 컨버터에 적용가능한 자동-선택 유지 전류 회로로서,
    센스 신호(Vcd)를 출력하기 위해 전류 검출기 신호의 전류 강하 시간 또는 입력 전압의 전압 강하 시간을 검출하는 데 사용되는 제 1 센서 모듈(전류 강하 검출기);
    유지-전류값의 전류값 범위를 판단하는데 사용되는 임계 전류 신호(Vth)를 출력하기 위해 전류 검출기 신호를 수신하는데 사용되는 제 2 센서 모듈(전류 범위 검출기); 및
    블리더 회로가 입력 전류를 유지-전류값 이상으로 유지하도록 하기 위해, 센스 신호 및 임계 전류 신호를 따라 블리더 회로로 상기 기준 전류 신호를 출력하는데 사용되는 기준 전압 선택 회로를 포함하는 자동-선택 유지 전류 회로.
  2. 제 1 항에 있어서,
    상기 제 1 센서 모듈은 미분기를 포함하며, 상기 미분기는 센스 신호를 출력하기 위해 전류 강하 시간 또는 전압 강하 시간을 검출하는 자동-선택 유지 전류 회로.
  3. 제 1 항에 있어서,
    상기 제 2 센서 모듈은 비교기 및 제 1 NOT 게이트를 포함하며, 상기 비교기는 전류 검출기 신호를 수신하고 상기 전류 검출기 신호를 기설정된 전류 신호와 비교한 후 비교 신호를 출력하며, 상기 제 1 NOT 게이트는 상기 비교 신호를 수신하고 임계 전류 신호를 출력하는 자동-선택 유지 전류 회로.
  4. 제 3 항에 있어서,
    상기 기준 전압 선택 회로는 제 2 AND 게이트, 제 1 리셋-세트(RS) 플립플롭(flip-flop), 제 2 RS 플립플롭, 두 개의 스위치 소자 및 전압 분배기를 포함하며, 상기 제 2 AND 게이트의 두 개의 입력단은 각각 제 1 센서 모듈 및 제 2 센서 모듈에 연결되고, 상기 제 2 AND 게이트의 출력단은 상기 제 1 RS 플립플롭의 세트단(set end)에 연결되며, 상기 제 1 RS 플립플롭의 출력단은 상기 제 2 RS 플립플롭의 리셋단(reset end)에 연결되고, 상기 전압 분배기가 대응하는 기준 전류 신호를 출력하도록 하기 위해 상기 제 2 RS 플립플롭의 출력단과 상기 제 1 RS 플립플롭의 출력단이 각각의 스위치 소자를 각각 제어하는 자동-선택 유지 전류 회로.
  5. 제 1 항에 있어서,
    상기 제 2 센서 모듈은 (N+1)개의 비교기, (N+1)개의 제 1 NOT 게이트 및 N개의 제 1 AND 게이트를 포함하며, 각각의 제 1 NOT 게이트의 입력단은 각각의 비교기의 출력단에 각각 연결되고, K번째 제 1 NOT 게이트의 출력단은 K번째 제 1 AND 게이트의 입력단에 각각 연결되며, K번째 제 1 AND 게이트의 또 다른 입력단은 (K+1)번째 비교기의 출력단에 연결되고, (K+1)번째 제 1 NOT 게이트의 출력단과 각각의 제 1 AND 게이트의 출력단은 임계 전류 신호를 출력하며, N은 양의 정수이고 1≤K≤N인 자동-선택 유지 전류 회로.
  6. 제 5 항에 있어서,
    상기 기준 전압 선택 회로는 (N+1)개의 제 2 AND 게이트, (N+2)개의 RS 플립플롭, 제 1 OR 게이트, (N+2)개의 스위치 소자 및 전압 분배기를 포함하며, K번째 제 2 AND 게이트의 두 입력단은 K번째 제 1 AND 게이트 및 제 1 센서 모듈의 출력단에 각각 연결되고, (K+1)번째 제 2 AND 게이트의 두 입력단은 (K+1)번째 제 1 AND 게이트 및 제 1 센서 모듈의 출력단에 각각 연결되며, K번째 제 2 AND 게이트의 출력단은 (K+1)번째 RS 플립플롭의 세트단에 연결되고, 2번째 RS 플립플롭 내지 (K+2)번째 RS 플립플롭 각각의 출력단은 제 1 OR 게이트의 입력단에 연결되며, 제 1 OR 게이트의 출력단은 1번째 RS 플립플롭의 리셋단에 연결되고, 상기 전압 분배기가 대응하는 기준 전류 신호를 출력하도록 하기 위해 (N+2)개의 RS 플립플롭의 출력단은 (N+2)개의 스위치 소자를 각각 제어하는 자동-선택 유지 전류 회로.
  7. 제 1 항에 있어서,
    상기 제 2 센서 모듈은:
    전류 검출기 신호를 수신하고, 상기 전류 검출기 신호를 임계 전류 신호와 비교한 후 비교 신호를 출력하는데 사용되는 비교기;
    사이클 카운트(cycle count)를 수행하고, 실시간으로 카운트 값을 출력하기 위해 비교 신호를 수신하는데 사용되는 카운터;
    상태 신호를 출력하기 위해 상기 카운트 값을 연속적으로 수신하는데 사용되는 디코더; 및
    임계 전류 신호를 출력하기 위해 상기 상태 신호를 연속적으로 수신하는데 사용되는 기설정 임계 전압 선택 회로를 포함하는 자동-선택 유지 전류 회로.
  8. 제 7 항에 있어서,
    상기 카운터는 T 플립플롭을 포함하며, 상기 T 플립플롭의 클럭단(clock end)은 상기 비교기의 출력단에 연결되는 자동-선택 유지 전류 회로.
  9. 제 8 항에 있어서,
    상기 디코더는 제 2 NOT 게이트를 포함하며, 상기 제 2 NOT 게이트의 입력단은 상기 카운터에 연결되고, 상기 제 2 NOT 게이트의 출력단은 상기 기설정 임계 전압 선택 회로에 연결되는 자동-선택 유지 전류 회로.
  10. 제 9 항에 있어서,
    상기 기설정 임계 전압 선택 회로는 전압 분배 유닛 및 2개의 스위치 소자를 포함하며, 상기 전압 분배 유닛은 대응하는 임계 전류 신호를 출력하도록 하기 위해 상기 카운터의 출력단과 상기 제 2 NOT 게이트의 출력단은 각각의 스위치 소자를 각각 제어하는 자동-선택 유지 전류 회로.
KR1020120020901A 2011-07-06 2012-02-29 자동-선택 유지 전류 회로 KR101351448B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW100123920 2011-07-06
TW100123920A TWI441428B (zh) 2011-07-06 2011-07-06 自選維持電流電路

Publications (2)

Publication Number Publication Date
KR20130006271A KR20130006271A (ko) 2013-01-16
KR101351448B1 true KR101351448B1 (ko) 2014-01-14

Family

ID=45656375

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120020901A KR101351448B1 (ko) 2011-07-06 2012-02-29 자동-선택 유지 전류 회로

Country Status (6)

Country Link
US (1) US8575901B2 (ko)
EP (1) EP2544512B1 (ko)
JP (1) JP5301003B2 (ko)
KR (1) KR101351448B1 (ko)
CN (1) CN102869146B (ko)
TW (1) TWI441428B (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8581503B1 (en) * 2012-05-02 2013-11-12 Semiconductor Components Industries, Llc Method of forming an LED control circuit and structure therefor
US8847498B2 (en) * 2012-05-16 2014-09-30 Technical Consumer Products, Inc. Resonant damping circuit for triac dimmable
CN103516188A (zh) * 2012-06-21 2014-01-15 快捷韩国半导体有限公司 有源泄放器、有源泄放方法及应用有源泄放器的电源设备
CN103024994B (zh) 2012-11-12 2016-06-01 昂宝电子(上海)有限公司 使用triac调光器的调光控制系统和方法
US9173258B2 (en) * 2013-03-14 2015-10-27 Cree, Inc. Lighting apparatus including a current bleeder module for sinking current during dimming of the lighting apparatus and methods of operating the same
TW201446072A (zh) * 2013-05-24 2014-12-01 Lextar Electronics Corp 應用電路及其控制方法
CN105340363B (zh) * 2013-06-27 2018-05-11 飞利浦照明控股有限公司 泄放器电路、调光器、电器以及调光方法
CN103826362B (zh) * 2014-01-28 2016-03-16 杰华特微电子(杭州)有限公司 一种led驱动电路及其控制方法
US9912234B2 (en) * 2014-03-24 2018-03-06 Intersil Americas LLC Systems and methods for mitigation of resistor nonlinearity errors in single or multiphase switching voltage regulators employing inductor DCR current sensing
US9162153B1 (en) * 2014-04-23 2015-10-20 Innovation First, Inc. Toy vehicle with an adjustable DC-DC switch
US9402293B2 (en) * 2014-04-24 2016-07-26 Power Integrations, Inc. Multi-bleeder mode control for improved LED driver performance
CN103957634B (zh) 2014-04-25 2017-07-07 广州昂宝电子有限公司 照明系统及其控制方法
US9484814B2 (en) * 2014-11-07 2016-11-01 Power Integrations, Inc. Power converter controller with analog controlled variable current circuit
US9692298B2 (en) * 2014-11-07 2017-06-27 Power Integrations, Inc. Power converter controller with input current slope adjustment
KR102453820B1 (ko) 2015-08-21 2022-10-17 서울반도체 주식회사 발광소자 구동회로 및 조명장치
US10733944B2 (en) * 2016-02-19 2020-08-04 Signify Holding B.V. Configurable modes for lighting systems
CN107645804A (zh) 2017-07-10 2018-01-30 昂宝电子(上海)有限公司 用于led开关控制的系统
CN107682953A (zh) 2017-09-14 2018-02-09 昂宝电子(上海)有限公司 Led照明系统及其控制方法
CN107995730B (zh) 2017-11-30 2020-01-07 昂宝电子(上海)有限公司 用于与triac调光器有关的基于阶段的控制的系统和方法
CN108200685B (zh) 2017-12-28 2020-01-07 昂宝电子(上海)有限公司 用于可控硅开关控制的led照明系统
GB2591200B (en) * 2018-11-12 2022-07-27 Tridonic Gmbh & Co Kg Power supply circuit, controlling method and lighting driver
CN109922564B (zh) 2019-02-19 2023-08-29 昂宝电子(上海)有限公司 用于triac驱动的电压转换系统和方法
CN110165649A (zh) * 2019-05-17 2019-08-23 广州致远电子有限公司 电源输出泄放电路及电源系统
CN110493913B (zh) * 2019-08-06 2022-02-01 昂宝电子(上海)有限公司 用于可控硅调光的led照明系统的控制系统和方法
CN110831295B (zh) 2019-11-20 2022-02-25 昂宝电子(上海)有限公司 用于可调光led照明系统的调光控制方法和系统
CN110831289B (zh) 2019-12-19 2022-02-15 昂宝电子(上海)有限公司 Led驱动电路及其操作方法和供电控制模块
CN111031635B (zh) 2019-12-27 2021-11-30 昂宝电子(上海)有限公司 用于led照明系统的调光系统及方法
CN111432526B (zh) 2020-04-13 2023-02-21 昂宝电子(上海)有限公司 用于led照明系统的功率因子优化的控制系统和方法
US11539351B1 (en) * 2021-06-17 2022-12-27 Nxp B.V. Mode detector for DC-DC converters

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11196529A (ja) * 1997-12-26 1999-07-21 Toshiba Corp 電源装置
US7872427B2 (en) 2004-05-19 2011-01-18 Goeken Group Corp. Dimming circuit for LED lighting device with means for holding TRIAC in conduction
WO2011013060A2 (en) 2009-07-27 2011-02-03 Koninklijke Philips Electronics N.V. Bleeder circuit
JP2011090990A (ja) 2009-10-26 2011-05-06 Sharp Corp Led駆動回路、led照明灯具、led照明機器、及びled照明システム

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5672366A (en) * 1979-11-19 1981-06-16 Mitsubishi Electric Corp Measuring device of holding current of thyristor
GB8414451D0 (en) * 1984-06-06 1984-07-11 Motorola Inc Crt control circuit
JP3120183B2 (ja) * 1991-05-13 2000-12-25 株式会社日立製作所 サイリスタ変換器の制御装置および電力変換器の制御装置
US7304439B2 (en) * 2001-09-06 2007-12-04 E. Energy Technology Limited Phase-controlled dimmable electronic ballasts for fluorescent lamps with very wide dimming range
JP4569369B2 (ja) * 2005-04-27 2010-10-27 住友電気工業株式会社 光受信器
JP4972536B2 (ja) * 2007-12-25 2012-07-11 パナソニック株式会社 調光装置
JP4864994B2 (ja) 2009-03-06 2012-02-01 シャープ株式会社 Led駆動回路、led照明灯具、led照明機器、及びled照明システム
CN101646289A (zh) * 2009-06-29 2010-02-10 潘忠浩 调光调速控制电路及控制方法
JP5495009B2 (ja) * 2009-07-14 2014-05-21 ミネベア株式会社 照明装置
US8283875B2 (en) * 2009-10-26 2012-10-09 Light-Based Technologies Incorporated Holding current circuits for phase-cut power control
US20120274216A1 (en) * 2009-10-30 2012-11-01 Koninklijke Philips Electronics, N.V. Selectively activated rapid start/bleeder circuit for solid state lighting system
US8294379B2 (en) * 2009-11-10 2012-10-23 Green Mark Technology Inc. Dimmable LED lamp and dimmable LED lighting apparatus
US9220133B2 (en) 2009-11-20 2015-12-22 Lutron Electronics Co., Inc. Controllable-load circuit for use with a load control device
US8508147B2 (en) * 2010-06-01 2013-08-13 United Power Research Technology Corp. Dimmer circuit applicable for LED device and control method thereof
US8111017B2 (en) * 2010-07-12 2012-02-07 O2Micro, Inc Circuits and methods for controlling dimming of a light source
CN101916547B (zh) * 2010-07-14 2012-10-17 成都芯源系统有限公司 驱动多个发光元件的驱动器以及显示设备
JP5708371B2 (ja) * 2010-10-28 2015-04-30 ミツミ電機株式会社 照明用電源装置および保持電流の制御方法
US8497637B2 (en) * 2011-04-13 2013-07-30 Gang Gary Liu Constant voltage dimmable LED driver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11196529A (ja) * 1997-12-26 1999-07-21 Toshiba Corp 電源装置
US7872427B2 (en) 2004-05-19 2011-01-18 Goeken Group Corp. Dimming circuit for LED lighting device with means for holding TRIAC in conduction
WO2011013060A2 (en) 2009-07-27 2011-02-03 Koninklijke Philips Electronics N.V. Bleeder circuit
JP2011090990A (ja) 2009-10-26 2011-05-06 Sharp Corp Led駆動回路、led照明灯具、led照明機器、及びled照明システム

Also Published As

Publication number Publication date
CN102869146B (zh) 2015-01-14
TW201304368A (zh) 2013-01-16
US20130009616A1 (en) 2013-01-10
TWI441428B (zh) 2014-06-11
EP2544512B1 (en) 2017-02-15
CN102869146A (zh) 2013-01-09
KR20130006271A (ko) 2013-01-16
JP2013016461A (ja) 2013-01-24
EP2544512A1 (en) 2013-01-09
JP5301003B2 (ja) 2013-09-25
US8575901B2 (en) 2013-11-05

Similar Documents

Publication Publication Date Title
KR101351448B1 (ko) 자동-선택 유지 전류 회로
US9119254B2 (en) Light emitting device power supply circuit with dimming function and control circuit thereof
US9713206B2 (en) LED (light-emitting diode) string derived controller power supply
CN102014543B (zh) 驱动光源的驱动电路、方法及控制器
US8710755B2 (en) Light emitting device power supply circuit, and light emitting device driver circuit and control method thereof
CN102655701B (zh) 照明系统
US8669721B2 (en) Solid state light source based lighting device and lighting system
CN103298195B (zh) 照明用电源以及照明器具
CN105309045B (zh) 用于学习调光器特性的系统和方法
US9572220B2 (en) LED lighting apparatus and control circuit thereof
CN106256173A (zh) 用于led驱动器的模拟及数字调光控制
CN104883799B (zh) 用于led驱动的控制方法、控制电路、系统及led灯具
CN106132003A (zh) 双通道led驱动器及其控制方法
US9307606B2 (en) Light emitting device driver circuit and control circuit and control method thereof
EP3058794B1 (en) Drive unit for a lighting element and operating method therefor
US10827584B2 (en) LED control circuits
CN103379711A (zh) Led照明装置
CN106455205A (zh) 双通道led驱动器及其开路保护方法
US9629219B1 (en) Methods and apparatus of incandescent bulb emulator
EP2938162B1 (en) Led circuit and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161220

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171219

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191217

Year of fee payment: 7