KR101343496B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101343496B1
KR101343496B1 KR1020060139123A KR20060139123A KR101343496B1 KR 101343496 B1 KR101343496 B1 KR 101343496B1 KR 1020060139123 A KR1020060139123 A KR 1020060139123A KR 20060139123 A KR20060139123 A KR 20060139123A KR 101343496 B1 KR101343496 B1 KR 101343496B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
scan pulse
data
pulse
scan
Prior art date
Application number
KR1020060139123A
Other languages
English (en)
Other versions
KR20080062934A (ko
Inventor
김홍재
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060139123A priority Critical patent/KR101343496B1/ko
Publication of KR20080062934A publication Critical patent/KR20080062934A/ko
Application granted granted Critical
Publication of KR101343496B1 publication Critical patent/KR101343496B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Abstract

본 발명은 GIP 모델의 버티컬 2 도트 구동방식이 적용되는 액정표시장치에서 차징 특성 차이로 인한 가로선 불량을 개선하는 기술에 관한 것이다. 이러한 본 발명은, 각 게이트라인을 대상으로 스캔펄스를 출력할 때, 홀수번째 게이트라인에 대해서는 매 프레임의 첫 번째 스캔펄스 이전에 스캔펄스 하나를 추가로 출력하는 타이밍 콘트롤러와; 상기 타이밍 콘트롤러에서 출력되는 스캔펄스의 레벨을 소정 레벨로 시프트시키는 레벨 시프터와; 액정패널상에 패키징되어 그 액정 패널의 각 게이트 라인에 스캔펄스를 공급할 때, 상기 레벨 시프터에서 출력되는 스캔펄스에 따라 홀수번째 게이트라인에는 매 프레임의 첫 번째 스캔펄스 이전에 스캔펄스 하나를 추가로 출력하는 지아이피 블록들과; 상기 스캔펄스와, 데이터구동 IC에서 공급되는 데이터 전압에 의해 구동되어 화상을 표시하는 액정패널에 의해 달성된다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
도 1은 종래 기술에 의한 스캔펄스와 데이터펄스의 출력 타이밍도.
도 2는 본 발명에 의한 액정표시장치의 딤 개선 회로의 블록도.
도 3은 본 발명에 의한 의한 스캔펄스와 데이터펄스의 출력 타이밍도.
***도면의 주요 부분에 대한 부호의 설명***
21 : 메인 피씨비 22 : 타이밍 콘트롤러
23 : 레벨 시프터 24A-24D : 지아이피 블록
25A-25C : 데이터 구동 IC 26 : 액정패널
26A : 화상표시영역
본 발명은 액정표시장치에서 딤 현상을 개선하는 기술에 관한 것으로, 특히 GIP(GIP: Gate In Panel) 모델의 버티컬 2 도트 구동방식이 적용되는 액정표시장치에서 차징 특성 차이로 인한 가로선 불량을 개선하는데 적당하도록 한 액정표시장치의 딤 개선 회로에 관한 것이다.
최근, 정보기술(IT)의 발달에 따라 디스플레이 장치는 시각정보 전달매체로서 그 중요성이 더 한층 강조되고 있으며, 향후 주요한 위치를 선점하기 위해서는 저소비전력화, 박형화, 경량화, 고화질화 등의 요건을 충족시켜야 한다.
액정표시장치(Liquid Crystal Display)는 액정의 광학적 이방성을 이용하여 화상을 표시하는 장치로서, 박형, 소형, 저소비전력 및 고화질 등의 장점으로 인해 음극선관(Cathode Ray Tube : CRT)의 시장을 빠른 속도로 대체시키고 있다.
액정표시장치의 구동원리를 간단히 설명하면, 타이밍 콘트롤러는 시스템으로부터 공급되는 디지털 비디오 데이터(RGB)와 수직/수평 동기신호 및 클럭신호들을 이용하여 게이트 구동부를 제어하기 위한 게이트 제어신호와 데이터 구동부를 제어하기 위한 데이터 제어신호를 출력함과 아울러, 디지털 비디오 데이터(RGB)를 샘플링한 후 이를 재정렬하여 데이터 구동부에 공급한다. 그리고, 상기 게이트 구동부와 데이터 구동부에 의해 액정패널이 구동되어 상기 비디오 데이터(RGB)의 영상이 디스플레이된다.
그런데, GIP 모델의 수직 2 도트(Vertical 2 dot) 구동방식에서는 GIP 오버랩 구동방식에 따라 홀수(Odd)/짝수(Even) 게이트라인의 데이터 타이밍이 1 수평라인(1H) 차이가 발생된다. 이에 따라 홀수/짝수 게이트라인의 차징 특성 차이가 발생되고, 이로 인하여 가로 딤(DIM)이 발생된다.
즉, 도 1에서와 같이 홀수 게이트라인(n line, n+2 line)의 경우 데이터펄스(DP)가 '로우'에서 '하이'로 또는 그 반대로 천이된 후 곧바로 데이터전압 차징구간(CA)에 돌입하게 된다. 그런데, 상기 데이터펄스(DP)가 '로우'에서 '하이'로 또는 그 반대로 천이될 때 실질적으로 도 1에서와 달리 어느 정도 완만하게 변화되는 구간이 존재하게 되고, 이로 인하여 상기 데이터전압 차징구간(CA)이 확실하게 보장되지 않는다.
이에 비하여, 짝수 게이트라인(n+1 line, n+3 line)의 경우 데이터펄스(DP)가 '로우'에서 '하이'로 또는 그 반대로 천이되고, 이로부터 1수평라인(1H) 이상 경과된 후에야 데이터전압 차징구간(CA)에 돌입하게 된다. 이로 인하여 상기 데이터전압 차징구간(CA)이 확실하게 보장된다.
이와 같이 홀수 게이트라인과 짝수 게이트라인 간의 차징특성 차이로 인하여 가로선 불량 현상이 나타나는 문제점이 있었다.
따라서, 종래의 경우 상기와 같은 차징특성 차이로 인한 가로선 불량 현상을 방지하기 위하여, 추가 로직을 이용하여 상기 도 1에서와 같이 상기 데이터전압 차징구간(CA)을 포함하는 데이터 펄스 구간(2H) 중에서 중앙 구간(1H)에 홈 형상을 갖도록 하여 홀수 게이트라인과 짝수 게이트라인 간의 데이터전압 차징구간(CA)의 조건이 유사하도록 하였다.
하지만, 추가 로직을 이용하여 데이터 펄스 구간 중에서 중앙 구간에 홈 형상을 갖도록 하는 경우 이에 의해 소비전류가 증가하게 되는데, 액정표시장치 특히 휴대 단말기에 적용되는 액정표시장치에서 소비전류를 증가시키는 것은 제품의 경쟁력을 저하시키는 치명적인 요인이 되었다.
따라서, 본 발명의 목적은 GIP 모델의 버티컬 2 도트 구동방식이 적용되는 액정 표시장치에서 홀수 게이트라인에 스캔펄스를 공급할 때 첫 번째 프레임마다 그 스캔펄스를 추가로 공급하여 홀수 게이트라인과 짝수 게이트라인 간의 차징특성 차이를 없애는 딤 개선회로를 제공함에 있다.
상기와 같은 목적을 달성하기 위한 본 발명은, 게이트라인을 대상으로 스캔펄스를 출력할 때 홀수번째 게이트라인에 대해서는 매 프레임의 첫 번째 스캔펄스 이전에 스캔펄스 하나를 추가로 출력하는 타이밍 콘트롤러와; 상기 타이밍 콘트롤러에서 출력되는 스캔펄스의 레벨을 소정 레벨로 시프트시키는 레벨 시프터와; 액정패널상에 패키징되어 그 액정 패널의 각 게이트 라인에 스캔펄스를 공급할 때, 상기 레벨 시프터에서 출력되는 스캔펄스에 따라, 홀수번째 게이트라인에는 매 프레임의 첫 번째 스캔펄스 이전에 하나의 스캔펄스를 추가로 출력하는 지아이피 블록과; 상기 데이터 제어신호에 따라 액정 패널의 각 데이터 라인에 데이터 전압을 공급하는 데이터구동 IC와; 상기 스캔펄스와 데이터 전압에 의해 구동되어 화상을 표시하는 액정패널을 포함하여 구성함을 특징으로 한다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다.
도 2는 본 발명에 의한 액정표시장치의 딤 개선 회로의 일실시 구현예를 보인 블록도로서 이에 도시한 바와 같이, 비디오 데이터와 수직/수평 동기신호 및 클럭신호를 출력함과 아울러, 게이트라인을 대상으로 스캔펄스를 출력함에 있어서 홀수번째 게이트라인에 대하여 매 프레임의 첫 번째 스캔펄스 이전에 스캔펄스 하나를 추가로 출력하고, 데이터 제어신호를 출력하는 타이밍 콘트롤러(22)와; 상기 타이밍 콘트롤러(22)에서 출력되는 스캔펄스의 레벨을 소정 레벨로 시프트시키는 레벨 시프터(23)와; 액정패널(26)상의 일측에 패키징되어(GIP) 그 액정 패널(26)의 각 게이트 라인에 스캔펄스를 공급할 때, 상기 레벨 시프터(23)에서 출력되는 스캔펄스에 따라 홀수번째 게이트라인에는 매 프레임의 첫 번째 스캔펄스 이전에 하나의 스캔펄스를 추가로 출력하는 지아이피(GIP) 블록(24A-24D)과; 상기 데이터 제어신호에 따라 액정 패널(26)의 각 데이터 라인에 데이터 전압을 공급하는 데이터구동 IC(IC: Integrated Circuit)(25A-25C)와; 상기 스캔펄스와 데이터 전압에 의해 구동되어 화상을 표시하는 액정패널(26)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용을 첨부한 도 3을 참조하여 상세히 설명하면 다음과 같다.
액정패널(26)은 각 데이터라인과 각 게이트라인의 교차부에 매트릭스 형태로 배치되는 다수의 액정셀을 구비하는데, 이 다수의 액정셀들은 지아이피블록(24A-24D)으로부터 공급되는 스캔펄스와 데이터 구동 IC(25A-25C)로부터 공급되는 데이터전압에 의해 구동되어 화상을 표시하게 된다.
타이밍 콘트롤러(22)는 시스템(도면에 미표시)으로부터 공급되는 수직/수평 동기신호와 클럭신호를 이용하여 지아이피블록(24A-24D)을 제어하기 위한 스캔펄스와 데이터 구동 IC(25A-25C)를 제어하기 위한 데이터 제어신호를 발생한다. 상기 스캔펄스는 레벨 시프터(23)를 통해 소정 레벨로 상향 시프트되어 상기 지아이피블록(24A-24D)에 공급된다. 또한, 상기 타이밍 콘트롤러(22)는 상기 시스템으로부터 입력되는 디지털 비디오 데이터를 샘플링한 후에 재정렬하여 데이터 구동 IC(25A- 25C)에 공급한다.
상기 데이터 구동 IC(25A-25C)는 상기 타이밍 콘트롤러(22)로부터 공급되는 데이터 제어신호에 응답하여 디지털 비디오 데이터를 계조값에 대응하는 데이터전압(아날로그 감마보상전압)으로 변환하고, 이렇게 변환된 데이터전압이 상기 액정패널(26)상의 데이터라인에 공급된다.
상기 지아이피블록(24A-24D)은 상기 타이밍 콘트롤러(22)로부터 공급되는 스캔펄스(게이트펄스)를 각 게이트라인에 순차적으로 공급하고, 이에 의해 데이터전압이 공급되는 액정패널(26)의 수평라인들이 선택된다.
그런데, 상기 타이밍 콘트롤러(22)의 제어하에 상기 액정패널(26)의 화상표시영역(26A)을 GIP 모델의 수직 2 도트 방식으로 구동함에 있어서, 그 타이밍 콘트롤러(22)는 차징특성 차이로 인한 가로선 불량 현상을 방지하기 위하여 홀수번째 게이트라인에 상기 스캔펄스를 출력할 때 매 프레임마다 브이스타트펄스(Vst)를 출력한 후 이어서 첫 번째 스캔펄스 바로 이전에 하나의 스캔펄스를 추가로 출력한다.
상기와 같이 발생된 스캔펄스는 상기 레벨 시프터(23)를 통해 소정 레벨로 상향 시프트된 후 소정의 시차를 두고 홀수번째의 지아이피블록(24A),(24C)에 순차적으로 공급된다.
이에 따라, 상기 지아이피블록(24A),(24C)는 상기 액정패널(26)의 홀수 게이트라인(Odd line)에 스캔펄스(SP)를 출력할 때 도 3에서와 같이 상기 브이스타트펄스(Vst)를 근거로 첫 번째 스캔펄스(SP) 바로 이전에 하나의 스캔펄스(SP)를 추가로 출력한다. 결과적으로, 홀수 게이트라인(Odd line)의 첫 번째 스캔펄스(SP)가 두 번에 걸쳐 공급되므로 데이터 펄스(DP) 구간 내의 데이터전압 차징구간(CA)이 확실하게 보장된다.
이로 인하여, 홀수 게이트라인(Odd line)과 짝수 게이트라인(Even line) 간의 데이터전압 차징구간(CA)의 조건이 유사하게 되고, 이에 의해 홀수 게이트라인(Odd line)과 짝수 게이트라인(Even line) 간의 차징특성 차이가 발생되지 않는다.
이상에서 상세히 설명한 바와 같이 본 발명은, GIP 모델의 버티컬 2 도트 구동방식이 적용되는 액정표시장치에서 홀수 게이트라인에 스캔펄스를 공급할 때 첫 번째 프레임마다 하나의 스캔펄스를 추가로 공급하여 홀수 게이트라인과 짝수 게이트라인 간의 차징특성 차이를 없앰으로써, 별다른 추가 회로나 소비전류 증가 없이 가로선 불량 문제를 해결할 수 있는 효과가 있다.

Claims (3)

  1. 수직 2도트 구동방식의 액정표시장치에 있어서,
    복수의 게이트라인과 데이터라인이 교차형성되고, 교차부에 매트릭스 형태로 배치되는 다수의 액정셀을 구비하는 액정패널;
    상기 복수의 게이트라인에 제1 스캔펄스를 출력하되, 상기 게이트라인 중 홀수번째 게이트라인에는 제2 스캔펄스를 더 출력하는 지아이피 블록;
    상기 제1 및 제2 스캔펄스에 대응하여 상기 데이터라인에 데이터펄스를 출력하는 데이터구동부; 및
    상기 지아이피 블록에 브이스타트펄스를 출력하며, 상기 데이터구동부를 제어하는 타이밍 콘트롤러를 포함하고,
    상기 지아이피 블록은,
    상기 브이스타트펄스에 대응하여 상기 홀수번째 게이트라인에 상기 브이스타트펄스 및 제1 스캔펄스사이에 제2 스캔펄스를 출력하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 삭제
KR1020060139123A 2006-12-29 2006-12-29 액정표시장치 KR101343496B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060139123A KR101343496B1 (ko) 2006-12-29 2006-12-29 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060139123A KR101343496B1 (ko) 2006-12-29 2006-12-29 액정표시장치

Publications (2)

Publication Number Publication Date
KR20080062934A KR20080062934A (ko) 2008-07-03
KR101343496B1 true KR101343496B1 (ko) 2013-12-19

Family

ID=39814998

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060139123A KR101343496B1 (ko) 2006-12-29 2006-12-29 액정표시장치

Country Status (1)

Country Link
KR (1) KR101343496B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101535819B1 (ko) * 2008-12-24 2015-07-10 엘지디스플레이 주식회사 표시장치
KR101692856B1 (ko) 2010-04-06 2017-01-06 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
CN109767727B (zh) * 2019-03-19 2022-03-01 豪威触控与显示科技(深圳)有限公司 硅基微显示器扫描刷新驱动方法及显示器

Also Published As

Publication number Publication date
KR20080062934A (ko) 2008-07-03

Similar Documents

Publication Publication Date Title
US10529298B1 (en) Electro-optical device and electronic device
US7133013B2 (en) Display device driving circuit, driving method of display device, and image display device
KR102081135B1 (ko) 저속 구동이 가능한 표시장치
JP5522334B2 (ja) 液晶駆動方法及び液晶駆動装置
KR20190037860A (ko) 게이트 구동 회로 및 이를 구비한 평판 표시 장치
JP4501525B2 (ja) 表示装置及びその駆動制御方法
JP2009230103A (ja) 液晶表示装置、液晶パネル制御装置およびタイミング制御回路
JP2015018064A (ja) 表示装置
WO2009101877A1 (ja) 表示装置およびその駆動方法
KR20160033351A (ko) 표시장치
KR101630330B1 (ko) 액정표시장치 및 이의 구동방법
KR101354272B1 (ko) 액정표시장치 및 그 구동 방법
JP7114875B2 (ja) 電気光学装置、電気光学装置の制御方法および電子機器
JP5209839B2 (ja) 表示装置
KR100887025B1 (ko) 평면 표시 장치 및 그 구동 방법
KR101343496B1 (ko) 액정표시장치
KR101989931B1 (ko) 액정표시장치
KR102509878B1 (ko) 시간분할 구동 방법 및 이를 구현하는 장치
KR101097643B1 (ko) 액정표시장치 및 그 구동방법
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
JP2014228575A (ja) 液晶表示装置
KR101349778B1 (ko) 반전영상을 표시하는 액정표시장치
KR101282223B1 (ko) 액정표시장치의 구동 장치 및 방법
KR20110078710A (ko) 액정표시장치
KR101467213B1 (ko) 2도트 인버젼 액정표시장치의 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee