KR101298402B1 - Liquid Crystal Panel and Liquid Crystal Display Device having the same - Google Patents

Liquid Crystal Panel and Liquid Crystal Display Device having the same Download PDF

Info

Publication number
KR101298402B1
KR101298402B1 KR1020060030235A KR20060030235A KR101298402B1 KR 101298402 B1 KR101298402 B1 KR 101298402B1 KR 1020060030235 A KR1020060030235 A KR 1020060030235A KR 20060030235 A KR20060030235 A KR 20060030235A KR 101298402 B1 KR101298402 B1 KR 101298402B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
pixel
pixel voltage
voltage signal
crystal panel
Prior art date
Application number
KR1020060030235A
Other languages
Korean (ko)
Other versions
KR20060107312A (en
Inventor
윤재경
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to US11/397,557 priority Critical patent/US8416163B2/en
Priority to JP2006105212A priority patent/JP4781884B2/en
Priority to TW095112125A priority patent/TWI339367B/en
Publication of KR20060107312A publication Critical patent/KR20060107312A/en
Application granted granted Critical
Publication of KR101298402B1 publication Critical patent/KR101298402B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Abstract

구동 소비 전력을 최소화하기에 적합한 액정 패널이 개시된다.A liquid crystal panel suitable for minimizing driving power consumption is disclosed.

액정 패널은 다수의 게이트 라인들과 다수의 데이터 라인들에 의하여 화소 영역들이 구분된다. 이들 화소 영역들 각각에 배치되는 화소들은 대응하는 게이트 라인, 대응하는 데이터 라인 및 대응하는 데이터 라인을 따라 인접한 선행의 화소로부터의 신호들에 응답한다. 이에 따라, 데이터 라인들 각각에 공급되는 화소 전압 신호의 스윙 폭이 작아져, 액정 패널의 구동 소비 전력이 줄어들게 됨과 아울러 임펄스 성분의 잡음의 발생이 억제된다.In the liquid crystal panel, pixel areas are divided by a plurality of gate lines and a plurality of data lines. Pixels disposed in each of these pixel regions respond to signals from adjacent preceding pixels along corresponding gate lines, corresponding data lines, and corresponding data lines. Accordingly, the swing width of the pixel voltage signal supplied to each of the data lines is reduced, thereby reducing driving power consumption of the liquid crystal panel and suppressing generation of noise of an impulse component.

액정패널, 직렬, 액정 셀, 화소 전극, 기준 전압, 이전 화소 전압. Liquid crystal panel, series, liquid crystal cell, pixel electrode, reference voltage, previous pixel voltage.

Description

액정패널 및 그를 포함하는 액정표시장치{Liquid Crystal Panel and Liquid Crystal Display Device having the same}Liquid crystal panel and liquid crystal display device including the same {Liquid Crystal Panel and Liquid Crystal Display Device having the same}

본 발명의 상세한 설명에서 사용되는 도면에 대한 보다 충분한 이해를 돕기 위하여, 각 도면의 간단한 설명이 제공된다.BRIEF DESCRIPTION OF THE DRAWINGS For a better understanding of the drawings used in the detailed description of the present invention, a brief description of each drawing is provided.

도 1은 종래의 액정표시장치를 개략적으로 나타내는 도면이다.1 is a view schematically showing a conventional liquid crystal display device.

도 2a 및 도 2b는 액정표시장치의 인버젼 구동방식을 설명하는 도면이다.2A and 2B illustrate an inversion driving method of a liquid crystal display device.

도 3은 인버전 방식으로 구동되는 액정패널 상의 임의의 한 화소에 충전되는 전압의 변화를 도시하는 파형도이다.3 is a waveform diagram showing a change in voltage charged in any one pixel on a liquid crystal panel driven in an inversion manner.

도 4는 본 발명의 실시 예에 따른 액정표시장치를 개략적으로 나타내는 도면이다.4 is a schematic view of a liquid crystal display according to an exemplary embodiment of the present invention.

도 5는 도트 인버전 방식으로 구동되는 경우에 본 발명의 실시 예에 따른 액정패널의 화소에 충전된 화소 전압의 극성 패턴을 설명하는 도면이다.FIG. 5 is a view illustrating polar patterns of pixel voltages charged in pixels of a liquid crystal panel according to an exemplary embodiment of the present invention when driven in a dot inversion scheme.

도 6은 도트 인버전 방식으로 구동되는 경우에 본 발명의 실시 예에 따른 액정 표시 장치의 각 부분에서 나타나는 신호의 파형도이다.FIG. 6 is a waveform diagram of signals appearing in each part of a liquid crystal display according to an exemplary embodiment of the present invention when driven in a dot inversion scheme.

도 7 은 도 4에 포함된 본 발명의 실시 예에 따른 액정 패널의 구조를 설명하는 레이-아웃이다.FIG. 7 is a layout illustrating a structure of a liquid crystal panel according to an exemplary embodiment of the present invention included in FIG. 4.

《도면의 주요 부분에 대한 부호의 설명》DESCRIPTION OF THE REFERENCE NUMERALS to the main parts of the drawings "

2, 12 : 액정 패널 4, 14 : 게이트 드라이버2, 12: liquid crystal panel 4, 14: gate driver

6, 16 : 데이터 드라이버 8, 18 : 타이밍 제어부6, 16: data driver 8, 18: timing control unit

9 : 공통 전압 발생부 20 : 기준 전압 발생부9: common voltage generator 20: reference voltage generator

PLX : 화소 CLC : 액정 셀PLX: Pixel CLC: Liquid Crystal Cell

FPEP : 제1 화소 전극 패턴 SPEP : 제2 화소 전극 패턴FPEP: first pixel electrode pattern SPEP: second pixel electrode pattern

TFT : 박막 트랜지스터TFT: Thin film transistor

본 발명은 화상을 표시하기 위한 평판 패널에 관한 것으로, 특히 액정을 포함하는 액정패널에 관한 것이다. 또한, 본 발명은 액정패널을 포함하는 액정표시장치 및 그 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat panel for displaying an image, and more particularly, to a liquid crystal panel including a liquid crystal. The present invention also relates to a liquid crystal display device including a liquid crystal panel and a driving method thereof.

액정 패널, 플라즈마 표시 패널 및 발광 표시 패널과 같은 평판 패널은 경량화 및 슬림화가 용이하여 기존의 음극선관(Cathod Ray Tube)의 대신에 대치되고 있다. 상기의 액정 패널은 비디오 신호에 포함된 화소 데이터에 따라 변하는 전계를 각 화소에 인가하여 액정 셀의 광투과율이 조절되게 하여 화상이 표시되게 한다.Flat panel panels, such as liquid crystal panels, plasma display panels, and light emitting display panels, are easily replaced by conventional cathode ray tubes due to their light weight and slimness. The liquid crystal panel applies an electric field that changes according to the pixel data included in the video signal to each pixel to adjust the light transmittance of the liquid crystal cell so that the image is displayed.

액정 패널에 포함된 액정 셀들은 공통 전압 라인에 공통적으로 접속되게 형성된다. 이에 따라, 액정 셀들 각각은 공통전압을 기준으로 하여 변하는 화소 전압 신호를 충전하게 된다. 다시 말하여, 액정 셀들 각각에 공급되는 화소 전압 신호는 공통 전압과 차전압을 가지게 된다. 이로 인하여, 통상의 액정 패널은 많은 구동 전력이 소모되게 한다.The liquid crystal cells included in the liquid crystal panel are formed to be commonly connected to the common voltage line. Accordingly, each of the liquid crystal cells charges a pixel voltage signal that changes based on the common voltage. In other words, the pixel voltage signal supplied to each of the liquid crystal cells has a common voltage and a difference voltage. As a result, a conventional liquid crystal panel causes a lot of driving power to be consumed.

또한, 화소 전압 신호에 대한 액정의 응답 특성을 향상시키기 위하여, 통상의 액정 패널은 인버전 방식으로 구동된다. 상기의 인버전 구동방법은, 프레임이 변경됨에 따라 화소 전압 신호의 극성을 반전시키는 프레임 인버젼 방식(Frame Inversion System), 라인이 변경됨에 따라 화소 전압 신호의 극성을 반전시키는 라인(또는 칼럼) 인버젼 방식(Line(또는 Column) Inversion System), 및 화소가 변경될 때마다 화소 전압 신호의 극성을 반전시키는 도트 인버젼 방식(Dot Inversion System) 등으로 구분된다. 이러한 인버전 방식의 구동 방법은 공통 전압을 기준으로 정극성(+) 영역에서 변하는 정극성 화소 전압 신호와 부극성(-) 영역에서 변하는 부극성의 화소 전압 신호가 동시에 액정 패널에 인가되게 한다. 이로 인하여, 액정 패널에 인가되는 화소 전압 신호의 스윙 폭이 커지게 된다. 그 결과, 인버전 방식의 구동 방법으로 구동되는 액정 패널은, 구동 전력의 소모량이 증가되게 함과 아울러 임펄스 형태의 잡음(Noise)이 발생되게 한다.In addition, in order to improve the response characteristic of the liquid crystal to the pixel voltage signal, the conventional liquid crystal panel is driven in an inversion manner. The inversion driving method is a frame inversion system for inverting the polarity of the pixel voltage signal as the frame is changed, and is a line (or column) for inverting the polarity of the pixel voltage signal as the line is changed. A version method (Line (or Column) Inversion System), and a dot inversion system that inverts the polarity of the pixel voltage signal every time the pixel is changed. In the inversion driving method, the positive pixel voltage signal changing in the positive (+) region and the negative pixel voltage signal changing in the negative (−) region are simultaneously applied to the liquid crystal panel based on the common voltage. As a result, the swing width of the pixel voltage signal applied to the liquid crystal panel increases. As a result, the liquid crystal panel driven by the inversion driving method increases the power consumption of the driving power and generates an impulse noise.

이러한 문제점들은 도 1에 도시된 바와 같은 종래의 액정 표시 장치를 통하여 좀 더 명백하게 드러나게 될 것이다. 도 1의 종래의 액정 표시 장치는 게이트 드라이버(4) 및 데이터 드라이버(6)에 접속된 액정 패널(2)을 구비한다. 액정 패널(2)은 다수의 데이터 라인들(DL1 내지 DLm) 및 다수의 게이트 라인들(GL1 내지 GLn)에 의하여 구분된 영역들에 각각 마련된 화소들(PXL)을 구비한다. 화소들 각각은, 공통 전압 발생부(9)로부터 신장되는 공통 전압 라인(Vcom)에 공통적으로 접속된 액정 셀(CLC)과, 대응하는 게이트 라인(GL) 상의 스캔 신호에 응답하여 대응 하는 데이터 라인(DL)으로부터 액정 셀(CLC) 쪽으로 공급될 화소 전압 신호를 스위칭하는 박막 트랜지스터(TFT)로 구성된다. 이렇게 화소(PXL)를 구성하는 액정 셀(CLC)이 공통 전압 라인(Vcom)에 접속되어 있기 때문에 액정 셀(CLC)에 공급되는 화소 전압 신호는 공통 전압(Vcom)과의 차전압을 가지게 된다. 이로 인하여, 액정 셀들 각각에 충전되는 화소 전압 및 데이터 라인들(DL) 각각에 출력되는 화소 전압 신호의 스윙 폭이 커진다. 이 결과, 종래의 액정 패널을 구동하기 위한 구동 전력의 소모가 클 수밖에 없다.These problems will become more apparent through the conventional liquid crystal display as shown in FIG. The conventional liquid crystal display of FIG. 1 includes a liquid crystal panel 2 connected to a gate driver 4 and a data driver 6. The liquid crystal panel 2 includes pixels PXL provided in regions divided by a plurality of data lines DL1 through DLm and a plurality of gate lines GL1 through GLn, respectively. Each of the pixels includes a liquid crystal cell CLC commonly connected to a common voltage line Vcom extending from the common voltage generator 9, and a corresponding data line in response to a scan signal on a corresponding gate line GL. And a thin film transistor TFT for switching the pixel voltage signal to be supplied from the DL to the liquid crystal cell CLC. Since the liquid crystal cell CLC constituting the pixel PXL is connected to the common voltage line Vcom, the pixel voltage signal supplied to the liquid crystal cell CLC has a difference voltage from the common voltage Vcom. As a result, the swing width of the pixel voltage charged in each of the liquid crystal cells and the pixel voltage signal output to each of the data lines DL is increased. As a result, consumption of driving power for driving the conventional liquid crystal panel is inevitably high.

또한, 액정 패널(2) 상의 화소들(PXL)은 인버전 방식으로 구동될 수 있다. 예를 들어, 도 2a 및 도 2b에 설명된 바와 같이, 각 화소들이 프레임마다 극성-반전됨과 아울러 인접한 화소들에 공급된 화소 전압 신호과도 극성-반전되는 화소 전압 신호에 의하여 구동될 수 있다. 참고로, 도 2a가 기수(또는 우수) 프레임의 화상이 표시될 경우에 액정 패널(2)의 각 화소에 공급되는 화소 전압 신호의 극성 패턴을 설명한다면, 도 2b는 우수(또는 기수) 프레임의 화상이 표시될 경우에 액정 패널(2)의 각 화소에 공급되는 화소 전압 신호의 극성 패턴을 나타낸다. 프레임마다 그리고 인접한 화소들간에 서로 극성-반전된 화소 전압 신호를 공급하기 위하여, 데이터 드라이버(6)는 타이밍 제어부(8)로부터의 화소데이터를 아날로그신호인 화소전압신호로 변환하고 그 변환된 화소 전압 신호의 극성을 프레임 및 수평 동기 기간 마다 그리고 데이터 라인들(DL1 내지 DLm)들에 따라서 반전시킨다. 이에 따라, 데이터 라인들(DL1 내지 DLn) 각각에 공급되는 화소 전압 신호는 도 3에서와 같이 하나의 프레임 또는 하나의 수평동기 기간에 정극성의 전압을 가진다면 다음 의 프레임 또는 다음의 수평동기 기간에는 부극성의 전압을 가지게 된다.In addition, the pixels PXL on the liquid crystal panel 2 may be driven in an inversion manner. For example, as illustrated in FIGS. 2A and 2B, each pixel may be driven by a pixel voltage signal that is polarity-inverted for each frame and also polarly-inverted with the pixel voltage signal supplied to adjacent pixels. For reference, if FIG. 2A illustrates the polar pattern of the pixel voltage signal supplied to each pixel of the liquid crystal panel 2 when the image of the odd (or even) frame is displayed, FIG. 2B is a view of the even (or even) frame. When an image is displayed, the polarity pattern of the pixel voltage signal supplied to each pixel of the liquid crystal panel 2 is shown. In order to supply the polarity-inverted pixel voltage signal from frame to frame and between adjacent pixels, the data driver 6 converts the pixel data from the timing controller 8 into a pixel voltage signal which is an analog signal and the converted pixel voltage. The polarity of the signal is inverted every frame and horizontal synchronizing period and according to the data lines DL1 to DLm. Accordingly, if the pixel voltage signal supplied to each of the data lines DL1 to DLn has a positive voltage in one frame or one horizontal synchronous period as shown in FIG. 3, the pixel voltage signal is supplied in the next frame or the next horizontal synchronous period. It has a negative voltage.

이렇게 액정 패널이 인버전 방식으로 구동되면, 화소 전압 신호는 공통전압을 기준으로 하여 정극성 및 부극성의 전압을 교번적으로 가짐과 아울러 변화 폭(즉, 스윙 폭)이 커지게 한다. 이로 인하여, 종래의 액정 패널 및 그를 포함한 액정표시장치에서는 구동 소비 전력이 커짐과 아울러 임펄스 형태의 잡음이 발생된다.When the liquid crystal panel is driven in the inversion manner, the pixel voltage signal alternately has positive and negative voltages based on the common voltage and increases the change width (ie, the swing width). As a result, in the conventional liquid crystal panel and the liquid crystal display including the same, driving power consumption is increased and noise in the form of an impulse is generated.

따라서, 본 발명의 목적은 구동 소비 전력을 최소화하기에 적합한 액정 패널을 제공함에 있다.Accordingly, an object of the present invention is to provide a liquid crystal panel suitable for minimizing driving power consumption.

본 발명의 다른 목적은 잡음의 발생을 최소화하기에 적합한 액정 패널을 제공함에 있다.Another object of the present invention is to provide a liquid crystal panel suitable for minimizing the generation of noise.

본 발명의 또 다른 목적은 구동 소비 전력을 최소화하기에 적합한 액정 표시 장치 및 그 구동방법을 제공함에 있다.Another object of the present invention is to provide a liquid crystal display and a driving method thereof suitable for minimizing driving power consumption.

본 발명의 또 다른 목적은 잡음의 발생을 억제하기에 적합한 액정 표시 장치 및 그 구동방법을 제공함에 있다.Another object of the present invention is to provide a liquid crystal display and a driving method thereof suitable for suppressing generation of noise.

상기 목적을 달성하기 위하여 본 발명의 일명의 실시 예에 따른 액정 패널은: 다수의 게이트 라인들; 상기 게이트 라인들과 함께 화소 영역들을 구분하는 다수의 데이터 라인들; 및 상기 화소 영역들 각각에 배치되어, 대응하는 게이트 라 인, 대응하는 데이터 라인 및 대응하는 데이터 라인을 따라 인접한 선행의 화소로부터의 신호들에 응답하는 화소들을 포함한다.In order to achieve the above object, a liquid crystal panel according to an exemplary embodiment of the present invention includes: a plurality of gate lines; A plurality of data lines separating pixel regions together with the gate lines; And pixels disposed in each of the pixel regions, the pixels responding to signals from a preceding pixel adjacent along a corresponding gate line, a corresponding data line, and a corresponding data line.

상기의 데이터 라인을 따라 배열된 화소들 각각은 그 데이터 라인을 따라 인접한 화소들과 전기적으로 접속된 액정 셀을 포함하는 것이 바람직하다.Each of the pixels arranged along the data line preferably includes a liquid crystal cell electrically connected to adjacent pixels along the data line.

상기의 데이터 라인을 따라 배열된 화소들에 각각 포함된 액정 셀들은 직렬 로를 기준 전압 라인에 접속될 수 있다.The liquid crystal cells included in the pixels arranged along the data line may be connected to a reference voltage line in series.

상기의 직렬 회로의 액정 셀들은 선행의 액정 셀에 충전된 전압을 기준으로 정극성 및 부극성 전압이 교번되게끔 화소 전압을 충전하는 것이 바람직하다.It is preferable that the liquid crystal cells of the series circuit charge the pixel voltage such that the positive and negative voltages are alternated based on the voltage charged in the preceding liquid crystal cell.

상기 직렬 회로의 액정 셀들 각각은: 선행의 액정 셀에 접속된 제1 화소 전극 패턴; 및 후행의 액정 셀에 접속된 제2 화소 전극 패턴을 구비할 수 있다.Each of the liquid crystal cells of the series circuit includes: a first pixel electrode pattern connected to a preceding liquid crystal cell; And a second pixel electrode pattern connected to the subsequent liquid crystal cell.

상기의 제1 및 제2 화소 전극 패턴이 빗살들을 가지는 형태로 형성되는 것이 바람직하다.It is preferable that the first and second pixel electrode patterns are formed in a shape having combs.

상기의 제1 화소 전극 패턴의 빗살들이 제2 화소 전극 패턴의 빗살들과 교번되게 배열되는 것이 바람직하다.Preferably, the comb teeth of the first pixel electrode pattern are alternately arranged with the comb teeth of the second pixel electrode pattern.

본 발명의 다른 일면의 실시 예에 따른 액정 패널은: 다수의 게이트 라인들; 상기 게이트 라인들과 함께 화소 영역들을 구분하는 다수의 데이터 라인들; 상기 화소 영역들 각각에 배치되고 상기 데이터 라인을 따라 서로 직렬 접속된 액정 셀들; 및 상기 화소 영역들 각각과 대응되게 배치되고, 대응되는 게이트 라인, 데이터 라인 및 대응되는 액정 셀 사이에 접속된 제어용 스위치 소자들을 구비한다.According to another exemplary embodiment, a liquid crystal panel includes: a plurality of gate lines; A plurality of data lines separating pixel regions together with the gate lines; Liquid crystal cells disposed in each of the pixel regions and connected to each other in series along the data line; And control switch elements disposed corresponding to each of the pixel areas, and connected between corresponding gate lines, data lines, and corresponding liquid crystal cells.

본 발명의 또 다른 일면의 실시 예에 따른 액정 표시 장치는: 액정 패널 상 의 게이트 라인들을 순차 구동하기 위한 게이트 드라이버; 및 인접한 게이트 라인들 중 선행의 게이트 라인이 구동될 때의 제1 화소 전압신호를 기준전압으로 하는 제2 화소 전압 신호를 후행의 게이트 라인이 구동될 때 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 데이터 드라이버를 구비한다.In another embodiment, a liquid crystal display device includes: a gate driver for sequentially driving gate lines on a liquid crystal panel; And supplying a second pixel voltage signal having the first pixel voltage signal when the preceding gate line is driven among the adjacent gate lines as a reference voltage to each of the data lines on the liquid crystal panel when the subsequent gate line is driven. It has a data driver.

상기의 제2 화소 전압 신호는 상기 제1 화소 전압 신호에 비하여 화소 데이터의 논리 값에 상응하는 차이의 전압을 가지는 것이 바람직하다.The second pixel voltage signal preferably has a voltage having a difference corresponding to a logic value of the pixel data compared to the first pixel voltage signal.

바람직하게는, 상기의 제2 화소 전압 신호가 상기 제1 화소 전압 신호에 비하여 교번적으로 높고 낮아지는 것이 좋다.Preferably, the second pixel voltage signal is alternately higher and lower than the first pixel voltage signal.

본 발명의 또 다른 일면의 실시 예에 따른 액정 표시 장치의 구동 방법은: 액정 패널 상의 게이트 라인들을 순차 구동하는 단계; 인접한 게이트 라인들 중 선행의 게이트 라인이 구동될 때의 제1 화소 전압신호를 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 단계; 및 인접한 게이트 라인들 중 후행의 게이트 라인이 구동될 때에 상기 제1 화소 전압을 기준으로 하는 제2 화소 전압 신호를 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 단계를 포함한다.In another aspect, a driving method of a liquid crystal display device includes: sequentially driving gate lines on a liquid crystal panel; Supplying a first pixel voltage signal when a preceding gate line among adjacent gate lines is driven to each of the data lines on the liquid crystal panel; And supplying a second pixel voltage signal based on the first pixel voltage to each of the data lines on the liquid crystal panel when a later gate line among adjacent gate lines is driven.

상기한 구성에 의하여, 본 발명에 따른 액정 패널 및 그를 포함하는 액정 표시 장치는 액정 셀들 각각에서의 화소 전압의 스윙 폭과 데이터 라인들 각각에 공급되는 화소 전압 신호의 스윙 폭이 작아지게 한다. 이에 따라, 액정 패널 및 그를 포함하는 액정 표시 장치 모두의 구동 소비 전력이 줄어들게 됨과 아울러 임펄스 성분의 잡음의 발생이 억제된다.According to the above configuration, the liquid crystal panel according to the present invention and the liquid crystal display including the same reduce the swing width of the pixel voltage in each of the liquid crystal cells and the swing width of the pixel voltage signal supplied to each of the data lines. Accordingly, the driving power consumption of both the liquid crystal panel and the liquid crystal display including the same is reduced, and generation of noise of the impulse component is suppressed.

상기한 바와 같은 본 발명의 목적들 외에, 본 발명의 다른 목적들, 다른 이 점들 및 다른 특징들은 첨부한 도면을 참조한 바람직한 실시 예의 상세한 설명을 통하여 명백하게 드러나게 될 것이다.In addition to the objects of the present invention as described above, other objects, other advantages and other features of the present invention will become apparent from the detailed description of the preferred embodiment with reference to the accompanying drawings.

이하, 본 발명의 바람직한 실시 예가 첨부된 도면과 결부되어 상세히 설명될 것이다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 4는 본 발명의 바람직한 실시 예에 따른 액정 패널을 포함하는 본 발명의 시 예에 의한 액정표시장치를 개략적으로 나타내는 도면이다. 도 5는 본 발명의 실시 예에 따른 액정표시장치가 도트 인버전 방식으로 구동되는 경우에 액정 패널상의 액정 셀들에 충전되는 화소 전압 신호의 극성 패턴을 설명하는 도면이다.4 is a schematic view of a liquid crystal display according to an exemplary embodiment of the present invention including a liquid crystal panel according to an exemplary embodiment of the present invention. 5 is a diagram illustrating a polar pattern of a pixel voltage signal charged in liquid crystal cells on a liquid crystal panel when the liquid crystal display according to the exemplary embodiment of the present invention is driven in a dot inversion manner.

도 4를 참조하면, 본 발명의 실시 예에 따른 액정표시장치는 게이트 드라이버(14) 및 데이터 드라이버(16)에 의하여 구동되는 본 발명의 실시 예에 따른 액정 패널(12)을 구비한다. 본 발명의 실시 예에 따른 액정 패널(12)는 다수의 게이트 라인들(GL1 내지 GLn)과 다수의 데이터 라인들(DL1 내지 DLm)에 의하여 구분된 영역들 각각에 형성된 화소들(PXL11 내지 PXLnm)을 포함한다. 화소들(PXL11 내지 PXLnm) 각각은 대응하는 게이트 라인(GL1 내지 GLn) 상의 스캔 신호에 응답하여 대응하는 데이터 라인(DL1 내지 DLm)으로부터 액정 셀(CLC11 내지 CLCnm)에 공급될 화소 전압 신호를 절환하기 위한 박막 트랜지스터(TFT11 내지 TFTnm)를 포함한다. 첫 번째 게이트 라인(GL1) 상의 스캔 신호에 의하여 구동되는 1라인분의 화소들(PXL11 내지 PXL1m) 각각에 포함된 액정 셀(CLC1l 내지 CLC1m)은 기준 전압 라인(VLref)에 전기적으로 접속된다. 이 기준 전압 라인(VLref)에는 기준 전압 발생부(20)에서 발생된 일정한 전압 레벨을 유지하는 기준 전압(Vref)이 공급된다. 기 준 전압 발생부(20)는 타이밍 제어부(18)의 제어를 받아 프레임 마다 전압 레벨이 달라지는 기준 전압(Vref)을 기준 전압 라인(VLref)에 공급할 수도 있다. 이와는 달리, 기준 전압 발생기(10)는 종래의 액정 표시 장치에 포함되었던 공통 전압 발생부(9)로 대치될 수도 있다. 이 경우, 기준 전압 라인(VLref)에는 공통 전압 발생부(9)에서 발생된 공통 전압(Vcom)이 공급된다. 또 다른 방편으로, 기준 전압 라인(VLref)는 데이터 드라이버(16)로부터 기준 전압(Vref)을 공급받을 수도 있다. 이 경우에도, 데이터 드라이버(16)는 타이밍 제어부(18)의 제어하에 프레임 마다 전압 레벨이 달라지는 기준 전압(Vref)을 발생시킬 수 있다.Referring to FIG. 4, the liquid crystal display according to the exemplary embodiment of the present invention includes a liquid crystal panel 12 according to an exemplary embodiment of the present invention driven by the gate driver 14 and the data driver 16. In the liquid crystal panel 12 according to the exemplary embodiment, the pixels PXL11 to PXLnm formed in each of the regions divided by the plurality of gate lines GL1 to GLn and the plurality of data lines DL1 to DLm. It includes. Each of the pixels PXL11 to PXLnm switches the pixel voltage signal to be supplied to the liquid crystal cells CLC11 to CLCnm from the corresponding data lines DL1 to DLm in response to a scan signal on the corresponding gate lines GL1 to GLn. Thin film transistors (TFT11 to TFTnm). The liquid crystal cells CLC11 to CLC1m included in each of the pixels PXL11 to PXL1m for one line driven by the scan signal on the first gate line GL1 are electrically connected to the reference voltage line VLref. The reference voltage line VLref is supplied with a reference voltage Vref that maintains a constant voltage level generated by the reference voltage generator 20. The reference voltage generator 20 may supply a reference voltage Vref having a different voltage level for each frame to the reference voltage line VLref under the control of the timing controller 18. Alternatively, the reference voltage generator 10 may be replaced by the common voltage generator 9 included in the conventional liquid crystal display. In this case, the common voltage Vcom generated by the common voltage generator 9 is supplied to the reference voltage line VLref. Alternatively, the reference voltage line VLref may be supplied with the reference voltage Vref from the data driver 16. Even in this case, the data driver 16 can generate the reference voltage Vref whose voltage level varies from frame to frame under the control of the timing controller 18.

나머지 게이트 라인들(GL2 내지 GLn) 상의 스캔신호에 응답하는 화소들(PXL21 내지 PXLnm)에 각각 포함된 액정 셀들(CLC21 내지 CLCnm)은 선행의 게이트 라인(GL1 내지 GLn-1) 상의 대응하는 화소(PXL11 내지 PXL(n-1)m)의 액정 셀(CLC11 내지 CLC(n-1)m)과 현행 화소(PXL21 내지 PXLnm)의 박막 트랜지스터(TFT21 내지 TFTnm)의 드레인 단자들 사이에 접속된다. 다시 말하여, 제2 내지 제n 게이트 라인(GL2 내지 GLn) 상의 스캔신호에 응답하는 화소들(PXL21 내지 PXLnm)에 각각 포함된 액정 셀들(CLC21 내지 CLCnm)은 선행의 게이트 라인(GL1 내지 GLn-1) 상의 대응하는 화소에 포함된 선행의 박막 트랜지스터(TFT11 내지 TFT(n-1)m)와 현재의 화소에 포함된 현재의 박막 트랜지스터(TFT21 내지 TFTnm)의 드레인 단자들 사이에 접속된다. 이에 따라, 데이터 라인(DL)을 따라 배열되는 액정 셀들(CLC)은 기준 전압 라인(VLref)에 종속적으로 접속되어 직렬 회로를 이룬다.The liquid crystal cells CLC21 to CLCnm included in the pixels PXL21 to PXLnm in response to the scan signals on the remaining gate lines GL2 to GLn may correspond to the corresponding pixels on the preceding gate lines GL1 to GLn-1. It is connected between the liquid crystal cells CLC11 to CLC (n-1) m of PXL11 to PXL (n-1) m and drain terminals of the thin film transistors TFT21 to TFTnm of the current pixels PXL21 to PXLnm. In other words, the liquid crystal cells CLC21 to CLCnm included in the pixels PXL21 to PXLnm in response to the scan signals on the second to nth gate lines GL2 to GLn are the preceding gate lines GL1 to GLn−. It is connected between the preceding thin film transistors TFT11 to TFT (n-1) m included in the corresponding pixel on 1) and the drain terminals of the current thin film transistors TFT21 to TFTnm included in the current pixel. Accordingly, the liquid crystal cells CLC arranged along the data line DL are connected to the reference voltage line VLref dependently to form a series circuit.

이에 따라, 제1 게이트 라인(GL1) 상의 스캔신호에 응답하는 1라인 분의 화소들(PXL11 내지 PXL1m)에 각각 포함된 액정 셀들(CLC11 내지 CLC1m) 각각은 대응하는 데이터 라인(DL1 내지 DLm) 상의 화소 전압 신호와 상기 기준 전압 라인(VLref) 상의 기준 전압(Vref)과의 차전압을 충전한다. 제2 내지 제n 게이트 라인(GL2 내지 GLn) 상의 스캔 신호에 응답하는 화소들(PXL21 내지 PXLnm) 각각에 포함된 액정 셀들(CLC21 내지 CLCnm) 각각은, 대응하는 데이터 라인(DL1 내지 DLm) 상의 화소 전압 신호에 의하여, 선행 게이트 라인(GL1 내지 GLn-1) 상의 대응하는 화소들(PXL11 내지 PXL(n-1)m)에 포함된 액정 셀(CLC11 내지 CLC(n-1)m)에 충전된 화소 전압 신호를 기준으로 하여 정극성(+) 영역의 전압 레벨 중 어느 하나 또는 부극성(-) 영역의 전압 레벨 중 어느 하나를 가지는 화소 전압이 충전한다. 다시 말하여, 제2 내지 제n 게이트 라인(GL2 내지 GLn) 상의 스캔 신호에 응답하는 화소들(PXL21 내지 PXLnm) 각각에 포함된 액정 셀들(CLC21 내지 CLCnm) 각각은, 선행 게이트 라인(GL1 내지 GLn-1) 상의 대응하는 화소들(PXL11 내지 PXL(n-1)m)에 포함된 액정 셀(CLC11 내지 CLC(n-1)m)에 충전된 화소 전압 신호를 보다 대응하는 데이터 라인(DL1 내지 DLm) 상의 화소 전압 신호의 전압레벨 만큼 높거나 낮은 화소 전압을 충전한다.Accordingly, each of the liquid crystal cells CLC11 to CLC1m included in each of the pixels PXL11 to PXL1m corresponding to the scan signal on the first gate line GL1 is disposed on the corresponding data lines DL1 to DLm. The voltage difference between the pixel voltage signal and the reference voltage Vref on the reference voltage line VLref is charged. Each of the liquid crystal cells CLC21 to CLCnm included in each of the pixels PXL21 to PXLnm in response to the scan signals on the second to nth gate lines GL2 to GLn is a pixel on the corresponding data line DL1 to DLm. By the voltage signal, the liquid crystal cells CLC11 to CLC (n-1) m included in the corresponding pixels PXL11 to PXL (n-1) m on the preceding gate lines GL1 to GLn-1 are charged. The pixel voltage having either one of the voltage levels of the positive (+) region or the voltage level of the negative (-) region is charged based on the pixel voltage signal. In other words, each of the liquid crystal cells CLC21 to CLCnm included in each of the pixels PXL21 to PXLnm in response to the scan signals on the second to nth gate lines GL2 to GLn may have the preceding gate lines GL1 to GLn. The pixel voltage signal charged in the liquid crystal cells CLC11 to CLC (n-1) m included in the corresponding pixels PXL11 to PXL (n-1) m on the pixel -1 is more corresponding to the data lines DL1 to 1. The pixel voltage as high or low as the voltage level of the pixel voltage signal on DLm) is charged.

이렇게 본 발명의 실시 예에 따른 액정 패널(12) 상의 액정 셀들(CLC21 내지 CLCnm) 각각이 이전 라인 상의 액정 셀(CLC11 내지 CLC(n-1)m) 에 충전된 전압을 기준으로 정극성(+) 또는 부극성(-)의 전압을 가지는 화소 전압을 충전하기 때문에, 액정 셀들(CLC21 내지 CLCnm) 각각에 충전되는 화소 전압의 스윙 폭과 데이터 라인들(DL1 내지 DLm) 각각을 통해 전송되는 화소 전압 신호의 스윙 폭이 작아지게 된다. 이 결과, 본 발명의 실시 예에 따른 액정 패널(12)은 구동 소비 전력이 최소화됨과 아울러 임펄스 형태의 잡음도 줄어들게 된다.Thus, each of the liquid crystal cells CLC21 to CLCnm on the liquid crystal panel 12 according to the embodiment of the present invention has positive polarity (+) based on the voltage charged in the liquid crystal cells CLC11 to CLC (n-1) m on the previous line. ) Or the pixel voltage transmitted through each of the data lines DL1 to DLm, since the pixel voltage having the negative polarity voltage is charged, the pixel voltage is charged in each of the liquid crystal cells CLC21 to CLCnm. The swing width of the signal becomes small. As a result, the liquid crystal panel 12 according to the exemplary embodiment of the present invention minimizes driving power consumption and also reduces impulse noise.

게이트 드라이버(14)는 타이밍 제어부(18)로부터의 게이트 타이밍 제어신호에 응답하여 액정 패널(12) 상의 다수의 게이트 라인들(GL1 내지 GLn)이 순차적으로 수평동기기간 씩 인에이블 되게 한다. 데이터 드라이버(16)는 게이트 라인들(GL1 내지 GLn) 중 어느 하나가 구동될 때마다 데이터 라인들(DL1 내지 DLm) 각각에 화소 전압 신호를 공급한다. 이를 위하여, 데이터 드라이버(16)는 타이밍 제어부(18)로부터의 데이터 타이밍 제어신호에 응답한다. 또한, 데이터 드라이버(16)는 매 수평동기기간 마다 타이밍 제어부(18)로부터 1라인 분의 화소 데이터를 입력하고, 1라인 분의 화소 데이터 각각의 논리 값에 해당하는 전압 레벨을 가지는 1라인 분의 화소 전압 신호들을 대응되는 제1 내지 제m 데이터 라인(DL1 내지 DLm)에 공급한다. 타이밍 제어부(18)는 컴퓨터 시스템의 그래픽 보드와 같은 외부의 비디오 소스(도시하지 않음)로부터 비디오 데이터(VD) 및 동기신호들(SYNC)을 수신한다. 동기신호들(SYNC)은 수직 동기 신호, 수평 동기 신호 및 데이터 클럭 등을 포함한다. 비디오 데이터(VD)는 일 프레임(또는 하나의 화상) 분의 적색, 녹색 및 청색 화소 데이터를 포함한다. 타이밍 제어부(18)는 동기신호들(SYNC)에 근거하여 상기의 게이트 제어 신호 및 데이터 제어 신호를 발생한다. 또한, 타이밍 제어부(18)는 비디오 데이터(VD)의 적색, 녹색 및 청색 화소 데이터를 1 라인 분씩 데이터 드라이버(16)에 공급한다.The gate driver 14 sequentially enables the plurality of gate lines GL1 to GLn on the liquid crystal panel 12 in response to the gate timing control signal from the timing controller 18. The data driver 16 supplies a pixel voltage signal to each of the data lines DL1 to DLm whenever one of the gate lines GL1 to GLn is driven. For this purpose, the data driver 16 responds to the data timing control signal from the timing controller 18. Further, the data driver 16 inputs one line of pixel data from the timing controller 18 every horizontal synchronous period, and one line of pixels having a voltage level corresponding to each logic value of the pixel data of one line. The pixel voltage signals are supplied to corresponding first through m th data lines DL1 through DLm. The timing controller 18 receives the video data VD and the synchronization signals SYNC from an external video source (not shown) such as a graphics board of the computer system. The sync signals SYNC include a vertical sync signal, a horizontal sync signal, a data clock, and the like. The video data VD includes red, green, and blue pixel data for one frame (or one picture). The timing controller 18 generates the gate control signal and the data control signal based on the synchronization signals SYNC. The timing controller 18 also supplies the red, green, and blue pixel data of the video data VD to the data driver 16 line by line.

제1 내지 제m 데이터 라인(DL1 내지 DLm) 각각에 공급되는 화소 전압 신호는 액정 패널(12)이 인버전 방식으로 구동되는 경우, 프레임 기간 및/또는 수평동기기간 마다 이전 프레임 또는 이전 수평동기기간의 화소 전압 신호를 기준으로 정극성(+) 또는 부극성(-) 방향으로 변하는 전압을 가질 수 있다. 또한, 화소 전압 신호는 데이터 라인(DL1 내지 DLm)이 변경됨에 따라 극성-반전될 수도 있다.The pixel voltage signal supplied to each of the first to m th data lines DL1 to DLm is a previous frame or a previous horizontal synchronous period every frame period and / or horizontal synchronous period when the liquid crystal panel 12 is driven in an inversion manner. The pixel voltage signal may have a voltage that changes in a positive (+) direction or a negative (−) direction. In addition, the pixel voltage signal may be polarized-reversed as the data lines DL1 to DLm change.

예를 들어, 액정 패널(12)이 도트 인버전 방식으로 구동되는 경우, 데이터 라인들(DL1 내지 DLm) 각각에 출력되는 화소 전압 신호는 인접한 데이터 라인들 상의 화소 전압 신호와는 상반된 극성의 전압 레벨을 가짐과 아울러 프레임 기간의 첫 번째 수평동기기간에는 기준 전압 라인(VLref) 상의 기준 전압(Vref)을 기준으로 정극성 또는 부극성의 전압 레벨을 가진다. 또한, 데이터 라인들(DL1 내지 DLm) 각각에 출력되는 화소 전압 신호는 수평 동기 기간마다 이전 화소 전압 신호의 전압 레벨을 기준으로 정극성 또는 부극성의 전압을 가진다. 이에 따라, 액정 패널(12) 상의 화소들(PXL11 내지 PXLnm)에 각각에 포함된 액정 셀들(CLC11 내지 CLCnm)은, 도 5에 도시된 바와 같이, 인접한 화소의 액정 셀과는 상반된 극성의 화소 전압 신호가 충전된다.For example, when the liquid crystal panel 12 is driven in a dot inversion method, a pixel voltage signal output to each of the data lines DL1 to DLm has a voltage level having a polarity opposite to that of the pixel voltage signals on adjacent data lines. In addition, the first horizontal synchronous period of the frame period has a positive or negative voltage level based on the reference voltage Vref on the reference voltage line VLref. In addition, the pixel voltage signal output to each of the data lines DL1 to DLm has a positive or negative voltage based on the voltage level of the previous pixel voltage signal for each horizontal synchronization period. Accordingly, the liquid crystal cells CLC11 to CLCnm included in each of the pixels PXL11 to PXLnm on the liquid crystal panel 12 have pixel voltages of opposite polarities to those of adjacent pixels as shown in FIG. 5. The signal is charged.

도 5를 참조하면, j번째 게이트 라인(GLj)과 k번째 데이터 라인(DLk)에 접속된 화소(PXLjk)의 액정 셀(CLCjk)에는, k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)에 의하여, j-1 번째 게이트 라인(GLj-1)과 k 번째 데이터 라인(DLk)에 접속된 화소(PXL(j-1)k)의 액정 셀(CLC(j-1)k)에 충전된 화소 전압(CLCV(j-1)k)을 기준으로 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)의 전압 레벨 만큼 높 은 화소 전압(즉, 정극성의 화소 전압)(CLCVjk)이 충전된다. 마찬가지로, j+1 번째 게이트 라인(GLj+1)과 k+1 번째 데이터 라인(DLk+1)에 접속된 화소의 액정 셀에도, k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)에 의하여, j 번째 게이트 라인(GLj)과 k+1 번째 데이터 라인(DLk+1)에 접속된 화소의 액정 셀에 충전된 화소 전압을 기준으로 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)의 전압 레벨 만큼 높은 화소 전압(즉, 정극성의 화소 전압)(CLCV(j+1)(k+1))이 충전된다. 반면, j번째 게이트 라인(GLj)과 k+1 번째 데이터 라인(DLk+1)에 접속된 화소의 액정 셀에는, k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)에 의하여, j 번째 게이트 라인(GLj)과 k+1 번째 데이터 라인(DLk+1)에 접속된 화소의 액정 셀에 충전된 화소 전압을 기준으로 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)의 전압 레벨 만큼 낮은 화소 전압(즉, 부극성의 화소 전압)(CLCVj(k+1))이 충전된다. 또한, j+1 번째 게이트 라인(GLj+1)과 k 번째 데이터 라인(DLk)에 접속된 화소(PXL(j+1)k)의 액정 셀(CLC(j+1)k)에도, k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)에 의하여, j 번째 게이트 라인(GLj)과 k 번째 데이터 라인(DLk)에 접속된 화소(PXLjk)의 액정 셀(CLCjk)에 충전된 화소 전압(CLCjk)을 기준으로 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)의 전압 레벨 만큼 낮은 화소 전압(즉, 부극성의 화소 전압) (CLC(j+1)k)이 충전된다.Referring to FIG. 5, the pixel voltage signal DVk on the k-th data line DLk is included in the liquid crystal cell CLCjk of the pixel PXLjk connected to the j-th gate line GLj and the k-th data line DLk. Is filled in the liquid crystal cell CLC (j-1) k of the pixel PXL (j-1) k connected to the j-1 th gate line GLj-1 and the k th data line DLk. The pixel voltage (that is, the positive pixel voltage) CLCVjk that is as high as the voltage level of the pixel voltage signal DVk on the k-th data line DLk is charged based on the pixel voltage CLCV (j-1) k. . Similarly, the pixel voltage signal on the k + 1th data line DLk + 1 also applies to the liquid crystal cell of the pixel connected to the j + 1th gate line GLj + 1 and the k + 1th data line DLk + 1. The k + 1th data line DLk + based on the pixel voltage charged in the liquid crystal cell of the pixel connected to the jth gate line GLj and the k + 1st data line DLk + 1 by DVk + 1. The pixel voltage (that is, the positive pixel voltage) CLCV (j + 1) (k + 1) as high as the voltage level of the pixel voltage signal DVk + 1 on 1) is charged. On the other hand, in the liquid crystal cell of the pixel connected to the j-th gate line GLj and the k + 1-th data line DLk + 1, the pixel voltage signal DVk + 1 on the k + 1-th data line DLk + 1 The pixel on the k + 1th data line DLk + 1 based on the pixel voltage charged in the liquid crystal cell of the pixel connected to the jth gate line GLj and the k + 1th data line DLk + 1 by The pixel voltage (that is, the negative pixel voltage) CLCVj (k + 1) as low as the voltage level of the voltage signal DVk + 1 is charged. In addition, the k-th also applies to the liquid crystal cell CLC (j + 1) k of the pixel PXL (j + 1) k connected to the j + 1th gate line GLj + 1 and the kth data line DLk. The pixel voltage CLCjk charged in the liquid crystal cell CLCjk of the pixel PXLjk connected to the j-th gate line GLj and the k-th data line DLk by the pixel voltage signal DVk on the data line DLk. ) Is charged as low as the voltage level of the pixel voltage signal DVk on the k-th data line DLk (that is, negative pixel voltage) CLC (j + 1) k.

도 5에 도시된 바와 같은 극성 패턴으로 액정 패널(12)을 구동하기 위하여, 데이터 드라이버(16)은 도 6에 도시된 바와 같은 k 번째 및 k+1 번째 화소 전압 신 호들(DVk, DVk+1)이 k 번째 및 k+1 번째 데이터 라인들(DLk,DLk+1)에 각각 공급되게 한다. 도 6을 참조하면, k 번째 화소 전압 신호(DVk)는, j 번째 수평동기기간에는 j-1 번째 수평동기기간의 화소 전압 레벨을 기준으로 화소 데이터의 논리 값(즉, 계조 값)에 상응하는 전압 만큼 높아진 전압 레벨(즉, 정극성(+) 방향으로 화소 데이터의 논리 값에 상응하는 전압 만큼 변화된 전압레벨)을 가진 후, j+1 번째 수평동기기간에는 j 번째 수평동기기간의 화소 전압 레벨을 기준으로 화소 데이터의 논리 값에 해당하는 전압 만큼 낮아진 전압 레벨(즉, 부극성(-) 방향으로 화소 데이터의 논리 값에 해당하는 전압 만큼 변화된 전압레벨)을 가진다. 비슷하게, k+1 번째 화소 전압 신호(VDk+1)도, j 번째 수평동기기간에는 j-1 번째 수평동기기간의 화소 전압 레벨을 기준으로 화소 데이터의 논리 값에 해당하는 전압 만큼 부극성(-) 방향으로 변화된 전압레벨을 가진 후, j+1 번째 수평동기기간에는 j 번째 수평동기기간의 화소 전압 레벨을 기준으로 화소 데이터의 논리 값에 해당하는 전압 만큼 정극성(-) 방향으로 변화된 전압레벨을 가진다.In order to drive the liquid crystal panel 12 in the polar pattern as shown in FIG. 5, the data driver 16 is equipped with the k-th and k + 1-th pixel voltage signals DVk, DVk + 1 as shown in FIG. ) Is supplied to the kth and k + 1th data lines DLk and DLk + 1, respectively. Referring to FIG. 6, the k th pixel voltage signal DVk corresponds to a logic value (ie, a gray scale value) of pixel data on the basis of a pixel voltage level between the j−1 th horizontal sync periods in a j th horizontal sync period. After the voltage level increased by the voltage (that is, the voltage level changed by the voltage corresponding to the logic value of the pixel data in the positive polarity direction), the pixel voltage level between the jth horizontal synchronization periods in the j + 1th horizontal synchronization period The voltage level is lowered by the voltage corresponding to the logic value of the pixel data, that is, the voltage level changed by the voltage corresponding to the logic value of the pixel data in the negative (−) direction. Similarly, the k + 1 th pixel voltage signal VDk + 1 also has a negative polarity (− In the j + 1th horizontal synchronization period, the voltage level changed in the positive (-) direction by the voltage corresponding to the logic value of the pixel data based on the pixel voltage level between the jth horizontal synchronization periods in the j + 1th horizontal synchronization period. Has

j 번째 게이트 라인(GLj) 상의 k 번째 화소에 각각 포함된 박막 트랜지스터들 각각은 j 번째 게이트 라인(GLj) 상의 고전위의 스캔 신호(GLSj)에 의하여 턴-온(Turn-on)되어 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)를 대응하는 액정셀(CLCjk)에 공급되게 한다. 그러면, j 번째 게이트 라인(GLj) 상의 k 번째 액정 셀(CLCjk)은 k 번째 데이터 라인(DLk)으로부터의 화소 전압 신호(DVk)를 충전한다. 이에 따라, j 번째 게이트 라인(GLj) 상의 k 번째 액정 셀(CLCjk)에는 이전 게이트 라인(GLj-1) 상의 대응하는 액정 셀(CLC(j-1)k)에 충전된 화소 전 압(CLCV(j-1)k)을 기준으로 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)의 전압 레벨 만큼 높은 화소 전압(즉, 정극성(+)의 화소 전압)(CLCVjk)이 충전된다. 비슷하게, j 번째 게이트 라인(GLj) 상의 k+1 번째 화소에 각각 포함된 박막 트랜지스터(TFTj(k+1))도 j 번째 게이트 라인(GLj) 상의 고전위의 스캔 신호(GLSj)에 의하여 턴-온되어 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DLVk+1)를 대응하는 액정 셀(CLCj(k+1))에 공급되게 한다. 그러면, j 번째 게이트 라인(GLj) 상의 k+1 번째 액정 셀(CLCj(k+1))은 k+1 번째 데이터 라인(DLk+1)으로부터의 화소 전압 신호(DLVk+1)를 충전하여, 이전 게이트 라인(GLj-1) 상의 대응하는 액정 셀(CLC(j-1)(k+1))에 충전된 화소 전압(CLCV(j-1)(k+1))을 기준으로 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)의 전압 레벨 만큼 낮은 화소 전압(즉, 부극성(-)의 화소 전압)(CLCVj(k+1))이 충전되게 한다.Each of the thin film transistors included in the k-th pixel on the j-th gate line GLj is turned on by the high potential scan signal GLSj on the j-th gate line GLj to k-th data. The pixel voltage signal DVk on the line DLk is supplied to the corresponding liquid crystal cell CLCjk. Then, the k-th liquid crystal cell CLCjk on the j-th gate line GLj charges the pixel voltage signal DVk from the k-th data line DLk. Accordingly, the k-th liquid crystal cell CLCjk on the j-th gate line GLj includes the pixel voltage CLCV (charged in the corresponding liquid crystal cell CLC (j-1) k on the previous gate line GLj-1. Based on j-1) k), the pixel voltage (that is, the pixel voltage of positive polarity (+)) CLCVjk as high as the voltage level of the pixel voltage signal DVk on the k-th data line DLk is charged. Similarly, the thin film transistor TFTj (k + 1) included in the k + 1th pixel on the jth gate line GLj is also turned on by the high potential scan signal GLSj on the jth gate line GLj. On, the pixel voltage signal DLVk + 1 on the k + 1th data line DLk + 1 is supplied to the corresponding liquid crystal cell CLCj (k + 1). Then, the k + 1 th liquid crystal cell CLCj (k + 1) on the j th gate line GLj charges the pixel voltage signal DLVk + 1 from the k + 1 th data line DLk + 1, K + 1 based on the pixel voltage CLCV (j-1) (k + 1) charged in the corresponding liquid crystal cell CLC (j-1) k + 1 on the previous gate line GLj-1 The pixel voltage (that is, the pixel voltage of negative polarity (-)) CLCVj (k + 1) which is as low as the voltage level of the pixel voltage signal DVk + 1 on the first data line DLk + 1 is charged.

또한, j+1 번째 게이트 라인(GLj+1) 상의 k 번째 화소에 각각 포함된 박막 트랜지스터도 j+1 번째 게이트 라인(GLj+1) 상의 고전위의 스캔 신호(GLSj+1)에 의하여 턴-온되어 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DLVk)를 대응하는 액정셀(CLC(j+1)k)에 공급되게 한다. 그러면, j+1 번째 게이트 라인(GLj+1) 상의 k 번째 액정 셀(CLC(j+1)k)은 k 번째 데이터 라인(DLk)으로부터의 화소 전압 신호(DLVk)를 충전한다. 이에 따라, j+1 번째 게이트 라인(GLj+1) 상의 k 번째 액정 셀(CLC(j+1)k)에는, 이전 게이트 라인(GLj) 상의 대응하는 액정 셀(CLCjk)에 충전된 화소 전압(CLCVjk)을 기준으로 k 번째 데이터 라인(DLk) 상의 화소 전압 신호(DVk)의 전압 레벨 만큼 낮은 화소 전압(즉, 부극성(-)의 화소 전압 )(CLCV(j+1)k)이 충전된다. 비슷하게, j+1 번째 게이트 라인(GLj+1) 상의 k+1 번째 화소에 각각 포함된 박막 트랜지스터(TFT(j+1)(k+1))도 j+1 번째 게이트 라인(GLj+1) 상의 고전위의 스캔 신호(GLSj+1)에 의하여 턴-온되어 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)를 대응하는 액정 셀(CLC(j+1)(k+1))에 공급되게 한다. 그러면, j+1 번째 게이트 라인(GLj+1) 상의 k+1 번째 액정 셀(CLC(j+1)(k+1))은 k+1 번째 데이터 라인(DLk+1)으로부터의 화소 전압 신호(DVk+1)를 충전하여, 이전 게이트 라인(GLj) 상의 대응하는 액정 셀(CLCj(k+1))에 충전된 화소 전압(CLCVj(k+1))을 기준으로 k+1 번째 데이터 라인(DLk+1) 상의 화소 전압 신호(DVk+1)의 전압 레벨 만큼 낮은 화소 전압(즉, 정극성(-)의 화소 전압)(CLCV(j+1)(k+1))이 충전되게 한다.Also, the thin film transistors included in the k-th pixel on the j + 1th gate line GLj + 1 are also turned on by the high potential scan signal GLSj + 1 on the j + 1th gate line GLj + 1. On, the pixel voltage signal DLVk on the k-th data line DLk is supplied to the corresponding liquid crystal cell CLC (j + 1) k. Then, the k-th liquid crystal cell CLC (j + 1) k on the j + 1-th gate line GLj + 1 charges the pixel voltage signal DLVk from the k-th data line DLk. Accordingly, the k-th liquid crystal cell CLC (j + 1) k on the j + 1th gate line GLj + 1 includes the pixel voltage (charged in the corresponding liquid crystal cell CLCjk on the previous gate line GLj). Based on the CLCVjk, the pixel voltage (that is, the pixel voltage of negative polarity (−)) CLCV (j + 1) k lowered by the voltage level of the pixel voltage signal DVk on the k-th data line DLk is charged. . Similarly, the thin film transistors TFT (j + 1) (k + 1) included in the k + 1th pixels on the j + 1th gate line GLj + 1, respectively, also have the j + 1th gate line GLj + 1. The liquid crystal cell CLC (j + 1) (turned on by the high-potential scan signal GLSj + 1 of the phase corresponding to the pixel voltage signal DVk + 1 on the k + 1th data line DLk + 1) k + 1)). Then, the k + 1 th liquid crystal cell CLC (j + 1) (k + 1) on the j + 1 th gate line GLj + 1 is the pixel voltage signal from the k + 1 th data line DLk + 1. Charges (DVk + 1) to the k + 1th data line based on the pixel voltage CLCVj (k + 1) charged in the corresponding liquid crystal cell CLCj (k + 1) on the previous gate line GLj. The pixel voltage (that is, the pixel voltage of positive polarity (-)) as low as the voltage level of the pixel voltage signal DVk + 1 on (DLk + 1) (CLCV (j + 1) (k + 1)) is charged. .

이러한 형태로, 액정 패널(12) 상의 화소들에 각각 포함된 액정 셀들 각각은 이전 라인 상의 대응되는 액정 셀에 충전된 화소 전압을 기준으로 대응하는 데이터 라인 상의 화소 전압 신호의 전압 레벨 만큼 높거나 낮은 화소 전압(즉, 정극성 및 부극성의 화소전압)을 충전한다. 이에 따라, 액정 패널 상의 액정 셀들 각각에서의 화소 전압의 스윙 폭과 데이터 라인들(DL) 각각에 공급되는 화소 전압 신호의 스윙 폭이 작아지게 된다. 이 결과, 본 발명의 실시 예에 따른 액정 패널 및 그를 포함하는 액정 표시 장치는 모두 구동 소비 전력이 줄어들게 함과 아울러 임펄스 성분의 잡음의 발생이 억제되게 한다.In this form, each of the liquid crystal cells included in the pixels on the liquid crystal panel 12 is as high or low as the voltage level of the pixel voltage signal on the corresponding data line based on the pixel voltage charged in the corresponding liquid crystal cell on the previous line. The pixel voltage (ie, the positive and negative pixel voltages) is charged. Accordingly, the swing width of the pixel voltage in each of the liquid crystal cells on the liquid crystal panel and the swing width of the pixel voltage signal supplied to each of the data lines DL are reduced. As a result, both the liquid crystal panel and the liquid crystal display including the liquid crystal panel according to the embodiment of the present invention reduce driving power consumption and suppress generation of noise of an impulse component.

도 7은 도 4에 포함된 본 발명의 실시 예에 따른 액정 패널(12)의 구조를 설명하는 레이-아웃이다. 도 7에는 세개의 데이터 라인들(DLk-1 내지 DLk+1)에 접속 된 화소들만이 도시되어 있으나, 도 4에서와 같이 m개의 데이터 라인들(DL1 내지 DLm)에 접속된 n*m 개의 화소들(PXL11 내지 PXLnm)이 본 발명의 실시 예에 따른 액정 패널(12)에 포함되어 있다는 것을 통상의 지식을 가진 자라면 누구나 이해할 것이다. 따라서, 도 7은 n*m 개의 화소들(PXL11 내지 PXLnm)을 포함하는 것으로 설명될 것이다.FIG. 7 is a layout illustrating a structure of the liquid crystal panel 12 according to the exemplary embodiment of the present invention included in FIG. 4. In FIG. 7, only pixels connected to three data lines DLk-1 to DLk + 1 are illustrated, but n * m pixels connected to m data lines DL1 to DLm as shown in FIG. 4. Those skilled in the art will understand that the PXL11 to PXLnm are included in the liquid crystal panel 12 according to the exemplary embodiment of the present invention. Therefore, FIG. 7 will be described as including n * m pixels PXL11 to PXLnm.

도 7를 참조하면, 본 발명의 실시 예에 따른 액정 패널(12)은 다수의 게이트 라인들(GL1 내지 GLn)과 다수의 데이터 라인들(DL1 내지 DLm)이 교차함에 의하여 구분되어진 영역들 각각에 형성된 화소(PXL11 내지 PXLnm)를 포함한다. 이들 화소들(PXL11 내지 PXLnm) 각각은 대응하는 게이트 라인(GL1 내지 GLn) 및 대응하는 데이터 라인(DL1 내지 DLm) 에 접속된 박막 트랜지스터(TFT11 내지 TFTnm)를 포함한다. 제2 내지 제n 게이트 라인들(GL2 내지 GLn)에 접속된 화소들(PXL21 내지 PXLnm) 각각은 박막 트랜지스터(TFT21 내지 TFTnm)와 이전 게이트 라인(GL1 내지 GLn-1)에 접속된 박막 트랜지스터(TFT11 내지 TFT(n-1)m)의 드레인 단자들 사이에 접속된 액정 셀(CLC11 내지 CLC(n-1)m))을 추가로 포함한다. 제1 게이트 라인(GL1)에 접속된 화소들(PXL11 내지 PXLnm) 각각은 기준 전압 라인(VLref)과 제1 게이트 라인(GL1)에 접속된 대응하는 박막 트랜지스터(TFT11 내지 TFT1m)의 드레인 단자(즉, 제2 라인 상의 대응하는 액정 셀(CLC21 내지 CLC2m) 사이에 접속된 액정 셀(CLC11 내지 CLC1m)을 더 포함한다.  Referring to FIG. 7, the liquid crystal panel 12 according to the exemplary embodiment of the present invention may be formed in each of the regions divided by the crossing of the plurality of gate lines GL1 to GLn and the plurality of data lines DL1 to DLm. The formed pixels PXL11 to PXLnm are included. Each of these pixels PXL11 to PXLnm includes thin film transistors TFT11 to TFTnm connected to corresponding gate lines GL1 to GLn and corresponding data lines DL1 to DLm. Each of the pixels PXL21 to PXLnm connected to the second to nth gate lines GL2 to GLn is a thin film transistor TFT11 connected to the thin film transistors TFT21 to TFTnm and the previous gate lines GL1 to GLn-1. To liquid crystal cells CLC11 to CLC (n-1) m connected between the drain terminals of the to TFT (n-1) m. Each of the pixels PXL11 to PXLnm connected to the first gate line GL1 may have a drain terminal (that is, a thin film transistor TFT11 to TFT1m) connected to the reference voltage line VLref and the first gate line GL1. And liquid crystal cells CLC11 to CLC1m connected between the corresponding liquid crystal cells CLC21 to CLC2m on the second line.

액정 셀들(CLC11 내지 CLCnm) 각각은, 대응하는 박막 트랜지스터의 드레인 단자 및 다음 라인 상의 대응하는 액정 셀과 전기적으로 접속되게 형성된 제1 화소 전극 패턴(FPEP11 내지 FPEPnm)과, 기준 전압 라인(VLref) 또는 이전 라인 상의 대응하는 박막 트랜지스터의 드레인 단자 및 대응하는 액정 셀에 전기적으로 접속된 제2 화소 전극 패턴(SPEP11 내지 SPEPnm)을 구비한다. 이들 제1 및 제2 화소 전극 패턴(FPEP,SPEP) 각각은 빗 형태로 형성된다. 또한, 제1 화소 전극 패턴(FPEP)의 빗살들은 제2 화소 전극 패턴(SPEP)의 빗살들과 교번되게끔 화소 영역에 배열된다.Each of the liquid crystal cells CLC11 to CLCnm includes a first pixel electrode pattern FPEP11 to FPEPnm formed to be electrically connected to a drain terminal of a corresponding thin film transistor and a corresponding liquid crystal cell on a next line, and a reference voltage line VLref or A second pixel electrode pattern SPEP11 to SPEPnm electrically connected to the drain terminal of the corresponding thin film transistor on the previous line and the corresponding liquid crystal cell. Each of the first and second pixel electrode patterns FPEP and SPEP is formed in a comb shape. In addition, the comb teeth of the first pixel electrode pattern FPEP are arranged in the pixel area so as to alternate with the comb teeth of the second pixel electrode pattern SPEP.

예를 들어, j 번째 게이트 라인(GLj) 및 k 번째 데이터 라인(DLk)에 의하여 구동되는 화소(PXLjk)의 액정 셀(CLCjk)은 j-1 번째 게이트 라인(GLj-1) 상의 k 번째 화소(PXLk)에 포함된 액정 셀(CLC(j-1)k)과 j+1 번째 게이트 라인(GLj+1) 상의 k 번째 화소(PXL(j+1)k)에 포함된 액정 셀(CLC(j+1)k)의 사이에 접속된다. 바꾸어 말하면, j 번째 게이트 라인(GLj) 및 k 번째 데이터 라인(DLk)에 의하여 구동되는 화소(PXLjk)의 액정 셀(CLCjk)은 j-1 번째 게이트 라인(GLj-1) 에 접속된 k 번째 박막 트랜지스터(TFT(j-1)k)의 드레인 단자와 j 번째 게이트 라인(GLj)에 접속된 박막 트랜지스터(TFTjk)의 드레인 단자 사이에 접속된다.For example, the liquid crystal cell CLCjk of the pixel PXLjk driven by the j-th gate line GLj and the k-th data line DLk may have a k-th pixel on the j-1 th gate line GLj-1. Liquid crystal cell CLC (j-1) k included in PXLk and liquid crystal cell CLC (j included in k-th pixel PXL (j + 1) k on j + 1th gate line GLj + 1. +1) k). In other words, the liquid crystal cell CLCjk of the pixel PXLjk driven by the j-th gate line GLj and the k-th data line DLk has a k-th thin film connected to the j-1 th gate line GLj-1. The drain terminal of the transistor TFT (j-1) k is connected between the drain terminal of the thin film transistor TFTjk connected to the j-th gate line GLj.

한편, 제1 라인 상의 액정 셀들 각각에 포함된 제1 화소 전극 패턴(FPEP)은 제1 게이트 라인(GL1)에 접속된 대응하는 박막 트랜지스터(TFT11 내지 TFT1m)의 드레인 단자 및 다른 라인 상의 대응하는 액정 셀(CLC21 내지 CLC2m)의 제2 화소 전극 패턴(SPEP21 내지 SPEP2m)에 전기적으로 접속된다. 반면, 제1 라인 상의 액정 셀들 각각에 포함된 제2 화소 전극 패턴(SPEP11 내지 SPEP2m)은 기준 전압 라인(VLref)에 접속된다. 또한, 제1 라인 상의 액정 셀들(CLC11 내지 CLC1m) 각각에 포함된 제1 화소 전극 패턴(FPEP)의 빗살들과 제2 화소 전극 패턴(SPEP)의 빗살들 은 서로 교번되는 형태로 화소 영역에 배열된다.Meanwhile, the first pixel electrode pattern FPEP included in each of the liquid crystal cells on the first line is a drain terminal of the corresponding thin film transistors TFT11 to TFT1m connected to the first gate line GL1 and the corresponding liquid crystal on the other line. It is electrically connected to the second pixel electrode patterns SPEP21 to SPEP2m of the cells CLC21 to CLC2m. On the other hand, the second pixel electrode patterns SPEP11 to SPEP2m included in each of the liquid crystal cells on the first line are connected to the reference voltage line VLref. In addition, the combs of the first pixel electrode pattern FPEP and the combs of the second pixel electrode pattern SPEP included in each of the liquid crystal cells CLC11 to CLC1m on the first line are alternately arranged in the pixel area. do.

결과적으로, 제2 내지 제n-1 게이트 라인(GL1 내지 GLn-1)에 접속된 박막 트랜지스터(TFT11 내지 TFT(n-1)m)의 드레인 단자에는, 대응하는 게이트 라인(GL1 내지 GLn-1)에 의해 구동될 대응하는 화소 영역에 형성된 제1 화소 전극 패턴(FPEP11 내지 FPEP(n-1)m)과, 다음 게이트 라인(GL2 내지 GLn)에 의해 구동될 대응하는 화소 영역에 형성된 제2 화소 전극 패턴(SPEP21 내지 SPEPnm) 모두가 전기적으로 접속된다. 제1 게이트 라인(GL1)에 의하여 구동될 액정 셀들(CLC11 내지 CLC1m)에 각각 포함된 제2 화소 전극 패턴들(SPEP11 내지 SPEP1m) 모두는 기준 전압 라인(VLref)에 전기적으로 접속된다. 제n 게이트 라인(GLn)에 의하여 구동될 박막 트랜지스터들(TFTn1 내지 TFTnm) 각각의 드레인 단자에는 대응하는 화소 영역에 형성된 제1 화소 전극 패턴(FPEPn1 내지 FPEPnm)만이 전기적으로 접속된다.As a result, corresponding drain lines of the thin film transistors TFT11 to TFT (n-1) m connected to the second to n-1th gate lines GL1 to GLn-1 are corresponding gate lines GL1 to GLn-1. First pixel electrode patterns FPEP11 to FPEP (n-1) m formed in the corresponding pixel regions to be driven by the second pixel, and second pixels formed in the corresponding pixel regions to be driven by the next gate lines GL2 to GLn. All of the electrode patterns SPEP21 to SPEPnm are electrically connected. All of the second pixel electrode patterns SPEP11 to SPEP1m included in the liquid crystal cells CLC11 to CLC1m to be driven by the first gate line GL1 are electrically connected to the reference voltage line VLref. Only the first pixel electrode patterns FPEPn1 to FPEPnm formed in the corresponding pixel region are electrically connected to the drain terminals of the thin film transistors TFTn1 to TFTnm to be driven by the nth gate line GLn.

이렇게 본 발명의 실시 예에 따른 액정 패널(12)은 액정 셀들 각각에 포함된 두개의 화소 전극 패턴이 대응하는 데이터 라인(DL)을 따라 인접하게 배치되는 이전 라인의 액정 셀의 화소 전극 패턴과 다음 라인의 액정 셀의 화소 전극 패턴과 전기적으로 접속되어, 데이터 라인 따라 배열된 액정 셀들이 기준 전압 라인(VLref)에 직렬 접속되게 된다. 직렬 접속된 액정 셀들 각각은 이전 라인의 액정 셀에 충전된 화소 전압을 기준으로 정극성 또는 부극성의 화소 전압을 충전하게 될 경우, 액정 셀들 각각에 충전되는 화소 전압의 스윙 폭이 작아지게 된다. 이에 따라, 본 발명의 실시 예에 따른 액정 패널(12)은 구동 소비 전력이 줄어들게 함과 아울러 임펄스 형태의 잡음의 발생을 억제할 수 있다.Thus, the liquid crystal panel 12 according to the exemplary embodiment of the present invention has a pixel electrode pattern of a liquid crystal cell of a previous line in which two pixel electrode patterns included in each of the liquid crystal cells are adjacently disposed along a corresponding data line DL. Electrically connected with the pixel electrode pattern of the liquid crystal cell of the line, the liquid crystal cells arranged along the data line are connected in series to the reference voltage line VLref. When each of the liquid crystal cells connected in series is charged with a positive or negative pixel voltage based on the pixel voltage charged in the liquid crystal cell of the previous line, the swing width of the pixel voltage charged in each of the liquid crystal cells becomes small. Accordingly, the liquid crystal panel 12 according to the exemplary embodiment of the present invention can reduce driving power consumption and suppress generation of impulse noise.

상술한 바와 같이, 본 발명의 실시 예에 따른 액정 패널 및 그를 포함한 액정 표시 장치에서는, 화소들에 각각 포함된 액정 셀들 각각이 이전 라인 상의 대응되는 액정 셀에 충전된 화소 전압을 기준으로 대응하는 데이터 라인 상의 화소 전압 신호의 전압 레벨 만큼 높거나 낮은 화소 전압(즉, 정극성 및 부극성의 화소전압)을 충전한다. 이에 따라, 액정 패널 상의 액정 셀들 각각에서의 화소 전압의 스윙 폭과 데이터 라인들(DL) 각각에 공급되는 화소 전압의 스윙 폭과 데이터 라인들 각각에 공급된 화소 전압 신호의 스윙 폭이 작아지게 된다. 이 결과, 본 발명의 실시 예에 따른 액정 패널 및 그를 포함하는 액정 표시 장치 모두는 구동 소비 전력이 줄어들게 함과 아울러 임펄스 성분의 잡음의 발생을 억제할 수 있다.As described above, in the liquid crystal panel and the liquid crystal display including the liquid crystal display according to the exemplary embodiment of the present invention, each of the liquid crystal cells included in the pixels corresponds to data corresponding to the pixel voltage charged in the corresponding liquid crystal cell on the previous line. Charges the pixel voltage (ie, positive and negative pixel voltages) as high or low as the voltage level of the pixel voltage signal on the line. Accordingly, the swing width of the pixel voltage in each of the liquid crystal cells on the liquid crystal panel, the swing width of the pixel voltage supplied to each of the data lines DL, and the swing width of the pixel voltage signal supplied to each of the data lines are reduced. . As a result, both the liquid crystal panel and the liquid crystal display including the liquid crystal panel according to the embodiment of the present invention can reduce the driving power consumption and can suppress the generation of the noise of the impulse component.

이상과 같이, 본 발명이 도면에 도시된 실시 예를 참고하여 설명되었으나, 이는 예시적인 것들에 불과하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자라면 본 발명의 요지 및 범위를 벗어나지 않으면서도 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다. While the present invention has been described with reference to exemplary embodiments, it is to be understood that the invention is not limited to the disclosed exemplary embodiments, but, on the contrary, It will be apparent that various modifications, alterations, and other equivalent embodiments are possible.

Claims (18)

삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 액정 셀을 포함하는 액정 패널 상의 게이트 라인들을 순차 구동하기 위한 게이트 드라이버;A gate driver for sequentially driving gate lines on the liquid crystal panel including the liquid crystal cell; 인접한 게이트 라인들 중 선행의 게이트 라인이 구동될 때의 제1 화소 전압신호에 비하여 화소 데이터의 논리값에 상응하는 차이의 전압인 제2 화소 전압 신호를, 후행의 게이트 라인이 구동될 때 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 데이터 드라이버를 구비하며,The second pixel voltage signal, which is a voltage having a difference corresponding to a logic value of the pixel data, compared to the first pixel voltage signal when the preceding gate line is driven among the adjacent gate lines, the liquid crystal when the subsequent gate line is driven. A data driver for supplying each of the data lines on the panel, 상기 후행의 게이트 라인에 대응하는 화소의 액정 셀은 상기 선행의 게이트 라인에 대응하는 화소의 액정 셀과 상기 후행의 게이트 라인에 대응하는 화소의 박막 트랜지스터의 드레인 단자들 사이에 접속되는 것을 특징으로 하는 액정 표시 장치.The liquid crystal cell of the pixel corresponding to the subsequent gate line is connected between the liquid crystal cell of the pixel corresponding to the preceding gate line and the drain terminals of the thin film transistor of the pixel corresponding to the subsequent gate line. Liquid crystal display. 삭제delete 제 13 항에 있어서,14. The method of claim 13, 상기 제2 화소 전압 신호가 상기 제1 화소 전압 신호에 비하여 교번적으로 높고 낮아지는 것을 특징으로 하는 액정 표시 장치.And the second pixel voltage signal is alternately higher and lower than the first pixel voltage signal. 액정 패널 상의 게이트 라인들을 순차 구동하는 단계;Sequentially driving gate lines on the liquid crystal panel; 인접한 게이트 라인들 중 선행의 게이트 라인이 구동될 때의 제1 화소 전압신호를 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 단계; 및Supplying a first pixel voltage signal when a preceding gate line among adjacent gate lines is driven to each of the data lines on the liquid crystal panel; And 인접한 게이트 라인들 중 후행의 게이트 라인이 구동될 때에 상기 제1 화소 전압신호에 비하여 화소 데이터의 논리값에 상응하는 차이의 전압인 제2 화소 전압 신호를, 상기 액정 패널 상의 데이터 라인들 각각에 공급하는 단계를 포함하고,A second pixel voltage signal, which is a voltage of a difference corresponding to a logic value of pixel data, is supplied to each of the data lines on the liquid crystal panel when a subsequent gate line of adjacent gate lines is driven, compared to the first pixel voltage signal. Including the steps of: 상기 후행의 게이트 라인에 대응하는 화소의 액정 셀은 상기 선행의 게이트 라인에 대응하는 화소의 액정 셀과 상기 후행의 게이트 라인에 대응하는 화소의 박막 트랜지스터의 드레인 단자들 사이에 접속되는 것을 특징으로 하는 액정 표시 장치의 구동 방법.The liquid crystal cell of the pixel corresponding to the subsequent gate line is connected between the liquid crystal cell of the pixel corresponding to the preceding gate line and the drain terminals of the thin film transistor of the pixel corresponding to the subsequent gate line. Driving method of liquid crystal display device. 삭제delete 제 16 항에 있어서,17. The method of claim 16, 상기 제2 화소 전압 신호가 상기 제1 화소 전압 신호에 비하여 교번적으로 높고 낮아지는 것을 특징으로 하는 액정 표시 장치의 구동 방법.And the second pixel voltage signal is alternately higher and lower than the first pixel voltage signal.
KR1020060030235A 2005-04-06 2006-04-03 Liquid Crystal Panel and Liquid Crystal Display Device having the same KR101298402B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US11/397,557 US8416163B2 (en) 2005-04-06 2006-04-05 Liquid crystal panel and liquid crystal display device having the same
JP2006105212A JP4781884B2 (en) 2005-04-06 2006-04-06 Liquid crystal display panel and liquid crystal display device including the same
TW095112125A TWI339367B (en) 2005-04-06 2006-04-06 Liquid crystal panel and liquid crystal display device having the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050028404 2005-04-06
KR20050028404 2005-04-06

Publications (2)

Publication Number Publication Date
KR20060107312A KR20060107312A (en) 2006-10-13
KR101298402B1 true KR101298402B1 (en) 2013-08-20

Family

ID=37077773

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060030235A KR101298402B1 (en) 2005-04-06 2006-04-03 Liquid Crystal Panel and Liquid Crystal Display Device having the same

Country Status (3)

Country Link
KR (1) KR101298402B1 (en)
CN (1) CN100535979C (en)
TW (1) TWI339367B (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI459361B (en) * 2011-08-11 2014-11-01 Innolux Corp Liquid crystal display

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1031229A (en) * 1996-07-15 1998-02-03 Hitachi Ltd Active matrix liquid crystal display device and its drive method
US20020154084A1 (en) * 2000-06-16 2002-10-24 Yukio Tanaka Active matrix display device, its driving method, and display element
US20050001808A1 (en) * 2003-07-04 2005-01-06 Lee Jae Kyun Method for driving in-plane switching mode liquid crystal display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1031229A (en) * 1996-07-15 1998-02-03 Hitachi Ltd Active matrix liquid crystal display device and its drive method
US20020154084A1 (en) * 2000-06-16 2002-10-24 Yukio Tanaka Active matrix display device, its driving method, and display element
US20050001808A1 (en) * 2003-07-04 2005-01-06 Lee Jae Kyun Method for driving in-plane switching mode liquid crystal display device

Also Published As

Publication number Publication date
TWI339367B (en) 2011-03-21
CN100535979C (en) 2009-09-02
KR20060107312A (en) 2006-10-13
TW200639778A (en) 2006-11-16
CN1848231A (en) 2006-10-18

Similar Documents

Publication Publication Date Title
US9548031B2 (en) Display device capable of driving at low speed
KR101245944B1 (en) Liquid crystal display device and driving method thereof
US9978323B2 (en) Liquid crystal display panel and display device
KR100859467B1 (en) Liquid crystal display and driving method thereof
KR101318043B1 (en) Liquid Crystal Display And Driving Method Thereof
KR101127593B1 (en) Liquid crystal display device
KR20140126150A (en) Liquid crystal display and driving method thereof
US20120127142A1 (en) Liquid crystal display and inversion driving method
KR20130057704A (en) Display device and driving method thereof
KR20010036308A (en) Liquid Crystal Display apparatus having a hetro inversion method and driving method for performing thereof
KR101192759B1 (en) Apparatus and method for driving liquid crystal display device
KR101985245B1 (en) Liquid crystal display
KR101785339B1 (en) Common voltage driver and liquid crystal display device including thereof
KR101298402B1 (en) Liquid Crystal Panel and Liquid Crystal Display Device having the same
JP2005250034A (en) Electrooptical device, driving method of electrooptical device and electronic appliance
KR100477598B1 (en) Apparatus and Method for Driving Liquid Crystal Display of 2 Dot Inversion Type
KR101220206B1 (en) Driving device of LCD and Driving method the same
US8416163B2 (en) Liquid crystal panel and liquid crystal display device having the same
JP2011232443A (en) Liquid crystal display device
JP2003005152A (en) Liquid crystal display device
KR20080045468A (en) Lcd and drive method thereof
JPH08136892A (en) Liquid crystal display device
KR20040036259A (en) Liquid crystal display and driving method thereof
KR101578219B1 (en) Liquid Crystal Display device
KR102082662B1 (en) Liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee